# 基于SOPC的视频数据采集系统的设计

□ 古应春 郑郁正 (成都信息工程学院 电子工程学院,四川 成都 610225)

摘 要:本文研究了基于可编程片上系统(SOPC)技术的实时视频数据采集系统的实现方案。使用ALTERA公司的Nios II软核处理器作为总控制器,采用CCD 传感器和ADV7181B视频解码芯片进行图像数据的采集。系统采用软硬结合的设计方法,实现了硬件平台的构建和软件的调试。

关键词:数据采集 SOPC技术 CCD

## 1 引言

传统的视频处理系统为了满足实时性和灵活的实际接口需要,多采用FPGA+DSP的硬件架构。FPGA可编程逻辑器件功能强大,开发投资小,周期较短,可以反复编程修改。随着FPGA的应用越来越广泛,大容量高速的FPGA以及SOPC技术的出现,为图像采集和处理提供了一种新的解决方案,使用FPGA来构建基于可编程系统(System On a Programmable Chip,简称SOPC)的图像处理系统,充分利用SOPC Builder中自带的各种IP核控制器,减少底层硬件的开发<sup>10-21</sup>,已成为一种趋势。

## 2 视频数据格式

CCD (Charge coupled Device, 电荷耦合原件)是一种半导体器件,能够将光学影像转换为数字信号。CCD摄像头与传统的摄像头相比较而言,具有不失真,成像效果好,噪点少,在强光下不易曝光过度等优点而广泛应用于各种环境下的监控和视频图像采集系统。CCD摄像头分为PAL格式

和NTSC格式<sup>13</sup>。在本设计中采用 PAL (720\*576) 制式的摄像头, 采用隔行扫描方式进行扫描图 像。CCD摄像头输出的信号为模 拟信号,为了实现数字化处理, 必须进行A/D转换,因此采用 ADV7181B芯片将模拟信号转换为数字信号,但是此时的视频信号包括同步信号和消隐信号,还无法处理,为了真正实现可处理的有效视频数据,要对ITU-RBT.656视频流进行解码。

#### 2.1 ITU-RBT. 656视频数据传输格式

ITU-RBT.656视频标准接口PAL制式,每场包含有效视频数据、水平消隐、垂直消隐三个部分,PAL制式一场的数据行格式如表1所示<sup>p-5</sup>:

表1 一场数据行格式

| Blanking          | Line1Line23    |  |  |
|-------------------|----------------|--|--|
| ODD/active vedio  | Line24Line311  |  |  |
| Blanking          | Line312Line336 |  |  |
| EVEN/active vedio | Line337Line624 |  |  |
| Blanking          | Line625        |  |  |

从表1中可以看出,有效视频数据(active vedio),分为奇数场和偶数场,均由288行组成,所以有效数据行为576行,Blanking为水平消隐区,通常由80H/10H来填充,消隐行为49行,所以每场总共625行。而每一行数据如表2所示。

表2 一行数据结构

|    | EAV | Code |     |    | Blank | king V | ideo |       |       | SAV | Code |     | Active Video |    |        |    |     |
|----|-----|------|-----|----|-------|--------|------|-------|-------|-----|------|-----|--------------|----|--------|----|-----|
| FF | 00  | 00   | EAV | 80 | 10    | 80     | 10   | ***   | FF    | 00  | 00   | SAV | Cb           | Y  | Cr     | Y  | *** |
|    | 4B  | ytes |     |    | 28    | 30Byte | s    |       |       | 4B  | ytes |     |              | 14 | 40Byte | es |     |
|    |     |      |     |    |       |        | 1    | 728 E | Bytes |     |      |     | HIZU<br>HIZU |    |        |    |     |

从表2中可以看出,每行数据有1728 Bytes,有效视频 数据(Active Video)有1440个字节,其中720个字节为 Y分量,360个字节为Cb分量,360个字节为Cr分量,有 效视频数据开始(SAV)和有效视频数据结束(EAV)是 两个定时基准信号<sup>14</sup>,每个信号由4个字节构成,其格 式如下: FF 00 00 XY, 前三个是固定头缀, XY 为控制 表3 定时基准信号SAV和EAV定义

| 数据比特号   | 第一字 (FF) | 第二字 (00) | 第三字 (00) | 第四字 (XY) |  |  |
|---------|----------|----------|----------|----------|--|--|
| 9 (MSB) | 1        | 0        | 0        | 1        |  |  |
| 8       | 1        | 0        | 0        | F        |  |  |
| 7       | 1        | 0        | 0        | V        |  |  |
| 6       | 1        | 0        | 0        | Н        |  |  |
| 5       | 1        | 0        | 0        | Р3       |  |  |
| 4       | 1        | 0        | 0        | P2       |  |  |
| 3       | 1        | 0        | 0        | P1       |  |  |
| 2       | 1        | 0        | 0        | P0       |  |  |
| 1       | 1        | 0        | 0        | 0        |  |  |
| 0       | 1        | 0        | 0        | 0        |  |  |

#### 字, 其含义如表3。

表3中给出的是10比特接口的建议值,但我们用8比特 的接口, 所以D0和D1未作规定。

最高位 (MSB): 始终保持为1;

F: 场同步信号, 表示该行数据处于奇数场还是偶 数场, F=0或者1;

V: 垂直同步信号, 表示处于场消隐区间还是正程 区间(有效数据行), V=0是表示处于有效数据行, V=1 表示处于场消隐区间;

H: 水平同步信号, 表示是"SAV"还是"EA V", H=0表示处于有效数据开始,即SAV, H=1表 示处于有效数据结束,即EAV;

P0, P1, P2, P3 是保护比特位。

### 3 CCD 视频信号数据采集系统设计

#### 3.1 硬件设计框架结构图

整体设计的一个框架结构图如图1所示。

本系统主要包括CCD摄像头,视频解码芯片 ADV7181B<sup>[3]</sup>, I2C总线配置视频解码芯片,视频采集控制电 路, FIFO, DMA控制器, SDRAM, NiosII处理器,由 SOPC Builder生成的IP核,发送到PC上位机。

#### 3.2数据采集软体IP核的设计

将图像数据采集器制作成IP核,挂载到SOPC Builder<sup>[4]</sup> 生成一个NiosII系统。此硬体电路包括了数据 采集器和FIFO两个单元, 而NiosII处理器通过AVALON 总线连接外设进行读写操作, 所以需要配置硬体电路中 的读写等AVALON总线信号,实现总线控制外设的功 能,也就实现了NiosII 处理器通过AVALON总线对硬体 电路的控制。

在本系统中需要的IP核有: NiosII 处理器, onchip\_ RAM, jtag\_uart, uart, sdram, dma,DATAEXT。用SOPC Builder构造的系统如图2所示。



图1 设计框架图

| Use      | Connections    | Module Name                                            | Description                                                                                                   | Clock | Base         | End        |
|----------|----------------|--------------------------------------------------------|---------------------------------------------------------------------------------------------------------------|-------|--------------|------------|
| <b>V</b> |                | ☐ MCU instruction_master data_master itag debug module | Nios II Processor<br>Avalon Memory Mapped Master<br>Avalon Memory Mapped Master<br>Avalon Memory Mapped Slave | clk_0 | IRQ 0        | 1          |
| <b>V</b> | <b>       </b> | ⊟ onchip_RAM ⇒ s1                                      | On-Chip Memory (RAM or ROM)<br>Avalon Memory Mapped Slave                                                     | clk_0 | 0x01010000   |            |
| V        |                | control_port_slave read_master write_master            | DMA Controller Avalon Memory Mapped Slave Avalon Memory Mapped Master Avalon Memory Mapped Master             | clk_0 | 0x01021000   | 0x0102101f |
| 1        |                | ☐ jtag_uart  avalon_jtag_slave                         | JTAG UART<br>Avalon Memory Mapped Slave                                                                       | clk_0 | 0x01021040   | 0x01021047 |
| J        |                | ⊟ uart<br>→ s1                                         | UART (RS-232 Serial Port)<br>Avalon Memory Mapped Slave                                                       | clk_0 | 0x01021020   | 0x0102103f |
| 1        |                | <b>⊟ sdram</b><br>⇒ s1                                 | SDRAM Controller<br>Avalon Memory Mapped Slave                                                                | clk_0 | - 0x00800000 | 0x00ffffff |
| <b>V</b> |                | <b>□</b> DATAEXT                                       | extdata                                                                                                       |       |              |            |
|          |                | avalon_slave_0                                         | Avalon Memory Mapped Slave                                                                                    | clk_0 | ■ 0x01021048 | 0x01021049 |

图2 SOPC Builder构造的系统图 3.3 IDE软件驱动程序设计

```
10
10
10
10
                                                        80
                                                   10
00000010h:
                 80
                      10 80
                                10
                                     80
                                         10
                                               80
                                                                   80 10
                                                                            80
                                                                                 10
                                                                                      80
00000020h:
                      10
                           80
                                10
                                          10
                                               80
                                                    10
                                                                   80
                                10
00000040h:
                 80
                      10
                           80
                                     80
                                          10
                                               80
                                                   10
                                                         80
                                                                   80 10
                                                                             80
                                                                                      80
                                     80
80
                                              80
80
                                                        80
00000050h: 80
                      10
                                10
                                          10
                                                   10
00000060h:
                                          10
00000080h:
                      10
                           80
                                10
                                     80
                                          10
                                               80
                                                    10
                                                                   80
10
0D
0D
                      10
0D
                                10
0D
                                     80
80
                                          10
0D
                                               80
                                                                  FF
80
                                                                            80
                           80
80
80
80
80
                                     80
80
80
                                              80
80
80
                                                        80
80
80
                                                                  80 OD
                 80
                      OD
                                OD
                                          OD
                                                             OD
                                                                             80
                                                                                 OD
                                                                                      80
                                                             OD
OD
                                                                  80 OD
80 OD
80 OD
0000000000
                                OΒ
                                          OD
                                                   OD
000000d0h:
000000e0h:
                      OD
OD
                                OD
OD
                                          OD
OD
                                                    OD
OD
                                                                                 OD
OD
000000f0h: 80
00000100h: 80
00000110h: 13
                                     80 OD
13 80
13 80
                                                        80 0D
12 80
13 80
                                                                  80 0D
12 80
13 80
                                                                            80
13
12
                                                                                           0D
80
                      OD
                           80 OD
                                               80
                                                   OD
                                                                                 OD 80
                           12
00000120h:
                      80
                           13
                                80
                                     13
                                          80
                                                    80
                                                         13
                                                              80
                                                                       80
                                                                             13
                                                                                  80
                                                   80
80
                                                        13
13
12
00000130h:
00000140h:
00000150h:
                 13
13
13
                      80
80
                           13
13
13
                                80
80
                                     13
12
12
                                          80
80
                                              13
13
12
                                                             80
80
                                                                  13 80
13 80
13 80
                                                                            13
12
13
                                                                                 80
80
                      80
80
                           13
12
12
                                80
80
                                     13 80
12 80
13 80
                                                   80
80
                                                        12
                                                             80
80
                                                                  12 80
12 80
13 80
                                                                                 80
80
                                                                                           80
80
00000160h:
                                               12
00000170h:
00000180h:
                                                                             12
00000190h:
                 12
                      80
                           13
                                80
                                     13
                                          80
                                               12
                                                    80
                                                         12
                                                              80
                                                                   12
                                                                       80
                                                                             12
                                                                                 80
                                                                                           80
                 13
12
12
                           13
11
12
                                     13
12
12
                                          80
80
                                              13
11
12
                                                         13
11
12
                                                             80
                                                                  13 80
11 80
12 80
                                                                            12
12
12
                                                                                 80
80
000001a0h:
000001b0h:
                      80
                                80
                                                   80
                                                                                      13
                                                                                           80
                                80
                                                    80
                                                                                      12
000001c0h:
                      80
                      80
                                                             80
000001d0h:
                                80
                                          80
                                                    80
                                                                                  80
```

图3 十六进制显示

在IDE软件里对NiosII处理器进行驱动程序设计。 驱动程序主要通过NiosII对DMA的控制,SDRAM的读 写和对UART的控制。包含的头文件如下<sup>[5]</sup>:

#include <stdio.h>

#include <stdlib.h>

#include <string.h>

#include <altera\_avalon\_uart\_regs.h>

#include <system.h>

#include <alt\_types.h>

DMA有三种传输方式:存储器到存储器、硬件(固定地址)到存储器、存储器到硬件(固定地址)。本系统采用硬件(固定地址)到存储器,即是外设到存储器。只需要打开接收通道,而且源地址是固定的,目标地址是自增的。

rx=alt\_dma\_rxchan\_open("/dev/dma");

alt\_dma\_rxchan\_ioctl(rx,ALT\_DMA\_RX\_ONLY\_ON,(vo
id\*)source\_addr);

dma\_res = alt\_dma\_rxchan\_prepare(rx, rx\_buf, 32,



图4 采集数据还原图像

dma\_done, NULL);

PC机采用串口接收数据,由于UART采用的是字符输 出模式,转成十六进制如图3所示。

## 4 图像数据采集与还原

PC机接收下位机传来的数据,还原成CCD采集图像,该图像的正确还原验证了采集的数据的正确性和完整性。还原后的图像如图4。

#### 5 结论

本文提出了一套基于SOPC 的CCD 视频数据采集系统,以DE2实验开发板为平台结合SOPC技术进行设计,采用硬件和软件结合,开发成了一套完整的图像采集系统。并通过上位机接收下位机传来数据,还原成原始图像,来验证数据的正确性,大大提高了CCD数据采集的灵活性。

#### 参考文献

- [1] 李兰英等. Nios II 嵌入式软核SOPC设计原理及应用[M]. 北京: 北京航空航天大学出版社, 2006.
- [2] Analog Device Multiformat SDTV Video Decoder ADV718IB. 2004.
- [3] 祝长峰,肖铁军.基于FPGA的视频图像采集系统的设计[J].计算机工程与设计,2008(29).
- [4] 耿洁,陈家福,徐宁.ITU-RBT.656视频解码译码的FPGA实现[J].仪器仪表用户,2007(02).
- [5] 杨军,李彤.基于FPGA的 SOPC实践教程[M].北京:科学出版社,2007.75-80.