## PROVA FINALE

PROGETTO DI RETI LOGICHE



Anno 2019/2020 Prof. Salice Fabio Mangano Davide 10627074 Nespoli Matteo 10570485

## INTRODUZIONE

## Scopo del progetto

Implementare attraverso VHDL una versione molto semplificata del Working Zone Encoding (WZE), descritto e presumibilmente ideato per la prima volta nell'agosto 1997 per benchmark di applicazioni specifiche. Esso è utilizzato in quanto permette un risparmio di potenza (che sarebbe stata spesa per l'interazione con pin esterni e che è all'incirca tra le 100 e le 1000 volte superiore all'energia spesa per interazioni con nodi interni) oltre che lo sfruttamento di una proprietà molto importante della memoria: la **località**, che garantisce un utilizzo ricorrente di stesse aree. L'unico limite è quello del maggior peso computazionale dovuto all'encoder ed al decoder, unito alle possibili sovrapposizioni dell'indirizzo modificato a veri indirizzi presenti in memoria. Aspetti più evoluti quali le Potential Working Zone e i loro meccanismi di sostituzione non saranno qui presi in considerazione. [1]

## Descrizione componenti

Il progetto consta di un unico componente da implementare, che riceve in ingresso quattro parametri:

- i clk: il clock della macchina;
- i\_start: segnale che se alto fa iniziare il processo;
- i\_rst: segnale asincrono che interrompe il processo in corso e resetta a valori prestabiliti tutti i registri e le variabili;
- i\_data: input restituito dalla memoria all'indirizzo o address.

E con in uscita cinque parametri:

- o\_address: indirizzo della memoria di cui richiederne il contenuto;
- o\_done: segnale che se alto quando i\_start = 1 lo abbassa, riabbassandosi a sua volta quando i start = 0 (segnale di fine);
- o\_en: segnale che se alto permette l'interazione (in ogni forma) con la memoria;
- o\_we: segnale che specifica il tipo di interazione con la memoria: se alto si intende scrittura, altrimenti lettura;
- o data: indirizzo codificato.

La memoria invece ha indirizzi da 15 bit ma ne vengono usati, da specifica, solo i primi 10, come segue:

- Indirizzo base della Working Zone 0;
- Indirizzo base della Working Zone 1:
- Indirizzo base della Working Zone 2;
- Indirizzo base della Working Zone 3:
- Indirizzo base della Working Zone 4;
- Indirizzo base della Working Zone 5;
- Indirizzo base della Working Zone 6;
- Indirizzo base della Working Zone 7;
- Indirizzo da codificare:
- Indirizzo codificato, ovvero lo spazio di memoria in cui scrivere una volta terminato il processo.

Come si può facilmente notare, il numero di Working Zone (NWZ) è **otto**.

La dimensione delle Working Zone (DWZ) invece, a partire dall'indirizzo base, è di **quattro**.

### **Funzionamento**

Quando i\_start viene portato a uno, il componente progettato chiede alla RAM il suo ottavo indirizzo (partendo da zero): la memoria, se o\_we = 0 e o\_en = 1, al clock successivo restituisce nell'i\_data del nostro componente l'indirizzo (NB: nonostante siano da 7 bit e possano quindi variare tra 0 a 127, sono sempre memorizzati su 8 bit) contenuto in RAM [8]. Al clock successivo comincia l'iterazione: richiesto l'indirizzo RAM [0], il nostro componente riceve l'indirizzo base della Working Zone 0, esegue una sottrazione e verifica se il risultato è zero;

se no, aggiunge uno ed effettua nuovamente la sottrazione; se ancora diverso da zero, aggiunge uno alla Working Zone e questo ciclo avviene per ognuno dei quattro offset, e in generale per ognuna delle otto Working Zone.

- Nel caso in cui l'indirizzo dovesse essere trovato, il componente procede a scrivere in memoria (o\_we = 1, o\_en = 1) alla posizione RAM [9] l'indirizzo codificato come segue:
  - 1 concatenato a
  - **NWZ** in binario concatenato a
  - Offset codificato One-Hot.
- Se invece l'indirizzo non dovesse essere trovato, si procede a scrivere in RAM [9] l'indirizzo così com'era in precedenza.

#### **ARCHITETTURA**

Nella pagina successiva è riportato il datapath inizialmente disegnato e utilizzato come riferimento per la nostra implementazione.

Di seguito riportato il funzionamento:

Una volta ricevuto i\_data, è possibile capire dove memorizzarlo in base ai due enable dei registri, **regwzen** e **reginden**, che rispettivamente permettono l'accesso a regwz e regind se alti. Grazie a queste due variabili è possibile discernere convenientemente dove memorizzare i dati nelle prime fasi, in cui è necessario memorizzare l'indirizzo; dopodiché sarà possibile semplicemente mantenere alto regwzen per permettere i continui aggiornamenti di wz reperiti dalla RAM.

Com'è possibile vedere dal grafico, ad ogni ciclo si effettua la sottrazione tra indirizzo e indirizzo base wz, se uguale a zero o\_done viene alzato interrompendo il tutto, altrimenti viene ogni volta aggiunto 1 di offset per verificare tutte gli indirizzi adiacenti.

# Datapath iniziale di riferimento per lo sviluppo del progetto



Figura I Datapath realizzato con draw.io

## Macchina a stati

## PROVA FINALE (PROGETTO DI RETI LOGICHE)

Prof. Salice Fabio - Anno 2019/2020



Figura 2 Macchina a stati realizzata su Lucidcharts.com

## DESCRIZIONE DELL'IMPLEMENTAZIONE

Inizialmente abbiamo optato per una versione che implementasse non i finali cinque, ma ben **tredici** stati, in quanto ad ogni Working Zone veniva assegnato uno stato. A seguito di miglioramenti e perfezionamenti continui, siamo giunti alla versione finale con i quattro stati (all'inizio non si prevedeva l'esistenza del DONE), poi ci siamo resi conto dell'esigenza di uno stato per così dire "finale" in cui attendere l'abbassamento del segnale i\_start. Lo stato iniziale, chiamato Beginning, svolge funzioni per cui sarebbe stato più giusto chiamarlo Idle, tuttavia Beginning fu il nome che gli demmo inizialmente e l'abbiamo mantenuto come portafortuna. Nella pagina seguente è possibile leggere la descrizione dei vari stati.

## **DESCRIZIONE DEGLI STATI**

- BEGINNING: stato iniziale da cui si parte a inizio processo, ed a cui si ritorna in soli due casi: se i\_rst viene alzato a uno, o se i\_start, a seguito di o\_done = 1, viene riportato a 0, causando a sua volta l'abbassamento di o\_done. Si passa allo stato successivo se i\_start viene alzato a 1.
- WRITEADDR: In questo stato si giunge con regwzen = 0 e reginden = 0. Successivamente, al primo clock di esecuzione, viene impostato reginden a 1, dopodiché viene rieseguito lo stesso stato scrivendo in regind il valore di i\_data (ovvero la cella RAM [8]). A questo punto, reginden viene posto a 0 e regwzen viene alzato a 1.
- WRITEWZANDCALC: in questo stato si giunge con reginden a 0 e regwzen a 1. Quindi viene fatto partire subito il processo: si chiama tramite o\_address la prima Working Zone che viene scritta in regwz, dopodiché si procede a fare i confronti con il contenuto di regind, aggiungendo l'offset fino a tre (partendo da zero). Se il risultato della sottrazione regwz + offset regind = 0, found viene posto a 1e lo stato successivo è WRITEMODIFIEDADDR.

  Altrimenti si procede a incrementare una volta per clock o\_address, fino a RAM [7], dopodiché regnumz raggiunge l'upperbound e pone found a zero e lo stato successivo a WRITEMODIFIEDADDR.
- WRITEMODIFIEDADDR: qui si giunge se l'indirizzo appartiene a una Working Zone (found uguale a 1) oppure se non vi appartiene (found uguale a 0). Ovviamente a seconda del valore di found l'indirizzo verrà codificato come da specifica.
- DONE: stato finale, inizialmente non previsto. Si è rivelato necessario per alcune esigenze quali il dover aspettare che i\_start scendesse a 0 per poter riabbassare i\_done, e di conseguenza il bisogno di avere uno stato in cui ritornare ricorsivamente finché ciò non fosse vero (solitamente e da specifica, un ciclo di clock).

### SCELTE PROGETTUALI

Le principali scelte progettuali, come in parte riferito precedentemente, sono state le seguenti:

- 1. Inizialmente abbiamo previsto l'uso di uno stato per ogni Working Zone: questa tuttavia si è rivelata una scelta dettata più dalla volontà di racchiudere in ogni stato la propria logica che da un'effettiva necessità di programmazione, in quanto è bastato inserire un registro (regwz) con il proprio enable (regwzen) per potersi gestire le varie Working Zone chiamate tramite o\_address e quindi presenti in i\_data. Per gestire il numero della Working Zone a cui si è, è bastato anche qui aggiungere un registro chiamato regnumwz che viene incrementato ad ogni chiamata di o\_address.
- 2. Lo stato DONE, inizialmente non previsto, è stato aggiunto per permettere un loop fino a che i\_start non fosse sceso, da specifica, dopo un ciclo di clock.
- 3. Altra particolare scelta progettuale da noi fatta è stata di usare un registro per gestire le Working Zones invece di utilizzare direttamente i\_data; mentre per l'indirizzo iniziale presente in RAM [8] è necessario un registro per memorizzarlo e poterci fare i confronti, per le Working Zone, per come abbiamo strutturato il programma, sarebbe bastato utilizzare i\_data e confrontarlo con il registro contenente l'indirizzo. Tuttavia, abbiamo preferito l'utilizzo di un registro per evitare problemi con gli input e definire una migliore logica implementativa.
- 4. Altra scelta è stata quella di utilizzare solo tre processi: uno per il caso i\_rst uguale a, uno per il caso in cui passi un ciclo di clock, e un processo "blob", contenente nei fatti tutta la logica di implementazione. Questa può sembrare una scelta avventata dato la particolare strutturazione di VHDL (che non assegna le variabili signal all'interno del processo finché non passa un clock) e il nostro deliberato inutilizzo delle variable; tuttavia, con un attento uso delle variabili "\_next" e le giuste assegnazioni è stato possibile fare funzionare tutto.
- 5. È stato scelto di aggiungere uno stato apparentemente superfluo, quale WRITEADDR (in quanto la memorizzazione di i\_data in regwz o regind poteva essere tranquillamente gestita attraverso gli enable) in quanto questo ci ha permesso di gestire meglio il passaggio da uno stato all'altro tramite, anche, un cambiamento di segnali (quali gli enable dei registri in cui memorizzare indirizzi/Working Zones) che ci potesse garantire di delineare più nitidamente le differenze di ogni stato.

## RISULTATI DEI TEST

Qui sotto sono riportati i risultati forniti dal componente realizzato a seguito di una simulazione utilizzando i test bench forniti dal docente. Nella waveform è stato inserito solo la wave del test bench per chiarezza espositiva, in quanto la conoscenza dell'implementazione del nostro componente è stata già esposta prima e qui è necessario mostrare il corretto funzionamento. Importante ricordare che il Test Bench 1 va a testare il corretto funzionamento se l'indirizzo appartiene ad una Working Zone; il Test Bench 2, al contrario, testa il caso in cui l'indirizzo non appartiene a nessuna Working Zone e dev'essere di conseguenza scritto così com'è all'indirizzo RAM [9].









## Conclusioni

Oltre ai Test Bench forniti dal docente, per coprire tutti i possibili casi ne abbiamo utilizzato altri che testassero sia casualmente le appartenenze o meno dell'indirizzo alle Working Zones, sia un utilizzo appositamente pesante e, per così dire, "cattivo" dei segnali per testarne la correttezza, e il componente ha dimostrato di superarli tutti quanti sia in Behavioural che in Post-Synthesis Functional.

Vorremmo approfittare di questa conclusione per ringraziare il Prof. Salice per il suo lato umano oltre che prettamente professionale, cosa più unica che rara al Politecnico, che ci ha permesso non solo di svolgere serenamente il corso di Reti Logiche ma anche di apprendere piacevolmente non poca programmazione hardware grazie a questo progetto.

[1] E. Musoll, T. Lang and J. Cortadella, "Working-zone encoding for reducing the energy in microprocessor address buses" in *IEEE Transactions on Very Large Scale Integration (VLSI)* Systems, vol. 6, no. 4, pp. 568-572, Dec. 1998.