# TECHNIKA CYFROWA Ćwiczenie nr. 2 Czterobitowy układ TIMER

Antoni Kucharski, Maciej Wilewski, Dawid Mularczyk, Kamil Lesiński

## Spis treści

| 1  | Temat ćwiczenia                                                             | 2        |
|----|-----------------------------------------------------------------------------|----------|
| 2  | Opis rozwiązania                                                            | 2        |
| 3  | Licznik         3.1 Przerzutnik typu D                                      | 3<br>3   |
| 4  | Licznik z możliwością ustawienia czasu początkowego                         | 5        |
| 5  | Transkoder liczby binarnej na dziesiętną 5.1 Tabela prawdy                  | 6<br>6   |
| 6  | Alarm                                                                       | 10       |
| 7  | Pełny układ                                                                 | 11       |
| 8  | Testowanie<br>8.1 Testowanie transkodera liczb szesnastkowych na dziesiętne | 12<br>12 |
| 9  | Wnioski                                                                     | 14       |
| 10 | Zastosowania                                                                | 14       |

#### 1 Temat ćwiczenia

Za pomocą dowolnych przerzutników i bramek logicznych należało zaprojektować czterobitowy układ TIMER odmierzający ustawiany za pomocą przełączników czas w granicach od 0 do 15. Układ powinien rozpocząć odliczanie po wciśnięciu przycisku START, a gdy czas dojdzie do zera — powinien się włączyć alarm w postaci diody LED. Ponowne wciśnięcie przycisku START ma uruchomić odliczanie po raz kolejny.

## 2 Opis rozwiązania

Układ który rozwiąże zadanie będzie składał się z:

- Czterech przełączników służących do ustawiania liczby od 0 do 15 włącznie, od której układ ma zacząć odliczanie (liczbę reprezentujemy binarnie, stąd 4 przełączniki każdy reprezentuje jeden bit),
- Dwóch wyświetlaczy siedmiosegmentowych,
- Transkodera liczby binarnej na dziesiętną,
- Przełącznika modulującego tryb układu (TIME\_SET)
  - Tryb odliczania: układ odlicza czas w dół od ustalonej wartości do zera
  - Tryb ustawiania liczby: ustawiamy wspomnianymi wyżej przełącznikami liczbę, i widzimy ją na wyświetlaczach.
     Funkcja odliczania jest zablokowana. W poprzednim trybie można również ustawiać liczbę, lecz układ zacząłby od razu odliczanie.
- Przycisku START uruchamiającego układ (korzystamy głównie gdy licznik doliczy się do zera, bo przełącznik TIME\_SET również może rozpocząć odliczanie).
- Licznika zbudowanego z przerzutników typu D
- Diody LED

Układ zasilany jest źródłem prądu zmiennego. Przełącznik TIME\_SET umożliwia uruchomienie programu, natomiast przełącznik start powoduje zrestartowanie odliczania. Odbywa się ono za pomocą przerzutników typu D. Podłączone są one do siedmiosegmentowych wyświetlaczy które pokazują odpowiednią liczbę. Przy pomocy tabel Karnaugh wyprowadzone zostały funkcje logiczne transkodera liczby binarnej na dziesiętną.

#### 3 Licznik

Timer składa się z określonej liczby przerzutników (4) typu D. Pierwszy z nich jest podłączony do źródła prądu zmiennego.

#### 3.1 Przerzutnik typu D

Przerzutnik typu D jest jednym z podstawowych elementów w elektronice cyfrowej. Jest to dwustanowy układ logiczny, który przechowuje jedną bitową wartość. Ma wejścia: dane (D), sygnał zegarowy (CLK), SET i RESET oraz dwa wyjścia: stan(Q) i stan sprzężony (Q'). W ćwiczeniu narastający sygnał zegarowy jest aktywnym sygnałem zegarowym przerzutnika.



Rysunek 1: Przerzutnik typu D użyty w zadaniu

Tabela 1: Tabela prawdy dla przerzutnika typu D z wejściami SET i RESET

| CLK        | SET | RESET | D | Q | $Q_{+}$ |
|------------|-----|-------|---|---|---------|
| $\uparrow$ | 0   | 0     | 0 | 0 | 0       |
| 1 1        | 0   | 0     | 1 | 0 | 1       |
| 1          | 0   | 0     | 0 | 1 | 0       |
| 1          | 0   | 0     | 1 | 1 | 1       |
| x          | 1   | 0     | X | Q | 1       |
| x          | 0   | 1     | X | Q | 0       |
| x          | 1   | 1     | X | Q | X       |

#### 3.2 Dzielenie częstotliwości przez 2

Aby uzyskać sygnał wyjściowy Q w postaci sygnału zegarowego o częstotliwości równej połowie częstotliwości wejściowego sygnału zegarowego należy połączyć wyjście Q' z wejściem D. Wtedy przy każdym aktywnym sygnale zegarowym wartość Q zostanie zmieniona na przeciwną.

Tabela 2: Tabela prawdy

| CLK      | Q | $Q_{+}$ | kierunek sygnału |
|----------|---|---------|------------------|
| 1        | 0 | 1       | <u> </u>         |
| <b>↑</b> | 1 | 0       | $\downarrow$     |

Warto zauważyć, że aby uzyskać narastający sygnał zegarowy na wyjściu konieczne będą dwa sygnały narastające na wejściu. Dzieje się tak, ponieważ sygnał narastający pojawia się przy zmianie z 0 na 1. Zakładając, że stan Q to 1 konieczny jest jeden sygnał narastający na wejściu, aby zmienić Q na 0 i drugi, żeby zmienić z 0 na 1. Na poniższym rysunku widać, że faktycznie sygnały narastające wyjścia Q następują dwa razy rzadziej od tych na wejściu CLK, zatem częstotliwość wyjściowego sygnału jest dwukrotnie mniejsza od częstotliwości sygnału wejściowego.



Rysunek 2: Zastosowanie przerzutnika typu D do dwukrotnego zmniejszenia częstotliwości sygnału zegarowego

#### 3.3 Licznik złożony z czterech przerzutników

Użyty przez nas licznik jest asynchroniczny. Każdy z przerzutników otrzymuje sygnał zegarowy o innej częstotliwości (pierwszy — częstotliwość źródła, każdy kolejny — połowę częstotliwości poprzedniego). Pierwszy przerzutnik jest podłączony do źródła sygnału zegarowego. Drugi na wejście CLK otrzymuje wartość  $Q_1$  (wyjście pierwszego). Trzeci na CLK otrzymuje  $Q_2$ , a czwarty  $Q_3$ Poniższa tabela opisuje zachowanie takiego licznika. Przyjmujemy oznaczenia:

- $\bullet$   $\mathbf{Q}_{i+}$  wartość  $\mathbf{Q}_i$  po otrzymaniu aktywnego sygnału zegarowego na wejściu CLK w przerzutniku i,
- $\mathbf{Q}_{id}$  kierunek przejścia stanu  $\mathbf{Q}_i$  po otrzymaniu aktywnego sygnału zegarowego
  - -0  $\rightarrow$ 1 sygnał narastający, czyli $\mathbf{Q}_{id}=\uparrow,$

|   | CLK        | $Q_4$ | $Q_3$ | $Q_2$ | $Q_1$ | $Q_4d$ | $Q_3d$ | $Q_2d$       | $Q_1d$       | $Q_{4+}$ | $Q_{3+}$ | $Q_{2+}$ | $Q_{1+}$ |
|---|------------|-------|-------|-------|-------|--------|--------|--------------|--------------|----------|----------|----------|----------|
|   | 1          | 1     | 1     | 1     | 1     |        |        |              | 1            | 1        | 1        | 1        | 0        |
|   | $\uparrow$ | 1     | 1     | 1     | 0     |        |        | $\downarrow$ | <b>↑</b>     | 1        | 1        | 0        | 1        |
|   | <b>↑</b>   | 1     | 1     | 0     | 1     |        |        | —            | $\downarrow$ | 1        | 1        | 0        | 0        |
|   | <b>↑</b>   | 1     | 1     | 0     | 0     |        | ↓      | <b>↑</b>     | <b>1</b>     | 1        | 0        | 1        | 1        |
|   | $\uparrow$ | 1     | 0     | 1     | 1     |        | _      | —            | $\downarrow$ | 1        | 0        | 1        | 0        |
| İ | $\uparrow$ | 1     | 0     | 1     | 0     |        | _      | $\downarrow$ | <b>1</b>     | 1        | 0        | 0        | 1        |
| İ | $\uparrow$ | 1     | 0     | 0     | 1     |        | _      | —            | $\downarrow$ | 1        | 0        | 0        | 0        |
|   | $\uparrow$ | 1     | 0     | 0     | 0     | ↓ ↓    | ↑      | <b>↑</b>     | <b>1</b>     | 0        | 1        | 1        | 1        |
|   | $\uparrow$ | 0     | 1     | 1     | 1     |        | _      | —            | $\downarrow$ | 0        | 1        | 1        | 0        |
|   | 1          | 0     | 1     | 1     | 0     |        | _      | $\downarrow$ | <b>1</b>     | 0        | 1        | 0        | 1        |
|   | $\uparrow$ | 0     | 1     | 0     | 1     |        | _      | —            | $\downarrow$ | 0        | 1        | 0        | 0        |
|   | $\uparrow$ | 0     | 1     | 0     | 0     |        | ↓      | $\uparrow$   | <b>1</b>     | 0        | 0        | 1        | 1        |
|   | $\uparrow$ | 0     | 0     | 1     | 1     |        | _      | —            | $\downarrow$ | 0        | 0        | 1        | 0        |
|   | $\uparrow$ | 0     | 0     | 1     | 0     |        | _      | $\downarrow$ | 1            | 0        | 0        | 0        | 1        |
|   | $\uparrow$ | 0     | 0     | 0     | 1     |        | _      | —            | ↓            | 0        | 0        | 0        | 0        |
| ١ | <b>↑</b>   | 0     | 0     | 0     | 0     | 1      | ↑      | <b>↑</b>     | 1            | 1        | 1        | 1        | 1        |

Tabela 3: Tabela stanów wyjść i kierunków przejścia przerzutników, z których złożony jest licznik



Rysunek 3: Działanie licznika złożonego z czterech przerzutników typu D

Z powyższej tabeli i wyników analizatora stanów logicznych wynika, że wartości  $Q_4$ ,  $Q_3$ ,  $Q_2$ ,  $Q_1$  reprezentują kolejne liczby od 15 do 0 włącznie w reprezentacji binarnej. Po uzyskaniu wartości 0 jednak układ zaczyna ponownie odliczać od 15.

## 3.4 Zakończenie odliczania po uzyskaniu wartości 0

Aby zakończyć odliczanie po uzyskaniu wartości 0, na wejście pierwszego przerzutnika zamiast czystego sygnału zegarowego C przekażemy sygnał CLK =  $C(Q_1' + Q_2' + Q_3' + Q_4')$ . Spowoduje to zakłócenie sygnału C, ale zakładamy, że będzie wykorzystywany tylko w naszym układzie, więc nie ma ryzyka zaburzenia jego synchronizacji w kilku układach.

Tabela 4: Tabela stanów wyjść i kierunków przejścia przerzutników, z których złożony jest licznik

| CLK | $Q_4$ | $Q_3$ | $Q_2$ | $Q_1$ | $Q_4d$       | $Q_3d$       | $Q_2d$       | $Q_1d$       | $Q_{4+}$ | $Q_{3+}$ | $Q_{2+}$ | $Q_{1+}$ |
|-----|-------|-------|-------|-------|--------------|--------------|--------------|--------------|----------|----------|----------|----------|
| 1   | 1     | 1     | 1     | 1     |              | _            | _            | $\downarrow$ | 1        | 1        | 1        | 0        |
| 1   | 1     | 1     | 1     | 0     |              |              | $\downarrow$ | <b>↑</b>     | 1        | 1        | 0        | 1        |
| 1   | 1     | 1     | 0     | 1     |              |              | —            | $\downarrow$ | 1        | 1        | 0        | 0        |
| 1   | 1     | 1     | 0     | 0     |              | ↓            | <b>↑</b>     | <b>↑</b>     | 1        | 0        | 1        | 1        |
| 1   | 1     | 0     | 1     | 1     |              |              |              | $\downarrow$ | 1        | 0        | 1        | 0        |
| 1 1 | 1     | 0     | 1     | 0     |              |              | $\downarrow$ | 1            | 1        | 0        | 0        | 1        |
| 1   | 1     | 0     | 0     | 1     |              |              |              | $\downarrow$ | 1        | 0        | 0        | 0        |
| 1   | 1     | 0     | 0     | 0     | $\downarrow$ | 1            | <b>↑</b>     | <b>1</b>     | 0        | 1        | 1        | 1        |
| 1   | 0     | 1     | 1     | 1     |              |              |              | $\downarrow$ | 0        | 1        | 1        | 0        |
| 1   | 0     | 1     | 1     | 0     |              |              | $\downarrow$ | <b>1</b>     | 0        | 1        | 0        | 1        |
| 1   | 0     | 1     | 0     | 1     |              |              |              | $\downarrow$ | 0        | 1        | 0        | 0        |
| 1   | 0     | 1     | 0     | 0     |              | $\downarrow$ | <b>↑</b>     | <b>1</b>     | 0        | 0        | 1        | 1        |
| 1   | 0     | 0     | 1     | 1     |              |              |              | $\downarrow$ | 0        | 0        | 1        | 0        |
| 1 1 | 0     | 0     | 1     | 0     |              |              | $\downarrow$ | <b>1</b>     | 0        | 0        | 0        | 1        |
| 1 1 | 0     | 0     | 0     | 1     |              |              |              | ↓            | 0        | 0        | 0        | 0        |
| 0   | 0     | 0     | 0     | 0     |              |              |              |              | 0        | 0        | 0        | 0        |

Otrzymawszy  $Q_4=0,\,Q_3=0,\,Q_2=0$  i  $Q_1=0$  wartość CLK =  $\mathrm{C}(Q_1'+Q_2'+Q_3'+Q_4')$  będzie stale wynosić 0, zatem układ zatrzymał odliczanie.

## 4 Licznik z możliwością ustawienia czasu początkowego

Ustawianie czasu, od którego układ ma rozpocząć odliczanie odbywa się za pomocą czterech przełączników — każdy odpowiedzialny za wartość konkretnego bitu w reprezentacji binarnej liczby ze zbioru  $\{0,1,2,\ldots,15\}$ .



Rysunek 4: Licznika z możliwością ustawiania liczby początkowej

Definicja wejść:

- CLK sygnał zegarowy
- $\bullet\,$  L sygnał "load". Wartość 1 wskazuje, że układ jest w trybie ustawiania liczby, 0 w trybie odliczania

Wejścia SA, SB, SC i SD to wartości, które chcemy ustawić bitom odpowiednio A, B, C, D. Jeżeli układ jest w trybie ustawiania liczby (L = 1) SA, SB, SC i SD są przekazywane wejściom SET przerzutnikom odpowiadającym ustawianemu bitowi, a ich zaprzeczenia — wejściom RESET. W przypadku trybu odliczania — SET i RESET są ustawione na 0, co umożliwia odliczanie.

Tabela 5: Tabela prawdy ustawiania liczby, od której zaczynamy odliczanie

| L | SA | SB | SC | SD | SET_A | RESET_A | SET_B | RESET_B | SET_C | RESET_C | SET_D | RESET_D |
|---|----|----|----|----|-------|---------|-------|---------|-------|---------|-------|---------|
| 0 | X  | X  | X  | X  | 0     | 0       | 0     | 0       | 0     | 0       | 0     | 0       |
| 1 | 0  | 0  | 0  | 0  | 0     | 1       | 0     | 1       | 0     | 1       | 0     | 1       |
| 1 | 0  | 0  | 0  | 1  | 0     | 1       | 0     | 1       | 0     | 1       | 1     | 0       |
| 1 | 0  | 0  | 1  | 0  | 0     | 1       | 0     | 1       | 1     | 0       | 0     | 1       |
| 1 | 0  | 0  | 1  | 1  | 0     | 1       | 0     | 1       | 1     | 0       | 1     | 0       |
| 1 | 0  | 1  | 0  | 0  | 0     | 1       | 1     | 0       | 0     | 1       | 0     | 1       |
| 1 | 0  | 1  | 0  | 1  | 0     | 1       | 1     | 0       | 0     | 1       | 1     | 0       |
| 1 | 0  | 1  | 1  | 0  | 0     | 1       | 1     | 0       | 1     | 0       | 0     | 1       |
| 1 | 0  | 1  | 1  | 1  | 0     | 1       | 1     | 0       | 1     | 0       | 1     | 0       |
| 1 | 1  | 0  | 0  | 0  | 1     | 0       | 0     | 1       | 0     | 1       | 0     | 1       |
| 1 | 1  | 0  | 0  | 1  | 1     | 0       | 0     | 1       | 0     | 1       | 1     | 0       |
| 1 | 1  | 0  | 1  | 0  | 1     | 0       | 0     | 1       | 1     | 0       | 0     | 1       |
| 1 | 1  | 0  | 1  | 1  | 1     | 0       | 0     | 1       | 1     | 0       | 1     | 0       |
| 1 | 1  | 1  | 0  | 0  | 1     | 0       | 1     | 0       | 0     | 1       | 0     | 1       |
| 1 | 1  | 1  | 0  | 1  | 1     | 0       | 1     | 0       | 0     | 1       | 1     | 0       |
| 1 | 1  | 1  | 1  | 0  | 1     | 0       | 1     | 0       | 1     | 0       | 0     | 1       |
| 1 | 1  | 1  | 1  | 1  | 1     | 0       | 1     | 0       | 1     | 0       | 1     | 0       |

## 5 Transkoder liczby binarnej na dziesiętną

Przyjmijmy oznaczenie  $\mathbf{Bij}$  — j-ty bit i-tego wyświetlacza siedmiosegmentowego.  $i \in \{1,2\}, j \in \{1,2,3,4\}$ . Mamy 2 wyświetlacze, a każdy z nich ma wejście na cztery bity (jest to wyświetlacz licby od 0 do F w systemie szestnastkowym, stąd 4 wejścia). Wyświetlacz po lewej pełni rolę cyfry dziesiątek (jest to wyświetlacz 2, czyli i=2), zatem jedyny bit, który może się zmieniać to najmłodszy (B21), bo dla liczb od 0 do 15 włącznie cyfra dziesiątek przyjmuje wartość 0 lub 1. Wejścia pozostałych bitów wyświetlacza 2 są uziemione.

## 5.1 Tabela prawdy

Tabela 6: Tabela prawdy dla transkodera liczby binarnej na dziesiętną

| N  | D | С | В | Α | B21 | B14 | B13 | B12 | B11 |
|----|---|---|---|---|-----|-----|-----|-----|-----|
| 0  | 0 | 0 | 0 | 0 | 0   | 0   | 0   | 0   | 0   |
| 1  | 0 | 0 | 0 | 1 | 0   | 0   | 0   | 0   | 1   |
| 2  | 0 | 0 | 1 | 0 | 0   | 0   | 0   | 1   | 0   |
| 3  | 0 | 0 | 1 | 1 | 0   | 0   | 0   | 1   | 1   |
| 4  | 0 | 1 | 0 | 0 | 0   | 0   | 1   | 0   | 0   |
| 5  | 0 | 1 | 0 | 1 | 0   | 0   | 1   | 0   | 1   |
| 6  | 0 | 1 | 1 | 0 | 0   | 0   | 1   | 1   | 0   |
| 7  | 0 | 1 | 1 | 1 | 0   | 0   | 1   | 1   | 1   |
| 8  | 1 | 0 | 0 | 0 | 0   | 1   | 0   | 0   | 0   |
| 9  | 1 | 0 | 0 | 1 | 0   | 1   | 0   | 0   | 1   |
| 10 | 1 | 0 | 1 | 0 | 1   | 0   | 0   | 0   | 0   |
| 11 | 1 | 0 | 1 | 1 | 1   | 0   | 0   | 0   | 1   |
| 12 | 1 | 1 | 0 | 0 | 1   | 0   | 0   | 1   | 0   |
| 13 | 1 | 1 | 0 | 1 | 1   | 0   | 0   | 1   | 1   |
| 14 | 1 | 1 | 1 | 0 | 1   | 0   | 1   | 0   | 0   |
| 15 | 1 | 1 | 1 | 1 | 1   | 0   | 1   | 0   | 1   |

## 5.2 Tabele Karnaugh i schematy w programie Multisim

Na podstawie tabeli prawdy tworzymy tablice Karnaugh dla wyjść transkodera. Zaznaczamy największe grupy pól z jedynkami i zapisujemy powstałą formułę. Szkicujemy schemat układu oraz projektujemy go w Multisimie

#### Bit B11

Tabela 7: Tabela Karnaugh dla bitu B11



B11 = A



Rysunek 5: Schemat "transkodera" dla bitu B11

#### Bit B12

Tabela 8: Tabela Karnaugh dla bitu B12



$$B12 = D'B + DCB'$$



Rysunek 6: Transkoder dla bitu B12

## Bit B13

Tabela 9: Tablela Karnaugh dla bitu B13

| DC\BA | 00 | 01 | 11 | 10 |
|-------|----|----|----|----|
| 00    | 0  | 0  | 0  | 0  |
| 01    | 1  | 1  | 1  | 1  |
| 11    | 0  | 0  | 1  | 1  |
| 10    | 0  | 0  | 0  | 0  |

$$B13 = D'C + BC$$



Rysunek 7: Transkoder dla bitu B13

Tabela 10: Tabela Karnaugh dla bitu B14

| DC\BA | 00 | 01 | 11 | 10 |
|-------|----|----|----|----|
| 00    | 0  | 0  | 0  | 0  |
| 01    | 0  | 0  | 0  | 0  |
| 11    | 0  | 0  | 0  | 0  |
| 10    | 4  | 1  | 0  | 0  |



Rysunek 8: Transkoder dla bitu B14

## Bit B21

Tabela 11: Tabela Karnaugh dla bitu B21

| DC\BA | 00 | 01 | 11 | 10 |
|-------|----|----|----|----|
| 00    | 0  | 0  | 0  | 0  |
| 01    | 0  | 0  | 0  | 0  |
| 11    | 1  | 1  | 1  | 1  |
| 10    | 0  | 0  | 1  | 1  |

$$B21 = DC + BD$$



Rysunek 9: Transkoder dla bitu B21

## Pełny układ



Rysunek 10: Transkoder liczby binarnej na dziesiętną

#### Alarm 6

Po upłynięciu czasu który został ustawiony na przełącznikach uruchamia się alarm. Jest on reprezentowany przez czerwoną diodę LED.



## 7 Pełny układ



Rysunek 12: Schemat pełnego układu TIMER w Multisim

Powyższy rysunek przedstawia pełny układ zaprojektowany w Multisim. Warto dodać, że na wejście sygnału zegarowego pierwszego przerzutnika w liczniku jest przekazywana koniunkcja C (sygnału generowanego przez źródło sygnału zegarowego), L' (oznacza to, że układ nie jest w trybie ustawiania liczby tylko odliczania) oraz A' + B' + C' + D'.

Wciśnięcie START będąc w trybie odliczania na czas trwania wciśnięcia ustawia L=1 aby licznik ustawił wcześniej wybraną przez nas liczbę. Wtedy (zakładając, że nie ustawiliśmy 0) wartość L wraca do 0 oraz A' + B' + C' + D' = 1, więc odliczanie się wznowi.



Rysunek 13: Tryb ustawiania liczby (stale widnieje 1001, czyli 9)



Rysunek 14: Tryb odliczania (ustawiona liczba to 1101, czyli 13)



Rysunek 15: Doliczenie się do zera, miganie alarmu

## 8 Testowanie

#### 8.1 Testowanie transkodera liczb szesnastkowych na dziesiętne

Poniżej został przedstawiony generator liczb od 0 do 15 włącznie zapisane w systemie binarnym, które mają zostać przetranskodowane na liczby w systemie dziesiętnym.



Rysunek 16: Generator liczb od 0 do 15 włącznie w systemie binarnym

W poniższym generatorze są ustawione oczekiwane wyniki transkodowania liczb.



Rysunek 17: Generator poprawnych kodów liczb w systemie dziesiętnym



Rysunek 18: Analizator stanów logicznych w układzie testującym

Z powyższego analizatora widać, że wszystkie sygnały o jednakowych kolorach (za wyjątkiem rzecz jasna wewnętrznego sygnału zegarowego analizatora na dole) mają takie same wykresy.

## 9 Wnioski

## Co można było zrobić lepiej?

• Użyć licznika synchronicznego

## 10 Zastosowania

• System informujący o długim czasie otwarcia lodówki



Rysunek 19: Zastosowanie układu do informacji o długim otwarciu lodówki

• System blokujący drzwi wejściowe do budynku po otwarciu ich przez mieszkańca za pomocą domofonu



Rysunek 20: System blokujący drzwi

## • Odliczanie czasu do eksplozji bomby



Rysunek 21: Odliczanie do eksplozji bomby