# 飞腾多核处理器的异构编程模型性能评估与优 化

实验整体思路:对C版本和SYCL版本进行基准测试,并把C版本的基准测试作baseline。通过对SYCL源代码进行代码手工调优,使得SYCL基准测试的性能达到与对应测试的C语言版本一致甚至更优的结果,并给出优化有效的原因。

实验分为单核和多核,即是否可以并行执行工作项。

#### 单核基准测试选择

- SYCL-Bench/runtime/dag\_task\_throughput\_independent.cpp
   SYCL-Bench/runtime/dag\_task\_throughput\_independent.cpp 测SYCL实现的调度开销和SYCL实现所使用的后端开销
- 2. STREAM benchmark (Copy、Scale、Add、Traid) **测C带宽**SYCL-Bench/micro/DRAM.cpp 在DRAM.cpp基础上使用SYCL补充 Scale、Add、Traid **测SYCL 带宽**
- 3. PolyBenchC-4.2.1 **测C吞吐量**SYCL-Bench/applications **测SYCL吞吐量**

#### 多核基准测试选择

- SYCL-Bench/runtime/dag\_task\_throughput\_independent.cpp
   SYCL-Bench/runtime/dag\_task\_throughput\_independent.cpp 测SYCL实现的调度开销和SYCL实现所使用的后端开销
- 2. STREAM benchmark (Copy、Scale、Add、Traid) **测C带宽**SYCL-Bench/micro/DRAM.cpp 在DRAM.cpp基础上使用SYCL补充 Scale、Add、Traid **测SYCL 带宽**
- 3. PolyBenchC-4.2.1 **测C吞吐量**SYCL-Bench/applications **测SYCL吞吐量**

由于是对比实验,上述基准测试C实现和SYCL实现的基准测试问题规模对应且设为float类型。 SYCL单核实现时主机设备不支持double类型,而多核实现支持。

#### 单核实验环境

- ARM 64核处理器 (单核)
- GCC (Ubuntu 9.3.0-17ubuntu1~20.04) 9.3.0
- DPCPP-2022-06

#### 多核实验环境

- ARM 64核处理器
- GCC (Ubuntu 9.3.0-17ubuntu1~20.04) 9.3.0, OpenMP 5.0

## 单核性能评估与优化

单核基准测试代码、数据都放在

GraduationProject/SingleCore

# 第一类基准测试 测SYCL实现的调度开销和SYCL实现所使用的后端开销

代码目录 GraduationProject/SingleCore/dag\_exp1

运行脚本 GraduationProject/SingleCore/run-time-dag-global GraduationProject/SingleCore/run-time-dag-local

GraduationProject/SingleCore/sycl-bench-dag-global-singlecore.csv 固定工作项数量为256,分析内核数量从1024到65536的影响

GraduationProject/SingleCore/sycl-bench-dag-local-singlecore.csv 固定内核数量为1024,分析工作项数量从256到4096的影响

#### SYCL实现调度开销及Pthreads后端开销









### 第二类基准测试 测C和SYCL带宽

SYCL第二类基准测试目录 GraduationProject/SingleCore/stream\_exp3 C第二类基准测试目录 BenchC/STREAM-master

Before: SYCL/DRAM Add Scale Traid原始基准测试代码。

Single\_task/Acc: 通过<u>将basic parallel for转换为single task</u>来提高SYCL实现性能。(可提高性能)

Single\_task/USM(**最终优化版**): <u>在Single\_task/Acc的基础上,将Accessor转换为USM模式,将数据</u>复制和预取到设备内存。(可提高性能)

run-suite-stream-singlecore-opt-Acc: Single\_task/Acc实验数据。

run-suite-stream-singlecore-opt-USM: Single\_task/USM (最终优化版) 实验数据。

c-bench-stream.csv: C版本stream实验数据。

sycl-bench-stream-singlecore.csv: Before的单核实验数据。

#### 单核优化前 C和SYCL带宽对比



采用单任务内核 带宽对比



#### 复制和预取数据到设备内存 带宽对比



### 第三类基准测试 测C和SYCL吞吐量

SYCL第三类基准测试目录GraduationProject/SingleCore/poly\_exp2C第三类基准测试目录BenchC/PolyBenchC-4.2.1-master/Test

Before: SYCL/applications原始基准测试代码。

OrderPriority: 通过对SYCL/applications部分基准调整行列顺序后的基准,原因在于PolyBenchC-4.2.1部分基准采取行优先,而SYCL/applications却采取列优先,致使SYCL版本性能不如C版本。(可提高性能)

Single\_task/USM:只修改了gemm.cpp,性能没多大差别,放弃。

Single\_task/Acc(**最终优化版**): <u>在OrderPriority的基础上,通过将basic parallel for转换为</u>
<u>single\_task、减少event.push\_back()数量、合并for循环等措施来提高SYCL实现基准测试性能。(可提高性能)</u>

run-suite-polybench-opt-Acc: 自动化执行单核SYCL优化后的基准测试Python脚本。

sycl-bench-polybench-singlecore-opt-acc.csv: Single\_task/Acc (最终优化版) 的数据。

c-bench-polybench-singlecore.csv: C版本Polybench实验数据。

run-suite-polybench: 自动化执行单核SYCL原基准测试Python脚本

run-suite-polybench-order: 自动化执行单核SYCL行列优化后Python脚本

sycl-bench-polybench-singlecore-order.csv: 单核SYCL行列优化后的数据。

sycl-bench-polybench-singlecore.csv: Before的单核实验数据。

#### 单核优化前 C和SYCL吞吐量对比



优化后 C和SYCL吞吐量对比



# 多核性能评估与优化

多核基准测试代码、数据都放在

GraduationProject/MultiCore

```
#线程绑核
#GCC OpenMP
export GOMP_CPU_AFFINITY="0-63"
export OMP_PROC_BIND=close
export OMP_NUM_THREADS=...
yhrun -N 1 -n 1 -c 64 -p thcp1 ./stream_c_fopenmp

#DPC++ POCL
export POCL_AFFINITY=1 #DPCPP使用POCL作为OpenCL后端
export POCL_MAX_PTHREAD_COUNT=...
yhrun -N 1 -n 1 -c 64 -p thcp1 ./DRAM-USM --size=1024 --num-runs=1
```

# 第一类基准测试 测SYCL实现的调度开销和SYCL实现所使用的后端开销

代码目录 GraduationProject/MultiCore/dag\_exp1 运行脚本 GraduationProject/MultiCore/run-time-dag-global GraduationProject/MultiCore//run-time-dag-local

GraduationProject/MultiCore/sycl-bench-dag-global-singlecore.csv 固定工作项数量为256,分析内核数量从1024到65536的影响

GraduationProject/MultiCore/sycl-bench-dag-local-singlecore.csv 固定内核数量为1024,分析工作项数量从256到4096的影响

#### SYCL实现调度开销及PoCL后端开销





## 第二类基准测试 测C和SYCL带宽

SYCL第二类基准测试目录 GraduationProject/Multicore/poly\_exp2 C第二类基准测试目录 BenchC/STREAM-master

Before: SYCL/DRAM Add Scale Traid 原始基准测试代码。

Opt:分析Hierarchical parallel for 和 NDRange parallel for对带宽的影响,没什么影响,放弃。

USM: 存放将Accessor转换为USM,并行复制和预取数据到设备内存可提升性能的基准测试。

C-bench-stream-fopenmp.csv: C带宽实验数据,包括启动1/8/16/32/64 个线程时带宽。

SYCL单核实现、SYCL多核实现只启动单个线程、GCC单线程 带宽对比



SYCL多核实现和OpenMP 8/16/32/64线程 带宽对比



SYCL单核实现、SYCL多核实现只启动单个线程、GCC单线程 优化后带宽对比



#### SYCL多核实现和OpenMP 8/16/32/64线程 优化后带宽对比



### 第三类基准测试 测C和SYCL吞吐量

SYCL第三类基准测试目录 GraduationProject/Multicore/poly\_exp2 C第三类基准测试目录 BenchC/PolyBenchC-4.2.1-master/Test-fopenmp //线程绑核+启动64个线程, float类型

Before: SYCL/applications原始基准测试代码。

Order-opt: 存放<u>通过解决行列优先(工作项复用/行优先+原子指令)带来的缓存缺失问题</u>可提升性能的基准测试。

USM-opt: 存放<u>通过线程绑核,将Accessor转换为USM,并行复制和预取数据到设备内存三种方式</u>可提升性能的基准测试。

C-bench-polybench-fopenmp.csv: C吞吐量实验数据。

sycl-bench-polybench-multicore.csv: 优化前的SYCL吞吐量实验数据。

从下图C和SYCL吞吐量对比可知,GRAMS、3MM、GEMM、GESUM、2DCON、BICG、ATAX、FDTD2D需要进行优化。通过分析代码,发现2MM、3MM、GEMM可通过工作项复用来减少缓存缺失带来的性能影响,ATAX和BICG可通过调整行列顺序(注意:这里需要使用原子指令以避免数据竞争)减少缓存缺失带来的影响(这两个基准测试在C中是行优先,但在SYCL中是列优先)。因此,这5个SYCL基准都可认为是行列优先是性能瓶颈,优化后的代码放在**Order-opt**。

注意:分别尝试了Hierarchical parallel for 和 NDRange parallel for,没有很大的区别。

工作项复用方法可见《DPC++》。举例gemm.cpp

```
events.push_back(args.device_queue.submit([&](handler& cgh) {
    auto A = A_buffer.get_access<access::mode::read>(cgh);
    auto B = B_buffer.get_access<access::mode::read>(cgh);
    auto C = C_buffer.get_access<access::mode::read_write>(cgh);

    cgh.parallel_for<Gemm>(C_buffer.get_range(), [=, NK_ = size](item<2>
item) {

        const auto i = item[0];
        const auto j = item[1];

        C[item] *= BETA;

        for(size_t k = 0; k < NK_; k++) {
              C[item] += ALPHA * A[{i, k}] * B[{k, j}];
        }
        });
    }));
}</pre>
```

```
events.push_back(args.device_queue.submit([&](handler& cgh) {
            auto A = A_buffer.get_access<access::mode::read>(cgh);
            auto B = B_buffer.get_access<access::mode::read>(cgh);
            auto C = C_buffer.get_access<access::mode::read_write>(cgh);
            //local_accessor
            size_t tile_size = args.local_size;
            local_accessor<DATA_TYPE> tileA{tile_size,cgh};
            //sycl::nd_range<2> execution_range{sycl::range<2>{size,size},
sycl::range<2>{args.local_size,args.local_size}};
            //problem_size local_size
            cgh.parallel_for<Gemm>(nd_range<2>{{size,size},{1,tile_size}},
[=,NK_=size](nd_item<2> item){
                size_t m = item.get_global_id()[0];
                size_t n = item.get_global_id()[1];
                size_t i = item.get_local_id()[1];
                DATA_TYPE sum = 0;
                for(size_t kk=0; kk<NK_; kk+=tile_size)</pre>
                    //load the matrix tile from matrix A and synchronize to
ensure all work-items hava a consistent view
                    tileA[i] = A[\{m,kk+i\}];
                    item.barrier();
```

剩下的6个SYCL基准中都放在**USM-opt**中。2DCON、GESUM、GRAMS可通过线程绑核、将Accessor转换为USM、并行复制和预取数据到设备内存三种方式大大提升性能。虽然GRAMS从开始的55s+降低到10s+,但是还是没达到C版本5s+的要求,存在优化空间。3DCON采取上述三种方式优化会因设备内存不够也无法运行、FDTD2D采取上述三种方式优化性能反而降低。

#### 多核优化前,SYCL和C吞吐量对比



优化后, 吞吐量对比

