## 第六章 组合逻辑设计实践

武港山

南京大学人工智能学院





## 主要内容



- 设计文档编制标准
- 电路的定时
- 组合PLD的内部结构
  - 译码器
  - 编码器
  - 三态器件
  - 多路复用器
  - 校验电路
  - 比较器
  - 加法器、减法器和ALU
  - 组合乘法器





• 多输入、多输出的逻辑电路。

• 一般来说,输入比输出位数少,输入码字和输出码

字之间一一对应。

• 一般结构:



- 最常用的输入编码是n位二进制编码。
- 最常用的输出编码是m中取1码。





- 设计思路:
  - 真值表
    - 输入和输出是一一对应的,可以直接推导出真值表。
  - 逻辑图
    - 地址译码结构: 生成所有最小项供输出使用。
  - 器件综合
    - 组件。





#### • 二进制译码器:

• 输入: n位二进制编码

• 输出: 2<sup>n</sup>中取1码

#### • 2-4译码器:

- 真值表
- 逻辑图
- 器件符号



| II | nputs |    |    | Out | puts | W  |
|----|-------|----|----|-----|------|----|
| EN | 11    | 10 | Y3 | Y2  | Y1   | Y0 |
| 0  | х     | x  | 0  | 0   | 0    | 0  |
| 1  | 0     | 0  | 0  | 0   | 0    | 1  |
| 1  | 0     | 1  | 0  | 0   | 1    | 0  |
| 1  | 1     | 0  | 0  | 1   | 0    | 0  |
| 1  | 1     | 1  | 1  | 0   | 0    | 0  |







#### • 3-8译码器:

- 逻辑图
- 真值表
- 器件符号







#### • 3-8译码器:

- 逻辑图
- 真值表
- 器件符号

(b) 74x138

-6 G1 Y0 O15
G2A Y1 O13
G2B Y3 O12
A Y4 O11
A Y5 O9
C Y7 O7

Table 5-7 Truth table for a 74x138 3-to-8 decoder.

| $\square$ |       | Inputs |   |   |   |      |      |      | Out  | puts |      |      |      |
|-----------|-------|--------|---|---|---|------|------|------|------|------|------|------|------|
| G1        | G2A_L | G2B_L  | С | В | Α | Y7_L | Y6_L | Y5_L | Y4_L | Y3_L | Y2_L | Y1_L | Y0_L |
| 0         | x     | х      | x | х | x | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    |
| Х         | 1     | x      | x | х | x | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    |
| х         | x     | 1      | х | x | x | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    |
| 1         | 0     | 0      | 0 | 0 | 0 | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 0    |
| 1         | 0     | 0      | 0 | 0 | 1 | 1    | 1    | 1    | 1    | 1    | 1    | 0    | 1    |
| 1         | 0     | 0      | 0 | 1 | 0 | 1    | 1    | 1    | 1    | 1    | 0    | 1    | 1    |
| 1         | 0     | 0      | 0 | 1 | 1 | 1    | 1    | 1    | 1    | 0    | 1    | 1    | 1    |
| 1         | 0     | 0      | 1 | 0 | 0 | 1    | 1    | 1    | 0    | 1    | 1    | 1    | 1    |
| 1         | 0     | 0      | 1 | 0 | 1 | 1    | 1    | 0    | 1    | 1    | 1    | 1    | 1    |
| 1         | 0     | 0      | 1 | 1 | 0 | 1    | 0    | 1    | 1    | 1    | 1    | 1    | 1    |
| 1         | 0     | 0      | 1 | 1 | 1 | 0    | 1    | 1    | 1    | 1    | 1    | 1    | 1    |

$$Y5 = G1 \cdot G2A \cdot G2B \cdot C \cdot B' \cdot A$$
  $G2A = G2A_L'$   $G2B = G2B_L'$   $Y5 = Y5 L'$ 

$$Y5_L = Y5' = (G1 \cdot G2A_L' \cdot G2B_L' \cdot C \cdot B' \cdot A)'$$
  
=  $G1' + G2A_L + G2B_L + C' + B + A'$ 



- 级联二进制译码器:
  - 4-16译码器
  - 5-32译码器





74x138



2020/3/25

武港山:组合逻辑





- 用Verilog实现译码器:
  - 结构型

```
表6-20 图6-32译码器的结构型Verilog模块
module Vr2to4dec(IO, I1, EN, YO, Y1, Y2, Y3);
  input IO, I1, EN;
  output Y0, Y1, Y2, Y3;
  wire NOTIO, NOTI1;
  INV U1 (NOTIO, IO);
  INV U2 (NOTI1, I1);
  AND3 U3 (YO, NOTIO, NOTI1, EN);
  AND3 U4 (Y1, IO, NOTI1, EN);
 AND3 U5 (Y2, NOTIO, I1, EN);
 AND3 U6 (Y3, I0, I1, EN);
endmodule
```





• 用Verilog实现译码器:

• 数据流型

表6-21 类似74x138 3-8译码器的功能型Verilog模块

```
module Vr74x138a(G1, G2A_L, G2B_L, A, Y L);
   input G1, G2A_L, G2B_L;
  input [2:0] A;
  output [0:7] Y_L;
  reg [0:7] Y_L;
  always @ (G1 or G2A_L or G2B_L or A) begin
    if (G1 & ~G2A_L & ~G2B_L)
      case (A)
        0: Y_L = 8'b011111111;
        1: Y L = 8'b10111111;
        2: Y_L = 8'b110111111;
        3: Y L = 8'b11101111;
        4: Y L = 8'b11110111;
        5: Y_L = 8'b11111011;
        6: Y L = 8'b111111101;
        7: Y_L = 8'b111111110;
        default: Y_L = 8'b11111111;
      endcase
    else Y_L = 8'b11111111;
  end
endmodule
```





- 用Verilog实 现译码器:
  - 有效电平处理

#### 表6-22 对有效电平进行处理的可维护方法的Verilog模块

```
module Vr74x138b(G1, G2A_L, G2B_L, A, Y_L);
    input G1, G2A_L, G2B_L;
   input [2:0] A:
   output [0:7] Y_L;
   reg G2A, G2B;
   reg [0:7] Y_L, Y:
   always @ (G1 or G2A_L or G2B_L or A or Y) begin
    G2A = ~G2A_L; // Convert inputs
    G2B = G2B_L;
   Y_L = 'Y; // Convert outputs
   if (G1 & G2A & G2B)
      case (A)
        0: Y = 8'b100000000:
        1: Y = 8'b01000000;
        2: Y = 8'b00100000;
        3: Y = 8'b00010000;
        4: Y = 8'b00001000;
        5: Y = 8'b00000100:
        6: Y = 8'b00000010:
       7: Y = 8'b00000001:
        default: Y = 8'b000000000:
      endcase
    else Y = 8'b000000000:
  end
endmodule
```





- 用Verilog实现译码器:
  - 分层定义

```
module Vr74x138c(G1, G2A_L, G2B_L, A, Y_L);
input G1, G2A_L, G2B_L;
input [2:0] A;
output [0:7] Y_L;
wire G2A,G2B;
wire [0:7] Y;

assign G2A = ~G2A_L; // Convert inputs
assign G2B = ~G2B_L;
assign Y_L = ~Y; // Convert outputs
Vr3to8deca U1 (G1, G2A, G2B, A, Y);
endmodule
```

```
module Vr3to8deca(G1, G2, G3, A, Y);
  input G1, G2, G3:
  input [2:0] A;
  output [0:7] Y;
  reg [0:7] Y;
  always @ (G1 or G2 or G3 or A) begin
    if (G1 & G2 & G3)
   case (A)
      0: Y = 8'b100000000;
    1: Y = 8'b01000000;
        2: Y = 8'b00100000;
        3: Y = 8'b00010000;
        4: Y = 8'b00001000;
        5: Y = 8'b00000100;
        6: Y = 8'b00000010:
        7: Y = 8'b00000001;
        default: Y = 8'b00000000;
      endcase
    else Y = 8'b000000000;
  end
endmodule
```





- 用Verilog实现译码器:
  - 分层定义







- 用Verilog实现译码器:
  - 行为描述型

```
表6-25 对3-8译码器的Verilog行为定义
```

```
module Vr3to8decb(G1, G2, G3, A, Y);
  input G1, G2, G3;
  input [2:0] A;
  output [0:7] Y;
 reg [0:7] Y;
 integer i;
 always @ (G1 or G2 or G3 or A) begin
   Y = 8'b000000000;
   if (G1 & G2 & G3)
    for (i=0; i<=7; i=i+1)
      if (i == A) Y[i] = 1:
 end
endmodule
```



### 七段显示译码器



#### 数码显示器

「半导体显示(LED) 液晶显示(LCD) f g b
e d c

每字段是一只 发光二极管













#### — 高电平驱动







18

### 真值表

| A3 A2 A1 A0 | abcdefg<br>(共阳极) | abcdefg<br>(共阴极) |
|-------------|------------------|------------------|
| 0000        | 000001           | 1111110          |
| 0001        | 1001111          | 0110000          |
| 0010        | 0010010          | 1101101          |
| 0011        | 0000110          | 1111001          |
| 0100        | 1001100          | 0110011          |
| 0101        | 0100100          | 1011011          |
| 0110        | 0100000          | 1011111          |
| 0111        | 0001111          | 1110000          |
| 1000        | 000000           | 1111111          |
| 1001        | 0000100          | 1111011          |



### 驱动共阴极数码管的电路—输出高电平有效







### 驱动共阳极数码管的电路一输出低电平有效









七段显示译 码器Verilog 实现:

```
module Vr7seg(A, B, C, D, EN,
             SEGA, SEGB, SEGC, SEGD, SEGE, SEGF, SEGG);
 input A, B, C, D, EN;
 output SEGA, SEGB, SEGC, SEGD, SEGE, SEGF, SEGG;
 reg SEGA, SEGB, SEGC, SEGD, SEGE, SEGF, SEGG:
 reg [1:7] SEGS:
 always @ (A or B or C or D or EN) begin
   if (EN)
     case ({D,C,B,A})
// Segment patterns abcdefg
       0: SEGS = 7'b1111110; // 0
       1: SEGS = 7'b0110000; // 1
       2: SEGS = 7'b1101101; // 2
       3: SEGS = 7'b1111001; // 3
       4: SEGS = 7'b0110011; // 4
       5: SEGS = 7'b1011011: // 5
       6: SEGS = 7'b0011111; // 6 (no 'tail'
       7: SEGS = 7'b1110000; // 7
       8: SEGS = 7'b11111111: // 8
       9: SEGS = 7'b1110011; // 9 (no 'tail')
       default SEGS = 7'bx;
     endcase
   else SEGS = 7'b0;
   {SEGA, SEGB, SEGC, SEGD, SEGE, SEGF, SEGG} = SEGS;
 end
endmodule
```





- 译码器的输出编码通常比其输入编码位数多。
- 如果器件的输出编码比其输入编码位数少,则常常称它为编码器(encoder)。
- 最常见的就是2n-n编码器或二进制编码器

分类:  $\left\{ \begin{array}{c} -$  进制编码器  $2^n \rightarrow n \\ -$  或  $\left\{ \begin{array}{c} +$  进制编码器  $10 \rightarrow 4 \end{array} \right\}$  世通编码器  $\left\{ \begin{array}{c} +$  优先编码器



#### 二进制编码器



#### 用 n 位二进制代码对 $N=2^n$ 个信号进行编码的电路

1. 3位二进制编码器(8线-3线)

编码表

|   | $I_0$         |     |                |      |
|---|---------------|-----|----------------|------|
|   | $I_1$ $\circ$ |     | $Y_2$          |      |
|   | $I_2$ $\circ$ | - A | <del>-</del> 0 | r. A |
| 输 | $I_3$         | 3位  | $Y_1$          | 输    |
| 入 | $I_4$         | 二进制 | lacksquare     | 出    |
|   | $I_5$         | 编码器 | $Y_0$          |      |
|   | $I_6$ $\circ$ |     | <b>—</b>       |      |
|   | $I_7$ $\circ$ |     |                |      |

 $I_0 \sim I_7$ 是一组互相排斥的输入变量,任何时刻只能有一个端输入有效信号。

| 图 |
|---|
| 数 |
| 尤 |

$$Y_2 = I_4 + I_5 + I_6 + I_7$$
 $Y_1 = I_2 + I_3 + I_6 + I_7$ 
 $Y_0 = I_1 + I_3 + I_5 + I_7$ 

| 输入     | 输     | 出     |       |
|--------|-------|-------|-------|
| 1111 / | $Y_2$ | $Y_1$ | $Y_0$ |
| $I_0$  | 0     | 0     | 0     |
| $I_1$  | 0     | 0     | 1     |
| $I_2$  | 0     | 1     | 0     |
| $I_3$  | 0     | 1     | 1     |
| $I_4$  | 1     | 0     | 0     |
| $I_5$  | 1     | 0     | 1     |
| $I_6$  | 1     | 1     | 0     |
| $I_7$  | 1     | 1     | 1     |

2020/3/25 武港山: 组合逻辑





#### 函数式

$$Y_{2} = I_{4} + I_{5} + I_{6} + I_{7} = \overline{I}_{4} \cdot \overline{I}_{5} \cdot \overline{I}_{6} \cdot \overline{I}_{7}$$

$$Y_{1} = I_{2} + I_{3} + I_{6} + I_{7} = \overline{\overline{I}_{2} \cdot \overline{I}_{3} \cdot \overline{I}_{6} \cdot \overline{I}_{7}}$$

$$Y_{0} = I_{1} + I_{3} + I_{5} + I_{7} = \overline{\overline{I}_{1} \cdot \overline{I}_{3} \cdot \overline{I}_{5} \cdot \overline{I}_{7}}$$

逻辑图

— 用或门实现

— 用与非门实现







### 3位二进制优先编码器



允许几个信号同时输入,但只对优先级别最高优先编码:的进行编码。优先顺序:  $I_7 \rightarrow I_0$ 

#### 编码表

|                       | 输                     |                       |                       |                       |                | ٨   |                         | 输 出                   |                       |                       |  |
|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|----------------|-----|-------------------------|-----------------------|-----------------------|-----------------------|--|
| <i>I</i> <sub>7</sub> | <i>I</i> <sub>6</sub> | <i>I</i> <sub>5</sub> | <i>I</i> <sub>4</sub> | <i>I</i> <sub>3</sub> | I <sub>2</sub> | . I | <b>I I</b> <sub>0</sub> | <b>Y</b> <sub>2</sub> | <b>Y</b> <sub>1</sub> | <b>Y</b> <sub>0</sub> |  |
| 1                     | ×                     | ×                     | ×                     | ×                     | ×              | ×   | ×                       | 1                     | 1                     | 1                     |  |
| 0                     | 1                     | ×                     | ×                     | ×                     | ×              | ×   | ×                       | 1                     | 1                     | 0                     |  |
| 0                     | 0                     | 1                     | ×                     | ×                     | ×              | ×   | ×                       | 1                     | 0                     | 1                     |  |
| 0                     | 0                     | 0                     | 1                     | ×                     | ×              | ×   | ×                       | 1                     | 0                     | 0                     |  |
| 0                     | 0                     | 0                     | 0                     | 1                     | ×              | ×   | ×                       | 0                     | 1                     | 1                     |  |
| 0                     | 0                     | 0                     | 0                     | 0                     | 1              | ×   | ×                       | 0                     | 1                     | 0                     |  |
| 0                     | 0                     | 0                     | 0                     | 0                     | 0              | 1   | ×                       | 0                     | 0                     | 1                     |  |
| 0                     | 0                     | 0                     | 0                     | 0                     | 0              | 0   | 1                       | 0                     | 0                     | 0                     |  |

#### 函数式

$$Y_{2} = I_{7} + I_{6} + I_{5} + I_{4}$$

$$Y_{1} = I_{7} + I_{6} + \overline{I}_{5} \overline{I}_{4} I_{3}$$

$$+ \overline{I}_{5} \overline{I}_{4} I_{2}$$

$$Y_{0} = I_{7} + \overline{I}_{6} I_{5} + \overline{I}_{6} \overline{I}_{4} I_{3}$$

$$+ \overline{I}_{6} \overline{I}_{4} \overline{I}_{2} I_{1}$$

2020/3/25

武港山:组合逻辑



2020/3/25

武港山: 组合逻辑







### • 优先编码器74x148

- 低电平有效
- 支持级联



Figure 5-47 Logic symbol for a generic 8-input priority encoder.

Figure 5-48 Logic symbol for the 74x148 8-input priority encoder.

Table 5-22 Truth table for a 74x148 8-input priority encoder.

|     |     | П   |     | Inputs | 5   |     |     |     |     | (   | Output | s   |     |
|-----|-----|-----|-----|--------|-----|-----|-----|-----|-----|-----|--------|-----|-----|
| /EI | /10 | /11 | /12 | /13    | /14 | /15 | /16 | /17 | /A2 | /A1 | /A0    | /GS | /EO |
| 1   | х   | х   | Х   | х      | х   | х   | х   | х   | 1   | 1   | 1      | _1  | 1   |
| 0   | x   | x   | х   | x      | x   | х   | x   | 0   | 0   | 0   | 0      | 0   | 1   |
| 0   | х   | х   | X   | x      | x   | х   | 0   | 1   | 0   | 0   | 1      | 0   | 1   |
| 0   | х   | х   | X   | х      | х   | 0   | 1   | 1   | 0   | 1   | 0      | 0   | 1   |
| 0   | х   | Х   | X   | х      | 0   | 1   | 1   | 1   | 0   | 1   | 1      | 0   | 1   |
| 0   | x   | х   | х   | 0      | 1   | 1   | 1   | 1   | 1   | 0   | 0      | 0   | 1   |
| 0   | х   | х   | 0   | 1      | 1   | 1   | 1   | 1   | 1   | 0   | 1      | 0   | 1   |
| 0   | х   | 0   | 1   | 1      | 1   | 1   | 1   | 1   | 1   | 1   | 0      | 0   | 1   |
| 0   | 0   | 1   | 1   | 1      | 1   | 1   | 1   | 1   | 1   | 1   | 1      | 0   | 1   |
| 0   | 1   | 1   | 1   | 1      | 1   | 1   | 1   | 1   | 1   | 1   | 1      | 1   | 0   |



### • 74x148实现



Figure 5-49 Logic diagram for the 74x148 8-input priority encoder, including pin numbers for a standard 16-pin dual in-line package.



### • 74x148级联









### Verilog实现

换。很容易将它修改,使其利用不同优先级顺序、不同输入数字或增加更多的功能 出次最高优先级),在DDPPonline的Xcver.3节中做了探讨。

表6-31 类似74x148 8输入优先级编码器的行为描述型Verilog模块

```
module Vr74x148(EI_L, I_L, A_L, EO_L, GS_L);
   input EI_L;
   input [7:0] I_L;
    output [2:0] A_L;
    output EO_L, GS_L;
   reg [7:0] I;
   reg [2:0] A, A_L;
   reg EI, EO_L, EO, GS_L, GS;
   integer j;
   always @ (EI_L or EI or I_L or I or A or EO or GS) begin
    EI = "EI_L; I = "I_L; // convert inputs
    EO_L = ~EO; GS_L = ~GS; A_L = ~A; // convert outputs
    EO = 1; GS = 0; A = 0; // default output values
    begin
     if (EI==0) EO = 0;
     else for (j=0; j<=7; j=j+1) // check low priority first
            if (I[j]==1)
              begin GS = 1; EO = 0; A = j; end
   end
  end
endmodule ____
```





#### • 三态缓冲器

Various three-state buffers: (a) noninverting, active-high enable; (b) non-inverting, active-low enable; (c) inverting, active-high enable; (d) inverting, active-low enable.



三态器件允许 多个信号源共 享单个线路。





#### • 三态缓冲器

- 三态门进入和离开高阻态的延迟时间不同,会造成输出线路上值的混乱,造成同时驱动的冲突现象。
- 解决的方法:设计控制逻辑,保证一段截止时间(dead time),这段时间不应该有任何器件驱动同线。







#### • 标准MSI三态缓冲器





3

3





### • 标准MSI三态缓冲器







- 标准MSI三态缓冲器——总线收发器
  - DIR控制方向
  - G\_L控制使能
  - 使能控制无效, 可能两条总线需要 分别处理事情。





Figure 5-58
The 74x245 octal
three-state transceiver:
(a) logic diagram;
(b) traditional logic

symbol.





• 标准MSI三态缓冲器——总线收发器

• 双向总线控制应用

| ENTFR_L | ATOB | Operation                                                                                     |
|---------|------|-----------------------------------------------------------------------------------------------|
| 0       | 0    | Transfer data from a source on bus $\ensuremath{B}$ to a destination on bus $\ensuremath{A}.$ |
| 0       | 1    | Transfer data from a source on bus A to a destination on bus B.                               |
| 1       | x    | Transfer data on buses A and B independently.                                                 |





## 3.3 三态器件



37

● 标准NACI三太經沖嬰 洗总线不被驱动(尽管输出被使能)的逻辑。

Ve

S[2

其

表6-41 4路2位总线收发器的Verilog模块

```
module VrXcvr4x8(A, B, C, D, S, AOE_L, BOE_L, COE_L, DOE_L, MOE_L);
   input [2:0] S;
   input AOE_L, BOE_L, COE_L, DOE_L, MOE_L;
   inout [1:8] A, B, C, D;
  reg [1:8] ibus;
  always @ (A or B or C or D or S) begin
    if (S[2] == 0) ibus = \{4\{S[1:0]\}\};
    else case (S[1:0])
      0: ibus = A;
     1: ibus = B;
      2: ibus = C;
      3: ibus = D;
    endcase
  end
 assign A = ((^AOE_L & ^MOE_L) & (S[2:0] != 4)) ? ibus : 8'bz;
 assign B = ((~BOE_L & ~MOE_L) && (S[2:0] != 5)) ? ibus : 8'bz;
 assign C = ((^{COE}_L & ^{MOE}_L) & (S[2:0] != 6))? ibus : 8'bz;
 assign D = ((^DOE_L & ^MOE_L) & (S[2:0] != 7)) ? ibus : 8'bz;
endmodule
```



## 3.4、数据选择器(多路选择器)



- 又称为多路转换器或多路开关(Multiplexers, MUX)
  - 一种多路输入,单路输出的逻辑构件。
  - 其输出等于一路输入,取决于控制信号。

# Multiplexer A<sub>in</sub> B<sub>in</sub> K<sub>in</sub>

Single channel



## 2-to-1 multiplexer





$$y = x_0 \overline{s_0} + x_1 s_0$$
  
$$y = \overline{s_1} \overline{s_0} x_0 + \overline{s_1} s_0 x_1 + \overline{s_1} \overline{s_0} x_2 + \overline{s_1} s_0 x_3$$

2020/3/25 武港山:组合逻辑 39



## 4-to-1 MUX realization







## 16-to-1 MUX



|       |    | ML | JX 0           |                       |       |       | MU             | X 2   |                        |
|-------|----|----|----------------|-----------------------|-------|-------|----------------|-------|------------------------|
| $S_3$ | S2 | S₁ | S <sub>0</sub> | у                     | $S_3$ | $S_2$ | S <sub>1</sub> | $s_0$ | у                      |
| 0     | 0  | 0  | 0              | $\mathbf{x}_{0}$      | 1     | 0     | 0              | 0     | <b>X</b> <sub>8</sub>  |
| 0     | 0  | 0  | 1              | X <sub>1</sub>        | 1     | 0     | 0              | 1     | $\mathbf{X}_{9}$       |
| 0     | 0  | 1  | 0              | $\mathbf{X}_{2}$      | 1     | 0     | 1              | 0     | <b>X</b> <sub>10</sub> |
| 0     | 0  | 1  | 1              | $\mathbf{x}_3$        | 1     | 0     | 1              | 1     | X <sub>11</sub>        |
| 0     | 1  | 0  | 0              | <b>X</b> <sub>4</sub> | 1     | 1     | 0              | 0     | X <sub>12</sub>        |
| 0     | 1  | 0  | 1              | <b>X</b> <sub>5</sub> | 1     | 1     | 0              | 1     | X <sub>13</sub>        |
| 0     | 1  | 1  | 0              | $\mathbf{x}_{6}$      | 1     | 1     | 1              | 0     | X <sub>14</sub>        |
| 0     | 1  | 1  | 1              | <b>x</b> <sub>7</sub> | 1     | 1     | 1              | 1     | X <sub>15</sub>        |
|       |    | MU | X 1            |                       |       | 1     | MU             | X 3   |                        |



## 3.4、数据选择器



#### • 74LS153的逻辑结构





## 2、数据选择器



#### • 芯片介绍

• 74151: 8-to1

• 74150: 16-to-1

• 74153: dual(2组) 4-to-1

• 74157: quad (4组) 2-to-1



## 74157 2-1 MUX





| DATA SELECT | 10 | 16  | $V_{CC}$ |
|-------------|----|-----|----------|
| 1A [        | 2  | 15  | ENABLE   |
| 1B [        | 3  | 14  | 4A       |
| 1Y [        | 4  | 13  | 4B       |
| 2A [        | 5  | 12  | 4Y       |
| 2В [        | 6  | 11  | 3A       |
| 2Y [        | 7  | 10  | 3B       |
| GND [       | 8  | 9 ] | 3Y       |



(a) Pin diagram



## 74151 8-to-1 MUX



|      | Inpu | ١. | Out | puts |    |     |
|------|------|----|-----|------|----|-----|
| EN_L | С    | В  | Α   |      | Υ  | Y_L |
| 1    | X    | X  | х   |      | 0  | 1   |
| 0    | 0    | 0  | 0   |      | D0 | D0' |
| 0    | 0    | 0  | 1   |      | D1 | D1' |
| 0    | 0    | 1  | 0   |      | D2 | D2' |
| 0    | 0    | 1  | 1   |      | D3 | D3' |
| 0    | 1    | 0  | 0   |      | D4 | D4' |
| 0    | 1    | 0  | 1   |      | D5 | D5' |
| 0    | 1    | 1  | 0   |      | D6 | D6' |
| 0    | 1    | 1  | 1   |      | D7 | D7′ |





## MUX的 扩展





## 3.4、数据选择器



• 假设是n个输入变量,则需要

$$m = \log_2^n$$

输出函数y,为所有选择变量最小项mi与上相 应数据输入线Di之和。

$$y = \sum_{i=0}^{n} m_i D_i$$

- 以74LS153为例介绍数据选择器的逻辑结构
  - 74LS153是四选一多路开关,即一个芯片内集成了两个同样结构的四选一多路开关



## 多路选择器的推广应用



- 多路选择器除完成对多路数据进行选择的基本功能外,
- 在逻辑设计中主要用来实现各种逻辑函数功能。
- 用多路选择器实现分时多路转换电路。(将并行输入的数据转换成串行输出)。

2020/3/25



## **Use MUX to Realize Function**



- 方法I: 用具有n个选择变量的MUX实现n个变量的函数。
  - 将函数的n个变量依次连接到MUX的n个选择变量端,并将函数表示成最小项之和的形式。若函数表达式中包含最小项m<sub>i</sub>,则相应MUX的D<sub>i</sub>接1,否则D<sub>i</sub>接0。

2020/3/25 武港山:组合逻辑 50



## Example 1 Use 74151(8 to 1MUX) to Realize function: $f(A0,A1,A2) = \sum m(1,3,5,6)$



| m<br>0<br>1<br>2<br>3<br>4<br>5<br>6 | A <sub>2</sub> A <sub>1</sub> A <sub>0</sub> 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 1 | D <sub>i</sub> 0 1 0 1 1 0 | Input $A_0$ $A_1$ $A_2$ $A_2$ $A_3$ $A_4$ $A_5$ $A_4$ $A_5$ $A_5$ $A_6$ $A_7$ $A_8$ | $Y = \overline{A}_2 \overline{A}_1 A_0 + \overline{A}_2 A_1 A_0 + A_2 \overline{A}_1 A_0 + A_2 A_1 \overline{A}_0$ |
|--------------------------------------|----------------------------------------------------------------------------------------|----------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------|
| 7                                    | 1 1 1                                                                                  | 0                          | 74LS151                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                                                                                                                    |

方法简单,但并不经济,因为MUX的数据输入端未能得到充分利用。对于具有n个变量的逻辑函数,完全可以用少于n个选择变量的MUX实现。利用数据输入线定义变量。





- 方法Ⅱ:用具有n-1个选择控制变量的MUX 实现n个变量函数功能
  - 即从函数的n个变量中任n-1个作为MUX的选择 控制变量,并根据所选定的选择控制变量将函 数变换成F=∑m<sub>i</sub>D<sub>i</sub>的形式,以确定各数据输入D<sub>i</sub>
    - 。假定剩余变量为X,则D<sub>i</sub>的取值只可能是0、1
    - 、X或X'四者之一。

2020/3/25 武港山:组合逻辑 52



#### N-1 selector value



- Example: Use 4 to 1 MUX to realize F (A, B, C) =∑m(1,3,5,6)
- 1 选择B、C为选择变量,A为数据输入。将函数表达式展开成选择变量最小项表示形式。列出选择器的功能表,确定每条数据输入线的值。画出逻辑电路图

$$f = \overline{ABC} + \overline{ABC} + A\overline{BC} + AB\overline{C}$$
$$= \overline{BC} \bullet 0 + \overline{BC}(A + \overline{A}) + B\overline{C}A + BC\overline{A}$$

| 选择 | 输入 | 输出 |
|----|----|----|
| BC | A  | F  |
| 00 | 0  | 0  |
| 01 | 1  | 1  |
| 10 | A  | 1  |
| 11 | Ā  | 1  |

功能表





#### 2 选择AB为选择变量,C为数据输入,画出卡诺图 ,标出实现

量,反变量)。 $F(A, B, C) = \sum m(1,3,5,6)$ 

| 输入             |     | 选择  | ≰ AB |    |
|----------------|-----|-----|------|----|
| C              | 00  | 01  | 10   | 11 |
| 0              | 0   | 2   | 4    | 6  |
| 1              | (1) | (3) | (5)  | 7  |
| D <sub>i</sub> |     |     |      |    |

卡诺图实现表



思考: 1什么情况下,数据输入线值为0,什么时候为1?

2在增加逻辑门电路控制的情况下,能否用更少的选择变量来实现布尔函数?

用4路选择器实现4变量逻辑函数的功能,函数式

<u>F(A,B,C,D)=Σm(1,2,4,9,10,11,12,14</u>

- 1、选择2个变量作为选择变量,其余两个变量用为数据输入值,以选择变量为基准,画出函数的卡诺图。
- 2、选择变量的每一列作为子卡诺图,对输入变量进行化简,确定每一种选择情况下的输入值D<sub>i</sub>。
  - 3、用基本逻辑门电路实现数据输入值。

| AΒ |                            |                                 |                                             |                                                 |
|----|----------------------------|---------------------------------|---------------------------------------------|-------------------------------------------------|
|    | 00                         | 01                              | 11                                          | 10                                              |
| 00 | (                          | 9                               | 1                                           | (_<br>_ )                                       |
| 01 | 1                          |                                 | 1                                           | 1                                               |
| 11 |                            |                                 | 1                                           | 1                                               |
| 10 | 1                          | _ J                             | ĮĮ.                                         | ĘŢ,                                             |
|    | AB<br>00<br>01<br>11<br>10 | 00<br>00 [ ]<br>01 []<br>11 [ ] | 00 01<br>00 1 1 1 1<br>01 1 1 1<br>11 1 1 1 | 00 01 11<br>00 1 11<br>01 1 1 1 1<br>11 1 1 1 1 |

1假设AB为选择输入,则数据输入线的值为:

$$D0=C'D+CD'=C\oplus D$$
  $D1=C'\cdot D'$   
 $D2=C+D$   $D3=C+D'$ 



#### 2假设CD为选择输入,AB为数据输入,则数据线的值为

| AB |    |    |    |    |
|----|----|----|----|----|
| CD | 00 | 01 | 11 | 10 |
| 00 |    | 1  | 1  |    |
| 01 | 1  |    |    | 1  |
| 11 |    |    | 1  | 1  |
| 10 | 1  |    | 1  | 1) |

D0=B

D1=B'

D2=A+B'

D3=A

设定不同的选择变量可取得不同导致化简的结果。

更多变量的函数, 先对函数表达式化简, 消去变量, 得到最简式后, 再设置选择变量和数据输入变量。



## 2、数据选择器



- •【例】用4路选择器74LS253构成分时多路转 换器
  - 把并行处理的数据放在Di端上。
  - 在地址端上,周期性的循环加载

如此,在输出端上,顺序地送出原先并行的数据。











## 3.5 数据分配器(Demultiplexers)



- 其功能和多路数据选择器相反。
- 是一种单路输入, 多路输出的逻辑构件。
  - 从哪一端输出依赖于当时的地址控制端输入。



2020/3/25



## DEMUX的实现









• N个输出,需要m个地址变量标识

$$m = \log_2^n$$

• 每个输出Yi,都是一个最小项表达式和输入 变量的乘积。

$$Yi = D mi$$

- 逻辑结构: (74LS155)
  - 74LS155是双1: 4线数据分配器,结构见框图所示。外部标明了两个独立数据分配器的数据输入、输出线和控制信号线。





• 当地址输入A1A0=00,且使能控制ST有效时,数据输入发送到f0输出端;当地址输入A1A0=01,且使能控制ST有效时,数据输入发送到f1输出端;依次类推。







#### • 功能表

| 输入  |                 |                 |                 | 输               | i出              |                 | 输入      |                 |                 | 输出              |                 |                 |                 |
|-----|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|---------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|
| 1ST | 1A <sub>1</sub> | 1A <sub>0</sub> | 1f <sub>0</sub> | 1f <sub>1</sub> | 1f <sub>2</sub> | 1f <sub>3</sub> | <br>2ST | 2A <sub>1</sub> | 2A <sub>0</sub> | 2f <sub>0</sub> | 2f <sub>1</sub> | 2f <sub>2</sub> | 2f <sub>3</sub> |
| 0   | ×               | ×               | 1               | 1               | 1               | 1               | 1       | ×               | ×               | 1               | 1               | 1               | 1               |
| 1   | 0               | 0               | 1D              | 1               | 1               | 1               | 0       | 0               | 0               | 2D              | 1               | 1               | 1               |
| 1   | 0               | 1               | 1               | 1D              | 1               | 1               | 0       | 0               | 1               | 1               | 2D              | 1               | 1               |
| 1   | 1               | 0               | 1               | 1               | 1D              | 1               | 0       | 1               | 0               | 1               | 1               | 2D              | 1               |
| 1   | 1               | 1               | 1               | 1               | 1               | 1D              | 0       | 1               | 1               | 1               | 1               | 1               | 2D              |

将ST和ST'连在一起作为地址输入端A2,两个数据输入端连在一起作为数据输入,则芯片74LS155可以组成一个1:8线数据分配器。





•【例】利用DMUX和MUX设计一个实现8路数据传输的逻辑电路。



# channel multiplexing/demultiplexing



Single channel

多路分配器常与多路选择器联用,以实现多通道数据分时传送。通常在发送端由MUX将各路数据分时送上公共传输线(总线),接收端再由DEMUX将公共线上的数据适时分配到相应的输出端。

2020/3/25



## 3.5 多路选择器/分配器的应用



- 大扇出处理
  - 每个输出端增加一个三态缓冲。

(a)

(b)

- 常用符号
  - a 开关等效
  - b 框图符号





## 3.5 多路选择器/分配器的应用



## Verilog实现

• 数据流

• 行为型

#### 用Verilog实现多路复用器

在行为结构体中,可以使用一条case语句。例如,表6-52是对同一个mux4in8b实体使用always程序块和case语句的一个模块。

#### 表6-52 4输入8位多路复用器的行为型Verilog模块

```
module Vrmux4in8bc(YOE_L, EN_L, S, A, B, C, D, Y);
   input YOE_L, EN_L;
   input [1:0] S:
   input [1:8] A, B, C, D;
   output [1:8] Y;
   reg [1:8] Y;
   always @ (YOE_L or EN_L or S or A or B or C or D) begin
     if (~YOE_L == 1'b0) Y = 8'bz;
     else if (~EN_L == 1'b0) Y = 8'b0:
     else case (S)
      2'd0: Y = A:
      2'd1: Y = B:
      2'd2: Y = C:
      2'd3: Y = D:
      default: Y = 8'bx;
    endcase
  end
endmodule
```

在Verilog模块中,很容易对选择标准进行定制。例如,表6-53是对一个特定的4输入 [用器的行为型程序,它的选择标准是表6-46。