\_\_年 \_\_月 \_\_日 考 试 用

## 湖南大学课程考试试卷

课程名称: <u>数字电路与逻辑设计</u>; 试卷编号: <u>A</u> ; 考试时间: 120 分钟

| 题 号 | _  | _ | = | 四  | 五  | 六 | 七  | 八  | 九 | + | 总 分 |
|-----|----|---|---|----|----|---|----|----|---|---|-----|
| 应得分 | 28 | 6 | 8 | 10 | 10 | 8 | 12 | 18 |   |   | 100 |
| 实得分 |    |   |   |    |    |   |    |    |   |   |     |
| 评卷人 |    |   |   |    |    |   |    |    |   |   | 评分: |

| 一, | 填空  | 题(每空2分,共28分)                                       |    |
|----|-----|----------------------------------------------------|----|
|    | 1.  | 无符号二进制数 10111011 对应的十进制数为 ( );                     |    |
|    | 2.  | 8421BCD 码 0000 0100 和 0000 1000 相加的结果是(            | ); |
|    | 3.  | 将二进制数(10011.10)2 转换成余 3 码 (                        | ); |
|    | 4.  | $(21.8125)_{10} = ( )_{8};$                        |    |
|    | 5.  | 若 $x = -0101$ , $y = +0011$ , 则 $[x-y]_{g} = ($ ); |    |
|    | 6.  | 若有符号二进制数 X 的符号-补码表示[X]*=11010,则其符号-数值              | 表  |
|    |     | 示为( );                                             |    |
|    | 7.  | 当采用奇校验编码方式时,奇偶校验码1010011P的P值应为(                    | ); |
|    | 8.  | 与门不用的输入端应与逻辑()相连;                                  |    |
|    | 9.  | 基本 SR 锁存器的特征方程是 $Q^* = S + R'Q$ ,约束方程是(            | ); |
|    | 10. | 对于 JK 触发器,若 $J = \overline{K}$ ,则可完成 ( ) 触发器的逻辑功能; |    |
|    | 11. | ABC+AD在四变量卡诺图中有()                                  |    |
|    | 12. | T 触发器的特征方程式 ( );                                   |    |
|    | 13. | 设计一个8421码加1计数器,至少需要()个触发器;                         |    |
|    | 14. | 某四变量函数卡诺图中有8个"1"几何相邻,合并成一项可消去(                     | )  |

姓名:

个变量;

.. 小 外

专业班级:

- 二. 如图 4 位加减法电路, 若输入  $X_3X_2X_1X_0$  是 BCD 码, 试分析输出  $Y_3Y_2Y_1Y_0$ 。要求:
- (1) 写出输入输出真值表; (4分)
- (2) 判断输出是什么码字。(2分)



- 三. 用卡诺图化简函数,  $F = \sum_{m} (0,1,7,13,15) + d(2,6,8,9,10)$ , 求出它的最简与或表达式。要求:
  - (1) 画出卡诺图 (2分)
  - (2) 用卡诺图化简得出最简逻辑表达式(4分)
  - (3) 画出逻辑电路图(2分)

四. 电路如下图所示,设 Q1Q2 起始状态为 00,要求:

- (1) 写出激励方程(4分)
- (2) 写出激励/转移表(4分)
- (3) 完成 Q1、Q2 的波形图。(2分)





五.设计一个3人表决电路。参加表决者3人,同意为1,不同意为0,同意者过半则表决通过,绿灯亮;否则表决不通过,红灯亮。要求:

- (1) 写出真值表 (4分);
- (2) 写出输出 Y 最小项之和表达式并用 3-8 译码器实现电路 (3分)
- (3) 化简并与非门实现电路(3分)



六.设计一个组合数字电路,输入为 8421BCD 码,当该数大于 3、小于 7 时,输出 Y=1; 否则 Y=0; 要求:

- (1) 写出真值表 (4分);
- (2)写出 Y 最小项之和表达式并用 8-1 多路复用器和必要的门电路实现(4分);



七. 已知某同步时序电路状态转换图及状态分配如下图所示,试用D触发器和必要的逻辑门设计该电路,要求:

- (1) 写出状态转换/输出表(4分)
- (2) 写出状态转换方程和输出方程(5分)
- (3) 画出逻辑电路图 (3分)



八. 用D触发器实现"0110"序列检测器的Mealy型时钟同步状态机。凡收到输入序列为"0110"时,输出为1;并规定检测的"0110"序列不重叠。典型输入输出序列如下:

输入X: 011011011000

输出Z: 000100000100

要求:(1)写出状态转移/输出表(5分)

- (2) 状态赋值并画出状态图(4分)
- (3) 写出状态方程和输出方程(4分)
- (4) 写出激励方程并画出逻辑电路图 (5分)