## Specifica del Progetto di Laboratorio Architettura degli Elaboratori I

Alessandro Capezzera matricola: 938359, Turno: A alessandro.capezzera@studenti.unimi.it

Il progetto consiste nella realizzazione di un'architettura RISC a 32bit, prendendo spunto dall'architettura MIPS, con ISA ridotto e un'ALU ad elaborazione di numeri interi. Le istruzioni vengono inserite nell'Instruction Register tramite l'editor di logisim. Una volta attivato il clock, le istruzioni vengono eseguite in cascata fino all'ultima disponibile nell'IR. Al fine di dimostrare il funzionamento viene caricato un programma che inserisce 6 elementi in memoria centrale da 4 byte ciascuno sotto forma di array, un elemento k nel registro \$a1, scansiona l'array e inserisce nel registro \$v0: 1 se è stato trovato l'elemento k, 0 altrimenti.



## ISA

L'architettura adotta istruzioni a lunghezza costante di 32 bit, come per le parole di memoria ed i registri. I Tipi d'istruzione si dividono in:

- Formato R, Istruzioni che devono indicare 3 registri.
- Formato I, Istruzioni che devono indicare due registri e una costante.
- Formato J, Istruzioni di salto incondizionato, che non riferiscono alcun registro ma indicano una costante.

```
$rd, $rs, $rt
      add
      sub
              $rd, $rs, $rt
              rd, rs, rt
      slt
      or
              rd, rs, rt
      and
              rd, rs, rt
      nor
              rd, rs, rt
      addi
              $rt, $rs, cost
      s\,l\,t\,i
              $rt, $rs, cost
      ori
              rt, rs, cost
              rt, rs, cost
10
      andi
      beq
              rt , rs , cost
11
12
      bne
              rt , rs , cost
              $rt , cost($rs)
13
      lw
14
              $rt, cost($rs)
              indir
```

is a. asm

.