- 一、设计课题的任务要求
  - 一、基本要求
  - 二、提高要求
- 二、系统设计
  - 一、设计思路
  - 二、总体框图
  - 三、分块设计
- 三、源程序
- 四、仿真波形及波形分析(篇幅有限,testbenches见附件)
  - 一、DDS 模块仿真
  - 二、matrix\_keypad 模块仿真
  - 三、FPreg 模块仿真
  - 四、seg\_select 模块仿真
  - 五、仿真总结
- 五、功能说明及资源利用情况
  - 一、功能说明
  - 二、资源利用情况
- 六、故障及问题分析
  - 一、相位不稳定的问题
- 七、总结和结论

# 一、设计课题的任务要求

### 一、基本要求

1. 在实验板上的DAC(TLV5638)的DA\_A和DA\_B分别输出频率和相位满足图4-1的正弦信号,将两路信号分别接到示波器的两个通道,则可以在示波器上(X-Y显示模式)观测到图4-1所示的李萨如图形。



图 4-1 不同相位差和频率比的信号对应的李萨如图形

2. 输出信号的峰峰值 ≥ 1V,起始频率 ≥ 200Hz(即频率比中1对应的频率),波形每个周期大于100个点,波形无明显失真;

- 3. 用SW7和SW6选择频率比, "00"时为1:1, "01"时为1:2, "10"时为1:3, "11"时为2:3; 并在数码管 DISP上显示频率比;
- 4. 用SW2、SW1和SW0选择相位差,"000"时为 $0^\circ$ ,"001"时为 $45^\circ$ ,"010"时为 $90^\circ$ ,"011"时为 $135^\circ$ ,"100"时为 $180^\circ$ ;并在数码管DISP2、DISP1和DISP0上显示相位差。

### 二、提高要求

- 1. 可通过4\*4键盘任意设置频率比和相位差;
- 2. 自拟其他功能。

本设计实现了基本功能的1、2,并实现了提高功能,可利用4\*4键盘任意设置频率比和相位差。

# 二、系统设计

### 一、设计思路

本设计实现了基于DDS的李萨如图形生成器。首先,本设计使用的正弦波波形是利用matlab生成的512点波形,然后以 case 语句的形式存储在rom中,构成正弦ROM查找表。本设计中频率与相位的概念利用频率字和相位字实现。频率字的含义为相位累加器在一个时钟周期内增加的点数,相位字的含义为波形输出从第几点开始。比如,当频率字为2,相位字为127时,波形的初始相位为元,频率为DDS模块所接入的时钟频率的两倍。相位累加器中寄存器的值与频率字相加就得到了当前相位字,也即rom的地址,将相位调制器中的地址输入rom即可得到应输出的波形,再将波形输出D/A即可得到对应的电信号输出。李萨图图形生成器实例化了两个上述的DDS,并通过一个 FPreg(存储两个DDS相位字和频率字的寄存器)实现同步化,以产生符合要求的李萨图图形,此 FPreg 可通过矩阵键盘修改。

### 二、总体框图



### 三、分块设计

#### 1. Lissahous 模块

本模块是整个设计的顶层模块,本模块中实例化了两个分频器,对50MHz的系统时钟进行了6分频和6\*68分频,DAC模块使用6分频后的时钟,其他模块均是6\*68分频;例化了两个DDS模块,用FPreg同时输出两组频率字和相位字控制两个DDS模块,同时将这两组数据输出到数码管模块进行显示,DDS输出的数据输入到DAC转化为相应电信号显示在示波器上;FPreg中的相位字和频率字可以通过4\*4键盘修改。

#### 2. rom 模块

本模块使用 case 语句存储了512点正弦波的波形信息。

为节约资源,本模块只存储了前256点,后256点通过对称的数学变化得到。

#### 3. DDS 模块

本模块由相位字和频率字的寄存器、相位累加器、相位调制器、与一个实例化的rom组成,由 FPreg提供的频率字和相位字进入本模块后被寄存器存储。相位累加器在每个时钟周期增加频率字的值,相位累加器的值加上相位字即最终的地址,将地址输入rom后即可得到相应的正弦波幅值输出。

#### 4. 4\*4键盘模块

本模块的功能是根据按下的按键输出键值与一个持续一时钟周期的脉冲。输出10000代表没有按键被按下,输出0\*\*\*\*代表有按键被按下且键值为后四位二进制数所代表的值的大小。

本模块基于一个三进程状态机实现。

具体实现原理为:

当状态为idle,列信号输出0000,检测此时行信号是否为1111。

- 如果是,则证明没有任何按键被按下,继续保持idle。
- 如果不是,则有按键被按下,进入下一状态check\_1st。

当状态为check\_1st,列信号输出0111。

- 如果此时行信号为1111,则证明被按下的按键不在第一列,进入下一状态check\_2nd;
- 如果行信号不是1111,则证明被按下的按键在第一列,此时根据行值判断按下的按键的键值即可。

后面的状态以此类推。

显然状态机的状态只有在按键按下状态变化时才会变化,当按键持续被按下时状态机不会改变,所以可以根据状态机状态判断键值,非常的方便。

本模块内有两个寄存器存储上一时钟周期的键值与当前键值,当键值改变时会输出一个持续一个时钟周期的脉冲信号来触发 FPreg 模块进行频率字和相位字的修改。

#### 5. FPreg 模块

本模块是整个设计运行的核心模块之一,是实现任意频率字和相位字的关键。

本模块内有四个寄存器,分别存储两路DDS的频率字和相位字。

因为相位差是相对概念,所以固定第一路DDS的相位字恒为0,只改变第二路DDS的相位字即可实现任意相位差。

频率字最高为8位,是正弦函数波形点数(9位,512点)的一半,因为根据奈奎斯特采样定理,一个正弦波至少得有两个采样点才能包含全部信息。

第一路DDS的频率字最高可到63, 因为原本的计划是在八位数码管上分别十进制显示第一二路DDS的频率字与第二路DDS的相位字,这样如果第一路DDS的频率字超过一百的话,就需要显示三个三位十进制数,需要九个数码管,资源显然是不够用的,所以把第一路DDS的频率字限制为6位,但后来发现十进制译码器过于复杂,消耗的资源也较多,所以改成了16进制限制,这样是可以显示8位频率字的,但如此之高的频率字必然会伴随极度失真,所以也未再做修改,即保留了第一路DDS的频率字的大小。

第二路DDS的频率字为8位。

本模块接受来自 4\*4键盘 模块的键值与脉冲,当脉冲到来时,模块会根据当前的键值做出相应操作。具体为当按下第一行的第1、2、3、4个按键时,分别对应第一路DDS频率字+1、+10、归1、归63;当按下第二行的第1、2、3、4个按键时,分别对应第二路DDS频率字+1、+10、+100、归1;第三行按键对应第一路DDS的相位字,因为第一路DDS的相位字恒为0,所以本行按键做保留用;当按下第四行的第1、2、3、4个按键时,对应第二路DDS的相位字+1、+10、+100、归0。

本模块也做了类似矩阵键盘的设计,设置了四个寄存器存储前一时钟周期的频率字和相位字(事实上因为一路DDS 相位字恒为0,三个即可,但增加了可拓展性),当频率字和相位字被修改时,本模块会产生一个持续一个时钟周期的脉冲,这个脉冲会被接入DDS模块的 reset 上,当频率字和相位字改变时,DDS会被复位,以实现两路DDS的同步。这个设计是**保持相位差稳定的关键**。

#### 6. 分频器模块

可根据输入的分频因子对时钟进行分频,比如时钟因子为2对应2分频。

#### 7. 数码管显示模块

本模块接受来自 FPreg 的频率字和相位字信息,并将其显示在数码管上。

左二位数码管显示第一路DDS的频率字的16进制,其右二位显示第二路DDS的频率字的16进制,其右一位显示第一路DDS的相位字(恒为0),最右三个数码管显示第二路DDS的相位字的16进制。比如第一路和第二路频率字分别为1、63,第一路和第二路相位字分别为0、255,则数码管显示01.3F.0.0FF.,其中小数点为分隔符。

#### 8. DAC 模块

由例程改编而来的数模转化模块,可以接受两路DDS信号,并通过告诉切换通道使两路DDS信号分别输出到AB两个通道。

### 三、源程序

#### 1. Lissajous 模块

```
12
    module Lissajous(
                                              //时钟输入
13
        input
                         clk,
14
        input
                         reset,
                                              //复位信号
15
        input [3:0]
                                              //矩阵键盘行输入
                         row,
                                              //矩阵键盘列输出
16
        output[3:0]
                         col,
17
        output [7:0]
                         seg_output,
                                              //数码管显示
18
                                              //数码管位选
        output [7:0]
                         cat_output,
                                              //选择信号输出
19
        output
                         CS_O,
20
        output
                         data_o,
                                              //数据输出信号
21
        output
                         dclock_o
                                              //数据时钟输出
22
    );
23
24
        wire
                         main_clk;
25
        wire
                         clk1;
        wire[11:0]
                         data1;
26
27
        wire[11:0]
                         data2;
28
        wire[4:0]
                         keynum;
29
        wire
                         pulse;
30
        wire[5:0]
                         Fword1;
31
        wire[7:0]
                         Fword2;
32
        wire[8:0]
                         Pword1;
33
        wire[8:0]
                         Pword2;
34
        wire[3:0]
                         r_col;
35
        wire
                         DDS_rst;
36
37
        DAC DAC(
38
            .clk_i(main_clk),
39
            .reset_i(reset),
            .dataa(data2),
40
41
            .datab(data1),
42
             .cs_o(cs_o),
43
            .data_o(data_o),
44
             .dclock_o(dclock_o)
45
        );
46
47
        matrix_keypad matrix_keypad(
48
               .clk(clk1),
49
               .reset(reset),
50
               .row(row),
51
               .col(col),
52
               .key(keynum),
53
               .keypress(pulse)
54
    );
55
56
        DDS DDS1(
57
              .clk(clk1),
58
              .reset(DDS_rst),
59
              .Fword({2'b0,Fword1}),
60
              .Pword(Pword1),
61
              .DA_Data(data1)
62
    );
63
        DDS DDS2(
64
              .clk(clk1),
65
              .reset(DDS_rst),
66
              .Fword(Fword2),
67
              .Pword(Pword2),
```

```
68
               .DA_Data(data2)
 69
     );
 70
 71
         divider divider1(
           .clk(clk),
 72
 73
           .n(7'd6),
 74
           .reset(reset),
 75
           .output_clk(main_clk)
 76
     );
 77
         divider divider2(
 78
           .clk(main_clk),
 79
           .n(7'd68),
 80
           .reset(reset),
 81
           .output_clk(clk1)
 82
     );
 83
 84
          FPreg FPreg(
 85
              .clk(clk1),
 86
              .reset(reset),
 87
              .keynum(keynum),
 88
              .pulse(pulse),
 89
              .Fword1(Fword1),
              .Fword2(Fword2),
 90
 91
              .Pword1(Pword1),
 92
              .Pword2(Pword2),
 93
              .DDS_rst(DDS_rst)
 94
     );
 95
 96
          seg_select seg_select(
 97
              .seg_clock(clk1),
 98
              .sys_rst(reset),
99
              .Fword1(Fword1),
              .Fword2(Fword2),
100
101
              .Pword2(Pword2),
102
              .seg_output(seg_output),
103
              .cat_output(cat_output)
104
     );
105
106
107
     endmodule
```

#### 2. rom 模块

```
1
    module rom(
2
        input
                       clk,
                                   //时钟输入
 3
        input[8:0]
                       address,
                                   //地址输入
4
        output[11:0]
                       data
                                   //正弦波输出
 5
    );
6
7
        reg[11:0]
                       r_data;
                                   //输出数据寄存器
8
9
    always @(posedge clk) begin
10
        case(address[7:0])
                                   //存储的正弦波数据
11
            8'd0:r_data<=12'b011111111111;
12
            8'd1:r_data<=12'b100000011000;
```

```
13
            8'd2:r_data<=12'b100000110001;
14
            8'd3:r_data<=12'b100001001010;
            8'd4:r_data<=12'b100001100011;
15
            8'd5:r_data<=12'b1000011111100;
16
            8'd6:r_data<=12'b100010010101;
17
18
            8'd7:r_data<=12'b100010101110;
19
            8'd8:r_data<=12'b100011000111;
20
            8'd9:r_data<=12'b100011100000;
            8'd10:r_data<=12'b100011111001;
21
            8'd11:r_data<=12'b100100010010;
22
23
            8'd12:r_data<=12'b100100101011;
24
            8'd13:r_data<=12'b100101000100;
            8'd14:r_data<=12'b1001010111100;
25
26
            8'd15:r_data<=12'b100101110101;
27
            8'd16:r_data<=12'b100110001110;
28
            8'd17:r_data<=12'b100110100110;
            8'd18:r_data<=12'b100110111111;
29
30
            8'd19:r_data<=12'b100111010111;
            8'd20:r_data<=12'b100111110000;
31
32
            8'd21:r_data<=12'b101000001000;
33
            8'd22:r_data<=12'b101000100000;
34
            8'd23:r_data<=12'b101000111001;
35
            8'd24:r_data<=12'b101001010001;
            8'd25:r_data<=12'b101001101001;
36
37
            8'd26:r_data<=12'b101010000001;
38
            8'd27:r_data<=12'b101010011000;
39
            8'd28:r_data<=12'b101010110000;
40
            8'd29:r_data<=12'b101011001000;
            8'd30:r_data<=12'b101011011111;
41
42
            8'd31:r_data<=12'b101011110111;
            8'd32:r_data<=12'b101100001110;
43
44
            8'd33:r_data<=12'b101100100101;
            8'd34:r_data<=12'b101100111100;
45
            8'd35:r_data<=12'b101101010011;
46
47
            8'd36:r_data<=12'b101101101010;
48
            8'd37:r_data<=12'b101110000000;
49
            8'd38:r_data<=12'b101110010111;
            8'd39:r_data<=12'b101110101101;
51
            8'd40:r_data<=12'b101111000011;
52
            8'd41:r_data<=12'b101111011010;
53
            8'd42:r_data<=12'b101111101111;
            8'd43:r_data<=12'b110000000101;
54
55
            8'd44:r_data<=12'b110000011011;
56
            8'd45:r_data<=12'b110000110000;
57
            8'd46:r_data<=12'b110001000110;
58
            8'd47:r_data<=12'b110001011011;
59
            8'd48:r_data<=12'b110001110000;
            8'd49:r_data<=12'b110010000101;
60
            8'd50:r_data<=12'b110010011001;
61
62
            8'd51:r_data<=12'b110010101110;
            8'd52:r_data<=12'b110011000010;
63
            8'd53:r_data<=12'b110011010110;
64
65
            8'd54:r_data<=12'b110011101010;
            8'd55:r_data<=12'b110011111110;
66
            8'd56:r_data<=12'b110100010001;
67
            8'd57:r_data<=12'b110100100100;
68
```

```
69
              8'd58:r_data<=12'b110100111000;
 70
              8'd59:r_data<=12'b110101001010;
              8'd60:r_data<=12'b110101011101;
 71
 72
              8'd61:r_data<=12'b110101110000;
              8'd62:r_data<=12'b110110000010;
 73
 74
              8'd63:r_data<=12'b110110010100;
 75
              8'd64:r_data<=12'b110110100110;
 76
              8'd65:r_data<=12'b110110111000;
              8'd66:r_data<=12'b110111001001;
 77
              8'd67:r_data<=12'b110111011010;
 78
 79
              8'd68:r_data<=12'b110111101011;
 80
              8'd69:r_data<=12'b1101111111100;
              8'd70:r_data<=12'b111000001101;
 81
 82
              8'd71:r_data<=12'b111000011101;
 83
              8'd72:r_data<=12'b111000101101;
 84
              8'd73:r_data<=12'b111000111101;
              8'd74:r_data<=12'b111001001100;
 85
 86
              8'd75:r_data<=12'b111001011100;
 87
              8'd76:r_data<=12'b111001101011;
              8'd77:r_data<=12'b111001111010;
 88
 89
              8'd78:r_data<=12'b111010001000;
 90
              8'd79:r_data<=12'b111010010110;
 91
              8'd80:r_data<=12'b111010100101;
 92
              8'd81:r_data<=12'b111010110010;
 93
              8'd82:r_data<=12'b111011000000;
 94
              8'd83:r_data<=12'b111011001101;
 95
              8'd84:r_data<=12'b111011011010;
 96
              8'd85:r_data<=12'b111011100111;
 97
              8'd86:r_data<=12'b1110111110100;
 98
              8'd87:r_data<=12'b111100000000;
              8'd88:r_data<=12'b111100001100;
 99
100
              8'd89:r_data<=12'b111100010111;
101
              8'd90:r_data<=12'b111100100011;
102
              8'd91:r_data<=12'b111100101110;
103
              8'd92:r_data<=12'b111100111001;
104
              8'd93:r_data<=12'b111101000100;
105
              8'd94:r_data<=12'b111101001110;
              8'd95:r_data<=12'b111101011000;
106
107
              8'd96:r_data<=12'b111101100010;
108
              8'd97:r_data<=12'b111101101011;
109
              8'd98:r_data<=12'b1111011110100;
110
              8'd99:r_data<=12'b111101111101;
111
              8'd100:r_data<=12'b111110000110;
112
              8'd101:r_data<=12'b111110001110;
113
              8'd102:r_data<=12'b1111110010110;
114
              8'd103:r_data<=12'b111110011110;
115
              8'd104:r_data<=12'b111110100101;
116
              8'd105:r_data<=12'b111110101101;
117
              8'd106:r_data<=12'b111110110011;
118
              8'd107:r_data<=12'b1111101111010;
119
              8'd108:r_data<=12'b1111111000000;
120
              8'd109:r_data<=12'b1111111000110;
121
              8'd110:r_data<=12'b111111001100;
122
              8'd111:r_data<=12'b1111111010001;
              8'd112:r_data<=12'b111111010110;
123
124
              8'd113:r_data<=12'b111111011011;
```

```
125
              8'd114:r_data<=12'b111111011111;
126
              8'd115:r_data<=12'b1111111100100;
              8'd116:r_data<=12'b1111111100111;
127
128
              8'd117:r_data<=12'b1111111101011;
129
              8'd118:r_data<=12'b1111111101110;
130
              8'd119:r_data<=12'b1111111110001;
131
              8'd120:r_data<=12'b1111111110100;
132
              8'd121:r_data<=12'b1111111110110;
              8'd122:r_data<=12'b1111111111000;
133
              8'd123:r_data<=12'b1111111111010;
134
135
              8'd124:r_data<=12'b111111111111111;
136
              8'd125:r_data<=12'b1111111111100;
              8'd126:r_data<=12'b1111111111101;
137
138
              8'd127:r_data<=12'b1111111111101;
139
              8'd128:r_data<=12'b1111111111110;
140
              8'd129:r_data<=12'b1111111111101;
              8'd130:r_data<=12'b1111111111101;
141
142
              8'd131:r_data<=12'b1111111111100;
              8'd132:r_data<=12'b1111111111011;
143
              8'd133:r_data<=12'b1111111111010;
144
145
              8'd134:r_data<=12'b1111111111000;
146
              8'd135:r_data<=12'b1111111110110;
147
              8'd136:r_data<=12'b1111111110100;
              8'd137:r_data<=12'b1111111110001;
148
149
              8'd138:r_data<=12'b111111101110;
150
              8'd139:r_data<=12'b111111101011;
              8'd140:r_data<=12'b1111111100111;
151
152
              8'd141:r_data<=12'b1111111100100;
              8'd142:r_data<=12'b111111011111;
153
154
              8'd143:r_data<=12'b111111011011;
              8'd144:r_data<=12'b111111010110;
155
156
              8'd145:r_data<=12'b111111010001;
              8'd146:r_data<=12'b111111001100;
157
158
              8'd147:r_data<=12'b1111111000110;
              8'd148:r_data<=12'b111111000000;
159
160
              8'd149:r_data<=12'b111110111010;
161
              8'd150:r_data<=12'b111110110011;
              8'd151:r_data<=12'b111110101101;
162
163
              8'd152:r_data<=12'b111110100101;
164
              8'd153:r_data<=12'b111110011110;
165
              8'd154:r_data<=12'b1111110010110;
166
              8'd155:r_data<=12'b111110001110;
              8'd156:r_data<=12'b111110000110;
167
168
              8'd157:r_data<=12'b111101111101;
169
              8'd158:r_data<=12'b1111011110100;
170
              8'd159:r_data<=12'b111101101011;
              8'd160:r_data<=12'b111101100010;
171
              8'd161:r_data<=12'b111101011000;
172
              8'd162:r_data<=12'b111101001110;
173
174
              8'd163:r_data<=12'b111101000100;
              8'd164:r_data<=12'b111100111001;
175
              8'd165:r_data<=12'b111100101110;
176
177
              8'd166:r_data<=12'b111100100011;
178
              8'd167:r_data<=12'b111100010111;
              8'd168:r_data<=12'b111100001100;
179
180
              8'd169:r_data<=12'b111100000000;
```

```
181
              8'd170:r_data<=12'b111011110100;
182
              8'd171:r_data<=12'b111011100111;
              8'd172:r_data<=12'b111011011010;
183
184
              8'd173:r_data<=12'b111011001101;
185
              8'd174:r_data<=12'b111011000000;
186
              8'd175:r_data<=12'b111010110010;
187
              8'd176:r_data<=12'b111010100101;
188
              8'd177:r_data<=12'b111010010110;
189
              8'd178:r_data<=12'b111010001000;
              8'd179:r_data<=12'b111001111010;
190
191
              8'd180:r_data<=12'b111001101011;
192
              8'd181:r_data<=12'b111001011100;
              8'd182:r_data<=12'b111001001100;
193
194
              8'd183:r_data<=12'b111000111101;
195
              8'd184:r_data<=12'b111000101101;
196
              8'd185:r_data<=12'b111000011101;
              8'd186:r_data<=12'b111000001101;
197
198
              8'd187:r_data<=12'b1101111111100;
199
              8'd188:r_data<=12'b110111101011;
              8'd189:r_data<=12'b110111011010;
200
201
              8'd190:r_data<=12'b110111001001;
202
              8'd191:r_data<=12'b110110111000;
203
              8'd192:r_data<=12'b110110100110;
              8'd193:r_data<=12'b110110010100;
204
205
              8'd194:r_data<=12'b110110000010;
206
              8'd195:r_data<=12'b110101110000;
              8'd196:r_data<=12'b1101010111101;
207
208
              8'd197:r_data<=12'b110101001010;
209
              8'd198:r_data<=12'b110100111000;
210
              8'd199:r_data<=12'b110100100100;
              8'd200:r_data<=12'b110100010001;
211
212
              8'd201:r_data<=12'b110011111110;
              8'd202:r_data<=12'b110011101010;
213
214
              8'd203:r_data<=12'b110011010110;
              8'd204:r_data<=12'b110011000010;
215
216
              8'd205:r_data<=12'b110010101110;
217
              8'd206:r_data<=12'b110010011001;
              8'd207:r_data<=12'b110010000101;
218
219
              8'd208:r_data<=12'b110001110000;
220
              8'd209:r_data<=12'b110001011011;
221
              8'd210:r_data<=12'b110001000110;
222
              8'd211:r_data<=12'b110000110000;
223
              8'd212:r_data<=12'b110000011011;
224
              8'd213:r_data<=12'b110000000101;
225
              8'd214:r_data<=12'b101111101111;
226
              8'd215:r_data<=12'b101111011010;
              8'd216:r_data<=12'b101111000011;
227
              8'd217:r_data<=12'b101110101101;
228
229
              8'd218:r_data<=12'b101110010111;
230
              8'd219:r_data<=12'b101110000000;
231
              8'd220:r_data<=12'b101101101010;
              8'd221:r_data<=12'b101101010011;
232
233
              8'd222:r_data<=12'b101100111100;
234
              8'd223:r_data<=12'b101100100101;
235
              8'd224:r_data<=12'b101100001110;
236
              8'd225:r_data<=12'b101011110111;
```

```
237
             8'd226:r_data<=12'b101011011111;
238
             8'd227:r_data<=12'b101011001000;
             8'd228:r_data<=12'b101010110000;
239
240
             8'd229:r_data<=12'b101010011000;
             8'd230:r_data<=12'b101010000001;
241
242
             8'd231:r_data<=12'b101001101001;
             8'd232:r_data<=12'b101001010001;
243
244
             8'd233:r_data<=12'b101000111001;
             8'd234:r_data<=12'b101000100000;
245
             8'd235:r_data<=12'b101000001000;
246
             8'd236:r_data<=12'b100111110000;
247
248
             8'd237:r_data<=12'b100111010111;
             8'd238:r_data<=12'b100110111111;
249
             8'd239:r_data<=12'b100110100110;
250
251
             8'd240:r_data<=12'b100110001110;
252
             8'd241:r_data<=12'b100101110101;
             8'd242:r_data<=12'b100101011100;
253
254
             8'd243:r_data<=12'b100101000100;
255
             8'd244:r_data<=12'b100100101011;
256
             8'd245:r_data<=12'b100100010010;
             8'd246:r_data<=12'b100011111001;
257
258
             8'd247:r_data<=12'b100011100000;
259
             8'd248:r_data<=12'b100011000111;
260
             8'd249:r_data<=12'b100010101110;
261
             8'd250:r_data<=12'b100010010101;
262
             8'd251:r_data<=12'b1000011111100;
             8'd252:r_data<=12'b100001100011;
263
264
             8'd253:r_data<=12'b100001001010;
265
             8'd254:r_data<=12'b100000110001;
266
             8'd255:r_data<=12'b100000011000;
         endcase
267
268
     end
269
270
         assign data = address[8] ? 12'b111111111110 - r_data: r_data; //前256点
     直接输出,后256点对称变换
271
272
     endmodule
```

#### 3. DDS 模块

```
1
   module DDS(
2
       input
                       clk,
                                  //输入时钟
3
                                  //复位信号,此复位信号不是来自顶层模块,而是来自
       input
                       reset,
   FPreg
4
       input[7:0]
                       Fword,
                                  //频率字
5
       input[8:0]
                       Pword,
                                  //相位字
       output[11:0]
6
                       DA_Data
                                  //数据输出
7
   );
8
                                  //频率字寄存器
       reg[7:0]
                       r_Fword;
9
       reg[8:0]
                       r_Pword;
                                  //相位字寄存器
10
11
       reg[8:0]
                       Fcnt;
                                  //相位累加器寄存器
12
13
       wire[8:0]
                                  //相位调制器寄存器
                       rom_addr;
14
```

```
15
        always@(posedge clk) begin //寄存频率字和相位字
16
            r_Fword <= Fword;
17
            r_Pword <= Pword;
        end
18
19
20
        always@(posedge clk or posedge reset) begin //相位累加器
21
            if(reset) begin
                Fcnt <= 9'b000000000;
22
23
            end
24
            else
25
                 Fcnt <= Fcnt + r_Fword;</pre>
26
        end
27
28
29
        assign rom_addr = Fcnt + r_Pword; //相位调制器
30
31
        rom rom(
32
            .clk(clk),
33
            .address(rom_addr),
34
            .data(DA_Data)
35
        );
36
37
38
    endmodule
```

#### 4. 4\*4键盘 模块

```
module matrix_keypad(
1
2
                                     // 主时钟
       input
                          clk,
 3
       input
                          reset,
                                     // 复位信号
 4
       input [3:0]
                          row,
                                     // 从键盘驱动的行信号
 5
       output reg [3:0]
                          col,
                                     // 从键盘驱动的列信号
6
                                     // 输出的键值
       output reg [4:0]
                          key,
                                     // 键被按下的脉冲信号
 7
       output reg
                          keypress
8
   );
9
10
       parameter
    idle=3'd0,check_1st=3'd1,check_2nd=3'd2,check_3rd=3'd3,check_4th=3'd4; //状
   态机的状态
11
                                             //现在状态和下一状态
12
       reg[2:0] present_state, next_state;
                                             // 上一个时钟周期的键值
13
       reg [4:0] prev_key;
14
       always @(posedge clk or posedge reset) begin //三进程之一,将下一状态赋值给
15
    现在状态
16
           if (reset) begin
               present_state <= idle;</pre>
17
18
           end
19
           else begin
               present_state <= next_state;</pre>
20
21
       end
22
        end
23
24
       always @(*) begin //三进程至二,根据当前状态和输入判断下一状态
25
           case (present_state)
```

```
idle:begin
26
27
                             if(row == 4'b1111) next_state = idle;
28
                             else next_state = check_1st;
29
                         end
30
                         check_1st:begin
31
                             if(row == 4'b1111) next_state = check_2nd;
                             else next_state = check_1st;
32
33
                         end
34
                         check_2nd:begin
35
                             if(row == 4'b1111) next_state = check_3rd;
36
                             else next_state = check_2nd;
37
                         end
38
                         check_3rd:begin
39
                             if(row == 4'b1111) next_state = check_4th;
40
                             else next_state = check_3rd;
41
                         end
                         check_4th:begin
42
                             if(row == 4'b1111) next_state = idle;
43
44
                             else next_state = check_4th;
45
                         end
46
            endcase
47
        end
48
49
        always@(present_state) begin //三进程之三,根据当前状态决定输出
50
            case(present_state)
                 idle: col = 4'b0000;
51
                 check_1st: col = 4'b0111;
52
                 check_2nd: col = 4'b1011;
53
54
                 check_3rd: col = 4'b1101;
                 check_4th: col = 4'b1110;
55
            endcase
56
57
        end
58
59
        always@(posedge clk or posedge reset) begin //根据当前的行值和列值得出所对应
    的键值
            if(reset) begin
60
61
                 key <= 5'b10000;</pre>
62
                 prev_key <= 5'b10000;</pre>
            end
63
64
            else begin
65
                 case(col)
                     4'b0111:
66
67
                             case(row)
68
                                 4'b0111: key <= 5'b00011;
69
                                 4'b1011: key <= 5'b00111;
                                 4'b1101: key <= 5'b01011;
70
71
                                 4'b1110: key <= 5'b01111;
72
                                 default: key <= 5'b10000;</pre>
73
                             endcase
                         4'b1011:
74
75
                             case(row)
76
                                      4'b0111: key <= 5'b00010;
                                      4'b1011: key <= 5'b00110;
77
78
                                      4'b1101: key <= 5'b01010;
79
                                      4'b1110: key <= 5'b01110;
80
                                      default: key <= 5'b10000;</pre>
```

```
81
                                     endcase
 82
                            4'b1101:
 83
                                case(row)
 84
                                         4'b0111: key <= 5'b00001;
 85
                                         4'b1011: key <= 5'b00101;
                                         4'b1101: key <= 5'b01001;
 86
 87
                                         4'b1110: key <= 5'b01101;
                                         default: key <= 5'b10000;</pre>
 88
 89
                                     endcase
 90
                            4'b1110:
 91
                                case(row)
                                         4'b0111: key <= 5'b00000;
 92
 93
                                         4'b1011: key <= 5'b00100;
 94
                                         4'b1101: key <= 5'b01000;
                                         4'b1110: key <= 5'b01100;
 95
 96
                                         default: key <= 5'b10000;</pre>
 97
                                     endcase
 98
                            default:key <= 5'b10000;</pre>
 99
                   endcase
100
101
                   // 当键值改变时,输出一个脉冲触发FPreg修改
                   if (key != prev_key) begin
102
103
                       keypress <= 1'b1;</pre>
104
                       prev_key <= key;</pre>
105
                   end
106
                   else begin
107
                       keypress <= 1'b0;</pre>
108
                             prev_key <= key;</pre>
109
                   end
110
              end
111
          end
112
113
      endmodule
114
```

#### 5. FPreg 模块

```
1
    module FPreg(
2
       input
                       clk.
                                      //时钟
 3
       input
                                      //复位信号
                       reset,
4
       input[4:0]
                       keynum,
                                      //键值输入
 5
       input
                       pulse,
                                      //脉冲输入
 6
       output[5:0]
                       Fword1,
                                      //一路频率字输出
 7
       output[7:0]
                       Fword2,
                                      //二路频率字输出
8
       output[8:0]
                       Pword1,
                                      //一路相位字输出
9
        output[8:0]
                       Pword2,
                                      //二路相位字输出
10
                       DDS_rst
                                      //DDS复位信号
        output reg
11
    );
12
13
        reg[5:0]
                       r_Fword1;
                                      //一路频率字寄存器
14
                                      //二路频率字寄存器
        reg[7:0]
                       r_Fword2;
15
        reg[8:0]
                       r_Pword1;
                                      //一路相位字寄存器
16
        reg[8:0]
                       r_Pword2;
                                      //二路相位字寄存器
17
        reg[5:0]
                       prev_Fword1;
                                      //前一状态寄存器
                       prev_Fword2;
18
                                      //同上
        reg[7:0]
```

```
19
        reg[8:0]
                         prev_Pword1; //同上
20
        reg[8:0]
                         prev_Pword2;
                                          //同上
21
        always@(posedge clk or posedge reset) begin
22
23
            if(reset) begin
24
                 r_Fword1 <= 6'd1;
                 r_Fword2 \ll 8'd1;
25
                 r_Pword1 \ll 9'd0;
26
27
                 r_Pword2 \ll 9'd0;
28
            end
29
30
            else if(pulse) begin //当接收到脉冲时,证明按键被按下(或由按下到释放,但此种
    状态不做任何操作)
31
                 case(keynum) //读取键值,根据键值做修改操作
32
                     4'b00000:
                                  r_Fword1 \ll r_Fword1 + 1'b1;
33
                     4'b00001:
                                  r_Fword1 <= r_Fword1 + 4'd10;
34
                     4'b00010:
                                 r_Fword1 <= 1'b1;
                                 r_Fword1 <= 6'd63;
35
                     4'b00011:
                                 r_Fword2 \ll r_Fword2 + 1'b1;
36
                     4'b00100:
37
                     4'b00101:
                                 r_Fword2 \ll r_Fword2 + 4'd10;
38
                     4'b00110:
                                 r_Fword2 \ll r_Fword2 + 7'd100;
                                 r_Fword2 <= 1'b1;
39
                     4'b00111:
                                 r_Pword1 \ll r_Pword1 + 1'b1;
40
                     4'b01000:
41
                     4'b01001:
                                 r_Pword1 \ll r_Pword1 + 4'd10;
42
                     4'b01010:
                                 r_Pword1 \ll r_Pword1 + 7'd100;
                                 r_Pword1 <= 9'b0;
43
                     4'b01011:
44
                     4'b01100:
                                 r_Pword2 \ll r_Pword2 + 1'b1;
                                 r_Pword2 \ll r_Pword2 + 4'd10;
45
                     4'b01101:
46
                     4'b01110:
                                 r_Pword2 \ll r_Pword2 + 7'd100;
                                 r_Pword2 \ll 9'd0;
47
                     4'b01111:
48
                     default::
49
                 endcase
50
            end
51
            else if((r_Fword1 != prev_Fword1) || (r_Fword2 != prev_Fword2) ||
    (r_Pword1 != prev_Pword1) || (r_Pword2 != prev_Pword2)) begin //如果键值改变,
    则给脉冲赋值1
52
                DDS_rst <= 1'b1;</pre>
                prev_Fword1 <= r_Fword1;</pre>
53
54
                 prev_Fword2 <= r_Fword2;</pre>
55
                prev_Pword1 <= r_Pword1;</pre>
56
                 prev_Pword2 <= r_Pword2;</pre>
57
            end
58
            else begin //否则脉冲置0
59
                DDS_rst <= 1'b0;</pre>
60
                 prev_Fword1 <= r_Fword1;</pre>
61
                 prev_Fword2 <= r_Fword2;</pre>
62
                 prev_Pword1 <= r_Pword1;</pre>
63
                 prev_Pword2 <= r_Pword2;</pre>
            end
64
65
        end
66
67
    assign Fword1 = r_Fword1;
    assign Fword2 = r_Fword2;
68
69
    assign Pword1 = r_Pword1;
    assign Pword2 = r_Pword2;
70
71
```

```
72
73 endmodule
```

#### 6. 分频器模块

```
1
    module divider (
 2
        input
                         clk,
                                     //时钟输入
 3
        input [6:0]
                                     //分频因子
                        n,
 4
        input
                         reset,
                                     //复位信号
 5
        output
                         output_clk //时钟输出
 6
    );
 7
                         clk_temp;
                                     //输出寄存器
        reg
 8
        reg [6:0]
                         counter_ou; //计数器寄存器,用于翻转时钟信号
9
10
        always @(posedge clk or posedge reset) begin
11
            if(reset) begin
12
                counter_ou <= 7'd0;</pre>
13
                 clk_{temp} \ll 1'b0;
14
            end else if(counter_ou < n/2-1) begin //不到一半++
15
                 counter_ou <= counter_ou + 1'b1;</pre>
16
            end else begin //到一半翻转
17
                 counter_ou <= 7'd0;</pre>
18
                 clk_temp <= ~clk_temp;</pre>
19
            end
20
        end
21
22
        assign output_clk = clk_temp;
23
24
    endmodule
```

#### 7. 数码管显示模块

```
1
    module seg_select(
 2
        input
                         seg_clock,
                                         //时钟
 3
        input
                         sys_rst,
                                         //复位信号
        input[5:0]
                                         //三组数据输入
 4
                         Fword1,
 5
                         Fword2,
        input[7:0]
 6
        input[8:0]
                         Pword2,
 7
        output [7:0]
                        seg_output,
                                         //数码管显示
 8
        output [7:0]
                        cat_output
                                         //数码管位选
 9
    );
10
        reg[7:0]
11
                         seg;
12
        reg[7:0]
                         cat;
13
14
        always @(posedge seg_clock or posedge sys_rst) begin
15
            if(sys_rst) begin
16
                seg <= 8'b00000000;
17
                cat <= 8'b11111111;
18
            end
19
            else begin
20
                if(cat == 8'b11111111) begin
21
                    cat <= 8'b11111110;
22
                end
```

```
23
                 else begin
24
                     case(cat)
25
                         8'b10111111:
26
                             case(Fword1[5:4])
27
                                  2'b00:seg <= 8'b111111100;//0
28
                                  2'b01:seg <= 8'b01100000; //1
29
                                 2'b10:seg <= 8'b11011010;//2
30
                                 2'b11:seg <= 8'b11110010;//2
31
                             endcase
32
                         8'b11011111:
33
                             case(Fword1[3:0])
                                 4'b0000: seg <= 8'b111111101;//0
34
35
                                 4'b0001: seg <= 8'b01100001; //1
                                 4'b0010: seg <= 8'b11011011;//2
36
                                 4'b0011: seg <= 8'b11110011;//3
37
38
                                 4'b0100: seg <= 8'b01100111;//4
39
                                 4'b0101: seg <= 8'b10110111;//5
40
                                 4'b0110: seg <= 8'b10111111;//6
                                 4'b0111: seg <= 8'b11100001;//7
41
42
                                 4'b1000: seg <= 8'b11111111;//8
43
                                 4'b1001: seg <= 8'b11110111;//9
                                 4'b1010: seg <= 8'b11101111;//A
44
45
                                 4'b1011: seg <= 8'b00111111;//b
46
                                 4'b1100: seg <= 8'b10011101;//C
47
                                 4'b1101: seg <= 8'b01111011;//d
48
                                 4'b1110: seg <= 8'b10011111;//E
49
                                 4'b1111: seg <= 8'b10001111;//F
50
                             endcase
51
                         8'b11101111:
52
                             case(Fword2[7:4])
53
                                 4'b0000: seg <= 8'b111111100;
54
                                 4'b0001: seg <= 8'b01100000;
55
                                 4'b0010: seg <= 8'b11011010;
56
                                 4'b0011: seg <= 8'b11110010;
57
                                 4'b0100: seg <= 8'b01100110;
58
                                 4'b0101: seg <= 8'b10110110;
59
                                 4'b0110: seg <= 8'b10111110;
60
                                 4'b0111: seq <= 8'b11100000;
                                 4'b1000: seg <= 8'b111111110;
61
                                 4'b1001: seg <= 8'b11110110;
62
63
                                 4'b1010: seg <= 8'b11101110;
64
                                 4'b1011: seg <= 8'b00111110;
                                 4'b1100: seg <= 8'b10011100;
65
66
                                 4'b1101: seg <= 8'b01111010;
67
                                 4'b1110: seg <= 8'b10011110;
                                 4'b1111: seg <= 8'b10001110;
68
69
                             endcase
70
                         8'b11110111:
71
                             case(Fword2[3:0])
                                 4'b0000: seg <= 8'b111111101;
72
73
                                 4'b0001: seg <= 8'b01100001;
74
                                 4'b0010: seg <= 8'b11011011;
75
                                 4'b0011: seg <= 8'b11110011;
76
                                 4'b0100: seg <= 8'b01100111;
77
                                 4'b0101: seg <= 8'b10110111;
78
                                 4'b0110: seg <= 8'b10111111;
```

```
79
                                   4'b0111: seg <= 8'b11100001;
 80
                                   4'b1000: seg <= 8'b11111111;
 81
                                   4'b1001: seg <= 8'b11110111;
                                   4'b1010: seg <= 8'b11101111;
 82
 83
                                   4'b1011: seg <= 8'b00111111;
 84
                                   4'b1100: seg <= 8'b10011101;
 85
                                   4'b1101: seg <= 8'b01111011;
                                   4'b1110: seg <= 8'b10011111;
 86
 87
                                   4'b1111: seg <= 8'b10001111;
 88
                               endcase
 89
                          8'b11111011: seg <= 8'b111111101;
 90
                          8'b11111101:
 91
                               case(Pword2[8])
 92
                                   1'b0: seq <= 8'b111111100;
                                   1'b1: seg <= 8'b01100000;
 93
 94
                               endcase
 95
                          8'b11111110:
                              case(Pword2[7:4])
 96
 97
                                   4'b0000: seg <= 8'b111111100;
 98
                                   4'b0001: seg <= 8'b01100000;
 99
                                   4'b0010: seg <= 8'b11011010;
                                   4'b0011: seg <= 8'b11110010;
100
101
                                   4'b0100: seg <= 8'b01100110;
102
                                   4'b0101: seq <= 8'b10110110;
                                   4'b0110: seg <= 8'b101111110;
103
                                   4'b0111: seg <= 8'b11100000;
104
105
                                   4'b1000: seg <= 8'b111111110;
106
                                   4'b1001: seg <= 8'b11110110;
107
                                   4'b1010: seg <= 8'b11101110;
108
                                   4'b1011: seg <= 8'b00111110;
109
                                   4'b1100: seg <= 8'b10011100;
110
                                   4'b1101: seg <= 8'b01111010;
111
                                   4'b1110: seg <= 8'b10011110;
112
                                   4'b1111: seg <= 8'b10001110;
113
                               endcase
                          8'b01111111:
114
115
                               case(Pword2[3:0])
116
                                   4'b0000: seg <= 8'b111111101;
                                   4'b0001: seg <= 8'b01100001;
117
118
                                   4'b0010: seg <= 8'b11011011;
119
                                   4'b0011: seg <= 8'b11110011;
                                   4'b0100: seg <= 8'b01100111;
120
                                   4'b0101: seg <= 8'b10110111;
121
122
                                   4'b0110: seg <= 8'b10111111;
123
                                   4'b0111: seg <= 8'b11100001;
124
                                   4'b1000: seg <= 8'b11111111;
                                   4'b1001: seg <= 8'b11110111;
125
126
                                   4'b1010: seg <= 8'b11101111;
127
                                   4'b1011: seg <= 8'b00111111;
128
                                   4'b1100: seg <= 8'b10011101;
129
                                   4'b1101: seg <= 8'b01111011;
130
                                   4'b1110: seg <= 8'b10011111;
                                   4'b1111: seg <= 8'b10001111;
131
132
                               endcase
133
                          default:seg <= 8'b00000000;</pre>
134
                      endcase
```

```
135
                       cat <= {cat[6:0], cat[7]};</pre>
136
                  end
137
              end
138
          end
139
140
          assign seg_output = seg;
          assign cat_output = cat;
141
142
143
     endmodule
```

### 8. DAC 模块

```
1 -- DAC_A and DAC_B output the same sawtooth wave
   -- 一次16位的数据传输需要16个输出时钟+1个片选信号(维持一个输出时钟的高电平,其余时刻为低
   电平)
   -- 对应了一次数据传输需要32+2个系统时钟,也就是说数据传输的周期为34个系统时钟周期
3
   -- 但同时,data_a与data_b交替输出,那么DDS_DA需要2*34=68个系统时钟周期输出一次dataA
   和dataB
5
   -- 那么控制DDS_DA的时钟需要进行系统时钟的68分频。
   -- 如果要求输出波形的基频>200Hz,那么就要求dds的时钟频率>200*512=102400Hz,那么就要求
6
   系统时钟的频率>68*102400hz=6963200HZ=6.9632Mhz,很明显应该选50MHZ的原始时钟。
7
   -- 引入必要的IEEE标准库
8
9
   library IEEE;
10
   use IEEE.std_logic_1164.all;
   use IEEE.std_logic_unsigned.all;
11
12
13
14
   entity DAC is
15
      port (
16
          c1k_i :
                          in std_logic;
                                                          -- 时钟输入
17
          reset_i :
                          in std_logic;
                                                          -- 复位输入
                          in std_logic_vector(11 downto 0);
18
          dataa :
19
          datab :
                           in std_logic_vector(11 downto 0);
20
                          out std_logic;
                                                          -- 选择信号输
21
          CS_0 :
   出
22
          data_o :
                          out std_logic;
                                                          -- 数据输出信
   묵
                     out std_logic
                                                          -- 数据时钟输
23
          dclock_o :
   出
24
      );
25
       end DAC;
26
27
28
29
       architecture DAC_arch of DAC is
30
31
          component tlv5638 is
32
          port (
                                                              -- 选择
33
              cs_o :
                      out std_logic;
   信号输出
34
                             out std_logic;
                                                              -- 数据
              data_o :
   输出信号
```

```
dclock_o : out std_logic;
                                                                       -- 数据
35
    时钟输出
36
                                   in std_logic;
                                                                      -- 复位
37
                reset_i :
    输入
38
               c1k_i :
                                   in std_logic;
                                                                      -- 时钟
    输入
39
40
               start_i :
                                   in std_logic;
                                                                      -- 启动
    输入
                                   out std_logic;
                                                                      -- 转换
41
               eoc_o:
    结束输出
42
               data_i :
                                   in std_logic_vector(15 downto 0)
                                                                      -- 16位
    输入数据
43
           );
44
           end component;
45
               signal start_da :
46
                                               STD_LOGIC;
                                               STD_LOGIC;
47
               signal eoc_da :
48
               signal data, data_a, data_b :
                                               std_logic_vector(15 downto 0);
49
               signal timer0 :
50
                                               std_logic;
51
               signal state:
                                               integer range 0 to 2;
52
               signal waveform_val :
                                               std_logic_vector(7 downto 0);
53
               signal cnt:
                                               integer range 0 to 3;
54
               signal delay:
                                               integer range 0 to 63;
55
               signal channel :
                                               integer range 0 to 1; `--用于
    切换ab, 0输出b
56
57
    begin
58
        -- 实例化t1v5638组件并进行端口映射
59
        u1: t1v5638 PORT MAP(cs_0 => cs_0, data_0 => data_0, reset_i =>
    reset_i, clk_i => clk_i, dclock_o => dclock_o, start_i => start_da, eoc_o
    => eoc_da, data_i => data);
60
            -- 进程处理,用于在设备初始化期间等待一段时间
61
62
            process(clk_i, reset_i)
63
            begin
               if reset_i = '1' then
64
                   delay \ll 0;
65
               timer0 <= '0';
66
            elsif clk_i'event and clk_i = '1' then --每次高电平delay+1, 复位之后等
67
    待输入时钟64个周期--再等待2个输入时钟周期(初始化状态)
68
               if (delay = 63) then
69
                   timer0 <= '1';
70
               else
71
                   delay <= delay + 1;</pre>
72
               end if;
                   end if;
73
74
                       end process;
75
76
                       -- 另一个进程处理,用于初始化和控制DAC
77
                       process(reset_i, clk_i)
78
                       begin
79
                           if reset_i = '1' then
80
                               state \leftarrow 0;
```

```
81
                            channel <= 0;
 82
                        elsif clk_i'event and clk_i = '0' then --时钟下降沿触发
 83
                            case state is
 84
                                when 0 => -- 等待设备初始化的一段时间
                                if (timer0 = '1') then
 85
 86
                                    state <= 1;
 87
                                end if;
 88
                                   when 1 =>
 89
                                    data <= "1101000000000010"; -- 设置参考电压为
     2.048 V
 90
                                start_da <= '1';
 91
                            state <= 2;
 92
                        when 2 => --开始工作
 93
                        if (eoc_da = '1') then --每次结束channel翻转一次,对应ab输
     出翻转一次
 94
                            data_b <= "0001" & datab; -- 写入 DAC B 的数据到缓冲
     X
 95
                        data_a <= "1000" & dataa; -- 同时写入新的 DAC A 值并更新
     DAC A 和 B
 96
 97
 98
                    if (channel = 0) then
99
                        data <= data_b; --相当于t=0
100
                    else
101
                        data <= data_a; --相当于t=1
                    end if:
102
                        if (channel < 1) then
103
104
                            channel <= channel + 1;</pre>
105
                        else
106
                            channel <= 0;</pre>
107
                        end if:
                            start_da <= '1';
108
109
110
                        else
                            start_da <= '0'; --如果还没结束,那么开始符号一直为低
111
     电平
112
                        end if:
113
                            when others => null;
114
                        end case;
115
                            end if;
116
                                end process;
117
118
                                end;
```

#### 9. t1v5638

```
8
           data_o : out std_logic;
9
           dclock_o: out std_logic; --输出时钟
10
           reset_i : in std_logic;
11
12
           clk_i : in std_logic;
13
           start_i : in std_logic; --启动输入
14
           eoc_o : out std_logic; --结束输出
15
16
           data_i : in std_logic_vector( 15 downto 0) --16bit信号
17
       );
    end tlv5638;
18
19
20
    architecture tlv5638_arch of tlv5638 is
        signal start : std_logic; --表示开始的电平
21
22
       type States is ( IDEL , BUSY );
23
       signal state: States; --表示状态的信号
24
        signal eoc: std_logic; --表示结束
25
       signal reset_int : std_logic;
26
       signal data_out : std_logic_vector( 15 downto 0);
27
        signal data_out_addr : integer range 0 to 15;
28
29
    begin
30
        eoc_o <= eoc; --output输出结束
31
       process(clk_i , reset_i , eoc) --状态机一
32
       begin
           if (reset_i = '1' \text{ or eoc} = '1') then
33
34
           state <= IDEL; --高电平复位或者结束输出为1时,输出空闲状态
35
36
           elsif ( clk_i 'event and clk_i = '0' ) then --输入时钟下降沿时
37
               if ( start_i = '1' and state = IDEL ) then --当输入符号为高电平并且
    状态为空闲时
                   state <= BUSY; --转换为工作状态
38
39
                   data_out <= data_i; --此时将16bit数据赋值给data_out
40
               end if;
           end if:
41
42
       end process;
43
44
        process(clk_i, reset_i)--状态机二
45
        begin
       if ( reset_i = '1' ) then --当复位时
46
47
        reset_int <= '0'; --reset_int表示复位标志赋值低电平
           elsif ( clk_i 'event and clk_i = '0' ) then --如果时钟下降
48
               if ( eoc = '1' ) then --如果结束
49
50
                   reset_int <= '1'; --赋值1
51
               else
                   reset_int <= '0'; --如果没有结束,每一个低电平就给他赋值为0
52
53
               end if;
54
           end if:
55
        end process;
56
57
        process( clk_i , reset_i , reset_int )
58
        variable cnt_wr: integer range 0 to 16; --传输计数器
59
        variable t : integer range 0 to 1; --整数01变量
60
        begin
           if (reset_i = '1' or reset_int = '1') then --复位且空闲状态
61
               cs_o <= '1'; --片选高电平
62
```

```
cnt_wr := 0; --重置计数器
63
64
               t := 0; --重置t
65
               dclock_o <= '0'; --输出时钟始终为低电平
               eoc <= '0'; --结束标志重置
66
               data_out_addr <= 15; --输出数据的索引地址变为15
67
               data_o <= '0'; --输出模拟量为0
68
           elsif ( clk_i 'event and clk_i = '1' ) then --输入时钟高电平
69
               if ( state = BUSY ) then --如果工作
70
71
                   if ( cnt_wr < 16 ) then -- 计数小于16
72
                      eoc <= '0';
73
                      cs_o <= '0';
74
                      if (t = 0) then
75
                          data_o <= data_out(data_out_addr); --高电平赋值一次,高
    位向低位一位一位输出是由DAC的内部配置所决定的
                          dclock_o <= '1'; --有模拟量输出时,输出时钟为1,正常的频率
76
    为输入时钟的二分之一
                          if ( data_out_addr > 0 ) then
77
                              data_out_addr <= data_out_addr - 1; --高位向低位输
78
    出
79
                          end if;
80
                      else
                          dclock_o <= '0';</pre>
81
82
                          cnt\_wr := cnt\_wr + 1;
                      end if:
83
84
                      if ( t < 1 ) then ---次高电平完成一次01反转
85
                          t := t + 1;
86
87
                          t := 0;
88
                      end if;
89
                   else
                      cs_o <= '1'; --如果16位都传输完成
90
91
                      eoc <= '1';
92
                   end if;
               end if;
93
94
           end if:
95
       end process;
96
97
   end tlv5638_arch;
```

# 四、仿真波形及波形分析(篇幅有限, testbenches见附件)

# 一、DDS 模块仿真



从图中可以看出频率字为当频率字为1,相位字为0时,可以正常输出一组初相为0的基频(本设计所能达到最小绝对频率)正弦波;当频率字为2,相位字为255(512点正弦波的一半,所以初相是180),可以输出一组初相为180度的正弦波,且频率为前一组正弦波的频率的二倍。

# 二、matrix\_keypad模块仿真



如图所示,本仿真波形演示了第二行第二列按键,即键值对应6(从0开始)的按键被按下的波形。

首先,按键被按下,由于列扫描信号在idle状态为全0,所以只有被按下的按键对应的那一行会出现0,其他仍为1;下一状态的判定是不依赖于时序的,所以按键被按下时下一状态会立刻便为check\_1st,这个状态一直持续到了下一上升沿,所以会被同步到现在状态。

当现在状态为check\_1st时,列扫描信号输出为0111,假如被按下的按键在第一列,则行信号应该为1011,但此时行信号为全1,所以进入下一状态check\_2nd。

当现在状态为check\_2nd时,列扫描信号输出1011,此时行信号为1011,证明列信号给出的0位置恰好在被按下按键所处的那一列,状态保持在check\_2nd。键值变为6,然后输出脉冲。

当按键松开时,行信号又回到全1,状态会继续变化,直到回到idle,发现行信号还是全1,证明没有按键按下,保持为idle状态。

**状态机在变换状态进行扫描时键值会不会随之变化呢?** 显然是不会的。判断键值的逻辑是根据行列中0的位置判断按键的位置,对应到相应的键值上。这是通过case语句实现的,当状态机变换状态时,行信号肯定是为全1的,case语句中没有对应项,所以归为default,default状态下键值会保持不变。

# 三、FPreg模块仿真



本仿真波形中仿真了Fword1加1, Fword2加10以及Pword2加100操作。在寄存器内的频率字和相位字改变时会同时产生脉冲复位DDS相位调制器内的累加值,使两路DDS同步,从而达到相位稳定。

# 四、seg\_select模块仿真



如图所示, Fword1为01, Fword2为02, Pword2为080, 所以应该显示01.02.0.080, 仿真结果显示是正常的。

### 五、仿真总结

在仿真部分中,我对四个主要模块进行了仿真,其余模块如分频器较为简单,不需要仿真, Lissajous模块是对其他模块的例化,DAC模块仿真意义不大,可直接用示波器进行测试。至此,整个设 计的仿真部分验证完毕,在所有模块功能均正确的情况下,总体出错的概率不大,所以没有对整体进行 仿真,而是选择了进行下载测试,进而观察有无其他问题并进行修改。

# 五、功能说明及资源利用情况

### 一、功能说明

本设计实现了一个基于DDS的李萨如图形生成器,当将AB通道分别接入示波器并打开X-Y显示模式时,可以观察到对应频率比和相位差的李萨如图形。DDS的频率和相位通过离散的频率字和相位字控制,DDS使用的时钟为50/(6\*68)MHz,所以DDS频率字为1时对应的频率为240Hz左右,其他情况下的频率即为240Hz\*Fword,相位字表示从512点正弦波的第几个点开始,所以相位即为Pword/512\*2π。两路DDS的频率和相位可通过矩阵键盘任意设置。两路DDS的频率字和相位字会以16进制形式显示在数码管上。

### 二、资源利用情况



MAXII资源利用情况,如图所示。版上资源使用了tlv5638,矩阵键盘,数码管,按钮等。

# 六、故障及问题分析

### 一、相位不稳定的问题

在仿真无误后,我进行了下载测试,在测试过程中发现,当使用键盘修改频率字时,相位差会发生一个随机跳动。分析后发现,产生该问题的原因应该是修改频率字影响到了高速的相位累加器计数,从而导致两路DDS出现不受控制的相位差,此时相位字已经不具有意义。为解决该问题,我在FPreg中加了一个脉冲信号,当FPreg中存储的频率字或者相位字被修改时,就会产生一个复位脉冲复位DDS,使两路

# 七、总结和结论

本报告详细介绍了基于直接数字频率合成 (DDS) 技术的李萨如图形生成器的设计和实现。首先概述了设计任务的目标,即创建一个能够生成李萨如图形的电子系统。

在实现部分,我展示了该系统如何通过精确的频率控制和相位调整来生成不同形状和大小的李萨如 图形。报告中包含了详细的源程序代码、仿真波形以及功能测试结果,这些内容展示了系统的有效性和 灵活性。此外,我还分析了系统的性能,包括资源利用情况和响应速度。

通过本项目,我成功实现了一个基于DDS的李萨如图形生成器,它不仅满足了设计要求,还展示了良好的性能和可靠性。该生成器能够准确生成各种李萨如图形,操作简便。尽管如此,我也意识到系统仍有改进空间。例如,数码管显示可以改进,使其可以直接显示十进制模拟频率及相位。

总的来说,通过这个项目,我积累了宝贵的设计经验,提升了自己的设计水平。