# 2Міністерство освіти і науки України

# Національний університет "Львівська політехніка"

Кафедра ЕОМ



# **3BiT**

3 лабораторної роботи №2

3 дисципліни: «Моделювання комп'ютерних систем»

На тему: «Структурний опис цифрового автомата Перевірка роботи автомата за допомогою стенда Elbert V2 – Spartan3A FPGA»

## Варіант 25

Виконав: ст. гр. КІ-21

Фундальська Д. І.

Прийняв:

Козак Н. Б.

### Мета роботи:

На базі стенда реалізувати цифровий автомат світлових ефектів згідно заданих вимог.

### Етапи роботи:

- 1. Інтерфейс пристрою та функціонал реалізувати згідно отриманого варіанту завдання.
- 2. Логіку переходів реалізувати з використанням мови опису апаратних засобів.
- 3. Логіку формування вихідних сигналів реалізувати з використанням мови опису апаратних засобів.
- 4. Згенерувати символи для описів логіки переходів та логіки формування вихідних сигналів.
- 5. Зінтегрувати всі компоненти логіку переходів логіку формування вихідних сигналів та пам'ять станів в єдину систему. Пам'ять станів реалізувати за допомогою графічних компонентів з бібліотеки.
- 6. Промоделювати роботу окремих частин автомата та автомата вцілому за допомогою симулятора ISim.
- 7. Інтегрувати створений автомат зі стендом додати подільник частоти для вхідного тактовового сигналу призначити фізичні виводи на FPGA.
- 8. Згенерувати файал та перевірити роботу за допомогою стенда Elbert V2 Spartan3A FPGA.
- 9. Підготувати і захистити звіт.

# Варіант виконання роботи:

Пристрій повинен реалізувати комбінацій вихідних сигналів згідно таблиці:

| Стан# | LED_0 | LED_1 | LED_2 | LED_3 | LED_4 | LED_5 | LED_6 | LED_7 |
|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     |
| 2     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     |
| 3     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     |
| 4     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     |
| 5     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     |
| 6     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     |
| 7     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     |

Табл. 1.1 Вихідні сигнали для кожного стану...

• Пристрій повинен використовувати тактовий сигнал 12MHz від мікроконтролера і знижувати частоту за допомогою внутрішнього подільника Мікроконтролер є частиною стенда Elbert V2 – Spartan3A FPGA. Тактовий сигнал заведено на вхід LOC = P129 FPGA.

- Інтерфейс пристрою повинен мати вхід синхронного скидання (RESET).
- Інтерфейс пристрою повинен мати вхід керування режимом роботи (MODE):
  - Якщо MODE=0 то стан пристрою інкрементується по зростаючому фронту тактового сигналу пам'яті станів (0->1->2->3->4->5->6->7->0...).
  - Якщо MODE=1 то стан пристрою декрементується по зростаючому фронту тактового сигналу пам'яті станів (0->7->6->5->4->3->2->1->0...).
    - Інтерфейс пристрою повинен мати однорозрядний вхід (SPEED):
      - Якщо SPEED=0 то автомат працює зі швидкістю, визначеною за замовчуванням.
      - $\circ$  Якщо *SPEED=1* то автомат працює зі швидкістю, <u>В 2 РАЗИ ВИЩОЮ</u> ніж в режимі (*SPEED= 0*).
- Для керування сигналом MODE використати будь який з 8 DIP перемикачів.
- Для керування сигналами RESET/SPEED використати будь які з PUSH BUTTON кнопок.

#### Виконання роботи:

1) Логіку переходів реалізувати з використанням мови опису апаратних засобів.

Табл.2.2.1-2.2.3. Логіка переходів для всіх станів автомата.

1)

| MODE | CUR_STATE(2) | CUR_STATE(1) | CUR_STATE(0) | NEXT_STATE(0) |
|------|--------------|--------------|--------------|---------------|
| 0    | 0            | 0            | 0            | 1             |
| 0    | 0            | 0            | 1            | 0             |
| 0    | 0            | 1            | 0            | 1             |
| 0    | 0            | 1            | 1            | 0             |
| 0    | 1            | 0            | 0            | 1             |
| 0    | 1            | 0            | 1            | 0             |
| 0    | 1            | 1            | 0            | 1             |
| 0    | 1            | 1            | 1            | 0             |
| 1    | 0            | 0            | 0            | 1             |
| 1    | 0            | 0            | 1            | 0             |
| 1    | 0            | 1            | 0            | 1             |
| 1    | 0            | 1            | 1            | 0             |
| 1    | 1            | 0            | 0            | 1             |
| 1    | 1            | 0            | 1            | 0             |
| 1    | 1            | 1            | 0            | 1             |
| 1    | 1            | 1            | 1            | 0             |

| MODE | CUR_STATE(2) | CUR_STATE(1) | CUR_STATE(0) | NEXT_STATE(1) |
|------|--------------|--------------|--------------|---------------|
| 0    | 0            | 0            | 0            | 0             |
| 0    | 0            | 0            | 1            | 1             |
| 0    | 0            | 1            | 0            | 1             |
| 0    | 0            | 1            | 1            | 0             |
| 0    | 1            | 0            | 0            | 0             |
| 0    | 1            | 0            | 1            | 1             |
| 0    | 1            | 1            | 0            | 1             |
| 0    | 1            | 1            | 1            | 0             |
| 1    | 0            | 0            | 0            | 1             |
| 1    | 0            | 0            | 1            | 0             |
| 1    | 0            | 1            | 0            | 0             |
| 1    | 0            | 1            | 1            | 1             |
| 1    | 1            | 0            | 0            | 1             |
| 1    | 1            | 0            | 1            | 0             |
| 1    | 1            | 1            | 0            | 0             |
| 1    | 1            | 1            | 1            | 1             |

3)

| MODE | CUR_STATE(2) | CUR_STATE(1) | CUR_STATE(0) | NEXT_STATE(2) |
|------|--------------|--------------|--------------|---------------|
| 0    | 0            | 0            | 0            | 0             |
| 0    | 0            | 0            | 1            | 0             |
| 0    | 0            | 1            | 0            | 0             |
| 0    | 0            | 1            | 1            | 1             |
| 0    | 1            | 0            | 0            | 1             |
| 0    | 1            | 0            | 1            | 1             |
| 0    | 1            | 1            | 0            | 1             |
| 0    | 1            | 1            | 1            | 0             |
| 1    | 0            | 0            | 0            | 1             |
| 1    | 0            | 0            | 1            | 0             |
| 1    | 0            | 1            | 0            | 0             |
| 1    | 0            | 1            | 1            | 0             |
| 1    | 1            | 0            | 0            | 0             |
| 1    | 1            | 0            | 1            | 1             |
| 1    | 1            | 1            | 0            | 1             |
| 1    | 1            | 1            | 1            | 1             |

Мінімізовані функції наступних станів автомата:

 $NEXT\_STATE(0) = not(CURR\_STATE(0));$ 

 $\label{eq:NEXT_STATE} NEXT\_STATE(1) = ((not(MODE) \ and \ not(CURR\_STATE(1)) \ and \\ CURR\_STATE(0)) \ or \ (not(MODE) \ and \ CURR\_STATE(1) \ and \\ not(CURR\_STATE(0))) \ or \ (MODE \ and \ CURR\_STATE(1)) \ and \\ curr\_STATE(0))) \ or \ (MODE \ and \ CURR\_STATE(1)) \ and \ curr\_STATE(0)));$ 

 $NEXT\_STATE(2) <= ((not(MODE) \ and \ CURR\_STATE(2) \ and \\ not(CURR\_STATE(1))) \ or \ (CURR\_STATE(2) \ and \ CURR\_STATE(1))$ 

not(CURR\_STATE(0))) or (MODE and CURR\_STATE(2) and CURR\_STATE(0)) or (not(MODE) and not(CURR\_STATE(2)) and CURR\_STATE(1) and CURR\_STATE(0)) or (MODE and not(CURR\_STATE(2)) and not(CURR\_STATE(1)) and not(CURR\_STATE(0))));

Puc.2.1. VHDL опис логіки переходів.

2) Логіку формування вихідних сигналів реалізувати з використанням мови опису апаратних засобів VHDL.

Логічні вирази для вихідних сигналів:

```
OUT_BUS(0) = (not(IN_BUS(2)) and not(IN_BUS(1)) and not(IN_BUS(0)));

OUT_BUS(1) = (not(IN_BUS(2)) and not(IN_BUS(1)) and IN_BUS(0));

OUT_BUS(2) = (not(IN_BUS(2)) and IN_BUS(1) and not(IN_BUS(0)));

OUT_BUS(3) = (not(IN_BUS(2)) and IN_BUS(1) and IN_BUS(0));

OUT_BUS(4) = (IN_BUS(2) and not(IN_BUS(1)) and not(IN_BUS(0)));

OUT_BUS(5) = (IN_BUS(2) and not(IN_BUS(1)) and IN_BUS(0));

OUT_BUS(6) = (IN_BUS(2) and IN_BUS(1) and not(IN_BUS(0)));

OUT_BUS(7) = (IN_BUS(2) and IN_BUS(1) and IN_BUS(0));
```

```
library IEEE;

21 use IEEE.STD_LOGIC_1164.ALL;

22 entity OUTPUT_LOGIC is

23 Port ( IN_BUS : in std_logic_vector(2 downto 0);

25 OUT_BUS : out std_logic_vector(7 downto 0)

26 end OUTPUT_LOGIC;

28 architecture OUTPUT_LOGIC_ARCH of OUTPUT_LOGIC is

30

31 begin

32

33 OUT_BUS(0) <= ((not(IN_BUS(2)) and not(IN_BUS(1)) and not(IN_BUS(0))) after 1 ns;

34 OUT_BUS(1) <= ((not(IN_BUS(2)) and not(IN_BUS(1)) and IN_BUS(0))) after 1 ns;

35 OUT_BUS(2) <= ((not(IN_BUS(2)) and IN_BUS(1)) and IN_BUS(0))) after 1 ns;

36 OUT_BUS(3) <= ((not(IN_BUS(2)) and IN_BUS(1) and IN_BUS(0))) after 1 ns;

37 OUT_BUS(4) <= ((IN_BUS(2)) and not(IN_BUS(1)) and not(IN_BUS(0))) after 1 ns;

38 OUT_BUS(5) <= ((IN_BUS(2)) and not(IN_BUS(1)) and not(IN_BUS(0))) after 1 ns;

39 OUT_BUS(6) <= ((IN_BUS(2)) and IN_BUS(1)) and IN_BUS(0))) after 1 ns;

40 OUT_BUS(7) <= ((IN_BUS(2)) and IN_BUS(1) and IN_BUS(0))) after 1 ns;

41 end OUTPUT_LOGIC_ARCH;
```

4) Зінтегрувати всі компоненти логіку переходів логіку формування вихідних сигналів та пам ять станів в єдину систему за допомогою ISE WebPACK Schematic Capture. Пам ять станів реалізувати за допомогою графічних компонентів з бібліотеки.



Рис. 2.6. Інтеграція всіх створених компонентів разом з пам'ятю стану автомата.

5) Промоделювати роботу окремих частин автомата та автомата вцілому за допомогою симулятора ISim.



Рис.2.7. Результати симуляції логіки переходів в ІЅіт.



Рис.2.8. Результати симуляції логіки вихідних сигналів в ISim.



Puc.2.9. Peзультати симуляції автомата (MODE = 0, RESET = 0).



 $Puc. 2.10. \ Peзультати \ cuмуляції автомата (MODE = 1, RESET = 0).$ 



 $Puc. 2.11.\ Peзультати\ cuмуляції\ автомата\ (MODE=0,\ RESET=1).$ 



Puc.2.12. Peзультати симуляції автомата (MODE = 1, RESET = 1).



 $Puc. 2.13. \ Peзультати \ cumyляції фінальної \ cxemu \ (MODE = 0, \ SPEED = 0, \ RESET = 0).$ 



 $Puc. 2.14. \ Peзультати \ cumyляції фінальної \ cxemu \ (MODE = 1, \ SPEED = 0, \ RESET = 0).$ 



 $Puc. 2.15. \ Peзультати \ cumyляції фінальної \ cxemu \ (MODE = 0, \ SPEED = 1, \ RESET = 0).$ 



 $Puc. 2.16. \ Peзультати \ cumyляції фінальної \ cxemu \ (MODE = 1, SPEED = 1, RESET = 0).$ 



 $Puc. 2.17. \ Peзультати \ cumyляції фінальної \ cxemu \ (MODE = 0, \ SPEED = 0, \ RESET = 1).$ 



Puc.2.18. Peзультати симуляції фінальної схеми (MODE = 1, SPEED = 0, RESET = 1).





 $Puc. 2.20. \ Peзультати \ cumyляції \ фінальної \ cxemu \ (MODE = 1, SPEED = 1, RESET = 1).$ 

#### **TEST BENCH:**

-- Vhdl test bench created from schematic C:\mks\projectsXILINX\LAB\_2\LAB\_2\_V1\FIX\MIAKISHEV\_LAB2\TOP\_SCHE ME.sch - Mon Mar 25 20:37:03 2024

--

- -- Notes:
- -- 1) This testbench template has been automatically generated using types
- -- std\_logic and std\_logic\_vector for the ports of the unit under test.
- -- Xilinx recommends that these types always be used for the top-level
- -- I/O of a design in order to guarantee that the testbench will bind
- -- correctly to the timing (post-route) simulation model.
- -- 2) To use this template as your testbench, change the filename to any
- -- name of your choice with the extension .vhd, and use the "Source->Add"
- -- menu in Project Navigator to import the testbench. Then
- -- edit the user defined section below, adding code to generate the
- -- stimulus for your design.

--

#### LIBRARY ieee;

USE ieee.std\_logic\_1164.ALL;

```
USE ieee.numeric std.ALL;
LIBRARY UNISIM;
USE UNISIM. Vcomponents. ALL;
ENTITY TOP_SCHEME_TOP_SCHEME_sch_tb IS
END TOP_SCHEME_TOP_SCHEME_sch_tb;
ARCHITECTURE behavioral OF TOP_SCHEME_TOP_SCHEME_sch_tb IS
 COMPONENT TOP_SCHEME
 PORT( CLOCK : IN STD_LOGIC;
    RESET: IN STD LOGIC;
    SPEED: IN STD_LOGIC;
    OUTPUT: OUT STD_LOGIC_VECTOR (7 DOWNTO 0);
    MODE: IN STD_LOGIC);
 END COMPONENT;
 SIGNAL CLOCK: STD LOGIC := '0';
 SIGNAL RESET: STD LOGIC;
 SIGNAL SPEED: STD_LOGIC;
 SIGNAL OUTPUT: STD_LOGIC_VECTOR (7 DOWNTO 0);
 SIGNAL MODE: STD_LOGIC;
BEGIN
 CLOCK <= not CLOCK after 83ns;
 UUT: TOP_SCHEME PORT MAP(
 CLOCK => CLOCK,
 RESET => RESET,
 SPEED => SPEED,
 OUTPUT => OUTPUT,
 MODE => MODE
 );
```

```
-- *** Test Bench - User Defined Section ***
 tb: PROCESS
 BEGIN
  MODE \le '0';
  SPEED <= '0';
  RESET <= '1', '0' after 1ms;
  wait until RESET = '0';
  assert OUTPUT = "00000001";
  wait for 696255us;
  assert OUTPUT = "00000010";
  wait for 1392509us;
  assert OUTPUT = "00000100";
  wait for 1392509us;
  assert OUTPUT = "00001000";
  wait for 1392509us;
  assert OUTPUT = "00010000";
  wait for 1392509us;
  assert OUTPUT = "00100000";
  wait for 1392509us;
  assert OUTPUT = "01000000";
  wait for 1392509us;
  assert OUTPUT = "10000000";
  wait for 1392509us;
  MODE <= '1';
  RESET <= '1', '0' after 1ms;
  wait until RESET = '0';
```

```
assert OUTPUT = "00000001";
wait for 696255us;
assert OUTPUT = "10000000";
wait for 1392509us;
assert OUTPUT = "01000000";
wait for 1392509us;
assert OUTPUT = "00100000";
wait for 1392509us;
assert OUTPUT = "00010000";
wait for 1392509us;
assert OUTPUT = "00001000";
wait for 1392509us;
assert OUTPUT = "00000100";
wait for 1392509us;
assert OUTPUT = "00000010";
wait for 1392509us;
MODE \le '0';
SPEED <= '1';
RESET <= '1', '0' after 167ns;
wait until RESET = '0';
assert OUTPUT = "00000001";
wait for 348128us;
assert OUTPUT = "00000010";
wait for 696255us;
assert OUTPUT = "00000100";
wait for 696255us;
assert OUTPUT = "00001000";
wait for 696255us;
```

```
assert OUTPUT = "00010000";
wait for 696255us;
assert OUTPUT = "00100000";
wait for 696255us;
assert OUTPUT = "01000000";
wait for 696255us;
assert OUTPUT = "10000000";
wait for 696255us;
MODE <= '1';
SPEED <= '1';
RESET <= '1', '0' after 167ns;
wait until RESET = '0';
assert OUTPUT = "00000001";
wait for 348128us;
assert OUTPUT = "00000010";
wait for 696255us;
assert OUTPUT = "00000100";
wait for 696255us;
assert OUTPUT = "00001000";
wait for 696255us;
assert OUTPUT = "00010000";
wait for 696255us;
assert OUTPUT = "00100000";
wait for 696255us;
assert OUTPUT = "01000000";
wait for 696255us;
assert OUTPUT = "10000000";
wait for 696255us;
```

```
SPEED <= '0';
RESET <= '1', '0' after 167ns;
wait until RESET = '0';
```

### END PROCESS;

-- \*\*\* End Test Bench - User Defined Section \*\*\*

END;

Рис.2.21. Файл TEST BENCH.



Рис.2.22. Результати виконання.

6) Інтегрувати створений автомат зі стендом Elbert V2 – Spartan3A FPGA. Додати подільник частоти для вхідного тактовового сигналу призначити фізичні виводи на FPGA.



Рис.2.24. Призначення фізичних входів та виходів.

#### Висновок:

В ході виконання цієї лабораторної роботи я реалізував на базі стенда Elbert V2 – Spartan3A FPGA цифровий автомат світлових ефектів згідно заданих вимог.