# CENTRO DE ENSEÑANZA TÉCNICA INDUSTRIAL



# IMPLEMENTACIÓN DE SISTEMAS DE PROCESAMIENTO DE SEÑALES E IMÁGENES MEDIANTE LA TARJETA DE DESAROLLO ATLYS DE XILINX Y SIMULINK.

"PROTOTIPO"

# SUSTENTANTE: DIEGO ARMANDO HERNÁNDEZ RAMÍREZ

CARRERA:

TECNÓLOGO EN ELECTRÓNICA Y COMUNICACIONES.

ASESOR:

MTRO. JOSÉ MARÍA VALENCIA VELASCO

GUADALAJARA, JAL. A 11 DE JULIO DE 2015.



Uso de Simulink y la Tarjeta de desarrollo Atlys de Xilinx para la implementación de Sistemas de Procesamiento de Señales e imágenes.

Diego Armando Hernández Ramírez.

Asesor técnico: Mtro. José María Valencia Velasco.

Asesor metodológico: Mtro. Cuauhtémoc Rafael Aguilera Galicia.

Agradecimientos

# $\mathbf{\acute{I}ndice}$

| Ι  | Introducción.                                               | 8    |
|----|-------------------------------------------------------------|------|
| 1. | Planteamiento del problema.                                 | 8    |
| 2. | Revisión de la literatura.                                  | 9    |
| 3. | Propósito.                                                  | 9    |
|    | 3.1. Objetivo general                                       | . 9  |
|    | 3.2. Objetivos específicos                                  | . 9  |
| II | Antecedentes.                                               | 11   |
| 4. | Procesamiento Digital de Señales.                           | 11   |
|    | 4.1. Elementos de un sistema DSP                            | . 11 |
|    | 4.1.1. Teorema de muestreo                                  | . 12 |
|    | 4.1.2. Cuantización                                         | . 13 |
|    | 4.2. Sistemas Discretos Lineales e Invariantes en el Tiempo | . 14 |
|    | 4.2.1. Convolución                                          | . 15 |
|    | 4.2.2. Filtros FIR                                          | . 17 |
|    | 4.2.3. Filtros IIR                                          | . 20 |
|    | 4.3. Aplicaciones                                           | . 20 |
| 5. | Tecnología FPGA.                                            | 20   |
|    | 5.1. Descripción general                                    | . 20 |
|    | 5.2. Estructura general de las FPGA                         | . 21 |
|    | 5.3. Arquitectura de la familia de FPGAs Xilinx Spartan-6   | . 23 |
| 6. | MATLAB como herramienta de diseño de Alto Nivel.            | 27   |
|    | 6.1 Introducción a MATLAR                                   | 27   |

| 7. Flujo de diseño DSP en FPGA.                                                                                                                                                               | 28 |  |  |  |  |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|--|--|--|--|
| III Marco metodológico.                                                                                                                                                                       | 29 |  |  |  |  |
| 8. Ejemplo 1: Procesamiento de Audio en tiempo real.                                                                                                                                          | 29 |  |  |  |  |
| 9. Ejemplo 2: Procesamiento de imagenes usando el kit Atlys como coprocesador.                                                                                                                | 29 |  |  |  |  |
| Bibliografía 3                                                                                                                                                                                |    |  |  |  |  |
| Índice de cuadros<br>Índice de figuras                                                                                                                                                        |    |  |  |  |  |
| indice de figuras                                                                                                                                                                             |    |  |  |  |  |
| 4.1. Diagrama a bloques de un Sistema de procesamiento Digital de Señales                                                                                                                     | 12 |  |  |  |  |
| 4.2. Banda de espectro limitado típica [1]                                                                                                                                                    | 13 |  |  |  |  |
| 4.3. Ejemplo de cuantización en una señal senoidal. Los puntos marcados con una «x» representan la señal original, mientras que las coordenadas marcadas con «—» muestran la señal cuantizada | 13 |  |  |  |  |
| 4.4. Función delta graficada                                                                                                                                                                  | 16 |  |  |  |  |
| 4.5. Función de respuesta al impulso graficada                                                                                                                                                | 16 |  |  |  |  |
| 4.6. Convolución de dos vectores en Matlab                                                                                                                                                    | 17 |  |  |  |  |
| 4.7. Respuesta al impulso de un filtro FIR con $\mathbf{b_0} = 0, 9.$                                                                                                                         | 18 |  |  |  |  |
| 4.8. Estructura en Forma Directa de un Filtro FIR. Imagen creada usando el paquete $TikZ$ de $\LaTeX$                                                                                         | 19 |  |  |  |  |
| 5.1. Arquitectura general de las FPGA [2]                                                                                                                                                     | 23 |  |  |  |  |
| 5.2. LUT de seis entradas [3]                                                                                                                                                                 | 24 |  |  |  |  |
| 5.3. Diagrama a bloques de una FPGA Spartan-6 [3]                                                                                                                                             | 24 |  |  |  |  |
| 5.4. Bloque Lógico Configurable                                                                                                                                                               | 25 |  |  |  |  |
| 5.5. Estructura detallada de un SLICE [3]                                                                                                                                                     | 26 |  |  |  |  |
| 5.6. Block RAM de doble puerto [3]                                                                                                                                                            | 27 |  |  |  |  |
| 6.1. Interfaz Gráfica del Usuario de MATLAB                                                                                                                                                   | 28 |  |  |  |  |

| 9.1. | Información digital convertida en un tren de impulsos .[4]                                                                             | 31 |
|------|----------------------------------------------------------------------------------------------------------------------------------------|----|
| 9.2. | Representación gráfica de una señal producida por el efecto de $retención$ $de$ $orden$ $cero$ en el proceso de transformación A/D [5] | 32 |
| 9.3. | Estructura de un DAC resistivo de ponderación binaria. Imagen adaptada de: $[6]$                                                       | 32 |
| 9.4. | Estructura de un DAC capacitivo de ponderación binaria                                                                                 | 33 |
| 9.5. | DAC R-2R red en escalera.                                                                                                              | 33 |
| 9.6. | Modelo en NGSpice de un DAC ideal de 4 bits                                                                                            | 33 |

#### Parte I

## Introducción.

#### 1. Planteamiento del problema.

En la actualidad la electrónica está presente en prácticamente en todos los aspectos de nuestra vida a través de una gran infinidad de dispositivos y sistemas: teléfonos inteligentes, monitores de ritmo cardiaco, cámaras fotográficas, televisores, automóviles, refrigeradores, computadoras, etc.

Todos estos dispositivos realizan de manera interna la manipulación e interpretación de señales eléctricas, que en otras palabras es lo que se conoce como procesamiento de señales. El procesamiento de una señal puede aplicarse, por ejemplo, en el reconocimiento de voz para determinar quién es la persona que habla; para determinar, mediante una imagen, piezas defectuosas en una línea de producción o para la protección de información (encriptación).

El procesamiento de señales involucra la realización de operaciones matemáticas sobre las señales, las cuales son llevadas por sistemas cuya única función es precisamente el llevar a cabo esas operaciones, los procesadores digitales de señales (DSP, por sus siglas en inglés) y los arreglos programables (FPGA, por sus siglas en inglés) son los encargados de ello.

En muchas aplicaciones de procesamiento de señales se requiere una velocidad de procesamiento elevada (por ejemplo procesamiento de video) por lo que, debido al paralelismo de su operación, los FPGA son aptos para ser utilizados en ellas[7].

Con el fin de explotar las ventajas que los FPGA poseen y poderlos aplicar de una manera eficaz en el procesamiento de señales es necesario contar con sólidos conocimientos principalmente en metodologías de diseño digital e implementación matemática de algoritmos; estos conocimientos deben adquirirse desde la academia, puesto que es el tiempo ideal en que el futuro ingeniero o arquitecto de sistemas puede ir desarrollando, a través de la experimentación, las habilidades necesarias para crear prototipos en el que se involucre el procesamiento de señales.

Teniendo como objetivo principal el recortar la curva de aprendizaje, las empresas líderes en FPGA como Xilinx, Altera y Synopsys proporcionan plataformas de trabajo que puede interactuar

con Matlab (software especializado que permite la implementación y prueba de algoritmos). De esta forma, el alumno puede poner en práctica de forma ágil y sin complicaciones los conocimientos adquiridos en las áreas de procesamiento digital de señales.

Muchas veces la información que el fabricante proporciona sobre sus plataformas de trabajo es escasa y poco concreta, lo que puede impactar negativamente en el interés del alumno, provocando que los conocimientos y conceptos no queden del todo entendidos.

#### 2. Revisión de la literatura.

#### 3. Propósito.

#### 3.1. Objetivo general.

 Describir el proceso de implementación de un sistema de procesamiento de señales e imágenes mediante hardware reconfigurable (FPGA) y la tarjeta de desarrollo Atlys.

#### 3.2. Objetivos específicos.

- Facilitar el diseño e implementación de un sistema de procesamiento de audio en tiempo real, basado en el desarrollo de un algoritmo de eco, así como un sistema de detección de bordes en una imagen basado en el algoritmo Sobel, ambos utilizando bloques de Xilinx System Generator para Simulink.
- Mostrar la conversión de los algoritmos matemáticos básicos que intervienen en el procesamiento de señales, a hardware en FPGA, haciendo uso de la abstracción que proporciona Simulink
- Describir las técnicas de implementación más eficientes para obtener el mayor rendimiento sobre la familia FPGA Spartan 6 utilizada en la tarjeta Atlys

- Diseñar las propiedades intelectuales (IPs) más comunes en el tratamiento de señales tales como bloques de filtros FIR, IIR y convoluciones, utilizando los entornos de programación de MATLAB® y Xilinx®.
- Explicar los diferentes métodos de ejecución del hardware diseñado en Simulink®, sobre la tarjeta Atlys.
- Justificar el uso de MATLAB/Simulink® y Xilinx/ISE® para el diseño e implementación de algoritmos complejos en contraste con el uso tradicional de HDL puro.

#### Parte II

## Antecedentes.

#### 4. Procesamiento Digital de Señales.

#### 4.1. Elementos de un sistema DSP.

El procesamiento digital de señales es una de las tecnologías más vanguardistas que ha marcado varios segmentos tecnológicos como las comunicaciones digitales, ciencias médicas, diseño de radares, reproductores de música de alta fidelidad, por nombrar sólo algunas. Esta área se distingue de todas las demás dentro de las Ciencias de la Computación, por el tipo de datos único que utiliza: las señales [4].

El propósito principal de un sistema de procesamiento digital de señales es manipular matemáticamente algún tipo de información tomada del mundo real. Dicha información es naturalmente analógica, es decir, la representación de sus valores y funciones son continuos, por lo que necesita ser previamente digitalizada antes de ser procesada. Algunos ejemplos de señales comúnmente utilizados son voz, audio, video, temperatura y presión.

Generalmente las operaciones que se realizan sobre dichas señales son adiciones, sustracciones, multiplicaciones y divisiones, mismas que se deben ejecutar muy rápidamente con el fin de generar una salida mucho más precisa[8]. Esto se hace para cumplir una amplia variedad de objetivos, tales como: mejoras en la visualización de imágenes, reconocimiento y generación de voz, compresión de datos para almacenamiento y transmisión, etc.

El procesamiento digital de señales analógicas puede ser descrito en tres etapas:

- La señal analógica es digitalizada, es decir, se muestrea y cada muestra es a su vez, cuantizada a un número finito de bits. Este proceso es llamado conversión analógico-digital.
- Los muestreos digitalizados son procesados por un Procesador Digital de Señales.

Las muestras resultantes de la etapa de procesamiento, se convierten de nuevo a un formato analógico mediante alguna técnica de reconstrucción analógica (conversión digital-analógico).

Un sistema DSP típico se muestra en la Figura 4.1.



Figura 4.1: Diagrama a bloques de un Sistema de procesamiento Digital de Señales.

Las secciones a continuación describen con más detalle, los teoremas y técnicas fundamentales que intervienen en los sistemas DSP.

#### 4.1.1. Teorema de muestreo.

El teorema de muestreo establece que para una representación precisa de una señal  $\mathbf{x}(\mathbf{t})$  por sus muestras de tiempo  $\mathbf{x}(\mathbf{nT})$ , dos condiciones deben cumplirse:

- La señal  $\mathbf{x}(\mathbf{t})$  debe ser de banda limitada, es decir, su espectro de frecuencia debe ser limitada para contener las frecuencias hasta cierta frecuencia máxima, digamos  $\mathbf{f}_{max}$ , y sin frecuencias más allá de eso. Un espectro típico de banda limitada se muestra en la Figura 4.2.
- La frecuencia de muestreo  $\mathbf{f_s}$  debe ser elegida para ser al menos el doble de la frecuencia máxima  $\mathbf{f_s}$ , es decir,

$$f_s \le 2f_{max}$$
 (4.1)

■ En términos del intervalo del tiempo de muestreo:

$$T \le \frac{1}{2f_{\max}} \tag{4.2}$$



Figura 4.2: Banda de espectro limitado típica [1].

La velocidad de muestreo mínima permitida por el teorema de muestreo, que es  $\mathbf{f_s} = 2\mathbf{f_{max}}$ , es llamada Tasa de muestreo de Nyquist. Para valores arbitrarios de  $\mathbf{f_s}$ , la magnitud de  $\frac{\mathbf{f_s}}{2}$  es llamada Frecuencia de Nyquist. Esta frecuencia también define las frecuencias de corte de los filtros pasa bajas que se requieren en las operaciones en DSP-.

#### 4.1.2. Cuantización.

El muestreo y la cuantización son requisitos indispensables para cualquier operación de procesamiento digital en señales analógicas. Una señal digital es una secuencia de números<sup>1</sup> en donde cada muestra es representada por un número finito de digitos<sup>2</sup>. La cuantización es el proceso de convertir una señal discreta en el tiempo de amplitud continua, a una señal digital, representando cada valor muestreado como un número finito de digitos. La Figura 4.3 muestra la representación gráfica de una señal cuantizada.



Figura 4.3: Ejemplo de cuantización en una señal senoidal. Los puntos marcados con una «x» representan la señal original, mientras que las coordenadas marcadas con «—» muestran la señal cuantizada .

<sup>&</sup>lt;sup>1</sup>Esta secuencia es conocida como **Muestra**.

 $<sup>^2</sup>$ En el diseño de sistemas DSP, se dice que la señal es de **precisión finita** cuando la representación está dada por un número finito de datos.

Este proceso induce un error llamado error de cuantización, el cual se debe al cambio en la representación de la señal original, de un valor continuo a un set de valores discretos. En términos matemáticos, la operación de cuantización de las muestras  $\mathbf{x}(\mathbf{n})$  se denota como  $\mathbf{Q}[\mathbf{x}(\mathbf{n})]$ . Tomando  $\mathbf{x}_{\mathbf{q}}(\mathbf{n})$  como la secuencia de muestras cuantizadas, el sistema completo queda como:

$$\mathbf{x}_{\mathbf{q}}(\mathbf{n}) = \mathbf{Q}[\mathbf{x}(\mathbf{n})] \tag{4.3}$$

El error de cuantización es representado por la secuencia  $\mathbf{e_q}(\mathbf{n})$ , como la diferencia entre los valores cuantizados y el valor de la muestra actual:

$$\mathbf{e}_{\mathbf{q}}\mathbf{x}(\mathbf{n}) = \mathbf{x}_{\mathbf{q}}(\mathbf{n}) - \mathbf{x}(\mathbf{n}) \tag{4.4}$$

#### 4.2. Sistemas Discretos Lineales e Invariantes en el Tiempo...

La relación entrada/salida de de los sistemas *Lineales e Invariantes en el Tiempo* (LTI, por sus siglas en inglés) está definida por la *convolución* en tiempo discreto de la respuesta del impulso finito aplicado a la entrada del sistema.

Los sistemas LTI pueden ser clasificados en dos tipos, dependiendo de si su respuesta al impulso tiene duración finita o infinita, estos son: Respuesta al Impulso Finito (FIR, por sus siglas en inglés) o Respuesta al Impulso Infinito (IIR, por sus siglas en inglés).

En términos matemáticos, se dice que un sistema es lineal cuando, por ejemplo, dos señales de entrada  $\mathbf{x_1}(\mathbf{t})$  y  $\mathbf{x_2}(\mathbf{t})$  tienen salidas  $\mathbf{y_1}(\mathbf{t})$  y  $\mathbf{y_2}(\mathbf{t})$  respectivamente. Entonces, la salida del sistema al impulso  $\alpha_1\mathbf{x_1}(\mathbf{t}) + \alpha_2\mathbf{x_2}(\mathbf{t})$  es  $\alpha_1\mathbf{y_1}(\mathbf{t}) + \alpha_2\mathbf{y_2}(\mathbf{t})$ . Es decir, cumplen con las reglas de homogeneidad y superposición.

También, un sistema es invariante en el tiempo cuando  $\mathbf{y}(\mathbf{t})$  es la salida correspondiente a  $\mathbf{x}(\mathbf{t})$ , entonces para cada  $\tau$ ,  $\mathbf{y}(\mathbf{t}-\tau)$  es la salida que corresponde a  $\mathbf{x}(\mathbf{t}-\tau)$ . Es decir, si agregamos un retraso a la entrada o salida, el resultado debe ser exactamente el mismo.

Además, los sistemas LTI deben ser causales, lo que significa que la salida del sistema no puede anticipar la entrada del mismo, tal que, para todo impulso de entrada  $\delta(\mathbf{t})$ , la salida  $\mathbf{h}(\mathbf{t}) = \mathbf{0}$  mientras  $\mathbf{t} < \mathbf{0}$ .

Otra característica que debe cumplir, es la de ser un sistema sin memoria. Se dice que un sistema tiene memoria cuando la señal de salida depende de las entradas pasadas y/o futuras. Por ejemplo, la ecuación del cálculo del voltaje de un resistor representa un sistema sin memoria dado que  $\mathbf{v}(\mathbf{t}) = \mathbf{Ri}(\mathbf{t}), \text{ mientras que el voltaje en un capacitor representa un sistema con memoria por su ecuación <math display="block">\mathbf{v}(\mathbf{t}) = \mathbf{v}(\mathbf{t_0}) + \int_{\mathbf{t_0}}^{\mathbf{t}} \mathbf{i}(\tau) \mathbf{d}\tau.$ 

En términos de hardware, todos los *sistemas LTI* pueden ser implementados a base de sumadores, multiplicadores y unidades de retraso. Estos sistemas son facilmente realizables dado que se basan a partir de un número finito de elementos, como los antes mencionados.

Las siguientes subsecciones resumen conceptos importantes que son utilizados en cualquier aplicación y diseño de sistemas DSP.

#### 4.2.1. Convolución.

La convolución es la forma matemática de combinar dos señales para formar una tercera. Es la técnica más importante en el Procesamiento Digital de Señales. Usando la estrategia de la descomposición del impulso, los sistemas pueden ser descritos por una señal llamada respuesta al impulso. La convolución es importante porque relaciona las tres señales de interés: la señal de entrada, la señal de salida y la señal de respuesta al impulso.

Un punto fundamental a comprender de los sistemas DSP, es que estos trabajan descompiniendo la señal de entrada en simples componentes aditivos, cada uno de estos componentes se pasa a través de un sistema linear, y los componentes de salida resultantes son sintetizados, o en otras palabras, sumados. Esta descomposición se puede hacer de dos formas distintas: Descomposición por impulsos y Descomposición por el método de Fourier. Cuando la Descomposición por impulsos es utilizada, el procedimiento se puede describir matemáticamente utilizando la convolución.

Esta operación se basa en dos términos importantes en los sistemas DSP. El primero es la **función delta**, simbolizada por  $\delta[\mathbf{n}]$ . La función delta es un impulso normalizado, que es, la muestra número cero con un valor asignado de una unidad, mientras que las otras muestras tienen asignadas un valor de cero. Por esta razón, la función delta es llamada **unidad de impulso.** 



Figura 4.4: Función delta graficada.

Por otra parte, la **respuesta al impulso** es la señal que existe en el sistema cuando una función delta es aplicada a la entrada. Si dos sistemas son diferentes en cualquier manera, ambos tendrán diferentes respuestas al impulso. Comunmente, las respuestas a la entrada y salida son llamadas  $\mathbf{x}[\mathbf{n}]$  y  $\mathbf{y}[\mathbf{n}]$ , la respuesta al impulso es usualmente llamada  $\mathbf{h}[\mathbf{n}]$ .



Figura 4.5: Función de respuesta al impulso graficada.

En otras palabras, una señal de entrada  $\mathbf{x}[\mathbf{n}]$ , entra en un sistema linear con una respuesta al impulso  $\mathbf{h}[\mathbf{n}]$ , resultando en una señal de salida  $\mathbf{y}[\mathbf{n}]$ . En forma matemática, la ecuación de convolución de una sola muestra queda como se muestra a continuación:

$$\mathbf{y}[\mathbf{n}] = \mathbf{x}[\mathbf{n}] * \mathbf{y}[\mathbf{n}] \tag{4.5}$$

Tomando la ecuación 4.5 como guía, siendo  $\mathbf{x}[\mathbf{n}]$  una señal de N puntos, desplazándose desde 0 a N-1, y  $\mathbf{h}[\mathbf{n}]$  una señal de M puntos desplazándose de 0 a M-1[9], la convolución de ambas señales es una señal N+M-1ejecutándose desde 0 a N+M-2, esto es:

$$\mathbf{y}[\mathbf{i}] = \sum_{\mathbf{i}=0}^{\mathbf{M}-1} \mathbf{h}[\mathbf{j}]\mathbf{x}[\mathbf{i}-\mathbf{j}]$$
(4.6)

La ecuación anterior representa la definición formal de la convolución, la cual también es conocida como la suma de convolución o convolución discreta.

Un ejemplo de la convolución tomando como vectores de entrada  $\overrightarrow{v}_{\mathbf{actual}} = [\mathbf{v_1}, \mathbf{v_2}...\mathbf{v_n}] \ \mathbf{y} \ \overrightarrow{v}_{\mathbf{anterior}} = [\mathbf{v_n}, \mathbf{v_{n-1}}...\mathbf{v_1}]$  se muestra en la **Figura 4.6.** 

En el **Apéndice D** se muestra el script interactivo que se puede ejecutar en el ambiente de Matlab, el cual fue tomado de [10] . Este script muestra el resultado de la convolución discreta de dos impulsos  $\mathbf{y}[\mathbf{n}] = \delta[\mathbf{n}] * \delta[\mathbf{n} - \mathbf{1}]$ , tomando como vector a  $\mathbf{n} = [\mathbf{1}, \mathbf{0}, \mathbf{1}]$ .



Figura 4.6: Convolución de dos vectores en Matlab.

#### 4.2.2. Filtros FIR.

Un filtro digital de Respuesta Finita al Impulso (FIR) es un sistema LTI si es definido por un conjunto de coeficientes constantes. La salida de un filtro FIR de órden (o longitud)  $\mathbf{L}$ , a la respuesta de impulso unitario aplicado a la entrada  $\mathbf{x}[\mathbf{n}]$ , está dada por una versión finita de la ecuación de convolución, como se muestra a continuación:

$$\mathbf{y}[\mathbf{n}] = \mathbf{f}[\mathbf{n}] * \mathbf{x}[\mathbf{n}] = \sum_{\mathbf{k}=0}^{\mathbf{L}-1} \mathbf{f}[\mathbf{k}] \mathbf{x}[\mathbf{n} - \mathbf{k}]$$
 (4.7)

Para un tren de impulsos en el dominio del tiempo a la entrada  $\mathbf{x}[\mathbf{n}]$ , la ecuación queda como:

$$y[n] = b_0x(n) + b_1x(n-1) + ... + b_{M-1}x(n-M+1)$$
(4.8)

$$= \sum_{k=0}^{M-1} b_k x(n-k)$$
(4.9)

En otras palabras, la respuesta al impulso consiste sólo de respuesta en los coeficientes, procedida y antecedida por ceros (el filtro producirá una respuesta que irá decayendo a cero y se mantendrá en ese estado, de ahí el nombre característico de este filtro). Matemáticamente se puede expresar esta respuesta al impulso con la siguiente ecuación:

$$\mathbf{h}(\mathbf{n}) = \begin{cases} b_n, & 0 \le n \le M - 1 \\ 0, & otros \end{cases}$$
 (4.10)

Gráficamente, esta ecuación se puede representar como se muestra en la Figura 4.7.



Figura 4.7: Respuesta al impulso de un filtro FIR con  $\mathbf{b_0} = \mathbf{0.9}.$ 

Este tipo de filtros son más populares en cuanto a implementación, dado que cuentan con características muy útiles, entre las cuales destacan:

- Fase Lineal: Esta propiedad implica que la fase es una función lineal de la frecuencia, Esto asegura que las señales de todas las frecuencias se retrasan en la misma cantidad de tiempo, eliminando la posibilidad de distorsión de fase.
- Estabilidad: Para una entrada finita, la salida siempre es finita, además son no recursivos, es decir, no hay una conexión de retroalimentación envuelta en la estructura del filtro.

Existen muchos métodos de implementación de esto filtros, la estructura más básica es conocida como forma directa, la cual consta de utilizar la ecuación en diferencia, no recursiva, mostrada en (4.7)[11], lo que es equivalente a la sumatoria convolucional. La estructura se muestra en la **Figura** 4.8, el cual representa un filtro con un número de coeficientes  $\mathbf{b_{0..3}} + \mathbf{1}$ .



Figura 4.8: Estructura en Forma Directa de un Filtro FIR. Imagen creada usando el paquete  $\text{Ti}\,kZ$  de  $\text{L}^kT_{\text{F}}X$ 

En términos generales, existen cuatro formas básicas de implementación de este tipo de filtros, las cuales son:

- Método por ventanas (Rectangular, Barlett, Hanning, Hamming, Blackman y Kaiser).
- Muestreo en frecuencia.
- Aproximación de Chebyshev y algoritmo de intercambio de Remez (conocido como método de Rizado Constante).
- Mínimos Cuadrados.

La implementación más popular utilizada en FPGA es la del Método por Ventanas debido a que muchos de los paquetes de software incluidos en las herramientas de diseño de filtros, utilizan este método como el principal, lo cual recorta el tiempo de desarrollo del mismo.

#### 4.2.3. Filtros IIR.

El sistema de Respuesta Infinita al Impulso (IIR por sus siglas en inglés) se caracteriza por utilizar las muestras de la señal de salida en instantes anteriores en adición a las muestras presentes más las muestras pasadas de la misma función de salida, es decir, este filtro cuenta con lazos de retroalimentación y anticipación, por lo que es conocido como un sistema discreto recursivo, a diferencia del filtro FIR que se caracteriza por ser no recursivo.

#### 4.3. Aplicaciones.

#### 5. Tecnología FPGA.

#### 5.1. Descripción general.

La Matriz de Compuertas Programables en Campo (FPGA) es un circuito integrado reconfigurable que puede ser utilizado para diseñar circuitos digitales. La configuración de la FPGA es normalmente especificada usando lenguajes de descripción de hardware como SystemVerilog o VHDL y después es traducida, mediante herramientas de síntesis, a un formato binario en el cual se encuentra la información de ruteo e interconexiones necesarias para que el dispositivo ejecute las funciones lógicas para el cual fue diseñado. Esta propiedad de ser reconfigurable y poder ejecutar múltiples tareas tan complejas o sencillas, de forma paralela, ofrece una significante ventaja en muchas aplicaciones como por ejemplo en el diseño de circuitos integrados donde a diferencia del prototipado con ASIC, en donde los diseñadores no tienen la flexibilidad de hacer modificaciones al prototipo después de que el chip ha sido manufacturado, en el FPGA es posible y muy común el modificar algunas partes del circuito después de que el proyecto ha sido concluido.

La arquitectura de una FPGA se basa en Bloques de Matrices Configurables (CLBs, por sus siglas en Inglés), las cuales proporcionan la lógica programable y una jerarquía de interconexiones reconfigurables para interconectar los CLBs entre sí. Además de estos componentes básicos, las FPGA actuales contienen bloques de memoria internos, controladores para interfaces externas de alta velocidad como memorias DDR y bloques físicos de PCI Express, así como bloques optimizados para operaciones de DSP, microprocesadores físicos y algunas funciones especiales más, que dependen del enfoque o familia de la FPGA, todo esto en el mismo silicio.

La tendencia reciente en la tecnología FPGA es trabajar con arquitecturas de hardware en alto nivel de abstracción, agregarle bloques DSP, procesadores embebidos y transductores de alta velocidad para formar un Sistema Programable en Chip completo (SoPC). Además, las FPGA toman ventaja del paralelismo natural del hardware, ya que exceden el poder computacional de los Procesadores Digitales de Señales, rompiendo el paradigma de la ejecución secuencial y lograr un mayor rendimiento.

Una de las aplicaciones principales de las FPGA es poder ejecutar y modificar arquitecturas digitales múltiples veces, hasta que se ha cumplido el objetivo del prototipo que se estableció al principio, sin ser necesario recurrir a los costosos procesos de fabricación de Circuitos Integrados personalizados. Gracias a esto, se pueden implementar diseños de manera incremental e incluso hacer cambios iterativamente en cuestión de horas en lugar de semanas. También, debido a la creciente oferta de herramientas de diseño en alto nivel, se ha decrementado la curva de aprendizaje y con frecuencia, estas herramientas incluyen valiosas Propiedades Intelectuales (IP) para control y procesamiento de señales avanzadas.

Existe una numerosa cantidad de fabricantes pero sólo dos tipos de FPGAs: Reprogramables (basadas en SRAM o Flash) y Programables una sola vez (OTP). Las FPGAs basadas en SRAM necesitan una memoria de configuración y no retienen los datos cuando son desconectadas de la fuente de alimentación. Las que son basadas en Flash, no necesitan una memoria externa para almacenar la configuración y la pueden mantener aún cuando el dispositivo no está energizado. Anteriormente, las FPGAs basadas en Flash tenían la característica de ser OTP, pero hoy en día existen dispositivos basados en esta tecnología que pueden ser reprogramados tales como las MAX 10 de Altera.

En la próxima sección se cubrirá a detalle, la arquitectura de la familia Spartan6 de Xilinx, ya que es esta la que se encuentra en el kit de desarrollo Atlys de Digilent.

#### 5.2. Estructura general de las FPGA.

Como se mencionó anteriormente, las FPGA modernas ofrecen una serie de componentes que son de gran utilidad al momento de diseñar sistemas digitales. Estos básicamente son:

 Bloques Lógicos Configurables (CLB) para poder implementar funciones lógicas así como registros.

- Memoria en Chip (On-chip memory) que provee almacenamiento de datos dentro del FPGA, generalmente es reducido dado que el área de construcción de memoria en el silicio, tiende a ocupar gran parte de este.
- Propiedades Intelectuales físicas, tales como controladores Ethernet MAC, Transductores, Multiplicadores optimizados, bloques DSP, Procesadores, Controladores de memoria externa DDR, PCIe endpoint físico, etc.
- Recursos de manejo de reloj que generen las frecuencias necesarias para controlar dispositivos como los antes mencionados y que además, puedan ser distribuidos dentro de la FPGA. Esto es muy importante al momento de diseñar sistemas con un alto índice de transferencia de datos.
- Bloques de entrada y salida que comuniquen a la FPGA al mundo exterior.
- Recursos de ruteo para proveer la interconectividad de los Bloques Lógicos Configurables internos y las Propiedades Intelectuales.

La Figura 5.1 muestra la arquitectura típica de una FPGA con los bloques de construcción básicos. Es importante mencionar que algunos elementos como las Block RAM, bloques DSP, controladores de memoria, etcétera, que se muestran en la imagen, son construidos sobre el mismo silicio, sin quitarle espacio a los elementos lógicos. También cabe mencionar que, las Tablas de Búsqueda, mejor conocidas como Look Up Tables (LUT) que hay dentro de los bloques lógicos son usadas para crear funciones de lógica combinacional, pero también pueden ser configuradas como memorias RAM o registros de desplazamiento. Esta es una forma muy eficiente de inferir dichos registros sin tener que usar los elementos de almacenamiento.



Figura 5.1: Arquitectura general de las FPGA [2].

#### 5.3. Arquitectura de la familia de FPGAs Xilinx Spartan-6.

La familia Spartan-6 está fuertemente enfocada a proveer capacidades de integración de sistemas con el menor costo posible para aplicaciones de alto volumen, es decir, es una línea de dispositivos que tienen bloques de comunicación de alta velocidad como PCI Express, controladores de memoria externa DDR3 y Ethernet, entre otros. Además de una vasta densidad de elementos lógicos y registros disponibles que van desde 3,840 hasta 147,443 celdas lógicas, dependiendo del dispositivo seleccionado por el diseñador. Consume la mitad de la potencia comparado con la familia anterior de FPGAs Spartan 3, gracias a que están construidas con una avanzada tecnología de 45nm. Esta línea de FPGAs son muy populares ya que son el balance óptimo entre costo, potencia y rendimiento[12].

La innovación más notable en estas FPGA es la re estructuración de la arquitectura interna para implementar LUTs de 6 entradas y doble registro de salida en cada LUT, esto significa que una sola LUT puede implementar funciones lógicas de  $2^6 = 64$ bits, como por ejemplo, una RAM de 64 bits o un registro de desplazamiento de 32 bits. Anteriormente, la arquitectura se basaba en LUTs de 4 entradas, como se muestra a continuación.



Figura 5.2: LUT de seis entradas [3].

Además, la familia Spartan-6 incluye bloques de memoria RAM (BRAM) de 18Kb, una optimización de dispositivos DSP48A1 los cuales sirven para ejecutar cálculos complejos de manera paralela, controladores físicos de memoria SDRAM, bloques de manejo de reloj internos mejorados para poder generar las frecuencias necesarias para controladores de alta velocidad, así como opciones de configuración y seguridad de IP más avanzados.



Figura 5.3: Diagrama a bloques de una FPGA Spartan-6 [3].

Debido a la construcción en 45nm, se han podido incorporar una mayor cantidad de CLBs en esta familia de FPGAs. Los CLBs son los recursos lógicos principales necesarios para implementar circuitos secuenciales y combinatorios. Cada elemento CLB es conectado a una matriz de switches programables para acceder a otra matriz de ruteo como se muestra en la Figura 4. Cada elemento

CLB contiene un par de SLICEs. Estos dos SLICEs no tienen una conexión directa entre si. Cada SLICE tiene un bloque de acarreo en cadena (carry chain).



Figura 5.4: Bloque Lógico Configurable.

Cada SLICE contiene cuatro LUTs, cuatro elementos de almacenamiento (flip flop), un amplio número de multiplexores y un bloque de acarreo lógico. Esos elementos son usados por todos los SLICEs para proveer las funciones lógicas, aritméticas y algunos tipos de memoria ROM. Adicionalmente, algunos SLICEs pueden implementar dos funciones adicionales: almacenar datos al adoptar la función de RAM distribuida y desplazar datos adoptando la función de registro de desplazamiento de 32 bits. Son llamados SLICEM (por Memoria), los comunes son llamados SLICEL (Por Lógico).

La Figura describe con detalle la arquitectura de cada SLICE en un CLB. Los multiplexores antes mencionados sirven para proveer la conectividad entre los recursos lógicos que rodean a los CLBs, mientras que la red de elementos de acarreo en cadena dentro de los CLBs, hacen la función de ruteo para generar sumadores lógicos más eficientes.



Figura 5.5: Estructura detallada de un SLICE [3].

Los dispositivos Spartan-6 cuentan con un gran número de memorias BRAM de 18Kb, las cuales están construidas por dos memorias controladas independientemente de 9Kb cada una. Estas memorias son colocadas en columnas, el número total de ellas depende del tamaño del dispositivo Spartan-6. Las memorias BRAM se pueden utilizar en cascada para habilitar implementaciones de mayor tamaño de Kilo bits, con un pequeño impacto en el timing. La Figura 6 muestra una BRAM en cascada con dos distintos puertos de lectura y escritura.



Figura 5.6: Block RAM de doble puerto [3].

#### 6. MATLAB como herramienta de diseño de Alto Nivel.

#### 6.1. Introducción a MATLAB.

El nombre de esta herramienta proviene de recortar y unir las palabras MATrix LABoratory (Laboratorio de Matrices), lo cual nos da una referencia de la metodología que utiliza. MATLAB es un sistema interactivo cuyo elemento básico son matrices las cuales, no requieren ser dimensionadas. Está enfocado a resolver problemas técnicos computacionales a través de un ambiente completo donde los problemas y soluciones son expresados en una notación matemática familiar[13]. Además, la integración de herramientas para la adquisición de datos externos tales como sonidos e imágenes, así como el análisis a través de aplicaciones de visualización como gráficas, hacen de este lenguaje uno de los mas atractivos en el área de las ciencias aplicadas.

Lo que hace de MATLAB una herramienta muy popular en el ámbito académico e industrial, es la rapidez con la que se pueden implementar y resolver algoritmos de mediana a gran complejidad. Esto se debe en gran medida a la facilidad que brinda el intérprete interactivo para crear scripts conocidos como Archivos-M (M-files, por sus siglas en Inglés) que ayudan a describir sistemas con eficacia, así como el gran número de funciones prediseñadas incluidas en los complementos conocidos como «cajas de herramienta» o Toolboxes, los cuales contienen colecciones de funciones para un gran rango de disciplinas tales como procesamiento de señales, sistemas de control, redes neuronales,

lógica difusa, por mencionar algunas. Todo esto ayuda a que el usuario implemente sus modelos matemáticos en cuestión de horas y no días, comparado con lenguajes compilados no interactivos como C o Fortran.



Figura 6.1: Interfaz Gráfica del Usuario de MATLAB.

MATLAB es considerado un lenguaje de programación de alto nivel, debido a la gran abstracción de datos con los que trabaja. Algunas propiedades importantes de esta herramienta son:

- El tipo de datos por defecto es una matriz de doble precisión, lo que significa que se pueden representar números desde 0 a 1,7977e + 308.
- Es un lenguaje orientado a objetos, lo cual resulta en una mejora en el manejo de la complejidad de aplicaciones y estructuras de datos.
- Los algoritmos diseñados en este paquete de software, pueden ser convertidos a código en lenguaje C, HDL y/o PLC, para ser ejecutados en dispositivos embebidos.

### 7. Flujo de diseño DSP en FPGA.

## Parte III

# Marco metodológico.

- 8. Ejemplo 1: Procesamiento de Audio en tiempo real.
- 9. Ejemplo 2: Procesamiento de imagenes usando el kit Atlys como coprocesador.

Apéndice A: Conversión Analógico-Digital.

## Apéndice B: Conversión Digital-Analógico.

Para convertir una señal digital a una analógica después de que se ha procesado por el sistema DSP, se utiliza un conversor D/A (o DAC, por sus siglas en inglés). La manera en que este proceso se lleva a cabo es interpolando los datos de las señales entre las muestras tomadas, es decir, aplicando una aproximación sucesiva al valor de dichas muestras.

La manera más sencilla de convertir una señal de analógico a digital, es tomando las muestras de dicha señal desde la memoria donde el DSP las almacena, y transformarlas en un tren de impulsos, como se muestra en la **Figura 9.1**. Después, este mismo tren de pulsos, se hacer pasar por un filtro pasa bajas, con la frecuencia de corte igual a la mitad de la frecuencia de muestreo, cumpliendo el *Teorema de Nyquist*.



Figura 9.1: Información digital convertida en un tren de impulsos .[4]

En otras palabras, la señal original y el tren de impulsos tendrán espectros de frecuencia idénticos, lo cual cumple con la frecuencia de Nyquist anteriormente descrita. En frecuencias más altas, el tren de impulsos contiene una duplicación de la señal, mientras que la señal analógica original no contiene ninguna información, suponiendo que el aliasing<sup>3</sup> no ocurrió.

Mientras que este método es matemáticamente correcto, es dificil generar esos trenes de pulsos tan estrechos entre si, utilizando componentes electrónicos. Para poder manejar esta dificultad, la mayoría de los ADC operan manteniendo el último valor de entrada hasta que se recibe otra muestra proveniente del DSP. A esto se le conoce como retención de órden cero, el equivalente del proceso de muestra y retención del DAC. La retención de orden cero produce una señal con apariencia de de escalera, como se muestra en la **Figura** 9.2<sup>4</sup>.

<sup>&</sup>lt;sup>3</sup>Múltiples señales en tiempo continuo pueden producir series de muestras idénticas. A este fenómeno se le conoce como *Aliasing*. Cuando esto ocurre, el DAC no es capáz de regenerar la señal de salida a menos que haya un filtro *anti-aliasing* de por medio, muestreando a una frecuencia mayor a la actual[14].

<sup>&</sup>lt;sup>4</sup>Información sacada de [5].



Figura 9.2: Representación gráfica de una señal producida por el efecto de retención de orden cero en el proceso de transformación A/D [5].

Hay diferentes formas de implementar estas conversiones D/A utilizando componentes electrónicos discretos y circuitos integrados, por ejemplo<sup>5</sup>

Ponderación binaria: Este DAC basado en resistores en modo voltaje es usualmente la implementación más simple utilizada como referencia en los libros de texto (véase Figura 9.3). No es inherentemente monolítico y es muy dificil de fabricar de forma eficáz en grandes masas. Además, la salida del DAC utilizando el método de ponderación de voltaje binaria, cambia con el código de entrada.



Figura 9.3: Estructura de un DAC resistivo de ponderación binaria. Imagen adaptada de: [6]

■ Ponderación binaria capacitiva en aproximación sucesiva: El uso de una redistribución de carga capacitiva ofrece la ventaja de comportarse como un circuito de muestreo y retención (SHA, por sus siglas en inglés), por lo cual, ningún circuito SHA externo o incluso, alguna construcción monolítica SHA dentro del circuito integrado, es requerido al utilizar esta estructura (véase Figura 9.4).

 $<sup>^5</sup>$ Para obtener más información sobre este tema, se puede referir a [15], de donde se extrajo información de esta sección.



Figura 9.4: Estructura de un DAC capacitivo de ponderación binaria.

R-2R: Una de las estructuras más comunes de DACs es la muy conocida escalera R-2R, la cual consiste en una red de resistores de sólo dos diferentes valores, en una proporción de 2:1.
 Un DAC de N bits requiere 2N resistores. El voltaje de salida se mantiene siempre con la misma impedancia, (véase Figura 9.5).



Figura 9.5: DAC R-2R red en escalera.

El voltaje salida de un DAC ideal se muestra en la **Figura 9.6.** Para observar el código Spice, refierase al **Apéndice B [16].** 



Figura 9.6: Modelo en NGSpice de un DAC ideal de 4 bits.

# Apéndice C: Código en Spice del DAC con respuesta ideal de 4 bits.

```
*** 4 Bit DAC W/O BUFFER
M1 1 13 2 0 CMOSN L=2U W=2U
M2 1 12 4 0 CMOSN L=2U W=2U
M3 1 11 6 0 CMOSN L=2U W=2U
M4 1 10 8 0 CMOSN L=2U W=2U
M5 2 23 0 0 CMOSN L=2U W=2U
M6 4 22 0 0 CMOSN L=2U W=2U
M7 6 21 0 0 CMOSN L=2U W=2U
M8 8 20 0 0 CMOSN L=2U W=2U
M9 2 31 3 0 CMOSN L=2U W=2U
M10 4 31 5 0 CMOSN L=2U W=2U
M11 6 31 7 0 CMOSN L=2U W=2U
M12 8 31 9 0 CMOSN L=2U W=2U
M13 3 32 5 0 CMOSN L=2U W=2U
M14 5 32 7 0 CMOSN L=2U W=2U
M15 9 32 7 0 CMOSN L=2U W=2U
C1 9 0 1PF
C2 7 0 2PF
C3 5 0 4PF
C4 3 0 8PF
* Vref 1
* phi1
* phi1 31
* phi2 32
* a0 10
* a1 11
* a2 12
* a3 13
* Out 9
* These SCN-2.0um parameters taken from MOSIS
.MODEL CMOSN NMOS LEVEL=2 LD=0.250000U TOX=408.000001E-10
```

- + NSUB=6.264661E+15 VTO=0.77527 KP=5.518000E-05 GAMMA=0.5388
- + PHI=0.6 UO=652 UEXP=0.100942 UCRIT=93790.5
- + DELTA=1.000000E-06 VMAX=100000 XJ=0.250000U LAMBDA=2.752568E-03
- + NFS=2.06E+11 NEFF=1 NSS=1.000000E+10 TPG=1.000000
- + RSH=31.020000 CGD0=3.173845E-10 CGS0=3.173845E-10 CGB0=4.260832E-10
- + CJ=1.038500E-04 MJ=0.649379 CJSW=4.743300E-10 MJSW=0.326991 PB=0.800000
- .MODEL CMOSP PMOS LEVEL=2 LD=0.213695U TOX=408.000001E-10
- + NSUB=5.574486E+15 VTO=-0.77048 KP=2.226000E-05 GAMMA=0.5083
- + PHI=0.6 U0=263.253 UEXP=0.169026 UCRIT=23491.2
- + DELTA=7.31456 VMAX=17079.4 XJ=0.250000U LAMBDA=1.427309E-02
- + NFS=2.77E+11 NEFF=1.001 NSS=1.000000E+10 TPG=-1.000000
- + RSH=88.940000 CGD0=2.712940E-10 CGS0=2.712940E-10 CGB0=3.651103E-10
- + CJ=2.375000E-04 MJ=0.532556 CJSW=2.707600E-10 MJSW=0.252466 PB=0.800000
- \* Set up reference voltage, 2 phase clocks and input digital word status

VREF 1 0 DC 5

VPHI1 31 0 PULSE(0 5 0 1U 1U 8U 40U)

VPHI2 32 0 PULSE(0 5 20U 1U 1U 8U 40U)

VAO 10 0 PULSE(5 0 0 1U 1U 500U 1000U)

VA1 11 0 PULSE(5 0 0 1U 1U 1000U 2000U)

VA2 12 0 PULSE(5 0 0 1U 1U 2000U 4000U)

VA3 13 0 PULSE(5 0 0 1U 1U 4000U 8000U)

VAOBAR 20 0 PULSE(0 5 0 1U 1U 500U 1000U)

VA1BAR 21 0 PULSE(0 5 0 1U 1U 1000U 2000U)

VA2BAR 22 0 PULSE(0 5 0 1U 1U 2000U 4000U)

VA3BAR 23 0 PULSE(0 5 0 1U 1U 4000U 8000U)

\*.options itl5=0

tran 50U 10000U

plot tran v(13) v(12) v(11) v(10) v(9)

print tran v(13) v(12) v(11) v(10) v(9)

- \* The following "probe" line is for those using PSPICE with PROBE Option
- \* .probe
- .end

# Apéndice D: Script en Matlab de la Convolución de dos vectores de forma interactiva.

```
clear all; close all;
 % Example from p. 36 of Lecture Notes
t = [-4 -3 -2 -1 0 1 2 3 4];
x = [000012300];
h = [000021000];
y = [0000000000];
yc = 1;
for n=min(t):max(t),
pause(3);
 % flip h
ht = fliplr(h);
if n<0,
 % shift to the left
ht = [ht(-n+1:length(h)) zeros(1,-n)];
else
 % shift to the right
ht = [zeros(1,n) ht(1:length(h)-n)];
end
y(yc) = sum(x.*ht);
yc = yc + 1;
subplot(2,1,1);
stem(t,x);
```

```
hold on;
stem(t,ht,'filled','r');
hold off;
xlabel('t');
legend('x[n]','h[n-k]',0);
title(['n=_\' num2str(n)]);
subplot(2,1,2);
stem(t,y);
xlabel('t'); ylabel('y[n]');
end
```

#### Bibliografía

- [1] Sophocles J. Orfanidis. *Introducción al procesamiento de Señales*. Pearson Education, 1 edition, March 2009. ISBN 0-13-209172-0.
- [2] Xilinx Inc. Peter Alfke. Xilinx Virtex-6 and Spartan-6 FPGA Families, Aug 2009.
- [3] Spartan-6 FPGA Configurable Logic Block User Guide, February 2010.
- [4] Steven W. Smith. The Scientist and Engineer's Guide to Digital Signal Processing, May 2014.
- [5] Steven W. Smith. The Scientist and Engineer's Guide to Digital Signal Processing, chapter 3.
  2nd edition, May 2014. ISBN The Scientist and Engineer's Guide to Digital Signal Processing.
- [6] B. D. Smith. Coding by Feedback Methods. Technical report, August 1993.
- [7] Nasser Kehtarnavaz and Sidharth Mahotra. Digital Signal Processing Laboratory: LabVIEW-Based FPGA Implementation. Universal-Publishers, 2010. ISBN 978-1-59942-550-4.
- [8] Analog Devices. A Beginner's Guide to Digital Signal Processing (DSP), May 2015.
- [9] Steven W. Smith. The Scientist and Engineer's Guide to Digital Signal Processing. 2nd edition, May 2014. ISBN The Scientist and Engineer's Guide to Digital Signal Processing.
- [10] Ali Bashashati. EECE 359, 1 edition, October 2009.
- [11] Alan V. Oppenheim, Ronald W. Schafer, and John R. Buck. Filter Design Techniques. Signal processing - Mathematics. Prentice-Hall, 2nd edition, October 1999. ISBN 0-13-754920-2.
- [12] Xilinx Technical Documentation. Spartan-6 Family Overview. Technical Report DS160 (v2.0), October 2011.
- [13] The Mathworks Company. MATLAB Getting Started Guide. Technical report, October 2008.
- [14] Sampling and Aliasing, number 8 in AD/DSP Lecture 8, May 2002.
- [15] Walt Kester. Basic DAC Architectures II: Binary DACs. Analog Devices, rev a edition, October 2008.
- [16] Robert H. Caverly. Analog Design Resource Kit Tutorial 6. 4 BIT CMOS CHARGE SCALING DIGITAL TO ANALOG CONVERTER, pages 64–70, August 2014.