```
In [1]: | # CNF equation:
          # (x1 v x2 v x3)
          # \Lambda (x2 v x3)
          # \(\lambda \((x3 \neq x4 \neq x5)\)
          # \(\lambda \((x1 \nd x3 \nd x5)\)
          # \Lambda (x2 v x4)
          # \Lambda (\neg x1 \lor x2 \lor x3 \lor x4 \lor x5)
          # \(\lambda \)(x2 \v \(\sigma x3 \v x4)
          # \Lambda (x3 v x4 v \negx5)
          # \(\(\neg x1 \vert x3 \vert x4 \vert x5\)
          # \Lambda (x2 V \neg x4 V x6)
          # \(\(\neg x1 \\ \neg x2 \\ x3 \\ x5\)
          # \Lambda (x2 \vee \negx3 \vee \negx4)
          # \(\(\neg x3\\ x5\)
          # \Lambda (x1 \vee x2 \vee \negx3 \vee \negx4 \vee \negx5)
          # \Lambda (\neg x2 \vee \neg x3 \vee x4 \vee \neg x5)
          import numpy as np
          # Importing standard Qiskit libraries
          from qiskit import *
          from qiskit.circuit import *
          from qiskit.tools.jupyter import *
          from qiskit.visualization import *
          from ibm_quantum_widgets import *
          from qiskit.providers.aer import QasmSimulator
          from qiskit.circuit.library.standard_gates import XGate,ZGate,HGate
          # Loading your IBM Quantum account(s)
          #provider = IBMQ.load account()
          q_reg = QuantumRegister(20, 'q')
          c_reg = ClassicalRegister(5, 'c')
          circuit = QuantumCircuit(q_reg, c_reg)
          # Qslice 0
          circuit.append(HGate(),[q_reg[0]])
          circuit.append(HGate(),[q_reg[1]])
          circuit.append(HGate(),[q_reg[2]])
          circuit.append(HGate(),[q_reg[3]])
          circuit.append(HGate(),[q_reg[4]])
          circuit.barrier(q_reg)
          # Qslice 1
          circuit.append(XGate(),[q_reg[0]])
          circuit.append(XGate(),[q_reg[1]])
          circuit.append(XGate(),[q_reg[2]])
          circuit.append(XGate().control(3),[q_reg[0], q_reg[1], q_reg[2], q
          _reg[5]])
```

```
# Qslice 3
circuit.append(XGate(),[q_reg[0]])
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[5]])
circuit_barrier(q_reg)
# Qslice 4
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate().control(2),[q_reg[1], q_reg[2], q_reg[6]])
# Qslice 6
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[6]])
circuit.barrier(q_reg)
# Qslice 7
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
# Qslice 8
circuit.append(XGate().control(3),[q_reg[2], q_reg[3], q_reg[4], q
_reg[7]])
# Qslice 9
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[7]])
circuit.barrier(q_reg)
# Qslice 10
circuit.append(XGate(),[g reg[0]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[4]])
# Oslice 11
circuit.append(XGate().control(3),[q_reg[0], q_reg[2], q_reg[4], q
_reg[8]])
# Qslice 12
circuit.append(XGate(),[q_reg[0]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[8]])
circuit.barrier(q_reg)
# Qslice 13
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[3]])
# Oslice 14
circuit.append(XGate().control(2),[q_reg[1], q_reg[3], q_reg[9]])
# Oslice 15
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[9]])
circuit.barrier(q_reg)
# Qslice 16
circuit.append(XGate(),[q_reg[1]])
```

```
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
# Qslice 17
circuit.append(XGate().control(5),[q_reg[0], q_reg[1], q_reg[2], q_
reg[3], q_reg[4], q_reg[10]])
# Qslice 18
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[10]])
circuit.barrier(q req)
# Qslice 19
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[3]])
# Qslice 20
circuit.append(XGate().control(3),[q_reg[1], q_reg[2], q_reg[3], q
_reg[11]])
# Qslice 21
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[11]])
circuit.barrier(q_reg)
# Qslice 22
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
# Oslice 23
circuit.append(XGate().control(3),[q_reg[2], q_reg[3], q_reg[4], q
_reg[12]])
# Qslice 24
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[12]])
circuit.barrier(q_reg)
# Oslice 25
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
# Qslice 26
circuit.append(XGate().control(4),[q_reg[0], q_reg[2], q_reg[3], q_
reg[4], q_reg[13]])
# Qslice 27
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[13]])
circuit.barrier(q_reg)
# Oslice 28
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate().control(3),[q_reg[1], q_reg[3], q_reg[4],
_reg[14]])
```

```
# Qslice 30
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[14]])
circuit.barrier(q req)
# Qslice 31
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[4]])
# Qslice 32
circuit.append(XGate().control(4),[q_reg[0], q_reg[1], q_reg[2], q_
reg[4], q_reg[15]])
# Qslice 33
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[15]])
circuit.barrier(q_reg)
# Qslice 34
circuit.append(XGate(),[q_reg[1]])
# Qslice 35
circuit.append(XGate().control(3),[q_reg[1], q_reg[2], q_reg[3], q
reg[16]])
# Qslice 36
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[16]])
circuit.barrier(q_reg)
# Oslice 37
circuit.append(XGate(),[q_reg[4]])
# Oslice 38
circuit.append(XGate().control(2),[q_reg[2], q_reg[4], q_reg[17]])
# Qslice 39
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[17]])
circuit.barrier(q req)
# Qslice 40
circuit.append(XGate(),[q_reg[0]])
circuit.append(XGate(),[q_reg[1]])
# Qslice 41
circuit.append(XGate().control(5),[q_reg[0], q_reg[1], q_reg[2], q_
reg[3], q_reg[4], q_reg[18]])
# Qslice 42
circuit.append(XGate(),[q_reg[0]])
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[18]])
circuit_barrier(q_reg)
# Qslice 43
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate().control(4),[q_reg[1], q_reg[2], q_reg[3], q_
reg[4], q reg[19])
# Qslice 45
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[19]])
circuit.barrier(q_reg)
# Oslice 46
```

```
circuit.append(ZGate().control(14),[q_reg[5], q_reg[6], q_reg[7], q
g[14], q_reg[15], q_reg[16], q_reg[17], q_reg[18], q_reg[19]])
circuit.barrier(q_reg)
# Qslice 45
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[19]])
# Oslice 44
circuit.append(XGate().control(4),[q_reg[1], q_reg[2], q_reg[3], q_
reg[4], q_reg[19]])
# Qslice 43
circuit.append(XGate(),[q_reg[3]])
circuit.barrier(q req)
# Qslice 42
circuit.append(XGate(),[q_reg[0]])
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[18]])
# Oslice 41
circuit.append(XGate().control(5),[q_reg[0], q_reg[1], q_reg[2], q_
reg[3], q_reg[4], q_reg[18]])
# Qslice 40
circuit.append(XGate(),[q_reg[0]])
circuit.append(XGate(),[q_reg[1]])
circuit_barrier(q_reg)
# Qslice 39
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[17]])
# Oslice 38
circuit.append(XGate().control(2),[q_reg[2], q_reg[4], q_reg[17]])
# Qslice 37
circuit.append(XGate(),[q_reg[4]])
circuit.barrier(q_reg)
# Qslice 36
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[16]])
# Oslice 35
circuit.append(XGate().control(3),[q_reg[1], q_reg[2], q_reg[3], q
_reg[16]])
# Qslice 34
circuit.append(XGate(),[q_reg[1]])
circuit.barrier(q_reg)
# Qslice 33
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[15]])
# Oslice 32
circuit.append(XGate().control(4),[q_reg[0], q_reg[1], q_reg[2], q_
reg[4], q_reg[15]])
# Qslice 31
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[4]])
circuit.barrier(q_reg)
# Qslice 30
circuit.append(XGate(),[q_reg[1]])
```

```
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[14]])
# Qslice 29
circuit.append(XGate().control(3),[q_reg[1], q_reg[3], q_reg[4], q
reg[14]])
# Qslice 28
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[4]])
circuit.barrier(q_reg)
# Oslice 27
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[13]])
# Qslice 26
circuit.append(XGate().control(4),[q_reg[0], q_reg[2], q_reg[3], q_
reg[4], q_reg[13]])
# Oslice 25
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
circuit.barrier(q_reg)
# Qslice 24
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[12]])
# Qslice 23
circuit.append(XGate().control(3),[q_reg[2], q_reg[3], q_reg[4], q
reg[12]])
# Qslice 22
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.barrier(q req)
# Qslice 21
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[11]])
# Qslice 20
circuit.append(XGate().control(3),[q_reg[1], q_reg[2], q_reg[3], q
_reg[11]])
# Qslice 19
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[3]])
circuit.barrier(q_reg)
# Qslice 18
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[10]])
# Qslice 17
circuit.append(XGate().control(5),[q_reg[0], q_reg[1], q_reg[2], q_
reg[3], q_reg[4], q_reg[10]])
# Oslice 16
```

```
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
circuit.barrier(q req)
# Qslice 15
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[9]])
# Oslice 14
circuit.append(XGate().control(2),[q_reg[1], q_reg[3], q_reg[9]])
# Qslice 13
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[3]])
circuit.barrier(q_reg)
# Oslice 12
circuit.append(XGate(),[q_reg[0]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[8]])
# Qslice 11
circuit.append(XGate().control(3),[q_reg[0], q_reg[2], q_reg[4], q
_reg[8]])
# Qslice 10
circuit.append(XGate(),[g reg[0]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[4]])
circuit.barrier(q_reg)
# Qslice 9
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
circuit.append(XGate(),[q_reg[7]])
# Oslice 8
circuit.append(XGate().control(3),[q_reg[2], q_reg[3], q_reg[4], q
_reg[7]])
# Qslice 7
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
circuit.barrier(q_reg)
# Qslice 6
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[6]])
# Oslice 5
circuit.append(XGate().control(2),[q_reg[1], q_reg[2], q_reg[6]])
# Oslice 4
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[2]])
circuit.barrier(g reg)
# Oslice 3
circuit.append(XGate(),[q_reg[0]])
circuit.append(XGate(),[q_reg[1]])
```

```
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[5]])
# Qslice 2
circuit.append(XGate().control(3),[q_reg[0], q_reg[1], q_reg[2], q
reg[5]])
# Qslice 1
circuit.append(XGate(),[q_reg[0]])
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[2]])
circuit_barrier(q_reg)
# Qslice 47
circuit.append(HGate(),[q_reg[0]])
circuit.append(HGate(),[q_reg[1]])
circuit.append(HGate(),[q_reg[2]])
circuit.append(HGate(),[q_reg[3]])
circuit.append(HGate(),[q_reg[4]])
# Qslice 48
circuit.append(XGate(),[q_reg[0]])
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
# Oslice 49
circuit.append(ZGate().control(4),[q_reg[0], q_reg[1], q_reg[2], q_
reg[3], q_reg[4]])
# Qslice 48
circuit.append(XGate(),[q_reg[0]])
circuit.append(XGate(),[q_reg[1]])
circuit.append(XGate(),[q_reg[2]])
circuit.append(XGate(),[q_reg[3]])
circuit.append(XGate(),[q_reg[4]])
# Qslice 51
circuit.append(HGate(),[q_reg[0]])
circuit.append(HGate(),[q_reg[1]])
circuit.append(HGate(),[q_reg[2]])
circuit.append(HGate(),[q_reg[3]])
circuit.append(HGate(),[q_reg[4]])
circuit.barrier(q_reg)
# Qslice 52
circuit.measure(q_reg[0], c_reg[0])
circuit.measure(q_reg[1], c_reg[1])
circuit.measure(q_reg[2], c_reg[2])
circuit.measure(q_reg[3], c_reg[3])
circuit.measure(q_reg[4], c_reg[4])
circuit.draw('mpl')
```

<frozen importlib.\_bootstrap>:219: RuntimeWarning: scipy.\_lib.messag
estream.MessageStream size changed, may indicate binary incompatibil
ity. Expected 56 from C header, got 64 from PyObject







