







用于给扩展板供电 每个引脚支持2A电流 用丝印标注引脚定义











6.2. CH224K 使用 Type-C 母口, 电平配置 5/9/12/15/20V (图中电平方式配置为 12v)



| CFG1  | 1 CFG2 CFG |       | 请求  |  |  |
|-------|------------|-------|-----|--|--|
| 0. 4. | 5          | 0. 40 | 电压  |  |  |
| 1     | -          | =     | 5V  |  |  |
| 0     | 0          | 0     | 9V  |  |  |
| 0     | 0          | 1     | 12V |  |  |
| 0     | 1          | 1     | 15V |  |  |
| 0     | 1          | 0     | 20V |  |  |



按照HREADER4左侧的图片的顺序来做一列丝印

MIO8的电阻应该修改为上拉 (1.8V)

## BOOT STRAP CONFIGURATION



确认阻值为 20K

这一排上下拉电阻上拉电阻放成一排 ,丝印标注为1下拉放成一排,丝印标注为0。 摆放位置方便手工焊接 。 标注对应的MIO编号。 按照MIO8到MIO2的顺序排列。



| I/O Bank   | I/O Supply Name      | Programming Pin | 1.8V Mode                                  | 2.5V, 3.3V Modes            |  |
|------------|----------------------|-----------------|--------------------------------------------|-----------------------------|--|
| MIO Bank 0 | V <sub>CCО_МОО</sub> | MIO[7]          | 20 KΩ resistor to<br>V <sub>CCO_MIDE</sub> | 20 KΩ resistor to<br>ground |  |
| MIO Bank 1 | V <sub>CCO_MO1</sub> | MIO[8]          | 20 KΩ resistor to<br>VCCO_MID0             | 20 KΩ resistor to<br>ground |  |







USB SLAVE 设备



R18 W 10K VCC1V8\_Z7

0.1uF/16V

DGND



VCC1V8

√ VCC1V8



PS\_DDR3\_EBA0 PS\_DDR3\_EBA1 PS\_DDR3\_EBA1 PS\_DDR3\_EA(14.0) PS\_DDR3\_ECAS PS\_DDR3\_ERAS PS\_DDR3\_ERAS PS\_DDR3\_EWE PS\_DDR3\_ECS PS\_DDR3\_EDQ[31:0] DDR3\_DQ[31:0] PS\_DDR3\_EDM3 PS\_DDR3\_EDM2 PS\_DDR3\_EDM1 PS\_DDR3\_EDM0 DDR3\_DM3 DDR3\_DM2 DDR3\_DM1 DDR3\_DM0 PS\_DDR3\_EDQSP0 PS\_DDR3\_EDGSN0 PS\_DDR3\_EDGSP1 PS\_DDR3\_EDQSP2 PS\_DDR3\_EDQSP2 PS\_DDR3\_EDQSN2 PS\_DDR3\_EDQSN2 PS\_DDR3\_EDQSN3 PS\_DDR3\_EDQSN3 DDR3\_DQS\_P0 DDR3\_DQS\_N0 DDR3\_DQS\_N1 DDR3\_DQS\_N1 DDR3\_DQS\_P2 DDR3\_DQS\_P2 DDR3\_DQS\_P3 DDR3\_DQS\_P3 DDR3\_DQS\_N3 PS\_DDR3\_EODT
PS\_DDR3\_ECKE
PS\_DDR3\_EMRESETN DDR3\_ODT DDR3\_CKE DDR3\_RESETN DGND VCC3V3 PS\_DDR3\_ECKP PS\_DDR3\_ECKN DDR3 32bits

PS\_DDR3

ZYNQ\_DDR3\_VREF VCC1V5\_Z7

如是线条领等于直长于2006线。(1973) 1、"某人3.00的时候,时候也当可可免她的调节容积。 2、线和2006线,时候已分可受免损的接触。 3、对于2006份全和股北后省前对于特别的行场点。是没有自动的训练功能,但是必要的时候,是可以设置一个固定的确置值 3、对于2006份全和股北后省前对于特别的行场点。是没有自动的训练功能,但是必要的时候,是可以设置一个固定的确置值

VCC1V5\_Z7 C32 C27 C29 C31 C26 0.1uF/16V D.1uF/16V D.1uF/16V D.1uF/16V 100uF/10V 10uF/16V 0.1uF/16V p.1uF/16V p.1uF/16V





Table 3. Device select code

| Package                      | Device type identifier <sup>(1)</sup> |    |    | Chip Enable address |    |    | R/W |     |
|------------------------------|---------------------------------------|----|----|---------------------|----|----|-----|-----|
| rackage                      | b7                                    | b6 | b5 | b4                  | b3 | b2 | b1  | b0  |
| TSSOP8,SO8,PDIP8,<br>UFDFPN8 | 1                                     | 0  | 1  | 0                   | E2 | A9 | A8  | R/W |





1 脚 和 2脚 至少支持3A的电流,用于直流风扇供电。





## 名称有LCD的网络等长









PL\_BUTTON0











FMQL的CFGBVS 0信号必须上拉至vcco0电源 (上拉电阻10页歇,如为低,PL部分JTAG存在下载失败风险!



两个LED均等需打上丝印

设计更改: LED限流电阻值过小,LED灯亮度太刺眼 。 限流电阻值需要改大。



20210701: FLASH的HOLD/WP信号增加上拉预留



## SD卡







设计错误,此 TYPEC 5V 无来源。 可用 B6 焊盘上飞线到 C257 的 1脚上使用。



HDMI ESD

| HDMI_CEC                                                                                   | ─────────────────────────────────────                                         |
|--------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------|
| HDMI_SCL_3V3<br>HDMI_SDA_3V3                                                               | HDMI_SCL_3V3                                                                  |
| HDMI_HPD                                                                                   |                                                                               |
| HDMI_LOS_CE<br>HDMI_CT_HPD                                                                 | HDMI_LOS_CE                                                                   |
| HDMI DATA P2 HDMI DATA N2 HDMI DATA P1 HDMI DATA N1 HDMI DATA N0 HDMI DATA N0 HDMI DATA N0 | HDMI_DATA_P2 HDMI_DATA_N2 HDMI_DATA_P1 HDMI_DATA_N1 HDMI_DATA_N0 HDMI_DATA_N0 |
| HDMI_CLK_N                                                                                 | HDMI_CLK_P<br>HDMI_CLK_N                                                      |





