# Интерфейс **valid/ready** Двойные буфера Счётчики кредитов

Дмитрий Смехов

# Основные цели

- Проверка многопортовой памяти в различных режимах работы
- Применение транзакций в системе тестирования

#### Интерфейс valid/ready



Слово данных считается переданным когда на фронте тактового сигнала установлены оба сигнала: **valid** и **ready** 

#### Внешние шины

Подобный интерфейс используется в различных внешних шинах, таких как ISA, PCI, Compact Flash



На слайде представлен фрагмент временной диаграммы шины PCI. Данные передаются при IRDY#=0 и TRDY#=0

- IRDY# = NOT VALID
- TDRY# = NOT READY

#### Внутренние шины - AXI STREAM



Дополнительные сигналы (**tlast**, **tuser**) передаются по тем же правилам что и **tdata**:

Передача происходит только при tvalid=1 и tready=1

#### AXI MEMORY MAP - пять шин



Каждая шина содержит сигналы **valid** и **ready**Передача происходит только при **valid**=1 и **ready**=1



В спецификации шины не указано что АСК\_І может быть изначально в 1

Передача происходит только при **STB\_O**=1 и **ACK\_I**=1

#### Главная проблема valid/ready



На передатчике сигнал **ready** должен быть обработан в том же самом такте.

Нет возможности подать сигнал на триггер.

Это достаточное основание для отказа от valid/ready

#### Проблемы для автомата передачи



Как правило существует конечный автомат который передаёт данные на шину.

Сигнал ready должен через некую комбинационную логику попасть на все триггеры автомата.

Это создаёт большие сложности при трассировке цепей

#### Регистровый ready на приёмнике



Сигнал **ready** может быть сформирован на регистре

Необходимо априорное знание о готовности последующей схемы

### Комбинационное формирование ready



# Формирование ready с паузой



# Типичный конвейер



Проблема — как сообщить источнику данных что приёмник готов или не готов к приёму данных

#### Вариант 1 — распространение o\_ready



Как правило — приёмник формирует сигнал готовности к приёму данных

Сигнал **o\_ready** поступает на все стадии конвейера.

Недостаток — проблемы с трассировкой

#### Пример каскадного соединения



Вполне возможна ситуация когда в каждом блоке сигнал **i\_rdy** формируется через комбинационную схему с участием **o\_rdy**.

В этом случае для сигнала **ready0** будет синтезирована очень большая комбинационная схема и будут проблемы при трассировке

#### Пример — downsizing и upsizing



Комбинационная схема для сигнала out\_ready проходит через все компоненты

Levels: 5

Fanout: 258

Slack: **-0.086** ns

#### Вариант 2 — двойной буфер



На каждой стадии конвейера используется двойной буфер.

Комбинационная схема анализирует только сигналы от соседних стадий конвейера.

Недостаток — усложнение логики вычислений

#### Классическая реализация



# Особенности реализации

- Не используются входы СЕ на триггерах.
- Выход триггера заворачивается на вход через мультиплексор
- Синтезатор проводит оптимизацию с учётом доступности входа
  СЕ получается более быстрая схема но совершенно не похожая на исходную
- gihub пример cascade\_with\_double

- По своей сути это автомат с конечным числом состояний.
- Возможно применение общих стилей описания конечных автоматов

19 / 43

### Цикл работы двойного буфера



### Цикл работы двойного буфера



# Двойной буфер как конечный автомат

Сигналы in\_tready и out\_tvalid являются состоянием автомата

github — пример skid\_buffer

```
always ff @(posedge aclk) begin
if( is write )
     buf tdata <= #1 in tdata;</pre>
 case( state )
    2'b10: begin // empty: in tready=1, out tvalid=0
         out tdata <= #1 in tdata;
         if( is write ) begin
             state <= #1 2'b11:
         end
         in ready i \ll \#1 '1;
     end
    2'b11: begin // half: in tready=1, out tvalid=1
         case( {is write, is read })
             2'b01: begin // read
                     state <= #1 2'b10;
             end
             2'b10: begin // write
                     state <= #1 2'b01;
                     in ready i <= #1 '0;
             end
             2'b11: begin // write & read
                 out tdata <= #1 in tdata;
             end
         endcase
     end
    2'b01: begin // full: in tready=0, out tvalid=1
            if( is read ) begin
                state <= #1 2'b11:
                out tdata <= #1 buf tdata;
                in ready i <= #1 '1;
            end
     end
 endcase
```

#### Пример — downsizing, upsizing и skid\_buffer



Комбинационная логика ограничена

Levels: 2

Fanout: 512

Slack: **0.322** ns

Очень полезно изучать результаты синтеза!

#### Оптимизация примера skid\_buffer



Уменьшено количество комбинационных уровней

Levels: 2

Fanout: 512

Slack: **0.547** ns

Сигнал in\_tready разделён на два — внутренний и внешний

Добавлены атрибуты **keep** 

#### Как отделить вход?



Цель — поставить на входе **i\_data** простой регистр без управления.

Проблема — как сформировать **i\_ready**?

Априорные данные — сколько слов может быть запомнено если нет чтения

25 / 43

#### skid\_crd — используем счётчик кредитов



Новый компонент CREDIT\_COUNTER, размерность 3 бита

- Начальное значение: 3`b110
- При записи слова счётчик уменьшается на 1
- При чтении слова счётчик увеличивается на 1
- i\_ready = CREDIT\_COUNTER[2]

### Работа кредитного счётчика



Чтение запрещено

| Op_w  | crd_cnt | i_ready |
|-------|---------|---------|
| WRITE | 110     | 1       |
| WRITE | 101     | 1       |
| WRITE | 100     | 1       |
| PAUSE | 011     | 0       |
|       |         |         |
|       |         |         |

| o_valid | o_ready |
|---------|---------|
| 0       | 0       |
| 0       | 0       |
| 1       | 0       |
| 1       | 0       |
|         |         |
|         |         |

Передача останавливается после запоминания трёх слов во внутренних регистрах

### Работа кредитного счётчика



Чтение разрешено

| Op_w  | crd_cnt | i_ready |
|-------|---------|---------|
| WRITE | 110     | 1       |
| WRITE | 101     | 1       |
| WRITE | 100     | 1       |
| WRITE | 100     | 1       |
| WRITE | 100     | 1       |
|       |         |         |

| o_valid | o_ready |
|---------|---------|
| 0       | 1       |
| 0       | 1       |
| 1       | 1       |
| 1       | 1       |
| 1       | 1       |
|         |         |

Достигнута непрерывная передача данных с задержкой на два такта

### Пример — downsizing, upsizing и skid\_crd



#### Комбинационная логика ограничена

Levels: 2

Fanout: 512

Slack: **0.581** ns

#### skid\_crd — возможная модификация



SHIFT — это сдвиговый регистр, для ПЛИС Xilinx может быть реализован на одном LUT. Размерность до 16 бит

По своей сути это уже обычное FIFO

#### Сравнение примеров

| Название        | Slack  | LUT  | FF   | NET   |
|-----------------|--------|------|------|-------|
| cascade         | -0.086 | 1058 | 1552 | 5446  |
| + skid_buffer   | 0.322  | 2376 | 4132 | 11925 |
| + double_buffer | 0.459  | 2362 | 4133 | 11135 |
| + skid_crd      | 0.581  | 2380 | 6702 | 14502 |

Общий вывод — буферизация позволяет увеличить быстродействие схемы но за счёт увеличения занятых ресурсов.

Исключение — skid\_buffer и double\_buffer

#### Сравнение примеров - модификация

| Название        | Slack  | LUT  | FF   | NET   |
|-----------------|--------|------|------|-------|
| cascade         | -0.086 | 1058 | 1552 | 5446  |
| + double_buffer | 0.459  | 2362 | 4133 | 11135 |
| + skid_buffer   | 0.541  | 2359 | 4121 | 11900 |
| + skid_crd      | 0.581  | 2380 | 6702 | 14502 |

skid\_buffer — небольшая оптимизация, добавлены атрибуты **keep** на некоторые цепи. Результат синтеза изменился.

А можно ли увеличить быстродействие и не увеличивать занимаемые ресурсы?

#### Вариант 3 — FIFO



Главная идея — отказ от valid/ready внутри конвейера

N — число стадий конвейера

Какой оптимальный размер FIFO ?

prog\_full — флаг почти полного FIFO, как минимум равен N

#### Размер FIFO 4 слова, конвейер 3 такта



При постоянной записи и при постоянном разрешении чтения возникают паузы при работе конвейера.

Оптимальный размер FIFO равен 2N

#### Вариант 4 — счётчик кредитов



Начальное значение счётчика кредитов равно размеру FIFO

Оптимальный размер FIFO равен N+2

На вход узла CALC подаётся столько данных, сколько есть места в FIFO

github — пример credit

#### Размер FIFO 5 слов, конвейер 3 такта



Начальное значение счётчика кредитов равно размеру FIFO

Оптимальный размер FIFO равен N+2

На вход узла CALC подаётся столько данных, сколько есть места в FIFO

#### Счётчик с возвратом кредитов



Узел CALC может формировать пакеты для записи в FIFO

Максимальный размер пакета равен М

Размер пакета  $\bf P$  известен только через  $\bf N$  тактов

FIFO может одновременно принять М слов

Чтение из FIFO всегда по одному слову

#### Работа кредитного счётчика

Поступают данные на вход.

- Кредитный счётчик уменьшается на максимально возможный размер. (пессимистическая оценка)
- Если счётчик меньше либо равен нулю то приём данных останавливается

Через N тактов узел CALC сообщает реальное число Р которое будет записано в FIFO

• Кредитный счётчик увеличивается на число (М-Р) (реальная оценка)

Приёмник данных вычитывает слово из FIFO

• Кредитный счётчик увеличивается на единицу

Приём данных разрешён при значении кредитного счётчика больше нуля

#### Сравнение FIFO и кредитного счётчика

#### Реализация через FIFO

Реализация черз кредитный счётчик

Приостановка записи по флагу FIFO prog\_full

Приостановка при отрицательном значении кредитного счётчика

Неизвестно сколько данных уже в пути Есть информация о количестве данных. Первая оценка пессимистическая, вторая реальная

FIFO должно иметь место для приёма N пакетов размера М

FIFO должно иметь место для приёма M+2 слова

#### Проблемы длинных передач

Современные кристаллы FPGA и ASIC очень большие.

Связать два узла которые находятся в разных концах кристалла без дополнительной буферизации невозможно.

На слайде ALVEO U200



#### Вариант шины на основе кредитов



Приёмник передаёт передатчику число данных которое он может принять.

Передатчик передаёт только разрешённое число данных

Простая буферизация на регистрах

Аналог — протокол ТСР

#### Примеры на github

skid\_buffer - Двойной буфер **skid\_crd** — буфер со счётчиком кредитов **cascade** — каскадное соединение компонентов cascade\_with\_double — каскадное соединение с буферизацией на double\_buffer cascade\_with\_skid — каскадное соединение с буферизацией на skid\_buffer conv\_with\_fifo — конвейер с FIFO на выходе credit - Кредитный счётчик credit\_return - Счётчик с возвратом кредитов

#### Заключение

Не существует идеального решения подходящего для всех проектов.

- Конвейеризация один из способов повышения быстродействия
- Двойная буферизация один из способов отслеживания сигнала готовности приёмника
- Буфер со счётчиком кредитов позволяет изолировать вход компонента
- FIFO после конвейерного вычислителя позволяет упростить архитектуру вычислителя и уменьшить занимаемые ресурсы
- Кредитные счётчики позволяют уменьшить размер FIFO