

# Я хочу сыграть с тобой в игру

Графическая игра с параллельно вычисляемыми спрайтами

# Где найти FPGA комьюнити?





> youtube.com/c/fpgasystems





III КОНФЕРЕНЦИЯ FPGA РАЗРАБОТЧИКОВ

# FPGA-Systems 2021.2

Доступно в записи на Youtube

Конференция в Москве





Конференция в Санкт-Петербурге



# Приходи на следующую конференцию FPGA разработчиков

fpga-systems.ru/meet





#### He только Intel FPGA

# Другие производители FPGA























https://github.com/FPGA-Systems/fpga-awesome-list



# Xilinx начального уровня

### Доступные платы с Xilinx FPGA



Digilent Arty-A7
Видео обзор на русском



Avnet Minized



**Digilent Nexus4** 



PYNQ-Z2

Но их гораздо больше....



#### Xilinx Vivado и Xilinx Vitis

# Что использовать для работы с Xilinx?



Основная среда разработки RTL проектов для ПЛИС Xilinx на языках VHDL/Verilog/SystemVerilog



Проектирование с использованием высокоуровнего синтеза (High Level Synthesis - HLS) на языках C/C++/OpenCL/SystemC и написания программ для процессорной части Zynq/Zynq UltraScale+ и софтпроцессора MicroBlaze

#### Устанавливаем Vitis/Vivado

Процесс установки максимально прост. Vitis содержит в себе Vivado, поэтому рекомендуется скачивать именно Xilinx Vitis.

Рекомендуется иметь не менее 100ГБ свободного места на диске UG973 Vivado Design Suite User Guide. Release Notes, Installation, and Licensing

- 1. Пройдите по <u>ссылке</u>
- 2. Выберите Vitis (SW Developer) и версию 2020.1

**Downloads** Licensing Help Alveo Accelerator Card Downloads Vivado (HW Developer) Vitis (SW Developer) Vitis Embedded Platforms PetaLinux Device Models Version Vitis Core Development Kit Update 1 - 2020.1 Product Update 2020.1 Download Includes Vitis Core Development Kit Important Information SDSoC Archive Download Type Product Update This is a common updater. You do not need to re-run it for Vitis if you have SDAccel Archive Last Updated Aug 12, 2020 already run it for Vivado and vice versa. SDK/PetaLinux Archive 2020.x - Vitis Known Issues Answers Note: Download verification is only supported with Google Chrome and

#### Устанавливаем Vitis/Vivado

3. Воспользуемся установщиком. Прокрутите вниз до ссылки на установщик



4. Скачайте установщик и запустите его (потребуется учетная запись на сайте Xilinx)

#### Устанавливаем Vitis/Vivado

5. Нажмите "Next"



4. Скачайте установщик и запустите его (потребуется учетная запись на сайте Xilinx)

- 5.1. Введите данные вашего аккаунта на сайте Xilinx (\*почту, указанную при регистрации)
- 5.2 Выберите загрузку и отдельную установку
- 5.3 Укажите место для загрузки
- 5.4 Выберите операционную систему
- 5.5 Выберите «Full Image»
- 5.6 Нажмите «Next»

#### Устанавливаем Vitis/Vivado



#### Устанавливаем Vitis/Vivado

6. Нажмите «Download»

| € Xilinx Unified 2020.1 Installer - Installation Summary |                                                                                              | _        | X      |
|----------------------------------------------------------|----------------------------------------------------------------------------------------------|----------|--------|
| UNIFIED                                                  | Download Summary                                                                             |          |        |
| Xilinx Installer                                         | Download location  Disk Space Required                                                       |          |        |
|                                                          | Download Size: 30.74 GB     Disk Space Required: 30.74 GB      Download platform     Windows |          |        |
| • VIII IN IV                                             | • WINDOWS                                                                                    |          |        |
| XILINX.  Copyright © 1986-2020 Xilinx, Inc. Al           | rights reserved. Preferences < Back                                                          | Download | Cancel |

#### Устанавливаем Vitis/Vivado

6. Нажмите «Download»



7. Дождитесь окончания загрузки



#### Устанавливаем Vitis/Vivado

8. Перейдите в папку со скаченными файлами и запустите файл xsetup.exe



Нажмите «Next»



#### Устанавливаем Vitis/Vivado

Соглашаемся с условиями использования и нажимаем «Next»



#### Устанавливаем Vitis/Vivado

#### Выбираем Vitis, нажимаем «Next»





Устанавливаем Vitis/Vivado

Минимальный набор для установки (60ГБ):

- Vitis/Vivado (1)
- DocNav (2)
- Artix-7 (3)
- Драйверы (4)

Нажмите «Next» (5)

\*Вы можете установить полный комплект ПО и микросхем. Займет ~90ГБ

#### Устанавливаем Vitis/Vivado



Выберите место для установки (1), наличие иконок (2), нажмите далее (3)

#### Устанавливаем Vitis/Vivado



Нажмите «Install»

#### Устанавливаем Vitis/Vivado

Дождитесь окончания установки



# Скачиваем исходники проекта с github

Мы скачаем исходный код игры с github и разберем далее как он устроен

- 1. Пройдите по ссылке в репозиторий
- 2. Скачайте репозиторий



3. Распакуйте архив. Путь до распакованной папки не должен содержать русских букв, а длина пути минимальна. Например, D:/projects/ce2020labs-master

# Приступая к работе

# Запускаем Vivado

Откройте Vivado: Пуск - > Xilinx Design Tools -> Vivado 2020.1



# Создание нового проекта

#### Нажмите Create project



# Создание нового проекта

Нажмите «Next» в мастере создания нового проекта



### Создание проекта

#### Заполните:

- Имя проекта (1) game\_xilinx
- Директорию проекта (2)D:\Projects\
- Установите галочку создания поддиректории (3)
- Нажмите далее (4)





# Создание проекта

#### Выберите:

- Тип проекта RTL (1)
- Снимите галочку (2)
- Нажмите далее (3)



# Создание проекта

#### Добавим исходники:

- Тип по умолчанию Verilog (1)
- Нажимаем кнопку добавить файлы (2)



#### Создание проекта

Перейдите в папку скачанного репозитория

- ce2020labs-master/day\_2/common
- Выберите все файлы нажав ctrl+a
- Нажмите ОК (3)



# Создание проекта

Добавим файл модуля верхнего уровня:

• Нажмите добавить файл (1)

# Создание проекта

#### Добавим файл модуля верхнего уровня:

- Перейдите в папку скачанного репозитория ce2020labs-master/day\_2/nexus4/lab\_2\_game
- Выберите файл top.v
- Нажмите ОК (3)



Нажмите далее (1)

Создание проекта





# Создание проекта

Добавим файл проектных ограничений

- Нажмите добавить файл (1)
- Перейдите в папку се2020lab master/scripts/nexus4
- Выберите файл top.xdc (2)
- Нажмите ОК (3)
- Нажмите далее (4)



# Создание проекта

Выберем ПЛИС, установленную на плате

- Введите в поле (1) xc7a100tcsg324
- Выберите быстродействие -1 (2)
- Нажмите далее (3)



# Создание проекта

Создание проекта завершено, нажмите Finish

# Как спроектировать игру?

# Сформулируем цель

**Цель** – разработать устройство, выводящее на экран игру с двумя движущимися объектами (спрайтами). Движение объекта 1 осуществить по горизонтали с постоянной скоростью. Движение объекта 2 постоянно по вертикали и дополнительно корректируется кнопками вправо/влево для движения вправо/влево соответственно. При столкновении объектов или выходе объектов за поле экрана вывести экран с «белым шумом». Видео поток сформировать для дисплея с интерфейсом VGA 640х480 60кадров/с

# Как спроектировать игру?

# Сформулируем задачи

#### Задачи, решаемые для достижения цели:

- 1. Разработать модуль формирования развёртки VGA заданного формата
- 2. Определить размер объектов и вариант их графического представления
- 3. Определить пересечение объектов 1 и 2
- 4. Определить достижение объектом 1 или 2 границ экрана
- 5. Обеспечить ввод и считывание информации с кнопок для контроля объекта 2
- 6.Создать конфигурационный файл для ПЛИС, установленной на плате Nexus A7

### Иерархия проекта

### Что за чем?



### Основные основы основ

Задача №1 Разработать модуль формирования развёртки VGA заданного формата



Основные основы основ



### Основные основы основ



### Основные основы основ

| Разрешение        | Частота обновления | Частота пикселей | Строки  |          |               | Кадры   |        |          |               | Полярность | Полярность |         |
|-------------------|--------------------|------------------|---------|----------|---------------|---------|--------|----------|---------------|------------|------------|---------|
|                   | (Гц)               | (МГп)            | Пиксели | Передний | Синхронизация | Задний  | Строки | Передний | Синхронизация | Задний     | h_sync*    | v_sync* |
|                   |                    |                  |         | порожек  |               | порожек |        | порожек  |               | порожек    |            |         |
| 640x350           | 70                 | 25.175           | 640     | 16       | 96            | 48      | 350    | 37       | 2             | 60         | p          | n       |
| 640x350           | 85                 | 31.5             | 640     | 32       | 64            | 96      | 350    | 32       | 3             | 60         | p          | n       |
| 640x400           | 70                 | 25.175           | 640     | 16       | 96            | 48      | 400    | 12       | 2             | 35         | n          | p       |
| 640x400           | 85                 | 31.5             | 640     | 32       | 64            | 96      | 400    | 1        | 3             | 41         | n          | р       |
| 640x480           | 60                 | 25.175           | 640     | 16       | 96            | 48      | 480    | 10       | 2             | 33         | n          | n       |
| 640x480           | 73                 | 31.5             | 640     | 24       | 40            | 128     | 480    | 9        | 2             | 29         | n          | n       |
| 640x480           | 75                 | 31.5             | 640     | 16       | 64            | 120     | 480    | 1        | 3             | 16         | n          | n       |
| 640x480           | 85                 | 36               | 640     | 56       | 56            | 80      | 480    | 1        | 3             | 25         | n          | n       |
| Ссылуа на таблицу |                    |                  |         |          |               |         |        |          |               |            |            |         |

Ссылка на таблицу

## Как же сформировать развертку на экран?

#### Графическое представление модуля VGA



#### Параметры модуля vga

```
// Horizontal constants
                   = 640, // Horizontal display width
H DISPLAY
H FRONT
                   = 16, // Horizontal right border (front porch)
                   = 96, // Horizontal sync width
H SYNC
H BACK
                   = 48, // Horizontal left border (back porch)
// Vertical constants
                   = 480, // Vertical display height
V DISPLAY
V BOTTOM
                   = 10, // Vertical bottom border
V SYNC
                     2. // Vertical sync # lines
                   = 33, // Vertical top border
V TOP
```

#### Условия формирования управляющих сигналов

### Посчитаем

#### Счетчики пикселей и строк

```
always @*
begin
if (hpos == H_MAX)
begin
d_hpos = 1'd0;

if (vpos == V_MAX)
d_vpos = 1'd0;
else
d_vpos = vpos + 1'd1;
end
else
begin
d_hpos = hpos + 1'd1;
d_vpos = vpos;
end
end
```

## Иерархия проекта

### Что за чем?



### Объекты 1 и 2

Спрайты

Задача №2. Определить размер объектов и вариант их графического представления

| INOIVI |   |   |  |  |  |  |  |
|--------|---|---|--|--|--|--|--|
| 0      | 1 | 0 |  |  |  |  |  |
| 1      | 1 | 1 |  |  |  |  |  |
| 0      | 1 | 0 |  |  |  |  |  |

ROM

\*Где «1» там цвет пикселя белый



### Объекты 1 и 2

Шаблон объекта (game\_sprite\_top.v)

```
module game sprite top
# (
    parameter SPRITE WIDTH = 8,
              SPRITE HEIGHT = 8,
                            = 2, // X speed width in bits
              DX WIDTH
                            = 2, // Y speed width in bits
              DY WIDTH
              ROW 0
                            = 32'h000cc000,
              ROW 1
                            = 32'h000cc000,
              ROW 2
                            = 32'h000cc000.
              ROW 3
                            = 32'hccccccc,
                            = 32'hccccccc.
              ROW 4
                            = 32'h000cc000.
              ROW 5
              ROW 6
                            = 32 h000cc000,
              ROW 7
                            = 32 h000cc000,
              strobe to update xy counter width = 20
```

```
Спрайты
                      Создание объектов
game sprite top
                                        game_sprite top
                                        # (
   .SPRITE WIDTH (8),
                                           .SPRITE WIDTH (8),
    .SPRITE HEIGHT ( 8 ),
                                           .SPRITE HEIGHT ( 8 ),
    .DX WIDTH (2),
                                                       (2),
                                           .DX WIDTH
    .DY WIDTH
                (3),
                                                       (1),
                                           .DY WIDTH
    .ROW 0 ( 32'h000cc000 ),
                                           .ROW 0 ( 32'h000bb0000 ),
    .ROW 1 ( 32'h00cccc00 ),
                                           .ROW 1 ( 32'h00099000 ),
    .ROW 2 ( 32'h0cceecc0 ),
                                           .ROW 2 ( 32'h00099000 ),
    .ROW 3 ( 32'hccccccc ),
                                           .ROW 3 ( 32'hb99ff99b ),
    .ROW 4 ( 32'hcc0cc0cc ),
                                           .ROW 4 ( 32'hb99ff99b ),
                                           .ROW 5 ( 32'h00099000 ),
    .ROW 5 ( 32'hcc0cc0cc ),
                                           .ROW 6 ( 32'h00099000 ),
    .ROW 6 ( 32'hcc0cc0cc ),
                                           .ROW 7 ( 32'h000bb0000 ),
    .ROW 7 ( 32'hcc0cc0cc ),
                                            .strobe to update xy counter width
    .strobe to update xy counter width
                                            (strobe to update xy counter width)
    (strobe to update xy counter width)
                                        sprite target
sprite torpedo
```

### Объекты 1 и 2

## Спрайты



## Иерархия проекта

### Что за чем?



### Задача №3

## Определить пересечение объектов 1 и 2



### Задача №3

## Определить пересечение объектов 1 и 2



#### Определяем пересечение объектов

## Иерархия проекта

### Что за чем?



### Mixer



#### **Мультиплексор**



## Взболтать, но не смешивать

```
always @ (posedge clk or posedge reset)
    if (reset)
        rgb \le 3'b000;
    else if (! display on)
        rgb \le 3'b0000;
    else if (end of game timer running)
        rgb \le \{ 1'b1, \sim game won, random \};
    else if (sprite torpedo rgb en)
        rgb <= sprite torpedo rgb;
    else if (sprite target rgb en)
        rgb <= sprite target rgb;
    else
        rgb \le 3'b000;
```

## Иерархия проекта

### Что за чем?



## Генератор псевдослучайной последовательности Случайности не случайны



Регистр сдвига с линейной обратной связью (РСЛОС, англ. Linear Feedback Shift Register, LFSR)



## Физически неклонируемые функции

## Случайности не случайны



### Разрабатываемый нами проект затронет многие аспекты проектирования на #FPGA:

- •использование атрибутов языка #VHDL и #Verilog; рассмотрим работу в IP Integrator;
- •соберём процессорную систему на базе софт-процессора #MicroBlaze
- •напишем код для этой процессорной системы код на языке С;
- научимся накладывать на проект физические ограничения;
   рассмотрим использование TCL команд;
- изучим непосредственно сам язык TCL;
- •проведём отладку проекта с помощью логического анализатора.

Ссылка на курс



## Иерархия проекта

### Что за чем?



### Finite State Machine





Конечный автомат состояний абстрактного устройства

**Figure 10: Simplified State Diagram** 

#### IV<sub>REFDQ</sub> R<sub>rr</sub> and SRX\* = SRX with NOP applied PDA ► (Initialization REFDO traini procedure refresh mode MRS MRS calibration Refreshing Active Precharge Activating powerpowerdown Writing Reading Writing Reading Prechargin Command

## Везде и всюду

Граф состояний конечного автомата работы с памятью DDR4 MT40A1G8WE-083E

## Как они устроены



always x1, always x2 или always x3?



\*Подробнее о стилях описания конечных автоматов: 1, 2, 3, 4(стр 270)



## Как это выглядит в Verilog



#### Кодирование состояний КА

```
localparam [1:0] S0 = 2'b00,
S1 = 2'b01,
S2 = 2'b10;
```

#### Регистр состояний КА

```
reg [1:0] state, n_state;
```

#### Обновление состояний КА

```
always@(posedge clk) begin
    if (reset) begin
        state <= S0;
    end else begin
        state <= n_state;
    end
end</pre>
```

#### Логика следующего состояния

```
always @* begin
   n state = state;
    case (state)
        SO : if (a) begin
            n state = S1;
        end else begin
            n state = S2;
        end
        S1: if (b) begin
            n state = S2;
        end
        S2 : if (a==1'b0 && b==1'b0) begin
            n state = S0;
        end
        default: n state = S0;
    endcase
end
```





Binary coding style

| localparam | [2:0] | s0 | = | 3'b001, |
|------------|-------|----|---|---------|
|            |       | s1 | = | 3'b010, |
|            |       | S2 | = | 3'b100: |

One-hot

```
localparam [3:0] S0 = 4'b1110,
S1 = 4'b1101,
S2 = 4'b0110;
```

Пользовательский вариант

## Кодирование состояний

Отличие бинарного кодирования, кода Грея и кода Джонсона

| - по |  |  |  |  |  |  |
|------------------------------------------|--|--|--|--|--|--|
| Бинарный<br>код                          |  |  |  |  |  |  |
| 0000                                     |  |  |  |  |  |  |
| 0001                                     |  |  |  |  |  |  |
| 0010                                     |  |  |  |  |  |  |
| 0011                                     |  |  |  |  |  |  |
| 0100                                     |  |  |  |  |  |  |
| 0101                                     |  |  |  |  |  |  |
| 0110                                     |  |  |  |  |  |  |
| 0111                                     |  |  |  |  |  |  |
|                                          |  |  |  |  |  |  |

| да джопсона     |  |  |  |  |  |  |  |
|-----------------|--|--|--|--|--|--|--|
| Код<br>Джонсона |  |  |  |  |  |  |  |
| 0000            |  |  |  |  |  |  |  |
| 0001            |  |  |  |  |  |  |  |
| 0011            |  |  |  |  |  |  |  |
| 0111            |  |  |  |  |  |  |  |
| 1111            |  |  |  |  |  |  |  |
| 1110            |  |  |  |  |  |  |  |
| 1100            |  |  |  |  |  |  |  |
| 1000            |  |  |  |  |  |  |  |

Главный управлятор проекта



Конечный автомат в игре

```
STATE_START:
begin

d_sprite_target_write_xy = 1'b1;
d_sprite_torpedo_write_xy = 1'b1;

d_sprite_target_write_dxy = 1'b1;

d_game_won = 1'b0;

d_state = STATE_AIM;
end
```

```
state_aim:
begin
   d_sprite_target_enable_update = 1'bl;

if (end_of_game)
begin
   d_end_of_game_timer_start = 1'bl;

   d_state = state_end;
end
else if (launch_key)
begin
   d_state = State_shoot;
end
end
```

```
STATE_SHOOT:
begin

d_sprite_torpedo_write_dxy = 1'bl;

d_sprite_target_enable_update = 1'bl;

d_sprite_torpedo_enable_update = 1'bl;

if (collision)

d_game_won = 1'bl;

if (end_of_game)
begin

d_end_of_game_timer_start = 1'bl;

d_state = STATE_END;
end
end
```

```
STATE_END:
begin
    // TODO: Investigate why it needs collision detection here
    // and not in previous state

if (collision)
    d_game_won = 1'bl;

if (! end_of_game_timer_running)
    d_state = STATE_START;
end
```

### Главный управлятор проекта

## Конечный автомат в игре



game\_master\_fsm\_1\_regular\_state\_encoded.v

- game\_master\_fsm\_2\_special\_style\_one\_hot (game\_master\_fsm\_2\_special\_style\_one\_hot.v)
- game\_master\_fsm\_3\_special\_style\_signals\_from\_state (game\_master\_fsm\_3\_special\_style\_signals\_from\_state.v)

## Иерархия проекта

### Что за чем?



### Timer



### Сколько длится хаос?

#### game timer.v

```
always @(posedge clk or posedge reset)
    if (reset)
    begin
        running <= 1'b0;
    end
    else if (start)
    begin
        counter <= value;</pre>
        running <= 1'b1;
    end
    else if (running)
    begin
       if (counter == { width, 1'b0 })
           running <= 1'b0;
        counter <= counter - 1;
    end
```

## Иерархия проекта

### Что за чем?



### Модули верхнего уровня

#### Модуль верхнего уровня top.v

```
//Nexus A7 wrapper
module top
    parameter clk mhz = 100,
              strobe to update xy counter width = 20
    input
                 clk,
    input
                 reset n,
    input
           [3:0] key sw,
    output [3:0] led,
    //output [7:0] abcdefgh,
    //output [3:0] digit,
    //output
                   buzzer,
    output
                 hsync,
    output
                 vsync,
    output [2:0] rgb
```

## top и game\_top

#### Модуль игры game\_top.v



## Иерархия проекта

### Что за чем?



## Маршрут проектирования в Vivado

# Что за чем следует?



Это полный вариант маршрута проектирования в Vivado. Однако, в рамках школы мы рассмотрим только базовый маршрут проектирования для RTL, который включает в себя:

- создание проекта
- добавление исходников
- Elaborate представление
- Синтез
- Имплементация
- Создание конфигурационного файла

## Vivado – экспресс курс

Графический интерфейс



## Vivado – экспресс курс





### Пост синтез

## Из кода в регистры и логику



### Пост синтез

## Подключение ножек ПЛИС к модулю



### Пост имплементация

## Как проект выглядит внутри ПЛИС?





### Пост имплементация

## Как проект выглядит внутри ПЛИС?



### Пост имплементация

## Сколько затрачено ресурсов ПЛИС?

Сводная таблица занятых ресурсов (Report Utilization)



| Name                                                 | Slice LUTs (63400) | Slice Registers<br>(126800) | Slice<br>(15850) | LUT as Logic<br>(63400) | Bonded IOB<br>(210) | BUFGCTRL<br>(32) |
|------------------------------------------------------|--------------------|-----------------------------|------------------|-------------------------|---------------------|------------------|
| ∨ N top                                              | 296                | 282                         | 126              | 296                     | 66                  | 1                |
| ✓ <b>I</b> game (game_top)                           | 278                | 250                         | 106              | 278                     | 0                   | 0                |
| i_vga (vga)                                          | 39                 | 28                          | 12               | 39                      | 0                   | 0                |
| master_fsm (game_master_fsm_1_regular_state_encoded) | 4                  | 7                           | 2                | 4                       | 0                   | 0                |
| mixer (game_mixer)                                   | 4                  | 3                           | 2                | 4                       | 0                   | 0                |
| overlap (game_overlap)                               | 21                 | 1                           | 9                | 21                      | 0                   | 0                |
| random_generator (game_random)                       | 2                  | 16                          | 5                | 2                       | 0                   | 0                |
| > <b>II</b> sprite_target (game_sprite_top)          | 84                 | 80                          | 42               | 84                      | 0                   | 0                |
| > II sprite_torpedo (game_sprite_topparameterized0)  | 89                 | 89                          | 42               | 89                      | 0                   | 0                |
| timer (game_timer)                                   | 32                 | 26                          | 11               | 32                      | 0                   | 0                |

### Последний шаг

## Создание конфигурационного файла



### Последний шаг

## Создание конфигурационного файла



## Что будет дальше?

## Какие возможны улучшения?

- Добавьте еще один спрайт == +1 к карме
- 2. Сделайте счетчик побед и поражений с выводом результата на экран
- 3. Добавьте второго игрока
- 4. Игра в догонялки
- 5. Расширьте функционал дополнительными модулями
- 6. Погрузитесь в исследования. Постройте генератор шума на физически неклонируемой функции (<u>PUF</u>)

### Клеточные автоматы

## Жизнь муравья

Муравей Лэнгтона — это двумерный клеточный автомат с очень простыми правилами, изобретенный Крисом Лэнгтоном[1]. Wiki





Ссылка на стрим



Ссылка на стрим

# Где найти FPGA комьюнити?





> youtube.com/c/fpgasystems





# Приходи на следующую конференцию FPGA разработчиков

fpga-systems.ru/meet



