

# Mikrocomputer-Technik



**Teil 7: PIC 8259** 

#### Studiengang Technische Informatik (BA) Prof. Dr.-Ing. Alfred Rożek

nur für Lehrzwecke Vervielfältigung nicht gestattet

MCT49: PIC 8259 21.06.2007 Folie: 1 © Prof. Dr.-lng. Alfred Rożek TFH Berlin





Der Interrupt-Controller verbindet in geordneter Weise Interrupt-Signale verschiedener Quellen (Geräte, Bausteine) mit dem Interrupt-Eingang des Prozessors

- Verwaltet bis zu acht Interrupts mit fest zugeordneten oder rotierenden Prioritäten
- Ermöglicht die Unterbrechung von Interrupts niederer Priorität (Interrupt-Service-Routinen) durch Interrupts höherer Priorität
- Durch Kaskadierung der Bausteine ausbaubar für bis zu 64 Interrupt-Quellen
- Alle Interrupt-Quellen sind einzeln maskierbar
- Die Interrupt-Signale k\u00f6nnen softwaretechnisch an die Anforderungen der angeschlossenen Geräte oder Bausteine angepasst werden (Pegel- oder Flankentriggerung)
- Übergibt einen der auslösenden Interrupt-Quelle zugeordneten Interruptvektor an den Prozessor





| Symbol                             | Pin No.    | Туре | Name and Function                                                                                                                                                                                                                                                                                          |
|------------------------------------|------------|------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| V <sub>CC</sub>                    | 28         | - 1  | SUPPLY: +5V Supply.                                                                                                                                                                                                                                                                                        |
| GND                                | 14         | 1    | GROUND                                                                                                                                                                                                                                                                                                     |
| CS                                 | 1          | I    | <b>CHIP SELECT:</b> A low on this pin enables $\overline{RD}$ and $\overline{WR}$ communication between the CPU and the 8259A. INTA functions are independent of CS.                                                                                                                                       |
| WR                                 | 2          | I    | $\mbox{WRITE:}$ A low on this pin when CS is low enables the 8259A to accept command words from the CPU.                                                                                                                                                                                                   |
| RD                                 | 3          | Ι    | <b>READ:</b> A low on this pin when CS is low enables the 8259A to release status onto the data bus for the CPU.                                                                                                                                                                                           |
| D <sub>7</sub> -D <sub>0</sub>     | 4-11       | 1/0  | BIDIRECTIONAL DATA BUS: Control, status and interrupt-vector information is transferred via this bus.                                                                                                                                                                                                      |
| CAS <sub>0</sub> -CAS <sub>2</sub> | 12, 13, 15 | I/O  | CASCADE LINES: The CAS lines form a private 8259A bus to control a multiple 8259A structure. These pins are outputs for a master 8259A and inputs for a slave 8259A.                                                                                                                                       |
| SP/EN                              | 16         | 1/0  | <b>SLAVE PROGRAM/ENABLE BUFFER:</b> This is a dual function pin. When in the Buffered Mode it can be used as an output to control buffer transceivers (EN). When not in the buffered mode it is used as an input to designate a master ( $SP=1$ ) or slave ( $SP=0$ ).                                     |
| INT                                | 17         | 0    | <b>INTERRUPT:</b> This pin goes high whenever a valid interrupt request is asserted. It is used to interrupt the CPU, thus it is connected to the CPU's interrupt pin.                                                                                                                                     |
| IR <sub>0</sub> -IR <sub>7</sub>   | 18-25      | I    | INTERRUPT REQUESTS: Asynchronous inputs. An interrupt request is executed by raising an IR input (low to high), and holding it high until it is acknowledged (Edge Triggered Mode), or just by a high level on an IR input (Level Triggered Mode).                                                         |
| INTA                               | 26         | I    | INTERRUPT ACKNOWLEDGE: This pin is used to enable 8259A interrupt-vector data onto the data bus by a sequence of interrupt acknowledge pulses issued by the CPU.                                                                                                                                           |
| A <sub>0</sub>                     | 27         | I    | AO ADDRESS LINE: This pin acts in conjunction with the $\overline{CS}$ , $\overline{WR}$ , and $\overline{RD}$ pins. It is used by the 8259A to decipher various Command Words the CPU writes and status the CPU wishes to read. It is typically connected to the CPU A0 address line (A1 for 8086, 8088). |



Quelle: Intel

#### Integration des 8259A in ein Mikrocomputersystem





**Quelle: OKI Semiconductor** 

## Kaskadierung von PICs





**Quelle: OKI Semiconductor** 

#### Singnalverlauf zwischen CPU und PIC (INTA-Sequenz)





Literaturhinweis:

König, Anne und Manfred: Mit dem PIC-Controller erfolgreich arbeiten Verlag Markt und Technik, 1996

#### Kaskadierung von PICs und Belegung der IRQs im PC





PIC = Programmierbarer Interrupt Controller

| Master | Slave | Verwendung im PC     |
|--------|-------|----------------------|
| IRQ0   |       | Timer 0              |
| IRQ1   |       | Tastatur             |
| IRQ2   |       | Slave PIC            |
|        | IRQ8  | Echtzeituhr          |
|        | IRQ9  | Frei oder reserviert |
|        | IRQ10 | Frei                 |
|        | IRQ11 | Frei                 |
|        | IRQ12 | Frei oder PS/2-Maus  |
|        | IRQ13 | Coprozessor          |
|        | IRQ14 | 1. IDE-Controller    |
|        | IRQ15 | 2. IDE-Controller    |
| IRQ3   |       | COM2                 |
| IRQ4   |       | COM1                 |
| IRQ5   |       | LPT2                 |
| IRQ6   |       | Diskettencontroller  |
| IRQ7   |       | LPT1                 |

MCT49: PIC 8259

#### Interne Struktur des 8259





# TFH-Berlin

### Beschreibung der Funktionsblöcke

Interrupt Request Register (IRR) and In-Service Register (ISR): Die Unterbrechungsanforderungen auf den IR-Leitungen werden von zwei hintereinander geschalteten Registern aufgenommen, dem Unterbrechungs-Anforderungs-Register (IRR) und dem Unterbrechungs-Bedienungs-Register. Das IRR speichert die eine Bedienung anfordernde Unterbrechungsebene.

**Priority Resolver:** Dieser Block bestimmt die Prioritäten der im IRR gesetzten Bits. Die höchste Priorität wird ausgewählt und während eines INTA-Impulses in das entsprechende Bit des ISR übernommen.

Interrupt Mask Register (IMR): Das Unterbrechungs-Masken-Register (IMR) speichert die Bits für die zu maskierenden ("sperrenden") Unterbrechungsleitungen IRn. Seine Ausgänge greifen in das ISR ein. Das Ausmaskieren eines Unterbrechungseingangs höherer Priorität beeinflusst die Unterbrechungsleitungen niedriger Priorität nicht.

Read/Write Logic, Control Logic: Dieser funktionelle Block nimmt die Kommandos von der CPU entgegen. Er enthält die Intitialisierungswort-Register (ICW) und Steuerwort-Register (OCW), die die verschiedenen Steueranweisungen für den Baustein speichern. Zusätzlich wird die Übertragung der Zustandsinformationen auf den Systemdatenbus von diesem funktionellen Block ermöglicht.

Cascade Buffer Comparator: Der Kaskadierungstreiber/Vergleicher speichert und vergleicht die Kennung aller im System vorhandenen 8259A. Die E/A-Anschlüsse (CAS0-2) sind als Ausgänge geschaltet, wenn der Baustein Master ist ('SP =1), und als Eingänge geschaltet, wenn der Baustein Slave ist ('SP =0). Der Master gibt die Kennung des die Unterbrechung anfordernden Slave auf CAS0-2 aus. Der so freigegebene Slave legt seine vorprogrammierte Unterbrechungsadresse während der nächsten beiden folgenden 'INTA-Impulse auf den Datenbus

© Prof. Dr.-Ing. Alfred Rożek TFH Berlin





#### Zwei Arten von Kommandoworten:

- Intitialisierungskommandos (ICW = Initialization Command Word)
- Operationssteuerkommandos (OCW = Operational Command Word)

| Pogistor | Mnemonics |    |    | Description                                                                                   | Access                     |
|----------|-----------|----|----|-----------------------------------------------------------------------------------------------|----------------------------|
| Register | Α0        | D4 | D3 | Description Method                                                                            |                            |
| ICW 1    | 0         | 1  | X  | A write with A0 low and D4 high is interpreted as the beginning of an initialization sequence | Sequential access which    |
| ICW 2    | 1         | Х  | Χ  | This register always follows ICW 1                                                            | starts with<br>ICW1 and    |
| ICW 3    | 1         | Х  | Х  | The use of this register depends on the value of SNGL in ICW 1                                | timed by the pulsing write |
| ICW 4    | 1         | Х  | Х  | The use of this register depends on the value of IC4 in ICW 1                                 | signal                     |
| OCW 1    | 1         | Χ  | Χ  | _,                                                                                            |                            |
| OCW 2    | 0         | 0  | 0  | These registers can be accessed Random access                                                 |                            |
| OCW 3    | 0         | 0  | 1  |                                                                                               |                            |

Quelle: Altera







#### Initialization Command Word Format – ICW1 und 2





#### **Initialization Command Word Format –** ICW3 und 4





#### Beispiel: Intitialisierung von Master- und Slave-PICs im PC





MCT49: PIC 8259

#### **Operation Control Word Format –** OCW1 und 2





MCT49: PIC 8259

## Operation Control Word Format – OCW3





**Quelle: OKI Semiconductor** 





- 1. Voll verschachteltes Verfahren
  - a. Fully Nested (default)
    - Feste Prioritäten von IR0 (höchste) bis IR7 (niedrigste)
    - Bei Bearbeitung eines Interrupts sind Interrupts h\u00f6herer Priorit\u00e4ten erlaubt (nur wenn in der CPU das IF gesetzt ist)
    - Das End of Interrupt command (EOI) gibt den PIC für den nächsten Interrupt frei bzw. in der AEOI-Betriebsweise der INTA-Impuls.
  - b. Special Fully Nested (more than one PIC)
- 2. Rotierende Priorität
  - a. Automatische Rotation (round robin),

Betriebsart A, erzeugt gleiche Prioritäten für alle IRs

|           | Vor Rotatatio | n Nach Rotation |
|-----------|---------------|-----------------|
| "IS"      | 01010000      | 0100000         |
| Priorität | 76543210      | 21076543        |

- b. Spezifische Rotation (Rotieren durch Software)
  Betriebsart B, programmieren der niedrigsten Priorität, SEOI
- 3. Spezial-Masken-Verfahren
  Jeder Interrupt kann maskiert ("stillgelegt") werden
- 4. Abfrage-Verfahren (Polling)

IF in der CPU gelöscht. Programm liest von PIC die Vektornummer des höchstprioren Interrupts

MCT49: PIC 8259 21.06.2007 Folie: 17 © Prof. Dr.-Ing. Alfred Rożek TFH Berlin





#### I/O-Adressen und I/O-Daten des PIC 8259:

Der 8259 belegt nur zwei Portadressen, welche üblicherweise mit der Adressleitung A0 unterschieden werden.

Die beiden Interrupt-Controller werden über zwei Register gesteuert, die im PC unter folgenden Portadressen decodiert werden:

|             | Master | Slave - C | ontroller           |                        |  |
|-------------|--------|-----------|---------------------|------------------------|--|
|             | IRQ0-7 | IRQ8-15   | Lesedaten           | Schreibdaten           |  |
| Steuerkanal | 20h    | A0h       | IRR, ISR, IntVektor | ICW1, OCW2, OCW3       |  |
| Datenkanal  | 21h    | A1h       | IMR                 | ICW2, ICW3, ICW4, OCW1 |  |

(ICWx = Initialisation Control Word, OCWx = Operation Control Word)

#### Im PC wird der 8259A im End-of-Interrupt-Kommando-Modus (EOI)

betrieben und deswegen muss eine Interrupt-Service-Routine die Beendigung einer Interrupt-Bearbeitung durch ein EOI-Kommando (20H) an den Master und gegebenenfalls an den Slave melden, damit diese das zugehörige ISR-Bit löschen können und dann der Prioritätengeber weitere Interrupt-Anforderungen bedienen kann.

MCT49: PIC 8259 21.06.2007 Folie: 18 © Prof. Dr.-Ing. Alfred Rożek TFH Berlin

### Ablauf eines Interrupts



- Gerät fordert Interrupt am Programmierbaren Interrupt-Controller (PIC 8259A) an.
- PIC aktiviert Eingang INTR des Prozessors
- Wenn Int.-Flag gesetzt, bestätigt der Prozessor die Anforderung mit zwei aufeinanderfolgenden Impulsen am Ausgang INTA (Interrupt Acknowledge), gleichzeitig Deaktivierung der Busleitungen
- Der Prozessor liest vom Datenbus eine 8-Bit-Zahl, die Nummer des Interrupts, die vom PIC dort aufgelegt wurde. Der Interrupt vermerkt den anliegenden Interrupt nun als "in Bearbeitung"
- Der Prozessor multipliziert die Interrupt-Nummer mit vier. Das Ergebnis wird als Adresse benutzt, um unter dieser Adresse in der Interrupt-Vektoren Tabelle die Einsprungadresse (Interrupt-Vektor, 4 Byte) der zugehörigen Service-Routine auszulesen.
  - Beispiel: INT 5; es wird an Adresse 20d ein Interrupt-Vektor aus der Tabelle gelesen, dies ist die Einsprungadresse der Serviceroutine zu INT 5
- Der Prozessor führt folgende Aktionen aus:
  - Abspeichern von Flags, CS und IP auf den Stack
  - Trapflag und Interruptflag löschen
  - Interruptvektor nach CS:IP laden, Programm setzt in der Interrupt-Service-Routine (ISR) fort
- ISR sendet End-of-Interrupt-Steuerwort (EOI)an den Interrupt-Controller
- ISR endet mit IRET-Befehl: Rücksprungadresse und Flags vom Stack zurückholen, Wiederherstellung der Flags (auch TF und IF) und Rücksprung in unterbrochenes Programm
- Der PIC empfängt das EOI und löscht das ISR-Bit dieses Interrupts, er gilt nun als abgearbeitet

© Prof. Dr.-Ing. Alfred Rożek TFH Berlin

#### Beispiel: Initialisieren und Interrupts maskieren



```
;Initialisierung des 8259A auf einem XT (alter PC mit einem 8259A):
INTA00
        EQU 20H
                    ;Portadresse des 8259A im PC
INTA01
        EOU 21H
PC INIT:
  MOV
        AL,13H
                    ;ICW1: Flankentrigger, nur ein 8259A, ICW4 erf.
  OUT
        INTA00,AL
  MOV
        AL,8
                    ;ICW2: INTs beginnen mit Nr. 8, laufen also von
  OUT
        INTA01,AL
                          Nr. 8 bis 15
                    ;Kein ICW3, da nur Master vorhanden!
  MOV
        AL,1
                    ;ICW4: Prozessor ist 8086
  OUT
        INTA01,AL
  MOV
        AL,FFH
                    ;OCW1: Alle Interrupts werden maskiert
  OUT
        INTA01, AL ; OCW1 ausgeben
;Beispiel: Freigabe des Interrupts 0
  IN AL, INTA01
                    ; Vorhandene Interrupt-Maske lesen
  AND
       AL,0FEH
                    ;Bit 0 für Interrupt 0 löschen
  OUT
       INTA01,AL
                    ; Maske ausgeben, Interrupt 0 ist freigegeben
```

# Beispiel: Programmierung von EOI und IRR



```
;Senden des non-specific end-of-interrupt Kommandos (EOI)
; an den Master
EOI
    EQU
          20H
     MOV
          AL,EOI
                    ; Ausgabe an OCW2
          INTA00,AL
     OUT
Senden des EOI wenn der IRO vom Slave kam:
     MOV
         AL, 20H ; EOI Kommando
          0A0H, AL ; Senden an Slave PIC
     OUT
     OUT
          20H, AL ; Senden an Master PIC
Lesen des Interrupt Request Register (IRR).
          AL, 0AH ; OCW3: OCW3-Bit und IRR-Bit setzen
     MOV
          INTA00, AL;
     OUT
                           und ausgeben
     IN
          AL, INTA00 ; Lesen des IRR
     ; Ausgabe von OBH statt OAH: ISR wird gelesen
```