# Tempo de Reação: Competição por média

Laboratório de Sistemas Digitais-2023/2024

Dinis Oliveira NMEC:119193

Guilherme Escórcio NMEC:118648



## Introdução

O projeto desenvolvido consiste em um sistema para medir e analisar o tempo de reação dos utilizadores. O principal objetivo deste projeto é criar um sistema preciso e eficiente que permita avaliar o tempo de resposta a estímulos visuais. As funcionalidades do sistema incluem a geração de estímulos, a medição do tempo de reação e o registo dos resultados para análise posterior.

## Arquitetura

A arquitetura do sistema foi projetada para ser modular e escalável, permitindo a fácil integração de novos componentes e funcionalidades. A estrutura conceptual do sistema é ilustrada na Figura 1.



Figura 1: Arquitetura do Sistema

## **Componentes Modelados:**

AccN.vhd - acumulador digital parametrizável

Bin2BCD - um conversor de binário para BCD

Bin7SegDecoderExt - decodificador binário para display de sete segmentos

ClkDivider - divisor de clock

Debouncer - debouncer

FreeRun - contador de execução livre

Nrounds - módulo em VHDL que implementa uma lógica condicional acionada por um sinal de clock

RandomDownsCounter - contador decrescente

ReactTimeFSM - máquina de estados finitos

ReactTimePack - define constantes que representam padrões para a exibição de dígitos em um display de sete segmentos

ReactTimeTop – top level/instanciação dos outros componentes

RoundCount – conta os ciclos de um sinal de relógio quando a entrada 'up' está alta

Treact - contador ascendente que é usado para medir o tempo de reação TimerN – temporizador com um contador que conta até 'N' ciclos de relógio antes de sinalizar a conclusão

Blink\_gen - gera um sinal de saída de pulso que alterna entre '1' e '0'

## Implementação

A implementação do sistema envolveu a integração de diversos componentes de hardware e software. Um aspeto crucial foi a implementação de máquinas de estado finitos para gerenciar as transições entre diferentes estados do sistema.



Figura 2: Máquina de Estados Finita

## Definição e Transições dos Estados

- 1. INIT (Inicialização)
  - o Ações: Reseta vários contadores e somas.
  - o **Próximo Estado**: Vai para CONF.
  - Descrição: Inicializa o sistema resetando contadores e outros componentes necessários.
- 2. CONF (Configuração)
  - o **Ações**: Habilita a seleção do número de rodadas.
  - Próximo Estado: Vai para PREP quando o jogador B confirma o número de rodadas.
  - o **Descrição**: Configura o número de rodadas para o jogo.
- 3. PREP (Preparação)
  - o **Ações**: Reseta os contadores de reação e acende todos os LEDs verdes.

- o **Próximo Estado**: Vai para READY\_A se o jogador A estiver pronto ou READY\_B se o jogador B estiver pronto.
- Descrição: Prepara o sistema para a próxima rodada, garantindo que todos os contadores sejam resetados.

## 4. READY\_A (Jogador A Pronto)

- o **Ações**: Acende um subconjunto de LEDs verdes.
- o **Próximo Estado**: Vai para BOTH\_READY se o jogador B estiver pronto.
- o **Descrição**: Indica que o jogador A está pronto e a aguardar o jogador B.

#### 5. **READY\_B** (Jogador B Pronto)

- o **Ações**: Acende um subconjunto de LEDs verdes.
- o **Próximo Estado**: Vai para BOTH\_READY se o jogador A estiver pronto.
- o **Descrição**: Indica que o jogador B está pronto e a aguardar o jogador A.

## 6. BOTH\_READY (Ambos Prontos)

- o **Ações**: Inicia o temporizador de atraso.
- o **Próximo Estado**: Vai para BOTH\_WAIT.
- Descrição: Ambos os jogadores estão prontos, e o sistema inicia um atraso antes do estímulo.

### 7. BOTH\_WAIT (Aguardando Atraso)

- o **Ações**: Aguarda o término do temporizador de atraso.
- o **Próximo Estado**: Vai para DELAY quando o atraso termina.
- Descrição: Garante que o sistema espere um atraso pré-definido antes de prosseguir.

#### 8. **DELAY (Atraso)**

- o **Ações**: Gere o contador de atraso e verifica reações prematuras.
- Próximo Estado: Vai para STIM se o estímulo for acionado, DESQUA\_A se o jogador A reagir prematuramente, ou DESQUA\_B se o jogador B reagir prematuramente.
- o **Descrição**: Lida com o período de atraso antes de apresentar o estímulo.

#### 9. DESQUA\_A (Desqualificação Jogador A)

- o **Ações**: Lida com a reação prematura do jogador A.
- o **Próximo Estado**: Vai para BOTH\_DESQ se o jogador B também reagir, ou WAIT\_DESQUA\_A se o estímulo for acionado.
- o **Descrição**: Gere a situação onde o jogador A reage antes do estímulo.

## 10. WAIT\_DESQUA\_A (Aguardando Desqualificação Jogador A)

- Ações: Indica que o jogador A está desqualificado e aguarda o temporizador de desqualificação.
- o **Próximo Estado**: Vai para CONCLSN após o término do temporizador.
- Descrição: Aguarda a conclusão do temporizador de desqualificação após a reação prematura do jogador A.

#### 11. DESQUA\_B (Desqualificação Jogador B)

- o Ações: Lida com a reação prematura do jogador B.
- o **Próximo Estado**: Vai para BOTH\_DESQ se o jogador A também reagir, ou WAIT\_DESQUA\_B se o estímulo for acionado.
- o **Descrição**: Gere a situação onde o jogador B reage antes do estímulo.

#### 12. WAIT\_DESQUA\_B (Aguardando Desqualificação Jogador B)

- Ações: Indica que o jogador B está desqualificado e aguarda o temporizador de desqualificação.
- o **Próximo Estado**: Vai para CONCLSN após o término do temporizador.

 Descrição: Aguarda a conclusão do temporizador de desqualificação após a reação prematura do jogador B.

## 13. BOTH\_DESQ (Ambos Desqualificados)

- Ações: Indica que ambos os jogadores estão desqualificados e aguarda o temporizador de desqualificação.
- o **Próximo Estado**: Vai para PREP após o término do temporizador.
- Descrição: Ambos os jogadores são desqualificados devido a reações prematuras.

### 14. STIM (Estimulação)

- o **Ações**: Inicia os temporizadores de reação para ambos os jogadores.
- Próximo Estado: Vai para ACC se ambos os jogadores reagirem ou se o tempo máximo de reação for atingido, REACT\_A se o jogador A reagir primeiro, ou REACT\_B se o jogador B reagir primeiro.
- o **Descrição**: Apresenta o estímulo e inicia a cronometragem das reações.

## 15. REACT\_A (Reação Jogador A)

- o **Ações**: Continua o temporizador de reação para o jogador B.
- Próximo Estado: Vai para ACC se o jogador B reagir ou se o tempo máximo de reação for atingido.
- o **Descrição**: Gere a situação onde o jogador A reage primeiro.

### 16. REACT\_B (Reação Jogador B)

- o **Ações**: Continua o temporizador de reação para o jogador A.
- Próximo Estado: Vai para ACC se o jogador A reagir ou se o tempo máximo de reação for atingido.
- o **Descrição**: Gere a situação onde o jogador B reage primeiro.

### 17. ACC (Acumulação)

- o **Ações**: Resume os resultados da rodada e atualiza os pontos.
- Próximo Estado: Vai para NEXTROUND se houver mais rodadas, caso contrário, vai para SCORES.
- Descrição: Acumula os tempos de reação e determina o resultado da rodada.

### 18. NEXTROUND (Próxima Rodada)

- o **Ações**: Incrementa o contador de rodadas.
- o **Próximo Estado**: Vai para PREP.
- Descrição: Prepara para a próxima rodada incrementando o contador de rodadas.

## 19. SCORES (Pontuações)

- o **Ações**: Exibe as pontuações e gere as rodadas empatadas.
- Próximo Estado: Vai para CONCLSN se todas as rodadas forem concluídas.
- Descrição: Exibe as pontuações e lida com a lógica para determinar os vencedores das rodadas.

#### 20. CONCLSN (Conclusão)

- o **Ações**: Exibe os resultados finais e aguarda o temporizador de conclusão.
- o **Próximo Estado**: Vai para INIT após o término do temporizador.
- o **Descrição**: Conclui o jogo e exibe os resultados finais.

## **Processos adicionais**

- **sync\_proc**: Lida com transições síncronas de estado baseadas no sinal de clock e na condição de reset.
- **comb\_proc**: Gere a lógica combinacional para transições de estado e sinais de saída baseados no estado atual e nas entradas.
- Processo de Gerenciamento de LEDs: Controla a exibição dos LEDs baseados no estado atual e nas rodadas restantes

## Validação

Durante o desenvolvimento do nosso projeto, enfrentámos diversos desafios relacionados com a simulação e a validação. A principal metodologia de verificação utilizada foi prática e realizada diretamente na placa FPGA.

Para validar a lógica de empate, configurámos a nossa testbench para que ambos os jogadores atingissem o tempo máximo permitido para reação em todas as rodadas. Esta configuração garantiu tempos de reação iguais, resultando em um empate. Este teste específico demonstrou que o sistema reconhece corretamente a situação de empate, confirmando a robustez da nossa implementação.

## "Manual do utilizador"

## Instalação

- 1. Abra o Intel Quartus Prime Lite e abra o projeto destinado a ser usado.
- 2. Importe o master.qsf para o projeto, faça Compile Design e abra o Program Device.
- 3. Adicione a FPGA no Hardware Setup.

## Operação

- 1. Ligue a FPGA.
- 2. Escolha o número de rondas usando os interruptores SW[0..3] em binário.
- 3. Ambos os jogadores têm de estar prontos clicando em KEY[0] e KEY[3].
- 4. Vai aparecer um estímulo visual e os jogadores têm de clicar nos seus botões o mais rápido possível.
- 5. O jogador que for mais rápido ganha a ronda e sabe-se, pois, o lado do jogador que ganhou vai ter leds verdes a piscar.
- 6. A ronda seguinte começa automaticamente assim que os jogadores se encontrarem prontos novamente.

7. O jogo acaba quando as rondas terminarem e o vencedor é o que teve menor tempo de reação médio.

## Conclusão

O trabalho realizado cumpriu os objetivos definidos inicialmente, proporcionando um sistema funcional para medir o tempo de reação. Durante o desenvolvimento, adquirimos conhecimentos valiosos sobre o desenvolvimento de um programa em VHDL e as suas aplicações práticas. Em termos de autoavaliação, o projeto pode ser considerado um sucesso, pois conseguimos realizar o programa de modo a funcionar como desejado.

As percentagens de desenvolvimento do projeto são: Dinis Oliveira — 60%

Guilherme Escórcio – 40%.