## 1° Parte

1- A quantidade de memória em bytes, reservada pelo conjunto das directivas da figura do lado correspondendo a (La-L1), é:

a. 13

b. 27

c. 20

d. 18

.align 4 //assumir que começa do 0

L1: .asciiz "AC1-2010" //8+'/0'=9 bytes

.align 4 // 9 até 16 bytes

L2: .word 0x2901, 0x10 // 16+4+4 = 24 bytes

L3: .space 3 // 24 +3 = 27 bytes

L4:

2- Uma arquitectura do tipo Harvard é caracterizada por:

- a. ter segmentos de memória independentes para dados e para código.
- b. ter dois barramentos de dados e um barramento de endereços.
- c. partilhar a mesma memória entre dados e instruções.
- d. permitir o acesso a instruções e dados no mesmo ciclo de relógio.

## Arquitetura do Tipo Harvard

- Possui **2 memórias independentes**
- O CPU pode fazer fetch da instrução e ler os dados que a mesma vai processar no mesmo ciclo de relógio
- Memórias de dados e de Instruções podem ter comprimentos de palavra diferentes

## Arquitetura do Tipo Van Neumann

- Só tem **1 memória** e partilha-a entre dados e instruções
- O acesso a instruções e dados é feito em ciclos de relógio distintos
- 3- Um endereço de memória externa num sistema computacional é:
  - a. a gama de posições de memória que o CPU pode referenciar.
  - b. um número único que identifica cada posição de memória.
  - c. a informação armazenada em cada posição.
  - d. um índice de um registo de uso geral.

Endereço - Número único que identifica cada posição da memória

Espaço de Endereçamento-Gama de posições que o CPU consegue referenciar Conteúdo do Endereço- Informação armazenada em cada posição de memória

- 4- Espaço de endereçamento de memória num sistema computacional é:
  - a. Um numero único que identifica cada posição de memória.
  - b. A gama total de posições de memória que o CPU pode referenciar.
  - c. A informação armazenada em cada posição de memória.
  - d. A gama de posições de memória efectivamente disponíveis no sistema
- 5- Numa memória com uma organização do tipo *byte-addressable*:
  - a. Cada posição de memória é identificada com um endereço com a dimensão de 1 byte.
  - b. O acesso apenas pode ser efectuado por instruções que transferem 1 byte de informação.

Memória Byte-Addressable

Memória acessível apenas de **Byte em Byte,** isto é, **.align 3** ,a memória da arquitetura MIPS é byte-addressable

c. Não é possível o armazenamento de quantidades com dimensão superior a 1 byte.

- 6- A arquitectura MIPS é caracterizada por:
  - a. possuir 16 registos de uso geral de 32 bits cada.
  - b. possuir um CPU capaz de realizar directamente operações aritméticas cujos operadores residem na memória externa.
  - c. ser do tipo load-store.
  - d. ter instruções de tamanho variável.
- 7- A arquitectura MIPS é caracterizada por:
  - a. possuir 32 registos de uso geral de 32 bits cada.
  - b. ser do tipo load-store.
  - c. possuir poucos formatos de instrução
  - d. todas as anteriores.
- 8- A arquitectura MIPS é do tipo "Load-Store". Isso significa que:
  - a. Os operandos das operações aritméticas e lógicas podem residir na memória externa.
  - b. Os operandos das operações aritméticas e lógicas apenas podem residir em registos internos.
  - c. As instruções de Load e Store apenas podem ser usadas imediatamente antes de operações aritméticas e lógicas.
  - d. Neste arquitectura foi dada especial importância à implementação das instruções Load e Store, de forma a não comprometer o desempenho global.

## Arquitetura MIPS

- 32 registos de uso geral de 32 bits cada
   ISA baseado em instruções de dimensão fixa (32 bits)
- Arquitetura Load-Store
- Memória Byte-Addressable
- Espaço de Endereçamento de 32 bits
- Barramento de dados externo de 32 bits
- Só possui 3 formatos de instrução:**I,J e R**

## Arquitetura Load-Store

Os operandos das operações aritméticas e lógicas **apenas** podem residir em registos internos do CPU de uso geral. **NUNCA na memória externa.** 

## Arquitetura Register-Memory

Os operandos das operações aritméticas e lógicas **podem residir na memória externa** ou em registos internos do CPU

- 9- Na arquitectura MIPS, os campos de uma instrução do tipo "R" designam-se por:
  - a. "opcode","rs","rt" e "imm".
  - b. "opcode" e "address".
  - c. "opcode", "rs", "rt", "rd", "shamt" e "imm".
  - d. nenhuma das anteriores.

Tipo R Opcode || rs || rt || rd || shamt || funct

Opcode || rs || rt || offset/Imm

- 10- Na arquitectura MIPS os campos de uma instrução tipo "I" designam-se por:
  - a. opcode, rs, rt e offset/imm
  - b. opcode, rs, rt, shamt e funct
  - c. opcode, rs, rt, rd e offset/imm
  - d. opcode, rs, rt, rd, shamt e funct

- 11- Nas instruções de acesso à memória da arquitectura MIPS é utilizado o modo de endereçamento:

  Modos de Endereçamento
  - a. indirecto por registo.
  - registo.
    b. registo.
  - c. imediato.
  - d. directo.
- Aritméticas e Lógicas Endereçamento Tipo Registo
- Aritméticas e Lógicas com Constantes Endereçamento Imediato
- Acesso à memória Endereçamento Indireto por Registo com deslocamento
- Branches Enderecamento relativo ao PC
- JR Endereçamento Indireto por registo
- J Endereçamento Direto

- 12- No MIPS, a instrução de salto incondicional indirecto através de registo:
  - a. É codificada usando o formato de codificação R.
  - b. É codificada usando o formato de codificação L.
  - c. É codificada usando o formato de codificação J.
  - d. A instrução em causa não existe.

## **INSTRUCÕES**

TIPO R - aritméticas e Lógicas = JR TIPO I - salto condicional = branches JR = salto incondicional indireto através de registo

- 13- Quando um endereço se obtém da adição do conteúdo de um registo com um offset constante:
  - a. diz-se que estamos perante um endereçamento imediato.
  - b. diz-se que estamos perante um endereçamento directo a registo com offset.
  - c. diz-se que estamos perante um endereçamento indirecto a registo com deslocamento.
  - d. diz-se que estamos perante um endereçamento indirecto relativo a PC

Acede ao conteúdo de um registo, para obter um endereço = indireto Offset constante = não calcula a partir do PC

- 14 O formato de instruções tipo "I" da arquitectura MIPS é usado nas instruções de:
  - a. salto condicional.
  - b. aritméticas em que somente um dos operandos está armazenado num registo.
  - c. acesso à memória de dados externa.
  - d. todas as anteriores.
- 15- Na instrução lb da arquitectura MIPS, o operando é obtido através de endereçamento:
  - a. relativo ao PC com deslocamento.
  - b. imediato
  - c. directo
  - d. indirecto a registo com deslocamento.

Lb = acesso à memória = acesso indireto por registo com deslocamento

- 16- Nas instruções tipo R da arquitectura MIPS é utilizado o modo de endereçamento,
  - a. indirecto por registo
  - b. registo.

Tipo R = Instruções Aritméticas e Lógicas = Endereçamento tipo registo (ignorando a instrução JR)

- 17 O modo de endereçamento utilizado na instrução sb \$8,-8(\$s8) é:
  - a. Relativo.
  - b. Imediato.
  - c. Indirecto por registo com deslocamento.
  - d. Absoluto por registo com deslocamento.

Sb = store byte = acesso à memória = Acesso Indireto por Registo com Deslocamento 18- A instrução virtual "li \$t0, 0x10012345" da arquitectura MIPS decompõe-se na seguinte sequência de instruções nativas:

```
Li $t0, 0x10012345
Lui $t1, 0x1001 //Load upper Immediate
Ori $t0, $t1, 0x12345
```

- a. "lui \$1, 0x2345" seguida de "ori \$t0, \$t1, 0x1001".
- b. "ori \$t0, \$1, 0x1001" seguida de "ori \$t0, \$s1, 0x2345".
- c. "lui \$t1, 0x1001" seguida de "ori \$t0, \$t1, 0x2345"
- d. "ori \$t0, \$1, 0x2345" seguida de "lui \$1, 0x1001".
- 19- A instrução virtual "bgt \$t8, \$t9, target" da arquitectura MIPS decompõe-se na seguinte sequência de instruções nativas:

  | Bgt \$t8, \$t9, target //S
  - a. "slt \$1, \$t8, \$t9" seguida de "bne \$1, \$0, target".
  - b. "slt \$1, \$t9, \$t8" seguida de "bne \$1, \$0, target"
  - c. "slt \$1, \$t8, \$t9" seguida de "beq \$1, \$0, target"
  - d. "slt \$1, \$t9, \$t8" seguida de "beq \$1, \$0, target"

```
Bgt $t8, $t9, target //Se $t8>$t9

Slt x, $t8, $t9
    $t8<$t9 - x=1
    $t8>=$t9 - x=0

Slt x, $t9, $t8
    $t9<$t8 - x=1 BNE 0 !!!
    $t9>=$t8 - x=0
```

20 - A instrução virtual bgt \$8,0x16,target da arquitectura MIPS decompõe-se na seguinte sequência de instruções nativas.

- a. slti \$1,\$8,0x17 seguida de bne \$1,\$0,target.
- b. slti \$1,\$8,0x16 seguida de bne \$1,\$0,target.
- c. slti \$1,\$8,0x17 seguida de beq \$1,\$0,target.
- d. stli \$1,\$8,0x16 seguida de beq \$1,\$0,target.

```
Bgt $8, 0x16, target //Se $t8>0x16

Slti x, $8, 0x16
    $8<0x16 - x=1
    $8>=0x16 - x=0

Slti x, $8, 0x17
    $8<0x17 - x=1
    $8>=0x17 - x=0 BEQZ!!
```

- 21 A instrução virtual bge \$t8,\$t9,target da arquitectura MIPS decompõem-se na seguinte sequência de instruções nativas:
- a. slt \$1,\$t8,\$t9 seguida de bne \$1,\$0,target.
- b. slt \$1,\$t9,\$t8 seguida de bne \$1,\$0,target.
- c. slt \$1,\$t8,\$t9 seguida de beq \$1,\$0,target.
- d. slt \$1,\$t9,\$t8 seguida de beq \$1,\$0,target.

```
Bge $t8, $t9, target //Se $t8=>$t9

Slt x, $t8, $t9
      $t8<$t9 - x=1
      $t8>=$t9 - x=0 BEQZ!!

Slt x, $t9, $t8
      $t9<$t8 - x=1
      $t9>=$t8- x=0
```

- 22 A instrução virtual ble \$8,0x16, target da arquitectura
   MIPS decompõe-se na seguinte sequência de instruções nativas:
- a. Slti \$1, \$8, 0x17 seguida de bne \$1, \$0, target.
- b. Slti \$1, \$8, 0x16 seguida de bne \$1, \$0, target.
- c. Slti \$1, \$8, 0x17 seguida de beq \$1, \$0, target.
- d. Slti \$1, \$8, 0x16 seguida de beq \$1, \$0, target.

- 23 A instrução virtual div \$20,\$21,\$22 da arquitectura MIPS decompõe-se na seguinte sequência de instruções nativas:
- a. div \$21,\$22 seguida de mfhi \$20.
- b. div \$21,\$22 seguida de mflo \$20.
- c. div \$20,\$21 seguida de mfhi \$22.
- d. div \$20,\$21 seguida de mflo \$22.

```
DIV $20, $21, $22 // $20 = $21 : $22

Div $21,$22 // É feita a divisão

Mflo $20 // move from LO register

Resultado = LO

Resto = HI
```

- 24 A instrução div \$2,\$1,\$2 da arquitectura MIPS decompõe-se na seguinte sequência de instruções nativas:
- a. Div \$1,\$2 seguida de mflo \$2.
- b. Div \$1,\$2 seguida de mfhi \$2.
- c. Div \$1,\$2 seguinda de mtlo \$2.
- d. A instrução referida já é nativa.

- 25 A instrução virtual la \$t0, lable da arquitectura MIPS, em que lable corresponde ao segundo endereço do segmento de dados do PCSPIM, decompõem-se na seguinte sequência de instruções nativas
- a. lui \$1,0x1001 seguida de ori \$t0,\$1,0x0001.
- b. ori \$t0,\$1,0x001 seguida de lui \$1,0x1001.
- c. lui \$1,0x0040 seguida de ori \$t0,\$1,0x001.
- d. ori \$t0,\$1,0x0001 seguida de lui \$1,0x0040.

```
La $t0, label
Lui $1, 0x1001 //preenche HI
Ori $t0, $1, 0x0001 //preenche LO
Label = 2º endereço
1º endereço = 10010000
2º endereço = 10010001
```

- 26 Considerando que \$5=0xFFFFFFF e \$10=0x00000002, o valor armazenado no registo destino pela instrução virtual rem \$6, \$5, \$10 é:
- a. \$6=0x00000004.
- b. \$6=0xFFFFFFF4.
- c. \$6=0x00000001.
- d. \$6=0xFFFFFFF.

```
$5 = 0xFFFFFFF7 = -9

$10 = 0x00000002 = 2

Rem = resto da divisão inteira

$6 = -1 = 0xFFFFFFFF

Resultado = LO

Resto = HI
```

- 27 Considerando que no endereço de memória acedido pela instrução "lb \$t0, 0xFF(\$t1)" está armazenado o valor 0x82, o valor armazenado no registo destino no final da execução dessa instrução é:
  - a. 0xFF.
  - b. 0x82.
  - c. 0xFFFFFF82.
  - d. 0xFF82

Conteúdo de 0xFF(\$t1) = 0x82 0x82= 1000 0010 => extensão de sinal 0xFFFFFF82

- Considere que no endereço de memória acedido pela instrução lb \$9,0xC7 (\$9) está armazenado o valor 0x83, e que no registo \$9 está armazenado, antes da sua execução o valor 0x1001FF00. O valor que ficará no registo \$9, no final da execução da instrução é:

a. 0x83.

- b. 0x1001FFC7.
- c. 0xC7.
- d. 0xFFFFFF83.

29 - Na arquitectura MIPS o endereço-alvo de uma instrução de salto condicional ("beq/bne") armazenada no endereço 0x00400032 cujo código original é 0x13ABFFFD é:

- a. 0x00400034
- b. 0x0040FFF4
- c. 0x00400018
- d. 0x0040001C
- 30 Considere uma instrução de salto condicional residente no endereço 0x004038AC, cujo código máquina é 0x1185FFF0. O endereço-alvo dessa instrução é:
  - a. 0x0040386C.
  - b. 0x004038A0.
  - c. 0x00403870.
  - d. 0x0041389C.

31 - Os endereços mínimo e máximo para os quais uma instrução "bne" presente no endereço 0x00430210 pode saltar são:

- a. 0x00000000, 0xFFFFFFF.
- b. 0x00000000, 0x0FFFFFC.
- c. 0x00428214, 0x00438213.
- d. 0x00410214, 0x00450210.

#### Lb \$9, 0xC7(\$9)

Conteúdo de 0xC7(\$9) = 0x83 0x83 = 1000 0011 => extensão de sinal 0xFFFFFF83

## Endereço alvo?

Instrução beq armazenada em 0x00400032 Código Original = 0x13ABFFFD 0x13ABFFFD

0001 0011 1010 1011 1111 1111 1111 1100 <<2

0100 1110 1010 1111 1111 1111 1111 0000

ERRO DO ENUNCIADO

## Endereço alvo?

Instrução beq armazenada em 0x004038AC Código Máquina = 0x1185FFF0 0100 0110 0001 0111 1111 1111 1100 0000 0000 0000 0100 0000 0011 1000 1010 1100

----- 0110 1100

6 C

#### Endereços Mínimo e Máximo

Instrução bne armazenada em 0x00430210 Branches podem referenciar qualquer endereço de uma outra instrução até 32K instruções **antes ou depois** dela própria.

Minimo = 0x00430210 - 32K(7D00) Máximo = 0x00430210 + 32K(7D00)

Max = 0x00430210 + 0x7D00 = 0x00450210

- 32 Os endereços mínimo e máximo para os quais uma instrução de salto condicional (beq ou bne) da arquitectura MIPS, presente no endereço 0x0043FFFC pode saltar são:
  - a. 0x0041FFFC, 0x0045FFFB.
  - b. 0x00437FFC, 0x00447FFB.
  - c. 0x00420000, 0x0045FFFC.
  - d. 0x00438000, 0x00447FFF.
- 33 Os endereços mínimo e máximo para os quais uma instrução "j" presente no endereço 0x00430210 pode saltar são:
  - a. 0x00428214, 0x00438213.
  - b. 0x00000000, 0xFFFFFFF
  - c. 0x00410214, 0x00450210.
  - d. 0x00000000, 0x0FFFFFC.
- 34 Os endereços mínimo e máximo para os quais uma instrução de salto incondicional ("j") da arquitectura MIPS, presente no endereço 0x0043FFFC pode saltar são:
  - a. 0x0041FFFC, 0x0045FFF8
  - b. 0x00420000, 0x0045FFFC
  - c. 0x00000000, 0xFFFFFFF.
  - d. 0x00000000, 0x0FFFFFC.
- 35 A instrução jal label executa sequencialmente as seguintes operações:
- a. PC=PC+4, \$ra=PC, PC=label.
- b. PC=PC+4, PC=label, \$ra=PC.
- c. \$ra=PC, PC=PC+4, PC=label.
- d. \$ra=PC, PC=label, PC=PC+4

#### Endereços Mínimo e Máximo

Instrução beq armazenada em 0x0043FFFC Minimo = 0x0043FFFC - 0x7D00 Máximo = 0x0043FFFC + 0x7D00 =0x0045FFFC

#### Endereços Mínimo e Máximo

Instrução j armazenada em 0x00430210 Minimo = 0x00430210 - 0x7D00 Máximo = 0x00430210 + 0x7D00

#### Endereços Mínimo e Máximo

Instrução j armazenada em 0x0043FFFC Minimo = 0x0043FFFC - 0x7D00 Máximo = 0x0043FFFC + 0x7D00

## Jal label \_ jump and link

Antes de passar para a função, armazena o valor do PC em \$ra.

PC = PC + 4 #update de PC

\$ra = PC #guarda o valor de PC em \$ra
PC = label #salta para label

- 36 A instrução "jal funct" executa sequencialmente as seguintes operações:
  - a. PC = PC + 4, a = PC, PC = funct.
  - b. PC = pc + 4, PC = funct, a = PC.
  - c. \$ra = PC, PC = funct.
  - d. Nenhuma das anteriores.

Jal funct \_ jump and link

PC = PC + 4 #update de PC

\$ra = PC #guarda o valor de PC em \$ra
PC = funct #salta para a função

Não nos referimos a PC como \$PC??

- 37 A instrução jalr \$5 (jump and link on register) executa sequencialmente as seguintes operações:
  - a. PC=PC+4, \$ra=PC, PC=\$5.
  - b. PC=PC+4, \$5=PC, PC=\$ra.
  - c. \$5=PC, PC=PC+4, \$ra=PC.
  - d. \$ra=PC, PC=PC+4, PC=\$5.

## Jalr \$5 \_ jump and link on register

Igual a jal porém o endereço da subrotina que queremos aceder já vem especificado na instrução, neste caso \$5, endereçamento indireto por registo

- 38 No MIPS, as instruções do tipo "I" incluem um campo imediato de 16 bits que:
- a. permite armazenar um offset de endereçamento de +-32 KBytes para as instruções "sw".
- b. permite armazenar um offset de endereçamento +- (32\*4) KBytes para as instruções "sw"
- c. permite armazenar um offset de endereçamento de +- 32KBytes para as instruções "beq"
- d. permite armazenar um offset de endereçamento de +-(32\*4) Kilo instruções para as instruções "beq"

```
Tipo I
Opcode || rs || rt || offset/Imm
Offset/Imm codificado em complemento para 2 (±32K)
Formato I = SW, lw
```

- 39 Segundo a convenção de utilização de registos na arquitectura MIPS, uma subrotina tem de preservar os registos
- a. \$s0... \$s7, \$v0, \$v1.
- b. \$s0... \$s7, \$a0... \$a3
- c. \$a0... \$a3, \$ra
- d. \$s0... \$s7, \$ra

#### Sub-rotinas

Numa sub-rotina o registo **\$ra** tem de ser **sempre salvaguardado**, bem como os registos **\$s0 ... \$s7.** No entanto podem utilizar **livremente** os registos **\$t0 a \$t9, \$v0 e \$v1, \$a0 a \$a3.** 

- 40 Segundo a convenção de utilização de registos da arquitectura MIPS, uma subrotina não necessita de salvaguardar os registos com os prefixos:
  - a. \$a, \$v, \$s.
  - b. \$s, \$v, \$t.
  - c. \$a, \$v, \$t.
  - d. \$a, \$s, \$t.
- 41 O trecho de código que permite atribuir o valor 0xFF à variável "i" indirectamente através do ponteiro "p" é:

```
d.
                         b.
                                                    c.
a.
                         int i;
                                                    int i;
                                                                                 int i;
int i;
                         int*p;
                                                    int *p;
                                                                                 int*p=0xFF;
                                                                                 //inicialização errada
int *p;
                         p = *i; //p \in um
i = &p; //atribui a i
                                                    p = \&i; //atribui a p o
                                                                                 p = \&I;
o endereço do p
                         ponteiro e aqui é lhe
                                                    endereço do i
 //queremos o inverso
                         atribuído um conteúdo e
                                                                                 I = *p;
                                                    *p=0xFF; //atribui ao
                         não um endereço
                                                    conteúdo de p, 0XFF, ou
                        p=0xFF;
                                                    seja, i = 0xFF
*i=x0FF;
```

- 42 Na arquitectura MIPS a stack é gerida de acordo com os seguintes princípios:
  - a. cresce no sentido dos endereços mais altos, apontando o registo \$sp para a última posição ocupada.
  - b. cresce no sentido dos endereços mais baixos, apontando o registo \$sp para a última posição ocupada.
  - c. cresce no sentido dos endereços mais altos, apontando o registo \$sp para a primeira posição livre
  - d. cresce no sentido dos endereços mais baixos, apontando o registo \$sp para a primeira posição livre.

#### Stack

- Espaço de armazenamento temporário
- Vai sendo ocupada á medida que as sub-rotinas são chamadas e libertada por ordem inversa
- cresce no sentido
   decrescente
- está organizada em words
   de 32 bits
- \$sp aponta sempre para o último endereço ocupado
- 43 Numa arquitectura MIPS a stack é gerida de acordo com os seguintes princípios:
  - a. cresce no sentido dos endereços mais altos, apontando o registo \$sp para a última posição ocupada.
  - b. cresce no sentido dos endereços mais altos, apontando o registo \$sp para a primeira posição livre.
  - c. cresce no sentido dos endereços mais baixos, apontando o registo \$sp para a primeira posição livre.
  - d. cresce no sentido dos endereços mais baixos, apontando o registo \$sp para a última posição ocupada.
- 44 Na convenção adotada pela arquitetura MIPS, a realização de uma operação pop da stack do valor do registo \$ra é realizada pela seguinte sequência de instruções:
  - a. addu \$sp,\$sp,4 seguida de lw \$ra,0(\$sp).
  - b. lw \$ra,0(\$sp) seguida de addu \$sp,\$sp,4.
  - c. lw \$ra,0(\$sp) seguida de subu \$sp,\$sp,4.
  - d. subu \$sp,\$sp,4 seguida de lw \$ra,0(\$sp).
- 45 Na convenção adoptada pela arquitectura MIPS, a realização de uma operação de pop do valor do registo \$ra é realizado pela seguinte sequência de instruções:
  - a. addu \$sp,\$sp,4 seguida de lw \$ra,0(\$sp).
  - b. lw \$ra, 0(\$sp) seguida de addu \$sp,\$sp,4.
  - c. addu \$sp,\$sp,4 seguida de sw \$ra,0(\$sp).
  - d. sw \$ra, 0(\$sp) seguida de addu \$sp,\$sp,4
- 46- A detecção de overflow numa operação de adição de números sem sinal faz-se através:
  - a. da avaliação do bit mais significativo do resultado
  - b. do "ou" exclusivo entre o carry in e o carry out da célula de 1 bit mais significativa.
  - c. do "ou" exclusivo entre os 2 bits mais significativos do resultado.
  - d. da avaliação do carry out do bit mais significativo do resultado

```
PUSH —coloca informação do topo da pilha
addiu $sp, $sp, -4
sw $ra, 0($sp)
sw $t0, 4($sp)

POP — retira informação do topo da pilha
lw $t0, 4($sp)
lw $ra, 0($sp)
addiu $sp, $sp, 4
```

#### OVERFLOW

O MIPS apenas deteta overflow nas operações de adição com sinal, quando deteta gera uma exceção

Se CarryOut = 1\_ Houve overflow

Isto só se aplica em situações **SEM** sinal

- 47- A detecção de overflow numa operação de adição de números com sinal faz-se através:
  - a. do "ou" exclusivo entre o carry in e o carry out da célula de 1 bit mais significativa.
  - b. da avaliação do bit mais significativo do resultado.
  - c. do "ou" exclusivo entre os 2 bits mais significativos do resultado.
  - d. da avaliação do carry out do bit mais significativo do resultado.

#### OVERFLOW

Quando a operação tem sinal, o CarryIn terá de ser igual ao CarryOut, caso contrário, existiu overflow. Temos então:

CarryIn XOR CarryOut

- 48- Numa ALU, a detecção de overflow nas operações de adição algébrica é efectuada através:
  - a. do "ou" exclusivo entre o carry in e o carry out da célula de 1 bit mais significativa
  - b. da avaliação do bit mais significativo do resultado.
  - c. do "ou" exclusivo entre o bit mais significativo e o menos significativo do resultado.
  - d. do "ou" exclusivo entre os 2 bits mais significativos do resultado.

## Overflow na ALU

Quando a soma de 2 negativos dá positivo, ou 2 positivos dá negativo, existe overflow, quer tenha ou não sinal.

- 49- Para a implementação de uma arquitetura de multiplicação de 32 bits são necessários, entre outros, registos para o multiplicador e multiplicando e uma ALU. A dimensão exata, em bits, de cada um destes elementos deve ser:
  - a. Multiplicando: 32 bits; Multiplicador: 32 bits: ALU: 64 bits.
  - b. Multiplicando: 32 bits; Multiplicador: 64 bits: ALU: 32 bits.
  - c. Multiplicando: 64 bits; Multiplicador: 32 bits; ALU: 32 bits.
  - d. Multiplicando: 64 bits; Multiplicador: 32 bits; ALU: 64 bits.

Multiplicação

Para que os operandos possuam 32 bits o resultado terá de ser armazenado em 64.

- 50- Numa implementação de uma arquitetura de divisão de 32 bits pode recorrer-se a um algoritmo que, sem alterar o registo armazena o divisor:
  - a. Faça deslocamentos sucessivos do quociente à esquerda, mantendo o dividendo.
  - b. Faça deslocamentos sucessivos do quociente à esquerda e do dividendo à direita.
  - c. Faça deslocamentos sucessivos do quociente à esquerda e do dividendo à esquerda
  - d. Faça deslocamentos sucessivos do quociente à direita e do dividendo à esquerda.

| D | 1 | V | i | S | ã | 0 |
|---|---|---|---|---|---|---|
|   |   |   |   |   |   |   |

- 51- <u>Aplicando o algoritmo de Booth, o produto das quantidades 101010\*100011 pode ser obtido</u> através da seguinte soma algébrica:
  - a.  $-(101010 \times 2^1) + (101010 \times 2^1)$ .
  - b.  $+ (101010 \times 2^{0}) (101010 \times 2^{2}) + (101010 \times 2^{5})$ .
  - c.  $+ (101010 \times 2^{1}) (101010 \times 2^{4})$ .
  - d.  $-(101010 \times 2^0) + (101010 \times 2^2) (101010 \times 2^5)$
- 52- A decomposição numa sequência de adições e subtracções, de acordo com o algoritmo de Booth, da quantidade binária 101101<sub>(2)</sub> é: a. -2<sup>0</sup> + 2<sup>1</sup> 2<sup>2</sup> + 2<sup>4</sup> 2<sup>5</sup>

b. 
$$2^0 - 2^1 + 2^2 - 2^4 + 2^5$$

$$\underline{c. \ 2^0 - 2^1 + 2^2 + 2^3 - 2^4 + 2^5}$$

d. 
$$-2^0 + 2^1 - 2^2 - 2^3 + 2^4 - 2^5$$

53- A decomposição numa sequência de adições e subtracções, de acordo com o algoritmo de Booth, da

Quantidade binária 010110<sub>(2)</sub>:

a. 
$$-2^1 + 2^3 - 2^4 + 3^5$$
.

b. 
$$+2^0 - 2^2$$
.

$$c. + 2^1 - 2^3 + 2^4 - 2^5$$

d. 
$$-2^0 + 2^2$$
.

54- A quantidade real binária 1011,11000000(2) quando representada em decimal é igual a:

b. 11,75

c. 3008,0

d. 1504,0

Vírgula Flutuante 1011,11000000  $2^3 + 2^1 + 2^0 + 2^{-1} + 2^{-2} = 11,75$ 

55- Imagina que se pretende inicializar o conteúdo do registo \$f4 com a quantidade real 2.0. A sequência de instruções que efectua esta operação é:

| a.         |      |
|------------|------|
| li \$t2, 2 |      |
| mtc1 \$t0, | \$f4 |

b. lui \$t0,0x4000 mtc1 \$t0, \$f4 c. li.s \$f4,2.0 cvt.s.w \$f4,\$f0 d. li \$t0,2 mtc1 \$t0,\$f0 mov.s \$f4,\$f0

- 56 O resultado da instrução multu \$t0,\$t1 é representável em 32 bits se:
  - a. HI for uma extensão com sinal de LO
  - b. HI=0x00000000.
  - c. HI for diferente de zero.
  - d. HI=0xFFFFFFF.

## Multiplicação

Multu = multiplicação unsigned Apenas quando os bits mais significativos (HI) forem 0, faz sentido o resultado ser representável em apenas 32 bits

- 57-Considerando que \$t0= -4 e \$t1= 5, o resultado da instrução mult \$t0,\$t1 é:
  - a. HI = 0x800000000, LO = 0x0000000EC.

  - c. HI = 0xFFFFFFEC, LO = 0xFFFFFFFF.
  - d. HI = 0x000000000, LO = 0xFFFFFFEC.

## Multiplicação

-4 \* 5 = -20

É negativo, logo HI = 0xFFFFFFFF

- 58-Considerando que \$t0=-7 e \$t1=2, o resultado da instrução div \$t0,\$t1 é:
  - a. LO=-3, HI=-1.
  - b. LO=-3, HI= 1.
  - c. LO= 1, HI=-4.
  - d. LO=-1, HI=-3.

```
Divisão
-7:2 = -3 resto = -1
HI = Resto = -1
LO = Resultado = -3
```

- 59- Considerando que \$t0=0x00000007 e \$t1=0xFFFFFFE, o resultado da instrução div \$t0,\$t1 é:
  - a. Hi= 0x00000001, LO=0xFFFFFF0.
  - b. HI=0xFFFFFFF0, LO=0xFFFFFFF.
  - c. HI=0xFFFFFFC, LO=0x00000001.
  - d. Nenhuma das anteriores.
- 60- Considerando que o código ASCII do carácter '0' é 0x30 e que os valores das três words armazenadas em memória a partir do endereço 0x10010000 são 0x30313200, 0x33343536 e 0x37380039, num computador MIPS little endian a string ASCII armazenada a partir do endereço 0x10010001 é:
  - a. "21065439".
  - b. "65439".
  - c. "12"
  - d. "345678".

```
Ordem de Armazenamento dos bytes
da memória
Big-Endian = bytes + significativos para
o endereço mais baixo da memória
Little-Endian = bytes - significativos
para o endereço mais baixo da memória
```

- 61- O código máquina da instrução sw \$3,-128(\$4), representado em hexadecimal, é (considerando que para esta instrução opcode = 0x2B):
  - a. 0xAC838080
  - b. 0xAC83FF80
  - c. 0xAC64FF80
  - d. 0xAC648080

- 62- Considerando que \$f2=0x3A600000 e \$fa=0xBA600000, o resultado da instrução sub.s \$f0,\$f2,\$f4 é:
  - a. \$f0=0x39E00000.
  - b. \$f0=0x3AE00000.
  - c. \$f0=0x00000000.
  - d. \$f0=0x80000000.

\$f0 = \$f2 - \$f4 0x3A600000 - 0xBA600000 = 0x80000000

Sub.s \$f0, \$f2, \$f4

- 63- Considere que no endereço de memória acedido pelas instruções lb \$t0,0xFF(\$t0) e lb \$t1,0xFF(\$t0) está armazenado o valor 0x02, o valor armazenado nos respectivos registos destino, no final da execução dessas instruções é:
  - a. \$t0=0x000000FF, \$t1=0xFFFFFFF
  - b. \$t0=0x00000082, \$t1=0xFFFFF82
  - c. \$t0=0xFFFFFF82, \$t1=0x00000082
  - d. \$t0=0xFFFFFFFF, \$t1=0x000000FF

```
Lb

0xFF($t0) = 0x02

0x02 + 0xFF = $t0

0x02 + 0xFF + 0xFF= $t1 ??
```

- 64- Assumindo que o registo \$f8 possui o valor (representado em hexadecimal) 0x3FE00000, após a execução da instrução cvt.d.s \$f10,\$f8, os registos \$f10 e \$f11 terão, respectivamente, os valores:
  - a. 0x00000000, 0x3FFC0000.
  - b. 0x00000000, 0x3FE00000.
  - c. 0x00000000, 0x07FC0000.
  - d. 0x07FC0000, 0x00000000.

```
OX3FE00000
$f11 = parte decimal = 0x00000000
```

- Admitindo que \$f8=0x00000000 e \$f9=0x618A0000, após a execução da instrução cvt.s.d \$f10, \$f8, o registo \$f10 terá o valor (assuma que \$f9 contém a parte mais significativa do operando):
  - a. \$f10=0x7F800000.
  - b. \$f10=0x61D00000.
  - c. \$f10=0x0C500000.
  - d. Nenhuma das anteriores.

```
CVT double to float _____

$f9 = 0x618A0000

$f8 = 0x000000000 = parte decimal

$f10 = $f9
```

66- Considere que os valores reais representados nos registos \$f4 e \$f6 são (em base 2) \$f4=1,00011010x2² e \$f6=-1,10101000x2²-2. O valor armazenado no registo \$f0, em hexadecimal, após a execução da instrução add.s \$f0,\$f4,\$f6 é:

- a. 0x40708000.
- b. 0x40F28000.
- c. 0x40650000.
- d. 0xBE920000.

```
Add com floats

$f4 = 1,00011010x2^2 = 100,011010

$f6 = -1,10101000x2^-2 =-0,0110101000

$f0 = 0x4 ??
```

- 67- Considere que a=0xC0D00000 representa uma quantidade codificada em hexadecimal segundo a norma IEEE 754 precisão simples. O valor representado em "a" é, em notação decimal:
  - a. 0,1625 x 2<sup>1</sup>.
  - b.  $-0.1625 \times 2^3$ .
  - c.  $-3,25 \times 2^{1}$ .
  - d.  $-16,25 \times 2^{1}$ .

Precisão simples = FLOATS \_\_\_\_\_ a=0xC0D00000

- 68- A codificação do número +1,13125 x 10<sup>1</sup> no formato IEEE 754, precisão simples, representado em hexadecimal é:
  - a. 0x415A8000.
  - b. 0x41350000.
  - c. 0x3E350000.
  - d. 0x01DA8000.
- 69- A representação normalizada e arredondada para o par mais próximo de acordo com o formato IEEE 754 precisão simples do numero 100,110110000000000010110<sub>2</sub> é:
  - a.  $1,00110110000000000000110 = 2^3$ .
  - b.  $1,00110110000000000000110 = 2^{-3}$ .
  - c.  $1,00110110000000000000101 = 2^3$ .
- 70- Considere duas máquinas (A e B) com implementações distintas da mesma arquitectura do conjunto de instruções (ISA). A máquina A possui uma duração de sinal de relógio de 0,5ns e a máquina B de 0,4ns. Para um dado programa a máquina A apresenta um CPI de 2,0 e a B de 3,0.
  - a. A máquina A é mais rápida do que a maquina B por um factor de 1,25.
  - b. A máquina A é mais rápida do que a maquina B por um factor de 1,2.
  - c. A máquina B é mais rápida do que a máquina A por um factor de 1,25.
  - d. A máquina B é mais rápida do que a máquina A por um factor de 1,2.

# 2º Parte - Datapath

- 71- Numa implementação <u>single-cycle</u> da arquitectura MIPS:
  - a. Existe uma única ALU para realizar todas as operações aritméticas e lógicas necessárias
  - b. para executar num único ciclo de relógio qualquer uma das instruções suportadas.
  - c. Existem registos à saída dos elementos operativos fundamentais para guardar valores a utilizar no ciclo de relógio seguinte.
  - d. Todas as operações de leitura e escrita são síncronas com o sinal de relógio.
  - e. Existem memórias específicas para código e dados para possibilitar o acesso a ambos os tipos de informação num único ciclo de relógio.

## Single Cycle MIPS

Escrita = síncrona Leitura = assíncrona

Num único ciclo de relógio conseguimos aceder a código e dados pois temos 2 memórias distintas (1 para dados, 1 para código - Modelo Harvard)

## 72- A frequência de relógio de uma implementação <u>single cycle</u> da arquitectura MIPS:

- a. É limitada pelo maior dos tempos de atraso dos elementos operativos Memória, ALU e *File Register*.
- b. Varia em função da instrução que está a ser executada.
- c. É limitada pelo maior dos atrasos cumulativos dos elementos operativos envolvidos na execução da instrução mais longa.
- d. É limitada pelo menor dos tempos de atraso dos elementos operativos Memória, ALU e *File Register*.

# Frequência de Relógio Em single cycle

Num único ciclo de relógio conseguimos aceder a código e dados pois temos 2 memórias distintas (1 para dados, 1 para código - Modelo Harvard)

## 73 – Numa implementação *single-cycle* da arquitectura MIPS:

- a. Existem memórias independentes para código e dados para possibilitar o acesso a ambos os tipos de informação num único ciclo relógio.
- Existe uma única ALU para realizar todas as operações aritméticas e lógicas (incluído o calculo do valor do PC, BTA, endereços de acesso á memoria e comparação de registos) necessários para (executar) num único ciclo de relógio qualquer uma das instruções suportadas
- c. Existe uma única memoria acedida para código e e para dados em ciclos de relógio distintos.
- d. Todas as operações de leitura e escrita são síncronas com o sinal de relógio

## 74- A unidade de controlo de uma implementação *multi-cycle* da arquitectura MIPS:

- a. é um elemento combinatório que gera os sinais de controlo em função do campo opcode do código máquina da instrução.
- b. é uma máquina de estados em que o primeiro e o segundo estados são comuns à execução de todas as instruções.
- c. é uma máquina de estados com um número de estados igual ao número de fases da instrução mais longa.
- d. é um elemento combinatório que gera os sinais de controlo em função do campo *funct* do código máquina da instrução.
- 75- Numa implementação <u>multi-cycle</u> da arquitectura MIPS, na segunda e terceira fases de execução de uma instrução de salto condicional ("**beq/bne**"), a ALU é usada, pelo ordem indicada, para:
  - a. calcular o valor do *Branch Target Address* e comparar os registos (operandos da instrução)
  - b. calcular o valor de PC+4 e comparar os registos (operandos da instrução).
  - c. comparar os registos (operandos da instrução) e calcular o valor do *Branch Target Address*.
  - d. calcular o valor de PC+4 e o valor do *Branch Target Address*.

## ALU em Multi-Cycle BRANCHES

- 1º calcula PC+4
- 2º calcula branch target address
- 3º compara os operandos
- 76- Uma implementação *pipelined* de uma arquitectura possui, relativamente a uma implementação *single-cycle* da mesma, a vantagem de:
  - a. Diminuir o tempo de execução de cada uma das instruções.
  - b. Permitir a execução de uma nova instrução a cada novo ciclo de relógio
  - c. Aumentar o débito de execução das instruções.
  - d. Todas as anteriores.

- 77- A frequência de relógio de uma implementação *pipelined* da arquitectura MIPS:
  - a. É limitada pelo maior dos atrasos cumulativos dos elementos operativos envolvidos na execução da instrução mais longa.
  - b. É definida de forma a evitar stalls, assim como delay slots.
  - c. É limitada pelo menor dos tempos de atraso dos elementos operativos Memória, ALU e *File Register*.
  - d. É limitada pelo maior dos tempos de atraso dos elementos operativos Memória, ALU e *File Register*.
- 78- A técnica de *forwarding/bypassing* num processador MIPS *pipelined* permite:
  - a. Utilizar como operando de uma instrução um resultado produzido por outra instrução que se encontra numa etapa mais recuada do *pipeline*.
  - b. Trocar a ordem de execução das instruções de forma a resolver um *hazard* de dados.
  - c. Utilizar como operando de uma instrução um resultado produzido por outra instrução que se encontra numa etapa mais avançada do *pipeline*.
  - d. Escrever o resultado de uma instrução no File Register antes de ela chegar à etapa WB
- 79- Numa implementação <u>single cycle</u> da arquitectura MIPS, a frequência máxima de operação imposta pela instrução de <u>leitura</u> da memória de dados é, assumindo os atrasos a seguir indicados:

```
• t_{\text{EXEC}} = t_{\text{RM}} + \text{max}(t_{\text{RRF}}, t_{\text{CNTL}}) + t_{\text{ALU}} + t_{\text{WRF}}
                                                                 Memórias externas: leitura - 9ns, escrita – 11ns;
                                                                                                                                                                Instrução SW:
a. 32,25 MHz (T=31ns).
                                                                  <u>File register</u>: leitura – 3ns, escrita – 4ns;
                                                                                                                                                                  • t_{EXEC} = t_{RM} + max(t_{RRF}, t_{CNTL}, t_{SE}) + t_{ALU} + t_{WM}
                                                                                                                                                                Instrução LW:
b. 25,00 MHz (T=40ns).
                                                                 Unidade de controlo: 2ns;
                                                                                                                                                                  • t_{\text{EXEC}} = t_{\text{RM}} + \text{max}(t_{\text{RRF}}, t_{\text{CNTL}}, t_{\text{SE}}) + t_{\text{ALU}} + t_{\text{RM}} + t_{\text{WRF}}
                                                                 ALU (qualquer operação): 7ns;
                                                                                                                                                                Instrução BEQ:
c. 29,41 MHz (T=34ns).
                                                                                                                                                                  • t_{\text{EXEC}} = t_{\text{RM}} + \text{max}(\frac{\text{max}(t_{\text{RRF}}, t_{\text{CNTL}}) + t_{\text{ALU}}}{t_{\text{SE}} + t_{\text{SL2}} + t_{\text{ADD}}}) + t_{\text{stPC}}
                                                                  Somadores: 4ns; Outros: Ons
d. 31,25 MHz (T=32ns).
                                                                                                                                                                  nstrução J:

• t<sub>EXEC</sub> = t<sub>RM</sub> + max(t<sub>CNTL</sub>, t<sub>SL2</sub>) + t<sub>stPC</sub>
```

- 80 Considerando as seguintes frequências relativas de instruções de um programa a executar num processador MIPS: **lw** 20%; **sw** 10%; **tipo R** 50%; **beq/bne** 15%; **j** 5%, a melhoria de desempenho proporcionada por uma implementação *multi-cycle* a operar a 100MHz relativamente a uma *single-cycle* a operar a 20 MHz é de:
  - a. 1,25.
  - b. 1.
  - c. 5.
  - d. 0,8.
- 81 Um hazard de controlo numa implementação *pipelined* de um processador ocorre quando:
  - a. Um dado recurso de hardware é necessário para realizar no mesmo ciclo de relógio duas ou mais operações relativas a instruções em diferentes etapas do pipeline.
  - b. É necessário fazer o *instruction fetch* de uma nova instrução e existe numa etapa mais avançada do *pipeline* uma instrução que ainda não terminou e que pode alterar o fluxo de execução.
  - c. Existe uma dependência entre o resultado calculado por uma instrução e o operando usado por outra que segue mais atrás do *pipeline*.
  - d. Por azar, a unidade de controlo desconhece o *opcode* da instrução que se encontra na etapa ID.

- 82 O seguinte trecho de código, a executar sobre uma implementação *pipelined* da arquitectura MIPS, apresenta os seguintes *hazards*:
  - a. Um *hazard* de controlo na quarta instrução e um *hazard* de dados na segunda instrução que pode ser resolvido por *forwarding*.
  - b. Um *hazard* estrutural na primeira instrução e um *hazard* de controlo na quarta instrução.
  - c. Um *hazard* de controlo na quarta instrução e *hazards* de dados na segunda, terceira e na quarta instruções que podem ser resolvidos por *forwarding*.
  - d. Um *hazard* de controlo na quarta instrução e *hazards* de dados na terceira e na quarta instruções que podem ser resolvidos por *forwarding*.

```
L1: lw $t0, 0($t1) # 1
add $t2, $t3, $t4 # 2
or $t1, $t2, $t0 # 3
beg $t5, $t1, L1 # 4
```

83 – Considere o *datapath* e a unidade de controlo fornecidos na figura da última página (com ligeiras alterações relativamente à versão das aulas teórico-práticas) correspondendo a uma implementação *multi-cycle* simplificada da arquitectura MIPS. Admita que os valores indicados no *datapath* fornecido correspondem à "fotografia" tirada no decurso da execução de uma instrução.

Tendo em conta todos os sinais, pode-se concluir que está em execução a instrução:

- a. lw \$6,0x2020(\$5) na terceira fase.
- b. **add** \$4,\$5,\$6 na quarta fase.
- c. **add** \$4,\$5,\$6 na terceira fase.
- d. **lw** \$6,0x2020(\$5) na quinta fase.

Considere o trecho de código apresentado na Figura 1, bem como as tabelas os valores dos registos que ai se apresentam. Admita que o valor presente no registo \$PC corresponde ao endereço da primeira instrução, que nesse instante o conteúdo dos registos é o indicado, e que vai iniciar-se o *instruction fetch* dessa instrução. Considere ainda o *datapath* e a unidade de controlo fornecidos na Figura 2 (última página).

| Endereço     | Dados        | Opcode | Funct | Operação |      |            |     | Fig              | ura 1                                                 |   |
|--------------|--------------|--------|-------|----------|------|------------|-----|------------------|-------------------------------------------------------|---|
| ***          |              | 0      | 0x20  | add      | 1    |            |     |                  |                                                       |   |
| 0x1001009C   | 0xFFFF0000   | 0      | 0x22  | sub      | \$5  | 0xFF0180FF |     |                  |                                                       |   |
| 0x100100A0   | 0x021B581A   | 0      | 0x24  | and      | \$6  | 0x100100A0 | L1: | and<br>beq<br>sw | \$6,0(\$7)<br>\$8,\$6,\$5<br>\$8,\$0,L2<br>\$8,4(\$7) | 5 |
| UX TOU TOUAU | UXU2 1B38 IA | 0      | 0x25  | or       | \$7  | 0x1001009C |     |                  |                                                       | 4 |
| 0x100100A4   | 0x00008000   | 0x02   |       |          |      |            |     |                  |                                                       |   |
| 04100100717  | CACCCCCCC    | 0×04   |       | beq      | \$8  | 0x00001E00 |     |                  |                                                       | - |
| 0x100100A8   | 0x1B54E790   | 0x05   |       | bne      |      |            |     |                  |                                                       | 4 |
|              |              | 0×08   |       | addi     |      |            |     | addi             | \$7,\$7,8                                             | - |
| 0x100100AC   | 0x00FE7F00   | 0x0C   |       | andi     | \$PC | 0x00400048 |     | i                | L1                                                    | 3 |
|              | 0.5550000    | 0x23   |       | lw       |      | CPU        | L2: | 3                |                                                       |   |
| 0x100100B0   | 0x5FF38C29   | 0x2B   |       | sw       |      |            | LZ. | ***              |                                                       |   |
|              |              |        |       |          |      |            |     |                  |                                                       |   |

- 84 Para as 3 primeiras instruções do trecho de código apresentado na Figura 1, os sinais de controlo representados no seguinte diagrama temporal correspondem, pela ordem indicada, a:
  - a. "ALUSelB", "ALUOp" e "PCSource".
  - b. "PCSource", "ALUOp" e "ALUSelB".
  - c. "PCSource", "ALUSelB" e "ALUOp".
  - d. "ALUSelB", "PCSource" e "ALUOp".



- 85- Também para as 3 primeiras instruções do trecho de código apresentado na Figura 1, os sinais de controlo representados no seguinte diagrama temporal correspondem, pela ordem indicada, a:
  - a. "RegWrite", "PCWriteCond" e "RegDst".
  - b. "RegDst", "RegWrite" e "PCWriteCond".
  - c. "PCWriteCond", "RegWrite" e "RegDst".
  - d. "RegDst", "PCWriteCond" e "RegWrite".



- 86 Para a primeira instrução do trecho de código apresentado na Figura 1, e supondo que os valores dos registos do CPU são os que se indicam na mesma figura, os sinais do *datapath* representados no seguinte diagrama temporal correspondem, pela ordem indicada, a:
  - a. "A", "InstRegister" e "PC".
  - b. "B", "PC" e "ALUOut".
  - c. "A", "PC" e "ALUOut".
  - d. Nenhuma das anteriores.



- 87 Face aos valores presentes no segmento de dados (tabela da esquerda) e nos registos, o número total de ciclos de relógio que demora a execução completa do trecho de código apresentado, numa implementação *multicycle* do MIPS, é (desde o instante inicial do *instruction fetch* da primeira instrução até ao memento em que vai iniciar-se o *instruction fetch* da instrução presente em "L2:"); a. 58 ciclos de relógio.
  - b. 12 ciclos de relógio.
  - c. 6 ciclos de relógio.
  - d. 35 ciclos de relógio.

