# ΟΡΓΑΝΩΣΗ ΥΠΟΛΟΓΙΣΤΩΝ ΗΡΥ 312

## **ΕΡΓΑΣΤΗΡΙΟ 3** Αναφορά Εργαστηριακής Άσκησης

#### Ομάδα Εργασίας LAB31220188

α/α Α.Μ. Ονοματεπώνυμο

1 2011030010 Χριστοδουλου Θεοφιλος 2 2011030009 ΚΑΡΙΜΠΙΔΗΣ ΔΙΟΝΥΣΗΣ

Στο 3ο εργαστήριο δημιουργήσαμε το ολοκληρωμένο datapath καθώς και το control ώστε να υλοποιούνται όλες οι εντολές που μας δόθηκαν κατά το 2ο εργαστήριο.

### **DATAPATH**

Για να δημιουργήσουμε το ολοκληρωμένο datapath ουσιαστικά κάναμε τις κατάλληλες συνδέσεις στα 4 stages που είχαμε φτιάξει ήδη απο το προηγούμενο εργαστήριο, ενώ για την υλοποίησή μας δε χρειάστηκαν επιπρόσθετοι registers.

Επίσης δημιουργήσαμε ακόμη 2 ίδιους πολυπλέκτες, ένας για τις εντολές store και ένας για τις load, τους οποίους και ενσωματώσαμε στο MEMSTAGE. O **store\_mux** παίρνει ως είσοδο την έξοδο RF\_B απο την register file, και στην έξοδό του βγάζει ολόκληρο το σήμα αυτό για τις περιπτώσεις sw ή τα 8LSB με zerofill για τις περιπτώσεις sb και η έξοδος οδηγείται στην μνήμη.

Αντίστοιχα λειτουργεί και ο **load\_mux** για τις περιπτώσεις lw και lb όπου ως είσοδο παίρνει την έξοδο της μνήνης και η έξοδός του οδηγείται σε έναν πολυπλέκτη που διαλέγει τι θα γράψει στην RF.

Οι συνδέσεις των επιμέρους στοιχείων έγιναν όπως φαίνονται αναλυτικά στο ακόλοθυθο block diagram..

Χριστοδούλου Θεόφιλος Α.Μ.: 2011030010

**Καριμπίδης Διονύσης Α.Μ.: 2011030009** Μάρτιος 2014



Με κόκκινες γραμμές εμφανίζονται οι είσοδοι του Control, ενώ με μπλε οι έξοδοί του.

### **Control**

Το control module δίνει στο σύστημα όλα τα καθοριστικά σήματα για την εκτέλεση μιας εντολής. Όπως φαίνεται και παραπάνω, αυτά είναι τα:

PC Sel, PC LdEn,

RegDst, RF\_WrData\_sel, (RF) WE,

ALU sel, ALU op,

 $\Omega$ ς εισόδους παίρνει το *reset*, το *clk*, την 32-bit εντολή (*instr*) που διαβάστηκε από την Instruction Memory και το σήμα *Zero* της ALU.

Στην ουσία, πρόκειται για μία μηχανή πεπερασμένων καταστάσεων (FSM), που επεξεργάζεται τα σήματα που δέχεται ως εισόδους για να παράγει τα κατάλληλα σήματα εξόδου που θα οδηγήσουν στην εκτέλεση της εκάστοτε εντολής.

Η λειτουργία της FSM παρουσιάζεται συνοπτικά στο διάγραμμα που ακολουθεί..

Χριστοδούλου Θεόφιλος Α.Μ.: 2011030010

**Καριμπίδης Διονύσης Α.Μ.: 2011030009** Μάρτιος 2014





#### **CRASH TEST**

Τα επιμέρους components είχαν δοκιμαστεί και ελεγχθεί εκτενώς στο προηγούμενο εργαστήριο (εκτός από τους 2 νέους πολυπλέκτες), όπου αποδείξανε την ορθή λειτουργία τους, ακόμα και υπό αντίξοες συνθήκες.

Το ζητούμενο, λοιπόν, ήταν ο σωστός χρονισμός των σημάτων του Control, ώστε να οδηγούνται σωστά τα κατάλληλα σήματα εντός του datapath.

Το παραπάνω πραγματοποιήθηκε επιτυχώς και πλέον έχουμε έναν μικρό επεξεργαστή που μπορεί με απόλυτη επιτυχία να εκτελέσει τις εντολές του CHARIS4, όπως αυτές παρουσιάστηκαν στο 2ο εργαστήριο.

Παρακάτω φαίνεται η **επιτυχής εκτέλεση ολόκληρου του δοκιμαστικού προγράμματος** που δόθηκε στο εργαστήριο, σε μία από τις καλύτερες φωτογραφίες που έχουν τραβηχτεί μέσα σε αυτό!

(Τα χρώματα προστέθηκαν για κατηγοριοποίηση των σημαντικών σημάτων ανά εντολή)



Χριστοδούλου Θεόφιλος Α.Μ.: 2011030010

Καριμπίδης Διονύσης Α.Μ.: 2011030009

Και πιο συγκεκριμένα οι επιμέρους εντολές..

✔ Οι 3 πρώτες li, μετά το reset..

li \$1, 2 - \$1 = 2li \$2, 3 - \$2 = 3



3 R-type εντολές..
add \$6, \$2, \$2 -- \$6 = 6
sub \$7, \$6, \$5 -- \$7 = 7
shl \$8, \$3
-- \$8 = 8

|                      |                    | 556.680 ns  |                |                |              |               |                  |             |  |  |  |
|----------------------|--------------------|-------------|----------------|----------------|--------------|---------------|------------------|-------------|--|--|--|
| Name                 | Value              |             | 500 ns         | 520 ns         | 540 ns       | 560 ns        | 580 ns           | 600 ns      |  |  |  |
| U <sub>a</sub> clk   | 1                  |             |                |                |              |               |                  |             |  |  |  |
| l₁ rst               | Θ                  |             |                |                |              |               |                  |             |  |  |  |
| ▶ ■ pc[31:0]         | 36                 | 28          | X              | 32             | Х            | 36            | 5 X              | 40          |  |  |  |
| instr[31:            | 100000001100011100 | X1000000001 | 00011000010000 | 0 🛚 1000000011 | 000111001010 | 000 🔾 1000000 | 0011010000000000 | 00 \11100   |  |  |  |
| lost                 | r3                 | XinstrrX r  | 1 X r2 X r     | 3 XinstrrX r   | 1 X r2 X     | rв XinstrrX   | r1 X r2 X        | rB XinstrrX |  |  |  |
| reg_out2             | 2                  |             |                |                | 2            |               |                  |             |  |  |  |
| reg_out3             | 3                  |             |                |                | 3            |               |                  |             |  |  |  |
| reg_out <sup>2</sup> | 4                  |             |                |                | 4            |               |                  |             |  |  |  |
| ▶ ■ reg_outs         | 5                  |             |                |                | 5            |               |                  |             |  |  |  |
| reg_out6             | -1                 |             |                |                | -1           |               |                  |             |  |  |  |
| ▶ ■ reg_out7         |                    | 0           | X              |                |              | 6             |                  |             |  |  |  |
| reg_out8             |                    |             | 0              |                | Х            |               | 7                |             |  |  |  |
| reg_outs             |                    |             |                | 0              |              |               | X                | 8           |  |  |  |

**Καριμπίδης Διονύσης Α.Μ.: 2011030009** Μάρτιος 2014

#### Ακολουθούν...

addi \$9, \$4, 4 -- \$9 = 9 rol \$10, \$4 -- \$10 = 10 li \$0, 11 -- NOP!!!



✔ Μία ori, μία branch και μία beq μετ' εμποδίων..

ori \$17, \$4, 2 -- \$17 = 7, PC = 72

 $b \ 3 - PC = PC + 4 + 12 = 92$ 

nop

nop

nop

beg \$14, \$2, 3 - PC = PC + 4 + 12 = 108

| $0 \in q \ \psi 14, \ \psi 2, \ \theta = 1 \ C = 1 \ C + 4 + 12 = 100$ |                  |                   |                  |                 |           |                |                  |         |  |  |  |  |
|------------------------------------------------------------------------|------------------|-------------------|------------------|-----------------|-----------|----------------|------------------|---------|--|--|--|--|
|                                                                        |                  | 1,010.427 ns      |                  |                 |           |                |                  |         |  |  |  |  |
| Name                                                                   | Value            | 960 ns            | 980 ns 1,0       | ,000 ns 1       | 1,020 ns  | 1,040 ns       | 1,060 ns 1       | 1,080 r |  |  |  |  |
| $\mathbb{T}_{o}$ clk                                                   | 0                |                   |                  |                 |           |                |                  |         |  |  |  |  |
| 🏗 rst                                                                  | 0                |                   |                  |                 |           |                |                  |         |  |  |  |  |
| gc[31:0]                                                               | 92               | 76                | 80               | 92 🗡            | 96        | X 10           | _^               |         |  |  |  |  |
| instr[31:0]                                                            | 1111110000000000 | 11111000100100010 | 00000000 \11111  | 110000 00000000 | 000000011 | 10000100000000 | 000000011 \(0000 | 001     |  |  |  |  |
| To st                                                                  | b1               | instr ori1 o      | ri2 / r3 /instrr | \ b L \ li2     | instrr be | q1 / beq2 / bz | 1 / li2 /instr   | X_      |  |  |  |  |
| reg_out3[3]                                                            | 3                |                   |                  | 3               | 3         |                |                  |         |  |  |  |  |
|                                                                        |                  |                   |                  |                 |           |                |                  |         |  |  |  |  |

Καριμπίδης Διονύσης Α.Μ.: 2011030009

✔ Ακόμα μία beg, ακολουθούμενη από 2 store..

beq \$15, \$10, 16

sw \$5, 4(\$3) -- MEM[2] = -1

sb \$10, 8(\$15) - MEM[3] = 10



Τέλος, μία ακόμη store και 2 load..

sb \$10, 8(\$15) - MEM[3] = 10

lw \$18, 2(\$10) -- \$18 = MEM[3] = 10

lb \$19, 8(\$0) --\$19 = MEM[2] = 255



Εξαιρετικό, ε?