### ΟΡΓΑΝΩΣΗ ΥΠΟΛΟΓΙΣΤΩΝ ΗΡΥ 312

### ΕΡΓΑΣΤΗΡΙΟ 4

### Αναφορά Εργαστηριακής Άσκησης

#### Ομάδα Εργασίας LAB31220188

α/α Α.Μ. Ονοματεπώνυμο

1 2011030010 Χριστοδουλου Θεοφιλος 2 2011030009 ΚΑΡΙΜΠΙΔΗΣ ΔΙΟΝΥΣΗΣ

Στο 4ο εργαστήριο επεκτείναμε την λειτουργία του 3ου ώστε να υποστηρίζει ακόμη κάποιες πιο σύνθετες εντολές. Οι εντολές που προσθέσαμε αλλά και τα format τους είναι οι εξής:

Load\_byte\_BO (I-format), AddLE (R-format), Add\_Mem (I-format), Branch\_Equal\_Reg-Mem (R-format), Store\_registers (I-format)

#### Και ακολουθεί το DATAPATH της υλοποίησης..

(στο σχήμα αυτό δεν εμφανίζεται ο register μετά την έξοδο της alu αλλά και το ldBO\_module που περιγράφουμε παρακάτω)



Χριστοδούλου Θεόφιλος Α.Μ.: 2011030010

BO2
ALU\_Bin\_sel=01
ALU\_func=1111

BO3
PC\_LdEn=1
Rf\_We=1
Rf\_WrData\_sel=11

Rf\_WrData\_sel=11

\*Τα σήματα που δεν εμφανίζονται βρίσκονται στη default κατάστασή τους.

Η εντολή αυτή εκτελείται σε 5 κύκλους και για να την υλοποιήσουμε προσθέσαμε έναν καταχωρητή ο οποίος "κρατάει" την τιμή του byte offset που είναι τα 2lsb της διεύθυνσης της μνήμης. Η πληροφορία αυτή παράγεται στην alu οπότε συνδέσαμε την έξοδό της στον καταχωρητή που δημιουργήσαμε,διότι το περιεχόμενο αυτής της θέσης μνήμης θα παραχθεί στον επόμενο κύκλο. Η έξοδος του καταχωρητή αυτού όπως και η έξοδος της μνήμης γίνονται οι είσοδοι σε ένα νέο module το οποίο λειτουργεί ασύγχωνα και ουσιαστικά διαλέγει ανάλογα το byte offset ποιο byte θα γράψει πίσω στην RF. Τέλος προσθέσαμε στον πολυπλέκτη ο οποίος επιλέγει τι θα γράψει στην RF ακόμη μια είσοδο που προέρχεται απο το module που περιγράψαμε.

(Το εν λόγω module δε φαίνεται στην εικόνα του datapath παρακάτω,αλλά υπάρχει στον κώδικα της υλοποίησης.)

# 2)ADDLE



\*Τα σήματα που δεν εμφανίζονται βοίσκονται στη default κατάστασή τους

Αρχικά επιλέγουμε στον πολυπλέκτη που διαλέγει την 2η διεύθυνση ανάγνωσης της RF το σήμα RegDst (rf\_b\_sel στον κώδικά μας) να είναι '1' ώστε να διαβάσουμε το περιεχόμενο της διεύθυνσης RF[rd]. Στην συνέχεια δίνουμε τα κατάλληλα σήματα στην alu ώστε να εκτελέσει μια αφαίρεση ανάμεσα στο RF[rs]-RF[rd]. Αν zero = '1' τότε οι τιμές είναι ίσες άρα εκτελούμε την εντολή add στους επόμενους κύκλους, αλλιώς αν το msb(alu\_output) = '1' τότε το RF[rd] είναι μεγαλύτερο του RF[rs] άρα πάμε στην κατάσταση nop1 ώστε να εκτελέσουμε την nop, αλλιώς το RF[rd] είναι μικρότερο του RF[rs] οπότε πάλι εκτελούμε μια add.

Για την εκτέλεση της εντολής add προσθέσαμε απλώς νέες καταστάσεις αντί να μεταβούμε σε ήδη υπάρχουσες και να χρειαστεί να τις αλλάζουμε.





\* Ια σηματα που δεν εμφανιζονται βρισκονται στη default κατασταση τους.

Για την υλοποίηση αυτής της εντολής προσθέσαμε έναν καταχωρητή ο οποίος κρατάει την έξοδο της μνήμης μεμ[RF[rs]. Στον επόμενο ακριβώς κύκλο έχει παραχθεί και το μεμ[RF[rs] + SignExtend(Imm) οπότε διαλέγουμε τα κατάλληλα σήματα ώστε να γίνει η πρόσθεση μεταξύ αυτών των 2 τιμών και να γραφτεί πίσω στην RF.

4) Branch Equal Reg-Mem



\*Τα σήματα που δεν εμφανίζονται βρίσκονται στη default κατάστασή τους

Προσθέσαμε πριν την είσοδο Addr της μνήμης έναν πολυπλέκτη ο οποίος επιλέγει εάν η διεύθυνση που θα διαβάσει η μνήμη θα προέρχεται από την έξοδο της alu ή κατευθείαν απο το immediate. Έτσι στην περίπτωση αυτής της εντολής περιμένουμε ένα κύκλο ώστε να παραχθεί το MEM[Imm << 2] αλλά και το RF[rs]. Διαλέγουμε πάλι τα κατάλληλα σήματα ώστε να κάνουμε μια αφαίρεση μεταξύ αυτών των 2 τιμών και ανάλογα το σήμα zero επιλέγουμε αν θα πάμε στην επόμενη εντολή ή όσες εντολές ορίζονται απο το αποτέλεσμα PC + 4 + RF[rt]. Για να υπολογίσουμε αυτό το αποτέλεσμα έχουμε προσθέσει έναν πολυπλέκτη ο οποίος μόνο στις περιπτώσεις που είναι επιτυχημένη η **Branch\_Equal\_Reg-Mem** επιλέγει το RF[rt] ως είσοδο του module ImmedAdder και αντίστοιχα ενεργοποιούμε το κατάλληλο pc\_sel.

## 5) STORE REGISTERS



\*Τα σήματα που δεν εμφανίζονται βρίσκονται στη default κατάστασή τους

Σε αυτήν την εντολή χρειαστήκαμε 2 modules που ουσιαστικά λειτουργούν σαν counters. Ο ένας ξεκινάει απο το 0 και αυξάνεται βγάζοντας ώς αποτέλεσμα σε κάθε κύκλο ρολογιού το temp+1 και ο άλλος ξεκινάει απο την τιμή rs και αυξάνεται αντίστοιχα κάθε φορά υπολογίζοντας το καινούριο i. Και οι 2 αυτοί counters διαθέτουν ένα σήμα enable. Έτσι ενεργοποιούμε ένα χρόνο πιο πριν τον counter Ri διότι για να βγει το αποτέλεσμα που επιθυμούμε πρέπει να περάσει ένας κύκλος, μιας και περνάει μέσα απο την RF, και στον ακριβώς επόμενο κύκλο ενεργοποιούμε και το enable του temp. Η έξοδος του tmp γίνεται είσοδος στον πολυπλέκτη της Α εισόδου της alu όπου και πραγματοποιούμε την πρόσθεση μεταξύ Immed + (\$temp << 2) που μας δίνει την θέση διεύθυνσης της μνήμης που θα γράψουμε την τιμή RF[i].

### Simulation:

(με  $\gamma \alpha \lambda \alpha \zeta$ ιο εμφανίζονται τα σήματα της RF, με  $\kappa$ ίτρινο της μνήμης και με  $\mu \circ \beta$  του  $pc\_counter$ )

Οι πρώτες 4 εμφανίζουν την πρώτη li και όλες τις επόμενες  $\sinh$  όπου ουσιαστικά διπλασιάζουμε την τιμή του καταχωρητή 20









παρατηρούμε ότι για τις εντολές ldBO στον καταχωρητή 1 εχουμε την τιμή 2, στον 2 την 3,στον 3 την 4 και στον 4 την 5. Επίσης η τιμη -256 που εμφανίζεται να γράφεται στον 20 είναι η ffffff00 σε δεμαεξαδικό σύστημα.



Έχουμε στην διεύθυνση μνήμης 5 την επιθυμητή τιμή και τις αντίστοιχες τιμές στους καταχωρητές 21, 22 και 1



Στην περίπτωση αυτή φαίνεται πως η εντολή addle μεταβαίνει σε μια add ή σε μια nop (το 255 που γράφεται στον reg20 είναι η τιμή 000000ff σε δεκαεξαδικό σύστημα οπότε και είναι σωστή)



#### addmem

(το 00000010 που γράφεται στον reg20 είναι η τιμή 16 σε δεκαδικό σύστημα οπότε και είναι σωστή)

Χριστοδούλου Θεόφιλος Α.Μ.: 2011030010



# Οι υπόλοιπες addmem (το 0000014 που γράφεται στον reg20 είναι η τιμή 20 σε δεκαεξαδικό σύστημα οπότε και είναι σωστή)







Εδώ παρατηρούμε τις εγγραφές στην μνήμη που εκτελεί η εντολή store registers (οι τιμές εμφανίζονται σε hexadecimal μορφή)

