Lab 5: Flip Flops

### **Objectives**

- · To become familiar with flip-flops.
- To implement and observe the operation of different flip-flops.

### **Apparatus**

7400 quad 2-input NAND gates (x2) 7476 dual JK master-slave flip-flops 7474 dual positive edge triggered D flip-flops

#### **Procedure**

1. Build the SR latch shown in Fig.1. Q and Q' outputs are connected to LED's of the CADET.



Figure. 1

Verify the truth table of SR latch experimentally.

### 152120211104\_Q1.circ



| С | S | R | Q                   | Q' |
|---|---|---|---------------------|----|
| 1 | 1 | 0 | 1                   | 0  |
| 1 | 0 | 0 | Önceki Durumu Korur |    |
| 1 | 0 | 1 | 0                   | 1  |
| 0 | 1 | 0 | Önceki Durumu Korur |    |
| 0 | 0 | 1 | Önceki Durumu Korur |    |
| 1 | 1 | 0 | 1                   | 0  |
| 1 | 1 | 1 | Tanımsız            |    |
| 0 | 0 | 1 | 0                   | 1  |
| 0 | 1 | 1 | Önceki Durumu Korur |    |
| 1 | 0 | 0 | Önceki Durumu Korur |    |

C değeri 0 iken S ve R değerlerinden bağımsız olarak sonuç bir önceki sonuca eşit olur. C değeri 1 iken; Eğer S = 1 ise Q = 0, S = R = 1 ise devrede Q = 1 Q' = 1 olarak gözlemlenir ancak Q ile Q' değerleri birbirinin zıttı olduğundan dolayı bu durum tanımsız olmaktadır. C değeri 1 ve S = R = 0 iken bir önceki durumu korumaktadır.

**2.** Modify the basic RS latch into a D latch by adding the steering gates and the inverter shown in Fig.2. Connect the D input to the pulse generator of the CADET and set it at 1 Hz.

# **Digital Systems Laboratory**



Figure 2.

Obtain the truth table experimentally.

### 152120211104\_Q2.circ



| E | D | Q                   | Q' |  |
|---|---|---------------------|----|--|
| 1 | 1 | 1                   | 0  |  |
| 1 | 0 | 0                   | 1  |  |
| 1 | 1 | 1                   | 0  |  |
| 0 | 0 | Önceki Durumu Korur |    |  |
| 1 | 0 | 0                   | 1  |  |
| 0 | 1 | Önceki Durumu Korur |    |  |
| 1 | 1 | 1                   | 0  |  |

E=0 iken, D değerinin ne olduğu farketmeksizin devre önceki değerini korur. E=1 iken, D değeri ne ise Q değeride o olur.(D = 1 ise Q = 1, D = 0 ise Q = 0)

**3.** The 7476 is a dual JK master-slave flip-flops with preset and clear inputs. The function table given in Table 1 defines the operation of the flip-flop. The positive transition of the CLOCK (CP) pulse changes the master flip-flop, and the negative transition changes the slave flip-flop as well as the output of the circuit.

Table 1

| Input  |       |       |   | Output |           |      |
|--------|-------|-------|---|--------|-----------|------|
| Preset | Clear | Clock | J | K      | Q         | Q'   |
| 0      | 1     | X     | X | X      | 1         | 0    |
| 1      | 0     | X     | X | X      | 0         | 1    |
| 0      | 0     | X     | X | X      | 1         | 1    |
| 1      | 1     |       | 0 | 0      | No change |      |
| 1      | 1     |       | 0 | 1      | 0         | 1    |
| 1      | 1     |       | 1 | 0      | 1         | 0    |
| 1      | 1     |       | 1 | 1      | Тод       | ggle |

### **Digital Systems Laboratory**

In the lab, construct the circuit of Fig 3. Connect Q and Q' to the leds on the CADETT. Look at the data sheet for the 7476 and determine the inactive logic required at the PRE and CLR inputs.



Connect the 7476 for the SET mode by connecting J = 1, K = 0. With CLOCK (CP) = 0; test the effect of PRE, CLR by putting a 0 on each, one at a time. Verify the operation of the JK flip flop by experimentally obtaining the characteristic.

# 152120211104\_Q3.circ



J ve K pinin clock değerinin ne olduğuna bakılmaksızın, Preset=0, Clear=1 ise; çıkış Q=1, Q'=0 olur. Preset=1, Clear=0 ise; Q=0, Q'=1 olur. Preset=Clear=0 ise belirsizlik durumudur.Preset=Clear=1 ise; clock ,j ve k değerlerine göre Q değeri değişir.J=K=0 iken clock 1 den 0 a düştüğünde çıkışta herhangi bir değişiklik olmaz. J=1, K=0 olursa düşen kenar tetiklenmesi (clock pozitiften negatife) Q=1, Q'=0 değerlerini gösterir. J=0, K=1 olduğunda düşer kenar tetiklenmesinde Q=0 Q'=1 değerlerini gösterir. J=K=1 değerleri olduğunda her negatif kenar tetiklenmesinde çıkışlar bir önceki çıkışın tam tersi değerler alır.

**4.** IC 7474 contains two independent positive-edge-triggered D flip-flops with complementary outputs. The information on the D input is accepted by the flip-flops on the positive going edge of the clock pulse. The triggering occurs at a voltage level and is not directly related to the transition time of the rising edge of the clock. The function table given in Table 2 defines the operation of the flip-flop.

Table 2.

| Inputs |     |     | Outputs |                |                  |
|--------|-----|-----|---------|----------------|------------------|
| PR     | CLR | CLK | D       | Q              | Q                |
| L      | Н   | X   | X       | Н              | L                |
| Н      | L   | X   | ×       | L              | Н                |
| L      | L   | X   | ×       | н              | Н                |
| н      | Н   | 1   | н       | Н              | L                |
| н      | Н   | 1   | L       | L              | Н                |
| Н      | Н   | L   | X       | Q <sub>0</sub> | $\overline{Q}_0$ |



Figure 4.

In the lab, construct the circuit of Fig 4. Connect Q and Q' to the leds on the CADETT. Look at the data sheet for the 7474 and determine the inactive logic required at the PRE and CLR inputs. Verify the operation of the JK flip flop by experimentally obtaining the characteristic.

### 152120211104 Q4.circ



Preset = 0, Clear = 1 olduğunda, Clock ve D input'undan bağımsız olarak çıkış = Q = 1 olacaktır. Preset = 1, Clear = 0 olduğunda ise Clock ve D input'undan bağımsız olarak çıkış = Q = 0 olacaktır. Preset ve Clear 1 alındığı zaman, D değeri ne ise yükselen kenarda çıkış değeri D değerine eşit olacaktır.