Pregunta 1. Entregueu l'elaboració RTL que fa Quartus del disseny del sumador de 4 bits (pàgines 66-68).



**Pregunta 2**. Seguiu les instruccions de les pàgines 68–73 per estimular les entrades del sumador de 4 bits usant els vostres números de DNI mòdul 16 (e.g. pel DNI 12345678-Z, heu de fer 12345678 mod 16 = 14). Si només hi ha un estudiant al grup, sumeu 5 al número de DNI mòdul 16. Usant cen = 1, comproveu el resultat obtingut, determineu el retard observat i entregueu una finestra temporal.

| DNI      | DNI mod 16 | Entrades | Valors Entrada |
|----------|------------|----------|----------------|
| 43581984 | 0          | A        | 0x0            |
| 43574759 | 7          | В        | 0x7            |
|          |            | Cen      | 1              |

| Suma | Csal | Retard |
|------|------|--------|
| 0x8  | 0    | 90 ns  |



El **Cursor 1** equival al moment al qual totes les sortides són estables, passat 90 ns, on a la variable SUMA tenim el valor correcte de la suma entre A i B amb l'acarreo C<sub>en.</sub>

**Pregunta 3**. Suposeu que abans de l'instant de temps t0, tots els senyals del sumador són estables i canvia només un dels nou senyals d'entrada del sumador. Suposeu també que el darrer senyal de sortida que s'estabilitzarà és SUM(2) a l'instant t1. Indiqueu el retard del circuit en el pitjor cas, així com els valors de les entrades abans de l'instant t0 i a l'instant t0.

Modifiqueu el programa de prova (prueba\_S4bits.vhd) afegint un procés que generi els corresponents senyals d'entrada ("Generación de señales de estímulo mediante el constructor process." a la pàgina 92). Considereu t0 = 200ns.

A continuació, comproveu el resultat amb el simulador. Teniu en compte que els paràmetres associats als retards de les portes s'estableixen en instanciar el component S4bits al programa de prova (reviseu "Modelos parametrizados" a la pàgina 63).

| Entrades (t < t <sub>0</sub> )             |       | Entrades (t = t <sub>0</sub> ) |     |
|--------------------------------------------|-------|--------------------------------|-----|
| Α                                          | 0xE   | Α                              | 0xE |
| В                                          | 0x1   | В                              | 0x1 |
| Cen                                        | 0     | Cen                            | 1   |
| Retard (t <sub>1</sub> - t <sub>0</sub> ): | 55 ns |                                |     |



En la captura el **Cursor 2** indica l'instant t₀, on el senyal tcen canvia de 0 a 1. El **Cursor 1** indica l'instant t₁, que és quan el senyal SUM(2) s'estabilitza d'acord amb el enunciat. Observem que la diferència és de 55 ns.

A continuació, mostreu el codi del procés de generació dels estímuls.

```
Procés de generació dels senyals d'estímuls (pruebaS4bits.vhd)

estimulos: process
begin

tA <= x"0";
tB <= x"0";
tcen <= '0';
wait for 100 ns;
tA <= x"E";
tB <= x"1";
tcen <= '0';
wait for 100 ns; -- t0
```

David Cañadas López y Roger Ortega Castilló

```
tA <= x"E";
tB <= x"1";
tcen <= '1';
wait for 100 ns;
wait;
end process;
```

**Pregunta 4**. Considereu el sumador de 4 bits especificat en VHDL mitjançant sentències generate (explicat a partir de la pàgina 83). En aquest disseny, els paràmetres associats als retards de les portes lògiques s'estableixen en instanciar els components s1bits del fitxer snbits.vhd. Modifiqueu el programa de proves (prueba\_snbits\_reloj.vhd) per a que imprimeixi el primer valor de les entrades en què s'observa el retard mínim i màxim (veure la pàgina 97). El programa de proves s'ha de modificar per a que es considerin totes les possibles combinacions de sumes.

| Entrades retard mínim |                                                                                                                                                  | Entrades retard màxim |                                                                                         |
|-----------------------|--------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|-----------------------------------------------------------------------------------------|
| Α                     | 0x0                                                                                                                                              | A                     | 0x0                                                                                     |
| В                     | 0x1                                                                                                                                              | В                     | 0xE                                                                                     |
| Cen                   | 0                                                                                                                                                | Cen                   | 0                                                                                       |
| Retard mínim          | 40 ns                                                                                                                                            | Retard màxim          | 100 ns                                                                                  |
| Justificació          | El retard es deu a la estabilització<br>de les portes and i or, que es<br>poden fer totes en paral·lel en<br>25ns + 15ns (xor entre cen i xorxy) | Justificació          | El retard es deu a la propagació dels carrys a través de tots els sumadors del circuit. |