

## TOBB Ekonomi ve Teknoloji Üniversitesi Bilgisayar Mühendisliği Bölümü

16 Aralık 2022 Cuma BİL 264/5/L Mantıksal Devre Tasarımı 2022 - 2023 Öğretim Yılı Güz Dönemi Final Sınavı

| Adı | Soyadı | Öğrenci Numarası | Bölümü |
|-----|--------|------------------|--------|
|     |        |                  |        |

## **Açıklamalar**

- 1. Sınavı çözmeye başlamadan önce tüm açıklamaları ve soruları okuyun. Sınavda toplam 3 soru var ve soruların toplam değeri 100 puan. Bütün soruların değeri köşeli ayraç ile belirtilmiştir. Sınav süresi 135 dakikadır.
- 2. uzak.etu.edu'da sınav için açılmış yere soru1.v, soru2.v ve soru3.v olarak 3 adet dosya yükleyeceksiniz.
- 3. Başkasının kâğıdına bakma ve başkasıyla konuşma kopya olarak değerlendirilecektir.
- 4. VIVADO'da (Tools → Language Templates) sekmesini cheatsheet olarak kullanabilirsiniz. Başka herhangi bir kağıt, not vs kullanılmayacaktır. Bilgisayarda sadece VIVADO programı açık olacaktır.
- 1) [30 puan] 5 bit genişliğinde iki sayının çarpım sonucu hesaplanacaktır. Sayıların en anlamlı biti (MSB) işaret bit, geri kalan bitler ise sayının değeri olarak anlamlandırılacaktır. Örnek olarak bir tane giriş sinyalinde 10110 sayısı -6 değerini ifade ederken 00110 sayısı 6 değerini ifade edecektir. Çarpım sonucunda oluşan sayı ifade edilirken de giriş sinyalleri gibi MSB biti işaret biti olarak değerlendirilecektir. Örnek olarak 10110 ve 00110 girişlerinin sonucu 100100100 iken 00110 ve 00110 işlemi sonucu 000100100 olacaktır. Verilen özellikleri gerçekleştiren sayısal devreyi Verilog dilinde "\*" veya "/" operatörünü <u>kullanmadan</u> tasarlayınız.

NOT: Modül tanımı aşağıda verilmiştir, modül tanımını değiştirmek yasaktır.

```
module soru1 (
input [4:0] number1_i,
input [4:0] number2_i,
output reg [8:0] mult o);
```

2) [40 puan] Bir senaryoda, sabit duran bir aracın reset sinyali ile birlikte ilk pozisyon (metre) ve hız (metre/saniye) bilgileri (start\_pos\_i, start\_vel\_ i) ve hedeflenen pozisyon bilgisi (dest\_pos\_i) sisteme kaydedilmektedir ve aktif-yüksek asenkron reset sinyali (rst) ile birlikte araç tanımlanan ilk hız (start\_vel\_i) ile harekete başlamaktadır. Sonrasında her saniye sonunda aracın hız bilgisi güncellenmektedir ve sonraki saniyede araç giriş olarak tanımlanan hız (vel\_i) ile yoluna devam etmektedir. Aracın yalnızca tek eksende hareket ettiği varsayılmaktadır (Örn. X-ekseni). Araç çıktı olarak anlık pozisyon bilgisini (pos\_o) ve hedeflenen pozisyona (dest\_pos\_i), kaçıncı saniyede ulaştığını ya da hedefi aştığını bildiren bir sinyale (dest\_reach\_second\_o), ayrıca hedefe vardığında ya da hedefi aştığında aktif olacak, yani 0'dan 1'e yükselip 1'de kalacak bir sinyale (reached\_o) sahiptir. Pozisyon ve hız bilgisinin negatif olamayacağı varsayılmıştır. Anlık pozisyon bilgisi, hedefe ulaştıktan ya da hedef geçildikten sonra da anlık hıza göre değişmeye devam edecektir. Kaçıncı saniyede hedefe ulaştığını bildiren çıkış sinyali ise bir kere atandıktan sonra değişmeyecektir. Tanımlanan devreyi tasarlayınız. Anlık pozisyon bilgisi çıkış sinyalinde taşma durumu olabilir, bunun için önleyici ya da bilgi veren bir devre tasarımını ele almaya gerek yoktur. Yine ilk pozisyon ve hedef pozisyon ataması yapıldığında hedef pozisyon bilgisinin başlangıç pozisyonundan kullanıcı tarafından büyük girildiği varsayılacaktır. rst geldiğinde bütün çıkış sinyalleri de sıfırlanacaktır.

NOT: Modül tanımı aşağıda verilmiştir, modül tanımını değiştirmek yasaktır. Sisteme frekansı parametrik olarak tanımlanan bir saat sinyal girişi (clk) sağlanacaktır ve 1 saniye bu saat sinyali ile hesaplanmalıdır. 1 saniye hesaplaması yapılırken parametrik ifade ile hesaplama yapılması gerekmektedir. (yol = hız\*zaman). 1 saniyeyi hesaplayacak olan sinyal bit genişliğinde aşağıdaki ifade kullanılabilir, ya da bu sinyali direk 32-bit de seçebilirsiniz size kalmış:

[\$clog2(c\_clkfreq)-1:0]

```
BİL 265/264/264L
```

16 Aralık 2022 Cuma

```
Örn: t = 0; rst verildi, start pos i = 20, dest pos i = 90, start vel i = 5
t = 1; pos o = 25, vel i = 20
t = 2; pos o = 45, vel i = 30
t = 3; pos o = 75, vel i = 22
t = 4; pos o = 97, vel i = 7, reached o = 1, dest reach second o = 4
t = 5; pos o = 104, vel i = 13, reached o = 1, dest reach second o = 4
t = 6; pos o = 117, ...
module soru2 #(parameter c clkfreq = 100000000) (
input clk,
input rst,
input [9:0] start pos i,
input [9:0] dest pos i,
input [7:0] start vel i,
input [7:0] vel i,
output reg reached o,
output reg [9:0] pos o,
output reg [15:0] dest reach second o);
```

3) [30 puan] Elektronik devrelerde buton ve anahtar gibi mekanik bileşenlerin hareketleri sırasında sinyal geçişleri temiz gerçekleşmez ve birden çok sinyal geçişi oluşur. Bu tarz durumlarda giriş sinyalinin birden fazla olan sinyal değişimleri filtrelenerek çıkış sinyalinde tek bir değişim gözlenmelidir. Tasarlanacak olan devrede, giriş sinyalinin 0'dan 1'e ya da 1'den 0'a geçişlerinde oluşabilecek olan bu dalgalanmanın çıkış sinyaline yansıtılmaması gerekmekte ve giriş sinyali 1 ms boyunca stabilize olduktan sonra çıkış sinyalinin giriş sinyal değerini alması beklenmektedir. Aşağıda örnek giriş ve çıkış sinyalleri verilmiştir:



Reset sinyali <u>aktif-yüksek senkrondur</u>. Reset sinyali aktive edildiğinde sinyal çıkışı '0' olmalıdır. Sisteme frekansı parametrik olarak tanımlanan bir saat sinyal girişi (clk) sağlanacaktır ve 1 milisaniye (ms) bu saat sinyali ile hesaplanmalıdır. 1 milisaniye hesaplaması yapılırken parametrik ifade ile hesaplama yapılması gerekmektedir.

NOT: Modül tanımı aşağıda verilmiştir, modül tanımını değiştirmek yasaktır. 1 milisaniyeyi hesaplayacak olan sinyal bit genişliğinde aşağıdaki ifade kullanılabilir, ya da bu sinyali direk 32-bit de seçebilirsiniz size kalmış:

```
[$clog2(c clkfreq/1000)-1:0]
```

```
module soru3 #(parameter c_clkfreq = 100000000) (
input clk,
input rst,
input signal_i,
output reg signal_o);
```