

دانشکده مهندسی برق

# VHDL گزارش پروژه درس

نام دانشجو:

مهرداد تنهایی ۴۰۱۶۱۱۰۶۷

استاد:

دکتر ستار میرزا کوچکی

بهمن ماه ۱۴۰۱



#### چکیده

پروژه تعریف شده، پیاده سازی پروتکل ارتباطی SPI مبدل آنالوگ به دیجتیالی است که شامل دو کانال با منبع تغذیه ۱۰۸ ولت است. نرخ نمونه برداری این IC در بازه ۱۰۵ تا MSPS ۱۲۵ قرار دارد. این IC که به منظور تبدیل سیگنالهای آنالوگ به دیجیتال است در سیستمهای رادیویی متنوع، گیرنده دیجیتال چند حالته و ... کاربرد دارد.

پروتکل ارتباطی SPI استفاده شده، در این IC به صورت سه سیمِ است. این به این منظور است که برای IC ارتباطی IC ارسال و دریافت اطلاعات از یک خط سیم استفاده می کند و دو سیم دیگر برای کلاک و فعال کردن می باشد.

برای پیاده سازی پروتکل ارتباطی SPI به زبان vhdl ابتدا sPI این IC،تحلیل و بررسی شده است. پس از آن به کمک نرم افزار ISE، این پروتکل ارتباطی پیاده سازی می شود و برای تست گرفتن از کد نوشته شده، با نوشتن یک test bench برای این پروتکل، از صحت آن اطمینان حاصل می شود. bench نوشته شده با توجه به جدول memory map این IC بوده است.

## فهرست مطالب

|              | چکیده                        |
|--------------|------------------------------|
| <del>.</del> | فهرست مطالب                  |
| <b>Y</b>     | فصل AD9628:۱                 |
| ŧ            | فصل ۲: پروتکل SPI در AD9628  |
| ٨            | فصل ۳: پیاده سازی پروتکل SPI |
| ۹            | 3-1- توضيح كد پروژه          |
|              | memory mapping -3-2          |
|              | 3-3- شبیه سازی پروتکل        |

فصل ۱: AD9628

AD9628 یک مبدل آنالوگ به دیجیتال دو کانال با منبع تغذیه ۱.۸ ولت است که نرخ نمونه برداری آن در بازه AD9628 یک مبدل آنالوگ به دیجیتال و مرجع ولتاژ تراشه است. MSPS ۱۲۵ تا ۱۰۵ در سیستم های دیجیتال به منظور تبدیل سیگنالهای آنالوگ به دیجیتال است که در سیستم های رادیویی های متنوع، گیرنده دیجیتال چند حالته و… استفاده میشود. این محصول از معماری pipeline دیفرانسیل چند مرحلهای با منطق تصحیح خطای خروجی استفاده می کند تا دقت ۱۲ بیتی را با نرخ داده دیفرانسیل چند مرحلهای با منطق تصحیح خطای از دست رفته در محدوده دمای عملیاتی کامل وجود ندارد. دادههای خروجی دیجیتال در فرمت Cray Code ، offset binary یا مکمل دو ارائه می شود.

یکی دیگر از ویژگی های این IC این است که دارای (LVDS) دیگر از ویژگی های این IC این IC این IC میباشد یعنی همانطور که از اسم آن بر میآید، گیرنده دیتا مقدار دیتا را از اختلاف در سیگنال متوجه میشود، جریان ثابت سیگنالهای مقایسه شده باعث می شود نویز الکتریکی سیستم کاهش یابد همچنین جریان متضاد دو سیگنال ذکر شده باعث می گردد میدانهای الکترومغناطیسی کاهش یافته و در کل باعث کاهش نویز محیط سیستم گردد.



آی سی AD9628 قابلیت ارتباط سریال از طریق پروتکل SPI را دارد. رابط پورت سریال (SPI) به کاربر این امکان را می دهد که مبدل را برای عملکردها یا عملیات های خاص از طریق یک فضای ثبت ساختار یافته در داخل ADC پیکربندی کند. SPI بسته به برنامه کاربردی، انعطاف و سفارشی سازی بیشتری را به کاربر می دهد. آدرس ها از طریق پورت سریال قابل دسترسی هستند و می توان از طریق پورت به آنها نوشت یا خواند. حافظه به بایتهایی سازماندهی شده است که می توان آنها را به فیلدهایی تقسیم کرد که در بخش نقشه حافظه مستند شده است.

ارتباط از طریق پروتکل SPI در سطح ۱.۸ ولت در این IC اتفاق میافتد و فرکانس آن تا ۲۰۰ مگاهرتز بالا میرود. پروتکل SPI در دو حالت چهار سیم و سه سیم قابل راه اندازی است که IC ذکر شده از حالت دوم یعنی سه سیم برای برقراری ارتباط عمل میکند.

پین SCLK پایه ورودی کلاک IC است که برای همگام سازی خواندن و نوشتن داده ها است. پین SCLK پایه ورودی و خروجی است که امکان ارسال و دریافت را به ADC memory map registers پایه دو منظوره ورودی و خروجی است که امکان ارسال و دریافت را به IC میکند. میدهد. پین CSB پایه فعال و غیر فعال کردن خواندن و نوشتن IC هست که با منطق Volo کار میکند. برای شروع ارتباط ابتدا باید پایه CSB از حالت high به high برود و با یک شدن کلاک شروع میتوان فریم داده بر روی SDIO را به دو قسمت تقسیم کرد.۱۶ بیت اول بیت خواهد بود. در حالت کلی میتوان فریم داده بر روی SDIO را به دو قسمت تقسیم کرد.۱۶ بیت اول بیت های دیتا هستند.

ADC میباشد. به این صورت که، پیشفرض باارزش ترین بیت دستورالعمل، برای دستور خواندن و نوشتن داده بر میباشد. به این صورت که، پیشفرض باارزش ترین بیت دستورالعمل، برای دستور خواندن و نوشتن داده بر روی آدرس مورد نظر است و دو بیت پس از آن برای طول داده ها یا همان تعداد بایت داده است. که با حروف  $W_0$  و  $W_0$  نشان داده شده است. اگر  $W_0$  و  $W_0$  برابر  $W_0$  باشد یک  $W_0$  بیت داده برای انتقال وجود دارد، اگر برابر  $W_0$  باشد دو تا  $W_0$  بیت داده،  $W_0$  بیت داده و اگر برابر  $W_0$  باشد یعنی  $W_0$  باشد دو تا  $W_0$  بیت داده برای انتقال موجود است. البته باید به این نکته توجه کرد که تا اتمام اخرین بیت دیتا باید پایه  $W_0$  در وضعیت  $W_0$  باشد در غیر این صورت ارتباط از بین می رود

| [W1:W0]<br>Setting | Action                                                                                                                                                                                  | CSB<br>Stalling |
|--------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------|
| 00                 | 1 byte of data can be transferred.                                                                                                                                                      | Optional        |
| 01                 | 2 bytes of data can be transferred.                                                                                                                                                     | Optional        |
| 10                 | 3 bytes of data can be transferred.                                                                                                                                                     | Optional        |
| 11                 | 4 or more bytes of data can be transferred. CSB must be held low for entire sequence; otherwise, the cycle is terminated, and an instruction cycle is anticipated when CSB returns low. | No              |

جدول ۲-۱ Word Length Settings

این نکته هم حائز اهمیت است که به طور پیش فرض دیتا از MSB شروع میشود و با تغییر مقدار ادرس MEMORY MAP شروع به انتقال کند. در کل این IC شامل LSB شروع به انتقال کند. در کل این IC شامل REGISTER TABLE است که با نگاه کردن به جدول دیتاشیت میتوان تغییراتی در رونـد کار ایـن IC ایجاد کرد.

اگر به شکل Timing Diagram آی سی نگاه کنیم، زمان های مختلفی میبنیم. به عنوان مثال  $t_h$  برای  $t_h$  Timing Diagram بین setup time بین دو زمان low است یعنی فاصله بین دو زمان high شدن کلاک برای اخرین بیت داده تا زمان اخرین انجان high شدن کلاک برای اخرین بیت داده تا زمان افرین است و high شدن کلاک است و setup time hold time  $t_{dh}$  است که یک بیت شروع میشود تا زمان high شدن کلاک است و شروع میشود تا زمان اخرین بیت جدید است.  $t_{clk}$  کالاک را نشان میدهـد. بین کلاک زده شده تا انتهای یک بیت و شروع یک بیت جدید است.  $t_{clk}$  یک تناوب کلاک را نشان میدهـد. در جدول شماره (۲-۲) مابقی زمان های مربوط را میتوان مشاهده نمود.

| Parameter                | Description                                                                                           | Limit | Unit   |  |
|--------------------------|-------------------------------------------------------------------------------------------------------|-------|--------|--|
| SYNC TIMING REQUIREMENTS |                                                                                                       |       |        |  |
| tssync                   | SYNC to rising edge of CLK+ setup time                                                                | 0.24  | ns typ |  |
| t <sub>HSYNC</sub>       | SYNC to rising edge of CLK+ hold time                                                                 | 0.40  | ns typ |  |
| SPI TIMING REQUIREMENTS  |                                                                                                       |       |        |  |
| $t_{DS}$                 | Setup time between the data and the rising edge of SCLK                                               | 2     | ns min |  |
| $t_DH$                   | Hold time between the data and the rising edge of SCLK                                                | 2     | ns min |  |
| $t_{CLK}$                | Period of the SCLK                                                                                    | 40    | ns min |  |
| ts                       | Setup time between CSB and SCLK                                                                       | 2     | ns min |  |
| t <sub>H</sub>           | Hold time between CSB and SCLK                                                                        | 2     | ns min |  |
| thigh                    | SCLK pulse width high                                                                                 | 10    | ns min |  |
| t <sub>LOW</sub>         | SCLK pulse width low                                                                                  | 10    | ns min |  |
| t <sub>EN_SDIO</sub>     | Time required for the SDIO pin to switch from an input to an output relative to the SCLK falling edge | 10    | ns min |  |
| t <sub>DIS_SDIO</sub>    | Time required for the SDIO pin to switch from an output to an input relative to the SCLK rising edge  | 10    | ns min |  |



Serial Port Interface Timing Diagram (۲-۳ شکل ۳-۲

پس از اتمام فریم دستور العمل، فریم مربوط به دیتا شروع می شود که با توجه به  $W_0$  و  $W_1$  شروع به انتقال میکند و باید تا ارسال اخرین بیت CSB در وضعیت  $W_1$  باشد.



#### 3-1- توضيح كد پروژه

کدهای VHDL از دو بخش entity و entity تشکیل شدهاند. در بخش entity باید پورتهای مورد نیاز را مشخص کرد و در بخش Architecture با استفاده از نوشتن کد، نحوه اتصالات این المانها را مشخص میکند. Architecture را در ۳ سطح رفتاری، ساختاری، RTL میتوان نوشت. برای نوشتن این پروژه از سطح رفتاری استفاده شده است. در ادامه به توضیح کد میپردازیم.

مانند تمام زبانهای برنامه نویسی، ابتدا باید کتابخانه های مورد نیاز را به پروژه اضافه کنیم. در شکل(۱-۳) نحوه اضافه شدن کتابخانههای مورد نیاز مشاهده می شود.

```
--import library
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;
-----end import library
```

شكل ١-٣) اضافه كردن كتابخانه ها

پس از اضافه کردن کتابخانههای مورد نیاز، بایستی entity را بنویسیم. برای سیستم یک کلاک و همچنین برای خود ماژول هم یک کلاک سنکرون ساز با سایر ماژول ها تعریف می کنیم. برای این که ارتباط سریال شروع شود یک ورودی دیگر باید تعریف کرد. از طرف دیگر برای دریافت و ارسال اطلاعات نیاز به یک ورودی دیگر داریم که به صورت یک vector که حداکثر ۴۸ بیت دریافت می کند، تعریف می کنیم. در ادامه سه پایه ورودی دیگر مورد نیاز است. یک پایه که به کمک آن و مدار ترکیبی که در ادامه کدی که می بینیم، به آن متصل است، دریافت و ارسال داده را مشخص میکنیم. برای این که می خواهیم شبیه سازی انجام دهیم باید دو پایه را به صورت خروجی تعریف کنیم، که یکی از آن ها برای کنترل نوشتن و خواندن دیتا است و پایه دیگر برای انتخاب تراشه است که به صورت عدورت است.

```
entity of spi module
entity spi_3wire is
                                std logic;
                                                                                         --system clock
       clk sys
       sclk
                               std_logic;
        start
                                std logic;
                                std logic vector(47 downto 0);
       data in
        sdio
                       :inout std_logic;
                                std logic:
       cs n
       rw_ctrl
                                std logic
end spi_3wire;
```

شکل۲-۳) نوشتن entity

پس از نوشتن Architecture باید بخش Architecture برنامه را بنویسیم. Architecture از دو بخش entity برای و کد برنامه است، که این دو با کلمه begin از هم متمایز میشوند. در برنامه نویسی اصولی و استاندارد برای هر پایه یک رجیستر تعریف میشود تا از اشتباهات احتمالی جلوگیری شود. پس از آن، به سبب دیتایی که ارسال یا دریافت میشود، از دو بخش دستورالعمل و داده را شامل میشود، یک record تعریف میکنیم که شامل این دو بخش میشود. vhdl مانند ساختارها در برنامه نویسی C است. پس از آن از record که تعریف کردیم یک سیگنال معرفی میکنیم. پس از آن برای این که تعداد بایت دادهها را که میخواهیم ارسال یا دریافت کنیم را مشخص کنیم از یک سیگنال به عنوان counter استفاده میکنیم.

سیگنال xt به ما کمک میکند تا مدار ترکیبی ذکر شده را برای مشخص کردن نوشتن یا خواندن پیاده سازی کنیم. به دلیل آن که، ۱۶ بیت دستور العمل وجود دارد، و متوجه شویم که چه زمانی بیتهای داده شروع می شود، سیگنال bit\_cnt را می نویسیم، که چه زمانی تمام بیتهای داده ارسال یا دریافت شده است. برای پیاده سازی AD9628 از ماشین حالت استفاده کردهایم. به همین علت باید حالتهای مختلف را بیان کنیم. سپس یک سیگنال از type که تعریف کردیم، می نویسیم.

- Idel : حالت اولیه، کاری صورت نمی گیرد
- Instruction : حالتي كه بيتهاي دستورالعمل ارسال يا دريافت ميشوند.
  - Write\_s حالت مربوط به نوشتن دادهها
  - Read\_s : حالت مربوط به خواندن دادهها
- Delay\_instruction : حالتی است که برای جلوگیری از دست رفتن بیتهای دستورالعمل ایجاد شده است.
  - Delay\_read : حالتی است که برای جلوگیری از دست رفتن بیتهای داده ایجاد شده است.

```
rchitecture Behavioral of spi 3wire is
  signal cs_n_int
  signal rw_ctrl_int
                                   :std logic
                                                                           :='0';
  signal start_int
                                                                           :='0';
  signal data_in_int
                                    :std_logic_vector(31 downto 0)
                                                                           :=(others=>'0');
   inst_byte
                                   :std_logic_vector(7 downto 0);
                                   :std_logic_vector(31 downto 0);
   rx_data
  signal data_path
                                   :instruction_data_path
                                                                           :=(inst_byte=>(others=>'0'),rx_data=>(others=>'0'));
  signal cnt_limit
                                                                           :=(others=>'0');
  signal tx
                                   :std logic
                                                                           :="00111";
  signal state
```

شکل ۳-۳) تعاریف سیگنالهای لازم

از این بخش به بعد قسمت declaration تمام شده است و وارد قسمت کد برنامه می شویم. به علت این که کد برنامه به صورت موازی اجرا می شود، باید خروجی ها را، خارج از process بنویسیم تا به صورت موازی با assign اجرا شوند. در نتیجه با استفاده از سیگنالهای تعریف شده، مقدار آنها را داخل خروجیها process می کنیم. با توجه به توضیحات داده شده برای آن که مشخص کنیم که دیتا ارسال کند یا دریافت باید به کمک یک مدار ترکیبی که کد آن را در شکل (۴-۳) مشاهده می شود، پیاده سازی کردیم.

استاندارد دیگری که وجود دارد در برنامه نوسی vhdl، این است که خروجی ها را خارج از process و ورودی ها در داخل و ابتدا آن assign میکنیم. به همین سبب بخشهای دیتا، دستورالعمل و داده، را هر کدام در بخش خودش assign کرده و سیگنال start هم assign کرده تا روند ارسال و دریافت دیتا، آماده شود.

```
begin
   cs n
                 <=cs n int;
   rw ctrl
                 <=rw ctrl int;</pre>
                 <=tx when rw_ctrl_int ='0' else 'Z';
                                                                                         --combinational circuit for choose read or write
   sdio
   process(clk_sys)
       if(rising_edge (clk_sys)) then
                                              <=data_in(31 downto 0);
           data_in_int
           data path.inst byte
                                              <=data in(39 downto 32);
           start_int
                                              <= start;
                                                                                         -- start operation
```

شکل۴-۳) نسیبت دادن سیگنالها به ورودی و خورجی

به دلیل این که از ماشین حالت میخواهیم استفاده کنیم بنابراین از ساختار case استفاده میکنیم. اولین حالتی که تعریف میکنیم، مربوط به حالت Idel است که اولین حالت و هیچ اتفاق خاصی در آن نمیفتد. در این حالت اگر بیت start\_int یک باشد، سبب میشود تا به حالت Delay\_instruction برویم و با صفر دادن به حالت cs\_n\_init برابر با یک نباشد، به کار شود. اما اگر start\_int برابر با یک نباشد، در همان حالت Idel باقی می ماند و مقدار cs\_n\_init را هم یک می دهیم تا تراشه فعال نشود و توان مصرف نکند.

```
when idle =>
 rw_ctrl_int
                               <='0';
                               <='Z';
                               <="01111";
                                                                         -- seven bit instruction
 bit_cnt
 data_path.rx_data
                               <=(others=>'0');
   if(start_int = '1') then
       state
                               <=delay_instruction;
       cs_n_int
                               <='0';
       state
                               <= idle;
                               <='1';
       cs_n_int
                               <= (others=>'0');
       cnt_limit
   end if;
```

شکل۵-۳) حالت idle

در ادامه به علت این که بیتهای دستور العمل از بین نرود، باید قسمت Delay\_instruction را بنویسیم. در این بخش، حالت rw\_ctrl\_int. instruction و بیگنالهای یعنی حالت cs\_n\_int و را مشخص می کند و سیگنالهای یعنی حالت cs\_n\_int را صفر می دهیم تا تراشه هم انتخاب شود و هم آمادگی خواندن و نوشتن داده را داشته باشد. سپس اولین بیت یا همان با ارزش ترین بیت دستور العمل را به سیگنال assign ، tx می کنیم و در ادامه به دلیل این که یک بیت انتقال داده شده است باید از مقدار bit\_cnt یک واحد کم شود.

یکی دیگر از ترفندهای برنامه نویسی استاندارد به این صورت است که باید در هر stateکه رفتیم به سیگنال یک مقدار assign کنیم. به همین علت به سیگنال cnt\_limit در داخل خودش قرار می دهیم و بیتهای data\_path.rx\_data

```
when delay_instruction =>
                                                                          -- for dont lose bit struction
                               <=instruction;
 state
 rw_ctrl_int
                               <='0';
 cs_n_int
                               <='0';
                                                                         --must be 0 so that chip gets active
                               <=data_path.inst_byte(to_integer(bit_cnt));</pre>
 tx
 bit cnt
                               <=bit cnt - 1;
 cnt limit
                               <=cnt_limit;
 data_path.rx_data
                               <=(others=>'0');
```

شکل۶-۳) حالت ۳-۶) مالت

State بعدی که مینویسیم، متعلق به instruction است. در این حالت نیز برای ارسال یا دریافت اطلاعات باید State باید در این حالت نیز برای ارسال یا دریافت اطلاعات باید درد. سپس درده ارسال شود باید مقدار rw\_ctrl\_init نیز صفر باشد. سپس با توجه به این که مقدار bit\_cnt یک واحد از آن کم گردید است، از بیت بعدی متعلق به دستورالعمل به

سیگنال assign ،tx میشود. در ادامه، همانطور که پیش از آن ذکر گردید، برای استانداردسازی کد دو سیگنال دیگر هم به ترتیب مقادیر صفر و خودش را assign میکنیم.

پس از آن باید بررسی کنیم که آیا تمام بیتهای دستور العمل انتقال یافته است یا خیر، به همین علت شرط مساوی نبودن bit\_cnt با مقدار صفر را بررسی می کنیم. اگر bit\_cnt برابر با صفر نباشد، در همان instruction ،State باقی می ماند و یک واحد دیگر از مقدار bit\_cnt کم خواهد شد. این روند تا زمانی که مقدار bit\_cnt برابر صفر باشد تکرار می شود، و زمانی که برابر با صفر شود، باید به State بعدی برویم، به همین دلیل، اخرین بیت دستور العمل یعنی بیت شانزدهم را بررسی می کنیم، اگر برابر با صفر باشد، به این معنا است که داده باید نوشته شود و باید به حالت write\_s رفت. در غیر این صورت، اگر بیت ۱۶ برابر با که باشد، داده خواندنی است و باید به State رفت.

عمل دیگری که باید در این State انجام داد، این است که باید بررسی کنیم بیتهای پانزدهم و چهاردهم، دستورالعمل برابر با چه مقداری هستند. همان طور که در فصل قبل ذکر شد، مقادیر این دو بیت، تعیین کننده تعداد بایت دادهای است، که میخواهد ارسال شود. به عنوان مثال اگر مقدار هر دو بیت برابر با صفر باشد، یک بایت داده ارسال می شود یا اگر بخواهیم چهار بایت یا بیشتر ارسال کنیم باید این دو بیت را یک بدهیم.

در این حالت باید تمامی بیتهای bit\_cnt را برابر با یک قرار داد. هدف از این کار این است که، زمانی که به حالت بعدی برویم، برای این که شمارش تعداد بیتهای ارسال یا دریافت شده را بدانیم و با توجه به مقادیر بیتهای پانزدهم و چهاردهم دستورالعمل، تعداد بیتهای قابل ارسال یا دریافت را محدود کنیم.

```
nen instruction =>
rw_ctrl_int
                              <='0';
cs_n_int
                              <=data_path.inst_byte(to_integer(bit_cnt));
tx
data_path.rx_data
                              <=(others=>'0');
cnt_limit
                              <=cnt_limit;
  if(bit_cnt /= 0) then
                              <=instruction;
      state
     bit_cnt
                              <=bit_cnt - 1;
     bit cnt
                              <=(others =>'1');
               case to_integer(unsigned(data_path.inst_byte(14 downto 13))) is -- choose number of data byte
                                      => cnt_limit <= to_unsigned(24,5);</pre>
                  when 0
                                      => cnt_limit <= to_unsigned(16,5);</pre>
                  when 1
                                      => cnt_limit <= to_unsigned(8,5);</pre>
                  when 2
                  when others
                                     => cnt limit <= to unsigned(0,5);
      if(data_path.inst_byte(15) ='0')then
                              <=write_s;
          state
                              <=delay_read;
```

شکل ۳-۷) حالت mstruction)

بافرض این که باارزش ترین بیت دستور العمل برابر با صفر باشد، به write ،state میرویم. در این حالت مانند حالت قبل مقادیر rw\_ctrl\_init و cs\_n\_init را صفر میدهیم. به دلیل این که از سیگنال

بر روی سیگنال data\_in\_int قرار دارند را باید بیت به بیت به صورت سریال به سیگنال tx ارسال کرد. این data\_in\_int قرار دارند را باید بیت به بیت به صورت سریال به سیگنال tx ارسال کرد. این bit\_cnt افزر مقدار bit\_cnt تحقق می یابد. اگر مقدار cnt\_limit و bit\_cnt تحقق می یابد. اگر مقدار cnt\_limit برابر با برابر با cnt\_limit نباشد، به این معنی است که تمام بیتها انتقال نیافته است، پس باید در همین حالت write باقی ماند و از مقدار cnt یک واحد کم شود تا زمانی که مقادیر دو سیگنال ذکر شده برابر شود. زمانی که دو سیگنال برابر شوند، حالت بعدی مشخص می شود (idle) و مقدار bit\_cnt را برابر با ۱۱۱۱ قرار می دهیم، به این دلیل که زمانی که به حالت bit باز میگردیم، حالت بعدی bit\_cnt است و به سبب این که ۱ بیت دستور العمل داریم، مقدار bit\_cnt را برابر با ۱۱۱۱ قرار می دهیم. در اخر مقدار cnt\_limit نیز برابر صفر قرار می دهیم.

```
when write s =>
                                                                                      write state
 rw_ctrl_int
                              <='0';
                              <='0';
 cs_n_int
                              <=data_in_int(to_integer(bit_cnt));
                              <=(others=>'0');
 data path.rx data
   if(bit_cnt /= cnt_limit)then
                                                                                  -- to check all data's bit transfer
       state
                               <=write_s;
                               <=bit_cnt - 1;
       bit cnt
       cnt limit
                               <=cnt_limit;
       state
                               <=idle;
                               <="01111";
       bit cnt
                               <=(others=>'0');
       cnt_limit
   end if;
```

شکل ۸-۳) حالت write

با فرض آن که باارزش ترین بیت دستورالعمل برابر با یک باشد، State بعدی delay\_read است، این State به این دلیل گذاشته شده است که از درست رفتن اخرین بیت داده جلوگیری شود. در این حالت، State بعدی خود را حالت read معرفی می کند و مقدار cs\_n\_init را هم برای فعال بودن تراشه برابر صفر قرار می دهد. به دلیل این که می خواهیم به حالت read برویم، پس باید مقدار rw\_ctrl\_init برابر با یک قرار دهیم. و به سبب این که دیتایی ارسال نمی شود و باید دیتا دریافت کنیم باید مقدار x را برابر با یک قرار دهیم. زیرا اگه صفر یا یک بدهیم، به این معنی می شود که داده ای دارد.

در ادامه این حالت، برای این که دادهای به صورت سریال بخوانیم، یک واحد از bit\_cnt کم میکنیم و برای رعایت استانداردهای موجود، مقدار cnt\_limit را در خودش میریزیم. در اخر این حالت نیز باید مقادیر که بر روی پایه sdio قرار داده میشود را بخوانیم

شکل ۹-۳) حالت delay\_read

اخرین State که باید بررسی کنیم، حالت read است. در این جا به دلیل این که حالت دیگری باقی نمانده است، می توان به جای استفاده از کلمه read، از کلمه others استفاده کرد. در این حالت به سبب این که می خواهیم داده دریافت کنیم یا به عبارتی داده را بخوانیم پس باید سیگنال rw\_ctrl\_init یک باقی بماند و به دلیل این که باید تراشه فعال باشد، مقدار cs\_n\_init نیز صفر باقی می ماند. در این State نیز مانند delay\_read نیز مانند که باید مقدار سیگنال x برابر با z باقی بماند. در ادامه نیز برای دریافت داده ها از پایه مغانه از اینه در ادامه باید بررسی کنیم که آیا تمام بیتها دریافت شده است یا خیر، اگر تمام بیتها دریافت نشده باشد در همین حالت باقی مانده تا تمام بیتها به bit\_cnt بیت به بیت دریافت شوند. در غیر این صورت به idle ،State برمی گردیم و مقدار bit\_cnt را برابر با ۱۵ قرار می دهیم تا ۱۶ بیت دستورالعمل را بتوانیم در مرحله بعدی دریافت کنیم.

```
<='1';
              rw_ctrl_int
              cs_n_int
                                             <='0';
                                             <='Z';
              cnt limit
                                             <=cnt limit;
              data_path.rx_data (to_integer(bit_cnt)) <=sdio;</pre>
                if(bit_cnt /= cnt_limit)then
                    state
                                             <=read_s;
                    bit_cnt
                                             <=bit_cnt - 1;
                                             <=idle;
                    state
                    bit_cnt
                                             <="01111";
                end if:
       end case;
end process;
```

شکل ۱۰-۳) حالت read

به این ترتیب کد برنامه به پایان می رسد. قبل از شرح دادن شبیه سازی انجام شده، باید با رجیسترهای این تراشه آشنا بشویم تا بتوانیم با مقدار دهی به رجیسترهای آن، از تراشه استفاده کنیم.

#### memory mapping -3-2

پیش از آن که شبیه سازی انجام شده، مشاهده شود، بهتر است با بعضی از آدرسهای رجیستر این IC که برای تنظیمات اولیه IC است، آشنا شویم. آدرس اول حافظه رجیستر یعنی 0x00 برای پیکربندی SPI این IC است. مقدار پیش فرضی که در این خانه قرار دارد برابر است با 0x18. این مقدار سبب می شود تا IC ابتدا از باارزش ترین بیت دیتا خود برای ارسال اطلاعات استفاده کند. اگر بخواهیم با کم ارزش ترین بیت دیتا برای ارسال اطلاعات شروع کنیم، باید مقادیر خانههای دوم و هفتم، ادرس حافظه 0x00 را برابر با یک بدهیم. در همین آدرس از این رجیستر، خانههای سوم و ششم، سبب برگشتن IC به تنظیمات اولیه خود میشود.

همانطور که ذکر شده AD9628، یک IC دو کانالِ است. با مقدار دهی به آدرس حافظه 0x05 این رجیستر می توان مشخص کرد که برای ارسال دستور بعدی، از کدام کانال می توان استفاده کرد. مقدار پیش فرض این آدرس برابر است با 0x03 است، که سبب بکار گیری دو کانال موجود می شود.

آدرس 0x01 از این رجیستر، یک آدرس فقط خواندنی است که ID تراشه در آن قرار دارد که ID این تراشه برابر است با 0x89

آدرس 0x08 این رجیستر، مربوط به حالتهای عملکرد تراشه است. به طور پیش فرض مقدار این آدرس 0x00 است. در خانه اول و دوم این آدرس اگر مقدار 0b00 قرار دهیم سبب میشود تا تراشه عملکرد عادی داشته باشد، اگر مقدار 0b00 قرار بدهیم، سبب میشود تراشه به طور کامل کار نکند، اگر مقدار 0b10 بدهیم سبب میشود تا به حالت x standby برود و اگر مقدار x مقدار x و اگر مقدار x مقدار x و اگر و اگ

0x01 آدرس 0x09، برای تثبیت کردن duty cycle تراشه است. به طور پیش فرض مقدار این آدرس 0x09 میباشد. اگر بخواهیم تثبیت کننده غیر فعال شود باید خانه اول این آدرس را صفر بدهیم.

آدرس 0x0B، مربوط به مقسم کلاک است. مقدار پیش فرض این آدرس برابر است با 0x00. اگر سه بیت کم ارزش را برابر با 0b000 قرار بدهیم، با همان کلاک که دریافت میکند، کار میکند.اگر مقدار آن سه بیت برابر با 0b000 بدهیم، سبب میشود سرعت کار این تراشه دو برابر شود. در تصویر زیر تغییر کلاک تراشه را با توجه به سه بیت دریافتی ذکر شده را شرح میدهد.

```
Clock divide ratio
000 = \text{divide by 1}
001 = \text{divide by 2}
010 = \text{divide by 3}
011 = \text{divide by 4}
100 = \text{divide by 5}
101 = \text{divide by 6}
110 = \text{divide by 7}
111 = \text{divide by 8}
\text{and } (7-1) \neq \text{divide by 6}
```

آدرس 0x16 این رجیستر، مربوط به تنظیم اختلاف تاخیر در تعداد کلاک های، مقسم کلاک و 0x00 برای رمزگذاری در کار ADC به کار برده میشود، است. مقدار پیش فرض این آدرس برابر است با 0x00 که سبب میشود که DCO' به صورت معکوس کار نکند و دو کلاک ذکر شده، نسبت به هم تاخیر نداشته باشند. اگر سه بیت کم ارزش، این آدرس را 0b001 قرار بدهیم، سبب میشود تا دو کلاک ذکر شده نسبت بهم به انداره یک کلاک ورودی تاخیر داشته باشند. در تصویر زیر تاخیر این دو کلاک را نسبت بهم با توجه به سه بیت کم ارزش مشاهده می کنید.

000 = no delay

001 = one input clock cycle

010 = two input clock cycles

011 = three input clock cycles

100 = four input clock cycles

101 = five input clock cycles

110 = six input clock cycles

111 = seven input clock cycles

شکل ۱۲-۳)خانه های آدرس مربوط به Clock phase control

آدرس 0x17، مربوط به تاخیر کلاک خروجی است. مقدار پیش فرض این آدرس برابر است با 0x00 که سبب می شود، تاخیر کلاک DCO نداشته باشیم و تاخیری در داده خروجی نداشته باشیم. برای این که تاخیر کلاک خروجی را عوض کنیم، ابتدا باید خانه ششم از این آدرس را برابر با یک قرار بدهیم، و با توجه به تاخیر مورد نظر ، سه بیت کم ارزش این آدرس را با توجه به شکل زیر تغییر بدهیم.

Delay selection

000 = 0.56 ns

001 = 1.12 ns

010 = 1.68 ns

011 = 2.24 ns

100 = 2.80 ns

101 = 3.36 ns

110 = 3.92 ns

111 = 4.48 ns

شکل۱۳-۳) خانه های آدرس مربوط به تاخیر خروجی

آدرس 0x18 این رجیستر، مربوط به تعین ولتاژ مرجع برای ADC، در صورت استفاده از ولتاژ مرجع داخلی است. مقدار پیش فرض این آدرس برابر است با 0x04. که سبب میشود ولتاژ پیک تا پیک مرجع ۲ ولت باشد. برای در نظر گرفتن ولتاژهای مرجع دیگر، باید مقادیر سه بیت کم ارزش این آدرس را تغییر بدهیم. با توجه به شکل زیر می توان ولتاژ مرجع دلخواه را مشخص کرد.

17

<sup>&</sup>lt;sup>1</sup>digitally controlled oscillator

Internal VREF digital adjustmer

000 = 1.0 V p-p

001 = 1.14 V p-p

010 = 1.33 V p-p

011 = 1.6 V p-p

100 = 2.0 V p-p

شکل ۱۴-۳) خانههای آدرس مربوط به تنظیم ولتاژ مرجع

آدرس 0x100 این رجیستر، مربوط به نرخ نمونه برداری ADC است. خانه های ششم، پنجم و چهارم از 0x100 این آدرس ADC ،resolution را مشخص میکند، به این معنی که ولتاژ انالوگی که دریافت میکند به  $x^{1/2}$  پله تقسیم میکند. اگر مقدار این سه خانه را برابر با 0b100 قرار بدهیم، خروجی ADC ۱۲ بیتی میشود و اگر برابر با 0b100 قرار دهیم، خروجی  $x^{1/2}$  بیتی میشود. برای تعیین نرخ نمونه برداری  $x^{1/2}$  باید سه بیت کم ارزش این آدرس را مقدار بدهیم. با توجه به شکل زیر میتوان نرخ نمونه برداری را مشخص کنیم.

Sample rate

011 = 80 MSPS

100 = 105 MSPS

101 = 125 MSPS

شکل۱۵-۳) خانههای ادرس مربوط به نرخ نمونه برداری

0x00 آدرس 0x3A نیز، برای همگام سازی بین مدارات داخلی این تراشه است، که برای این کار باید مقدار 0x00 به این آدرس داده شود.

آدرس 0x2E، برای قرار دادن خروجی بر روی یکی از دو کانال موجود در تراشه است. اگر کم ارزشترین بیت این آدرس برابر با صفر باشد، خروجی در کانال A و اگر برابر با یک باشد در کانال B قرار میگیرد.

| Addr<br>(Hex) | Register name   | Bit7 | Bit6 | Bit5                                                  | Bit4    | Bit3 | Bit2                                                                     | Bit1                                                                        | Bit0                                                 | Default<br>value(Hex) |
|---------------|-----------------|------|------|-------------------------------------------------------|---------|------|--------------------------------------------------------------------------|-----------------------------------------------------------------------------|------------------------------------------------------|-----------------------|
| 0x00          | SPI port config | open | LSB  | Soft reset                                            | 1       | 1    | Soft<br>reset                                                            | LSB                                                                         | open                                                 | 0x18                  |
| 0x01          | Chip ID         |      | 8-   | bit chip ID                                           | 1 272.2 |      |                                                                          |                                                                             |                                                      | Read only             |
| 0x08          | Power<br>mode   | open | opne | External power down pin function 0 = PDWN 1 = standby | open    | open | open                                                                     | Intenal power-down mode 00=normal 01=full power 10=standby 11=digital reset |                                                      | 0x00                  |
| 0x09          | Global<br>clock | open | open | open                                                  | open    | open | open                                                                     | open                                                                        | Duty<br>cycle<br>stabilizer<br>0=disable<br>1=enable | 0x01                  |
| 0x0B          | Clock<br>divide | open | open | open                                                  | open    | open | Clock divide ratio<br>000=divde by 1<br>001=divde by 2<br>010=divde by 3 |                                                                             |                                                      | 0x00                  |

|       |                            |                                                            |                                      |                                            |      | 011=divde by 4<br>100=divde by 5<br>101=divde by 6<br>110=divde by 7<br>111=divde by 8 |                                                                                                                                            |                                    |                              |                              |
|-------|----------------------------|------------------------------------------------------------|--------------------------------------|--------------------------------------------|------|----------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------|------------------------------|------------------------------|
| 0x16  | Clock<br>phase<br>control  | Invert DCO clock 0 = not inverted 1 = inverted             | Open                                 | Open                                       | Open | 00<br>01<br>011<br>100<br>10                                                           | ut clock di<br>lative to ti<br>000 =<br>01 = one i<br>0 = two ii<br>l = three i:<br>0 = four ii<br>1 = five ir<br>10 = six in<br>1 = seven | 0x00                               |                              |                              |
| 0x17  | Output<br>delay            | DCO<br>Clock<br>delay<br>0 =<br>disabled<br>1 =<br>enabled | Open                                 | Data delay 0 = disabled 1 = enabled        | Open |                                                                                        | Delay<br>000<br>001<br>010<br>011<br>100<br>101<br>110:                                                                                    | 0x00                               |                              |                              |
| 0x18  | VREF<br>select             | Open                                                       | Open                                 | Open                                       | Open | Inter                                                                                  | Internal VREF digital adjustment<br>000 = 1.0 V p-p<br>001 = 1.14 V p-p<br>010 = 1.33 V p-p<br>011 = 1.6 V p-p<br>100 = 2.0 V p-p          |                                    |                              |                              |
| 0x2E  | Output<br>assign           | Open                                                       | Open                                 | Open                                       | Open | Open                                                                                   | Open                                                                                                                                       | Open                               | 0 = ADC<br>A<br>1 =<br>ADC B | ADC A = 0x00<br>ADC B = 0x01 |
| 0x3A  | Sync<br>control            | Open                                                       | Open                                 | Open                                       | Open | Open                                                                                   | Clock<br>divider<br>next<br>sync<br>only                                                                                                   | Clock<br>divider<br>sync<br>enable | Open                         | 0x00                         |
| 0x100 | Sample<br>rate<br>override | Open                                                       | Sample<br>rate<br>override<br>enable | Resolution $100 = 12$ bits $110 = 10$ bits |      |                                                                                        | 0<br>10<br>10                                                                                                                              | 0x00                               |                              |                              |

memory map (۳-۱ جدول

### 3-3- شبیه سازی پروتکل

پس ازسنتز کردن، کد نوشته شده و رفع خطاهای موجود باید وارد بخش شبیه سازی پروتکل شویم.برای شبیه سازی پروتکل نوشته شده، باید یک فایل test bench ایجاد کنیم. پس از ایجاد فایل test bench خود برنامه، کدهایی را تولید می کند. برای شبیه سازی باید در کدهای ایجاد شده یک سری تغییراتی ایجاد کنیم.

شکل ۱۶-۳) تعریفهای اولیه test bench

از جمله تغییراتی که باید بدهیم، تنظیم کردن کلاک تراشه است.همانطور که در فصل دوم هم توضیح داده شد، یک دوره کلاک برای SPI برابر است با 40ns است. پس باید این مورد را در

```
---Clock period definitions
constant CLK_SYS_period : time := 40 ns;
constant SCLK_period : time := 40 ns;
--- Instantiate the Unit Under Test (UUT)
uut: entity work.spi_3wire PORT MAP (
      CLK_SYS => CLK_SYS,
              => SCLK,
       SCLK
       Start => Start,
       Data_In => Data_In,
      CS_n \Rightarrow CS_n
      RW_CTRL => RW_CTRL,
      SDIO
              => SDIO
    );
CLK_SYS_Pro :process
begin
     CLK_SYS <= '0';
     wait for CLK_SYS_period/2;
     CLK_SYS <= '1';
     wait for CLK_SYS_period/2;
end process CLK_SYS_Pro;
```

شکل۱۷-۳) تنظیم کلاک سیستم

تمامی سیگنالها همان سیگنالهای موجود در کد هستند به جز سیگنال SCLK\_Start که شروع کلاک زدن SCLK را مشخص میکند و با استفاده از سیگنال SCLK-Start، سیگنال SCLK تولید شده است. به علت این که بیتی که تو هر لبه داریم مشاهده میکنیم، درواقع مربوط به تغییرات لبهی قبلی است، پس بنابراین بایدSCLK را طوری تنظیم میکنیم که در یک لبه باهم تاخیر دارند. برای این که توان مصرفی زیادی مصرف نکنیم، SCLK را از صفر شروع نکردیم.

```
SCLK Start generator
 SCLK_Start_Pro :process
 begin
     SCLK_Start <= '0','1' after
                                     300ns:
wait;
 end process SCLK_Start_Pro;
 --- SCLK Generate
 SCLK_Pro : process
 begin
     if(SCLK_Start = '1') then
         SCLK <= '0';
        wait for SCLK_period/2;
         SCLK <= '1';
        wait for SCLK_period/2;
         SCLK <= '0';
         wait until SCLK Start = '1';
     end if;
 end process SCLK_Pro;
```

شكل ۲-۱۸ تنظيم ۳-۱۸ شكل

پس از تنظیم کلاکها، باید سیگنال start را تنظیم کنیم. به دلیل این که SCLK از صفر شروع نشده، در نتیجه start را بعد از شروع شدن کلاک SCLK تغییر مقدار میدهیم. اولین زمانی که مقدار کلاک start را یک میکنیم چند نانوثانیه قبل از لبه بالا رونده start است، به این دلیل که در لبه بعدی مقداری که تغییر کرده را مشاهده کنیم. و برای این که مطمئن باشیم که تغییر را مشاهده کردیم، به اندازه یک دوره، مقدار start را یک نگه داشته و سپس صفر میکنیم. در ادامه باید ببنییم که چه زمانی تمام بیتهای انتقال مییابد و پروتکل دوباره به حالت idle برگشته است. سپس اگر خواستیم پروتکل SPI را دوباره با دادن

پالس به سیگنال start راهاندازی کنیم. به همین علت زمانهایی که به سیگنال start نسبت داده شده است، ابتدا شبیه سازی شده و زمان بازگشت به حالت idle، مشاهده شده است.

```
--- Start generator
Start_Pro :process
begin

---

| Start <= '0', '1' after 335ns, '0' after 375ns, '1' after 1455ns, '0' after 1495ns,
| | | | '1' after 3215ns, '0' after 3255ns, '1' after 4775ns, '0' after 4815ns;
wait;
end process start_Pro;
```

شکل ۱۹–۳) تنظیم start

پس از آن باید دادههایی را که میخواهیم ارسال یا دریافت کنیم را به سیگنال Data\_In نسبت بدهیم. این نکته قابل ذکر است که اگر بخواهیم دادهای دریافت کنیم، ۱۶ بیت باارزش Data\_In که مربوط به دستورالعمل است، فقط ارسال می شود.

مقادیر داده شده به سیگنال Data\_In با توجه به رجیستری است که در بخش قبلی توضیح داده شده بود. ولوین ارتباطی که میخواهیم برقرار کنیم، config کردن پروتکل SPI است، که در آدرس 0x00 قرار دارد و مقدار پیش فرضی که در دیتاشیت ذکر شده است ارسال میکنیم(0x18). به دلیل این که میخواهیم داده بنویسیم پس باید باارزش ترین بیت صفر باشد، سپس چون یک بایت میخواهیم ارسال کنیم باید دو بیت بعدی صفر باشد و چون آدرسی که میخواهیم داخل آن مقداری بریزیم 0x00 است در نتیجه سیزده تا صفر دیگر باید بگذاریم تا بیتهای دستورالعمل تکمیل شود. در ادامه در هشت بیت باید مقدار 0x18 قرار دهیم و مابقی بیتها اعتباری ندارد، زیرا تنها یک بایت ارسال میشود بنابراین با مابقی بیتها را صفر می کنیم.

شکل ۲۰-۳) مقدار دهی به Data\_in

همانطور که در شکل زیر ملاحظه میشود، پس از خوردن start، هم زمان cs\_n صفر میشود و تراشه شروع به کار میکند و از حالت idle خارج میشود وارد بخش delay\_instruction میشود. پس از یک کلاک به بخش instruction انتقال می یابیم. پس از دریافت ۱۶ بیت دستور العمل به write state میرویم و یک بایت دریافت می کنیم.



شکل ۲۱-۳) شبیه سازی اولین دیتا ارسالی

در ادامه برای شبیه سازی بیشتر، با چند آدرس دیگر از این رجیستر کار می کنیم. دیتا بعدی که میخواهیم ارسال کنیم، دو بایت داده 0x00 و 0x00 در آدرسهای 0x00 و 0x00 می باشد. در نتیجه با ارزش ترین بیت را بار دیگر برابر با صفر قرار می دهیم و به دلیل این که می خواهیم دو بایت ارسال کنیم باید دو بیت بعدی را برابر با 0b00 قرار دهیم. اکنون باید آدرس حافظهای که می خواهیم بنویسم را انتخاب کنیم. زمانی که آدرس یک حافظه را مشخص می کنیم، ولی اگر دو بایت داده برای ارسال داشته باشیم، بایت اول در آدرس مشخص شده، ارسال میشود و بایت بعدی در آدرس حافظه بعدی نوشته می شود. به همین سبب در بیتهای دستورالعمل، بیت چهارم دستور العمل را برابر با یک قرار میدهیم تا آدرس 0x00 و بایت دوم را برابر با 0x00 قرار میدهیم. و بایت دوم را برابر با 0x00 قرار می دهیم.

همانطور که در شکل زیر میبینید مقدار  $bit_cnt$  از ۳۱ تا ۱۶ شمارش میکند که نشان دهنده آن است که دو بایت داده ارسال کرده است. و با توجه به شکل میتوان دید پیش از آن که  $cs_n$  یک شود، اخرین مقداری که sdio دارد برابر با یک است، که با توجه به داده ای که ارسال کردیم، صحیح میباشد.



شکل ۲۲-۳) شبیه سازی دومین دیتا ارسالی

در ادامه یک بایت داده را از تراشه دریافت می کنیم. به دلیل این که SDIO هم مانند کد اصلی دارای یک مدار ترکیبی است که به rw\_ctrl وابسته است. به صورتی که اگر rw\_ctrl برابر با صفر باشد مقادیر را از بدنه کد میگیرد و در صورتی که یک باشد مقادیر را از test\_bench دریافت می کند.

```
SDIO <= 'Z' when RW_CTRL = '0' else '1' , '0' after SCLK_period*1, '0' after SCLK_period*5, '1' after SCLK_period*7;

END;
```

شکل ۲۳-۳) دادههای مربوط به دریافت از تراشه

برای شبیه سازی بخش مربوط به دریافت داده از تراشه، با آدرس 0x01 که یک آدرس فقط خواندنی است استفاده می کنیم و مقداری که باید دریافت کنیم برابر است با 0x89. به همین علت زمانی که rw\_ctrl برابر یک باشد، مقدار 0x89 را با استفاده از کلاک تنظیم می کنیم که در داخل SDIO قرار بگیرد. همانطور که در سیگنال data\_path.rx\_data مشاهده می شود، مقداری که دریافت کرده است برابر است با 0x89. این نکته هم حائز اهمیت است، به سبب این که می خواهیم داده دریافت کنیم، باارزش ترین بیت دستور العمل باید

برابر با یک باشد و چون میخواهیم یک بایت داده دریافت کنیم دو بیت بعدی باید صفر باشند.



شکل۲۴-۳) شبیه سازی دریافت دیتا

همانطور که در شکل زیر دیده می شود، bit\_cnt از ۳۱ تا ۸ شمارش میکند که نشان دهنده آن است که سه بایت داده ارسال شده است.



شکل۲۵-۳) شبیه سازی سومین دیتا ارسالی

