## بسم تعالى



دانشکده مهندسی برق

VHDL\_Report2

نویسنده:

اميرحسين احمدي\_401611328

نام استاد:

دکتر ستار میرزا کوچکی

تاريخ:

1401/11/04

### :LTC2309 a 8-channels,12-Bit SAR ADC with I2C Interface

I2C یک ADC توان پایین با نویز کم و هشت کاناله 12بیتی با یک واسط سریال دوسیمه ADC سازگار با 1+9 آدرس برای سنکرون کردن است. دارای یک مرجع داخلی و یک مدار تمام تفاضلی برای کاهش نویز مشترک (Common) هست. و از کلاک داخلی برای رسیدن به فرکانس 769kHz استفاده می کند. دارای مالتی پلکسر (Mux) هشت کاناله می باشد. همچنین در کنترل پردازش صنعتی، کنترل موتور، مانیتورینگ منبع تغذیه و شتاب سنج و دسترسی به داده های ایزوله و از راه دور کاربرد دارد.



پینهای ورودی:

| SYMBOL                       | PARAMETER                              |
|------------------------------|----------------------------------------|
| V <sub>IN</sub> +            | Absolute Input Range (CH0 to CH7)      |
| V <sub>IN</sub> <sup>-</sup> | Absolute Input Range (CH0 to CH7, COM) |
| $V_{IN}^+ - V_{IN}^-$        | Input Differential Voltage Range       |
| I <sub>IN</sub>              | Analog Input Leakage Current           |
| C <sub>IN</sub>              | Analog Input Capacitance               |
| CMRR                         | Input Common Mode Rejection Ratio      |

# ورودی و خروجیهای دیجیتالی I2C:

| SYMBOL           | PARAMETER                                                                  |
|------------------|----------------------------------------------------------------------------|
| V <sub>IH</sub>  | High Level Input Voltage                                                   |
| V <sub>IL</sub>  | Low Level Input Voltage                                                    |
| V <sub>IHA</sub> | High Level Input Voltage for Address Pins A1, A0                           |
| V <sub>ILA</sub> | Low Level Input Voltage for Address Pins A1, A0                            |
| R <sub>INH</sub> | Resistance from A1, A0, to $V_{DD}$ to Set Chip Address Bit to 1           |
| R <sub>INL</sub> | Resistance from A1, A0 to GND to Set Chip<br>Address Bit to 0              |
| R <sub>INF</sub> | Resistance from A1, A0 to GND or $V_{DD}$ to Set Chip Address Bit to Float |
| l <sub>l</sub>   | Digital Input Current                                                      |
| V <sub>HYS</sub> | Hysteresis of Schmitt Trigger Inputs                                       |
| V <sub>OL</sub>  | Low Level Output Voltage (SDA)                                             |
| t <sub>OF</sub>  | Output Fall Time V <sub>H</sub> to V <sub>IL(MAX)</sub>                    |
| t <sub>SP</sub>  | Input Spike Suppression                                                    |
| C <sub>CAX</sub> | External Capacitance Load On-Chip Address Pins (A1, A0) for Valid Float    |

# ویژگیهای زمانی I2C:

| SYMBOL               | PARAMETER                                        |
|----------------------|--------------------------------------------------|
| f <sub>SCL</sub>     | SCL Clock Frequency                              |
| t <sub>HD(SDA)</sub> | Hold Time (Repeated) START Condition             |
| $t_{LOW}$            | LOW Period of the SCL Pin                        |
| t <sub>HIGH</sub>    | HIGH Period of the SCL Pin                       |
| t <sub>SU(STA)</sub> | Set-Up Time for a Repeated START Condition       |
| t <sub>HD(DAT)</sub> | Data Hold Time                                   |
| t <sub>SU(DAT)</sub> | Data Set-Up Time                                 |
| t <sub>r</sub>       | Rise Time for SDA/SCL Signals                    |
| t <sub>f</sub>       | Fall Time for SDA/SCL Signals                    |
| t <sub>SU(STO)</sub> | Set-Up Time for STOP Condition                   |
| t <sub>BUF</sub>     | Bus Free Time Between a STOP and START Condition |

# ویژگیهای زمانی ADC:

| SYMBOL               | PARAMETER                          |  |  |  |  |
|----------------------|------------------------------------|--|--|--|--|
| f <sub>SMPL</sub>    | Throughput Rate (Successive Reads) |  |  |  |  |
| t <sub>CONV</sub>    | Conversion Time                    |  |  |  |  |
| t <sub>ACQ</sub>     | Acquisition Time                   |  |  |  |  |
| t <sub>REFWAKE</sub> | REFCOMP Wake-Up Time (Note 13)     |  |  |  |  |

در ارتباط دو سیمه I2C تبدیلها با سیگنال کردن یک شرط توقف(Stop) پساز این که بخش با موفقیت برای یک عملیات خواندن/ نوشتن آدرسدهی شد، آغاز میشوند. دستگاه تا زمانی که تبدیل بهپایان نرسد، درخواست خارجی را تایید(NACK) نخواهد کرد. وقتی برای حالت خواندن آدرسدهی شود، دستگاه نتیجه تغییر را تحت کنترل کلاک سریال(SCL) روی خروجی قرار میدهد که 12 بیت داده خروجی و پس از آن SCL صفر متوالی قرار دارد. با لبه پایین رونده SCL دیتا بهروز میشود که به کاربر اجازه میدهد تا دادهها را به بطور قابل اطمینانی روی لبه بالارونده SCL قفل کند. عملیات نوشتن ممکن است با استفادهاز یک SCL تکراری یا یک شرط SCL برای شروع یک تبدیل جدید انجام شود. با انتخاب حالت نوشتن، SCL از طریق SCL پروگرم میشود. ( مالتی پلکسر از طریق SCL پیکربندی میشود.)

دیتای ورودی SDI در لبه بالارونده کلاک در حین عمل خواندن بارگیری می شود که SDI بیت اول آن و SLP بیت آخر آن در شش لبه بالارونده بعدی بارگیری می شوند.

|--|

S/D = SINGLE-ENDED/DIFFERENTIAL BIT

 $O/S = ODD/\overline{SIGN}$  BIT

S1 = CHANNEL SELECT BIT 1

S0 = CHANNEL SELECT BIT 0

UNI = UNIPOLAR/BIPOLAR BIT

SLP = SLEEP MODE BIT

## ورودی آنالوگ Mux:

ورودی آنالوگ از طریق بیتهای S1 ،O/S و S1 از  $D_{in}$  پروگرم میشود. که مطابق جدول زیر است.

| S/D | 0/\$ | <b>\$1</b> | SO | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | COM |
|-----|------|------------|----|---|---|---|---|---|---|---|---|-----|
| 0   | 0    | 0          | 0  | + | _ |   |   |   |   |   |   |     |
| 0   | 0    | 0          | 1  |   |   | + | _ |   |   |   |   |     |
| 0   | 0    | 1          | 0  |   |   |   |   | + | _ |   |   |     |
| 0   | 0    | 1          | 1  |   |   |   |   |   |   | + | _ |     |
| 0   | 1    | 0          | 0  | _ | + |   |   |   |   |   |   |     |
| 0   | 1    | 0          | 1  |   |   | _ | + |   |   |   |   |     |
| 0   | 1    | 1          | 0  |   |   |   |   | _ | + |   |   |     |
| 0   | 1    | 1          | 1  |   |   |   |   |   |   | _ | + |     |
| 1   | 0    | 0          | 0  | + |   |   |   |   |   |   |   | _   |
| 1   | 0    | 0          | 1  |   |   | + |   |   |   |   |   | _   |
| 1   | 0    | 1          | 0  |   |   |   |   | + |   |   |   | _   |
| 1   | 0    | 1          | 1  |   |   |   |   |   |   | + |   | _   |
| 1   | 1    | 0          | 0  |   | + |   |   |   |   |   |   | _   |
| 1   | 1    | 0          | 1  |   |   |   | + |   |   |   |   | _   |
| 1   | 1    | 1          | 0  |   |   |   |   |   | + |   |   | _   |
| 1   | 1    | 1          | 1  |   |   |   |   |   |   |   | + | _   |

## کلاک تبدیل داخلی:

1.8us یک کلاک پیشفرض کارخانهای است که به زمان تبدیل  $t_{\rm CONV}$  به میزان 1.3us تا ماکزیمم زمان دست یابیم.

## واسط I2C:

Open-Drain با واسط I2C ارتباط برقرار می کند که یک واسط دو سیمه با اتصال I2C است که I3C می I3C با واسط I3C با I3C می I3C از طریق مقاومت I3C به تغذیه I3C می I3C از طریق مقاومت I3C به تغذیه متصل می شود.

دیتا از روی باس I2C از نرخ استاندارد I00 اتا I00 تا I00 در حالت سریع منتقل می شود. I10 در از نرخ استاندارد I10 ادرسدهی شود و می تواند I10 داده شده و I10 داده شده و I10 داده است. I10 داده شده و I10 داده است.

## شرايط Stop/Start:

حالت Start وقتی اتفاق می افتد که SDA در لیه پایینرونده باشد وقتی Stop در حالت HIGH هست و در این حالت باس در وضعیت BUSY قرار می گیرد. بعد از انتقال داده حالت Stop وقتی اتفاق می افتد که SDA در لبه بالارونده باشد و SCL مجددا در حالت HIGH باشد و در این حالت باس به وضعیت SDA می SCL وضعیت Master توسط Stop/Start تغییر می کند.) اگر باس در حال استفاده باشد و وضعیت شروع مکرر (SR) به جای وضعیت توقف اتفاق بیافتد، باس همچنان در وضعیت Stop/Start باقی می ماند. زمان شروع مکرر تبعا برابر وضعیت شروع است و برای خواندن/نوشتن از دیوایس قبل از شروع رخداد جدید است.



#### انتقال دیتا:

بعد از وضعیت Start باس I2C در حالت Busy بوده و انتقال دیتا بین Master و Start مذکور انجام می شود. دیتا از طریق گروه های 9-Bits منتقل می شود که بیت نهم بیت AKC می باشد و P-Bits خط LOW را در نه کلاک بعدی آزاد می کند و Slave می تواند به ACK با قرار دادن SDA در وضعیت SDA با قرار دادن High-Impedance پاسخ دهد یا درغیر این صورت به NACK با قرار دادن SDA در وضعیت SCL با قرار دادن SCL در وضعیت LOW باشد. دو وضعیت HIGH نگه می دارد.) انتقال دیتا در صورتی اتفاق می افتد که LOW در وضیعت LOW باشد.

#### قالب داده:

بعد از وضعیت Master ،Start یک آدرس 7-Bits یک آدرس 8-Bits یک آدرس 1-Bits یک 1-Bits 1-Bits

LTC2309 دارای دو رجیستر است؛ رجیستر خروجی 12-Bits شامل آخرین تبدیل است و رجیستر ورودی ADC دارای دو رجیستر است؛ رجیستر فرودی مالتی پلکسر را پیکربندی می کند.

## قالب داده خروجی:

رجیستر خروجی شامل آخرین تبدیل است و بعد از هر تبدیل، دستگاه بهصورت خودکار به وضعیت Nap یا SLP میرود.

وقتی LTC2309 برای حالت خواندن آدرسدهی میشود، SDA را در وضعیت LOW قرارداده و بهعنوان فرستنده عمل میکند و Master بهعنوان گیرنده میتواند تا 2-Bytes از LTC2309 را بخواند. پس از عمل خواندن باید وضعیت Stop صورت بگیرد تا تبدیل جدید شروع شود. درحالی که تبدیل انجام میشود، دستگاه عملیات خواندن بعدی را لغو خواهد کرد.

جریان داده خروجی 16-Bits طول داشته و در لبه پایینرونده SCL جابهجا می شود. بیت اول MSB و بیت دوازدهم LSB نتیجه تبدیل خواهدبود و چهار بیت باقی مانده صفر هستند؛ در دو حالت دوقطبی و تک قطبی هم استفاده می شود. داده خروجی در وضعیت مکمل 2 برای خواندن دوقطبی و در حالت مستقیم برای خواندن SDA قرار می گیرد.



Figure 8a. Timing Diagram for Reading from the LTC2309



Figure 14. Bipolar Transfer Characteristics (2's Complement)



Figure 15. Unipolar Transfer Characteristics (Straight Binary)

#### قالب داده ورودي:

وقتی LTC2309 برای حالت نوشتن آدرسدهی می شود، SDA را در وضعیت LOW در زمان پریود 1-Byte به عنوان فرستنده 1-Byte قبل از نهمین سیکل قرارداده و به عنوان گیرنده عمل می کند و 1-Byte به عنوان فرستنده 1-Byte مستند. 1-Byte می پروگرم کردن ارسال می کند که 1-Bits آن همان 1-Bits و دو بیت دیگر 1-Bits هستند. 1-Bits بیتهای ورودی در لبه بالارونده 1-Bits در زمان عمل نوشتن قفل می شوند



Figure 8b. Timing Diagram for Writing to the LTC2309

بعد از اعمال،  $D_{IN}$  یک سیکل ریست داخلی را شروع می کند که تمام بیتهای  $D_{IN}$  را صفر می کند. اگر وضعیت پیش فرض پیکربندی ADC's مطلوب نباشد، عملیات نوشتن ممکن است انجام شود؛ در غیراین صورت ADC باید به درستی آدرس دهی شود و به دنبال آن وضعیت Stop تا تبدیل جدید شروع شود.

## شروع تبديل جديد:

Nap/Sleep موقعی تغییر وضعیت می دهد که به حالت خواندن یا نوشتن آدرس دهی Nap/Sleep از وضعیت می دهد که به حالت خواندن یا نوشتن آدرس دهد. شود. یک فرمان توقف ممکن است پساز اجرای عملیات خواندن/نوشتن برای تحریک تبدیل جدید صادر شود. صدور فرمان توقف بعد از هشتمین کلاک SCL از قالب آدرس و قبل از کامل شدن عمل خواندن/نوشتن می تواند منجربه شروع تبدیل جدید شود؛ اما خروجی به دلیل فقدان زمان کافی معتبر نخواهد بود.

## آدرس LTC2309:

LTC2309 دارای دو پایه آدرس AD0 و AD1 میباشد که میتواند به حالت LOW/HIGH یا شناور(Float) محدود شود تا یکی از 9 آدرس ممکن را فعال کند.

علاوهبر این پیکربندی، LTC2309 یک آدرس کلی (1101011) هم دارد که برای سنکرون کردن چندین LTC2309 یا بقیه خانواده آن مثل LTC230X SAR ADCs باشد.

| Table | 2. | Add | ress / | Assi | ignment |
|-------|----|-----|--------|------|---------|
|-------|----|-----|--------|------|---------|

| Table 2. Address Assignment |                                             |  |  |  |  |  |
|-----------------------------|---------------------------------------------|--|--|--|--|--|
| AD0                         | ADDRESS                                     |  |  |  |  |  |
| LOW                         | 0001000                                     |  |  |  |  |  |
| Float                       | 0001001                                     |  |  |  |  |  |
| HIGH                        | 0001010                                     |  |  |  |  |  |
| HIGH                        | 0001011                                     |  |  |  |  |  |
| Float                       | 0011000                                     |  |  |  |  |  |
| LOW                         | 0011001                                     |  |  |  |  |  |
| LOW                         | 0011010                                     |  |  |  |  |  |
| Float                       | 0011011                                     |  |  |  |  |  |
| HIGH                        | 0101000                                     |  |  |  |  |  |
|                             | ADO LOW Float HIGH HIGH Float LOW LOW Float |  |  |  |  |  |

### خواندن متوالى:

در کاربردهایی که کانال ورودی مشابه هر سیکل نمونهبرداری می شود، تبدیل می تواند به طور حتم اجرا شود و بدون سیکل نوشتن، بخواند. کلمه  $D_{\rm IN}$  از مقدار قبلی بدون تغییر باقی می ماند. اگر از ابتدا مقداری برای  $D_{\rm IN}$  تعیین نشده باشد، مقدار پیش فرض 0 برای همه بیتهای آن در نظر گرفته می شود. در پایان فرآیند خواندن، باید شرایط توقف برقرار شود تا تبدیل بعدی شروع شود. در نتیجه سیکل تبدیل، نتیجه بعدی را می توان با استفاده از روش شرح داده شده خواند. اگر چرخه تبدیل به پایان نرسد و یک آدرس معتبر دستگاه را انتخاب کند، LTC2309 یک سیگنال لغو NACK ارسال می کند که نشان دهد که سیکل تبدیل در حال انجام است.



Figure 9. Consecutive Reading with the Same Configuration

### خواندن /نوشتن متوالى:

زمانی که سیکل تبدیل کامل شد، LTC2309 می تواند با استفادهاز فرمان شروع مکرر(Sr) نوشته و سپس خوانده شود. شکل زیر یک سیکل را نشان می دهد که با نوشتن دیتا شروع می شود، یک شروع مجدد، پس از آن خواندن با فرمان توقف به پایان رسید. پس از آن که همه 16 بیت خوانده شد، یک تبدیل می تواند با صادر کردن یک فرمان توقف شروع شود. تبدیل بعدی با استفاده از داده های جدید برنامه ریزی شده انجام خواهد شد.



Figure 10. Write, Read, START Conversion

# سنكرون كردن چندين LTC2309 با آدرس كلى:

در کاربردهایی که چندین LTC2309 یا I2C SAR ADCs از شرکت فنآوری خطی در یک باس مشترک I2C SAR ADCs یا Clobal address استفاده می شوند، تمام مبدلها می توانند با هم از طریق آدرس کلی (Global address) هم زمان شوند (البته تمام مبدلها باید سیکل تبدیل کامل شده داشته باشند). Master فرمان شروع را صادر می کند، که به دنبال آن آدرس کلی 1101011 هست و پس از آن در خواست نوشتن. تمام مبدل ها انتخاب شده می شوند؛ سپس Master یک بایت نوشتن همراه با فرمان توقف ارسال می کند که این کار انتخاب کانال را به روز می کند و به طور همزمان تبدیل برای همه ADC ها روی باس آغاز می شود.

برای همزمان کردن چندین مبدل بدون تغییر کانالها، فرمان توقف باید پس از تایید فرمان نوشتن کلی صادر شود. فرمان خواندن کلی مجاز نیست و مبدلها یک فرمان خواندن کلی را لغو (NACK) می کنند.



Figure 11. Synchronous Multiple LTC2309s with a Global Address Call

#### حالت NAP:

ADC پس از آن که یک تبدیل کامل شد $(t_{CONV})$ ، به حالت Nap میروند به شرطی که بیت SLP صفر باشد. همچنین میزان جریان تغذیه کاهش می بابد(210uA).

### حالت Sleep:

ADC پس از آن که یک تبدیل کامل شد $(t_{CONV})$ ، به حالت Sleep میروند به شرطی که بیت ADC باشد. همچنین میزان جریان تغذیه به شرطی که هیچ یک از ورودی های دیجیتال سوئیچ نشوند، کاهش باشد. همچنین میزان جریان تغذیه به شرطی که هیچ یک از ورودی های دیجیتال سوئیچ نشوند، کاهش می یابد(7uA). وقتی که (7uA) آدر سدهی شد، (7uA) از حالت (7uA) طول می کشد تا به اصطلاح بیدار شود و قبل از این زمان تبدیلی صورت نمی گیرد.



Figure 12. Exiting Sleep Mode and Starting a New Conversion

#### :Acquistion

LTC2309 شروع به دریافت سیگنال ورودی در موارد مختلف بسته به این که آیا عملیات خواندن یا نوشتن باشد، می کند. اگر عمل خواندن اجرا شود، دریافت سیگنال ورودی از لبه بالارونده کلاک نهم به دنبال قالب آدرس شروع می شود.



Figure 13a. Timing Diagram Showing Acquisition During a Read Operation

همچنین اگر عمل نوشتن اجرا شود، دریافت سیگنال ورودی از لبه پایینرونده کلاک ششم پس از آن که کلمه  $D_{\mathrm{IN}}$  جابه جا شد، شروع می شود.

سیگنال را از کانال ورودیای دریافت می کند که اخیرا از طریق  $D_{\text{IN}}$  برنامهریزی شده است.

حداقل زمان 240ns نیاز است تا قبل از این که تبدیل شروع شود، سیگنال ورودی دریافت شود.



Figure 13b. Timing Diagram Showing Acquisition During a Write Operation

#### TIMING DIAGRAM

#### Definition of Timing for Fast/Standard Mode Devices on the I<sup>2</sup>C Bus



تا اینجا شکل کلی دیتاشیت LTC2309 بررسی شد. حال باید بخشهای مختلف را شبیهسازی کنیم. در ادامه شکل کد همراه با توضیحات آورده شده است.

#### كد LTC2309 بخش ديجيتال:

```
1 --AmirHosein Ahmadi 401611328
   --VHDL PROJECT:
   --LTC2309
                                                                               -- LIBRARY
 4
   LIBRARY IEEE;
 5
   USE IEEE.STD LOGIC 1164.ALL;
    USE IEEE.NUMERIC_STD.ALL;
    USE IEEE.NUMERIC STD.ALL;
 8
    T.TBRARY UNISIM:
 9
10 USE UNISIM. VCOMPONENTS. ALL;
                                                                               -- ENTITY
11
    ENTITY LTC2309 IS
12
    PORT (
13
         CLK : IN
                      STD_LOGIC:='0';
14
                      STD_LOGIC:='1';
STD_LOGIC:='X';
         RW : IN
15
16
         ADO : IN
                      STD LOGIC:='X';
         AD1 : IN
17
18
         SDA : BUFFER STD_LOGIC:='1'
19
         CONSTANT TOONV
                          : TIME := 1300 NS;
                                                                               -- FOR CONVERSION
20
         CONSTANT TACQ
                           : TIME := 240 NS;
                                                                               -- FOR ACQUISTION
21
         CONSTANT TREFWAKE : TIME := 200 mS;
                                                                               -- FOR SLEEP MODE
22
   END LTC2309;
```

خب در تصویر بالا پینهای ورودی  $CLk,R/\underline{W},AD0,AD1$  و  $CLk,R/\underline{W},AD0,AD1$  و می تعریف می شوند. SDA و ما آن همواره یک SLAVE بوده و باید کلاک از MASTER به آن وارد شود؛ پورت SDA دوطرفه بوده و ما آن واید کلاک از SDA بوده و ما آن واید کلاک از SDA به آن واید شود؛ پورت SDA در نظر می گیریم؛ وضعیت خواندن/نوشتن با SDA مشخص می شود و آدرس دهی از طریق SDA انجام می شود. در ادامه ثابتهای زمانی مد نظر تعریف شده است.

کد زیر بخش مربوط به ARCHITECTURE با سیگنالهای لازمه که توضیحات COMMAND شده

```
-- ARCHITECTURE
    ARCHITECTURE Behavioral OF LTC2309 IS
                          : STD_LOGIC := '1';
: STD_LOGIC := '0';
     SIGNAL SCL_CLK
                                                                                               -- GENERATE INTERNAL SCL CLOCK
    SIGNAL SDA CLK
                                                                                               -- GENERATE INTERNAL SDA CLOCK
    SIGNAL SDA_CLK_PRV : STD_LOGIC := '0';
                                                                                                 - GENERATE INTERNAL SDA CLOCK
                             : STD_LOGIC := '1';
: STD_LOGIC_VECTOR(1 DOWNTO 0);
     SIGNAL SCL
    SIGNAL AD
                                                                                               -- USED TO COMBINE AD1&AD0
30
     SIGNAL ENABLE
                                                                                               -- WHEN LTC2309 CALLED BY MASTER THIS BECOMES 1
                         : STD_LOGIC_VECTOR(7 DOWNTO 0) := (OTHERS => '2'); -- I2C ADDRESS
: STD_LOGIC_VECTOR(11 DOWNTO 0) := (OTHERS => 'X'); -- ADC DATA FOR READ MODE
: STD_LOGIC_VECTOR(11 DOWNTO 0) := (OTHERS => 'X'); -- ADC DATA FOR WRITE MODE
    SIGNAL ADDRESS
33
     SIGNAL DATA
SIGNAL DAT
35
                             : STD_LOGIC_VECTOR(5 DOWNTO 0) := (OTHERS => '0'); -- DIN 6BIT FOR MUX CONFIG OF ADC IN WRITE MODE
37
                                                                                               -- DIN(S/D,0/S,S1,S0,UNI,,SLP)
                                                                                               -- S/D : SINGLE-ENDED/DIFFERENTIAL BIT
38
                                                                                               -- O/S : ODD/SIGN BIT
40
41
                                                                                               -- S1 : CHANNEL SELECT BIT 1
                                                                                                       : CHANNEL SELECT BIT
42
                                                                                               -- UNI : UNIPOLAR/BIPOLAR BIT
                                                                                               -- SLP : SLEEP/NAP MODE BIT
43
                             : STD_LOGIC_VECTOR(3 DOWNTO 0) := DIN(5 DOWNTO 2); -- USED FOR DATA SELECTION FROM ADC : STD_LOGIC_VECTOR(3 DOWNTO 0) := DIN(5 DOWNTO 2); -- USED FOR DATA SELECTION FROM ADC
45
46
     SIGNAL TEMP
     SIGNAL BUSS
                                : STD LOGIC :='0';
48
     SIGNAL SLV_ACK
                                                                                               -- 8BITS ADDRESS&RW BIT SLAVE ACK
-- 8BITS ADDRESS&RW BIT SLAVE ACK
     SIGNAL DIN REC
                                : STD_LOGIC :='0';
: STD_LOGIC :='0';
50
     SIGNAL MAS ACK
                                                                                                  8BITS MSB DATA MAS ACK
     SIGNAL MAS NACK
                                : STD_LOGIC :='0';
: STD LOGIC :='0';
                                                                                               -- 8BITS LBS DATA WITH 4 NIBBLE 0 MAS ACK
     SIGNAL DATA READY
53
     SIGNAL NIBBLE READY : STD LOGIC :='0';
    SIGNAL STOP
56
     SIGNAL ONCE SLV ACK : STD LOGIC :='0';
    SIGNAL ONCE MAS ACK : STD LOGIC :='0';
    SIGNAL ONCE MAS NACK : STD LOGIC :='0';
59
60 BEGIN
```

کد زیر برای بدست آوردن آدرس از روی AD0,AD1 میباشد.(در طول ارتباط فرض میشود آدرسی که میدهیم حتما یکی از این آدرسها است و دیگر شرط تطبیق آدرسها را چک نمیکنیم.(فرض است ولی بهطور کلی باید چک شود.)

```
SET I2C ADDRESS DEPPEND ON AD1 & AD0 INPUT
    I2C_ADDRESS: PROCESS(CLK)
63
          AD <= AD1 & AD0;
           CASE AD IS
65
                           => ADDRESS <= "0001000" & RW; ENABLE <= '1';
=> ADDRESS <= "0001001" & RW; ENABLE <= '1';
              WHEN "00"
66
              WHEN "OZ"
67
                           => ADDRESS <= "0001010" & RW;
                                                             ENABLE <= '1';
68
              WHEN "71"
                           => ADDRESS <= "0001011" & RW:
                                                            FNARLE <= '1'
              WHEN "ZZ"
                           => ADDRESS <= "0011000" & RW;
                                                            ENABLE <=
70
                           => ADDRESS <= "0011010" &
71
                                                             ENABLE <= '1';
                           => ADDRESS <= "0011010" & RW:
              WHEN "10"
                                                            ENABLE <= '1':
                           => ADDRESS <= "0011011" & RW; ENABLE <= '1';
73
              WHEN "11"
                           => ADDRESS <= "0101000" & RW; ENABLE <= '1';
              WHEN OTHERS => ADDRESS <= "ZZZZZZZZZ"
75
                                                          : ENABLE <= '0':
           END CASE;
  END PROCESS I2C_ADDRESS;
```

Write بخش زیر برای چک کردن دیتای ADC با توجه به وضعیت چهار پین  $DIN\ MSB$  که در حالت ADC ورودی ADC است مشخص می شود. ( در اینجا چون نمی شد ورودی آنالوگ به شبیه ساز داد، مقادیر پیش فرض برای هر حالت در نظر گرفته شده است.

```
--NOTE: ADC DIDN'T SIMULATE IN THIS PROJECT AND JUST SET DEFAULT DATA FOR EVERY DIN SELECTION
ADC DATA: PROCESS(CLK)
80
82
83
            TEMP <= DIN(5 DOWNTO 2);
             CASE TEMP IS
                                                                                 -- S/D O/S S1 S0 CH0 CH1 CH2 CH3 CH4 CH5 CH6 CH7 COM
                WHEN "0000" => DATA <= "010000001111";
84
                WHEN "0001" => DATA <= "010000101111";
85
                WHEN "0010" => DATA <= "010001001111";
WHEN "0011" => DATA <= "0100011011111";
86
87
88
                WHEN "0100" => DATA <= "010010001111";
89
90
                WHEN "0101" => DATA <= "010010101111";
                WHEN "0110" => DATA <= "010011001111";
                WHEN "0111" => DATA <= "010011101111";
WHEN "1000" => DATA <= "010100001111";
92
93
                WHEN "1001" => DATA <= "010100101111";
94
95
                WHEN "1010" => DATA <= "010101001111";
                WHEN "1011" => DATA <= "0101011011111";
96
                WHEN "1100" => DATA <= "010110001111";
                WHEN "1101" => DATA <= "0101101011111";
97
98
                WHEN "1110" => DATA <= "010111001111";
WHEN "1111" => DATA <= "010111101111";
                WHEN OTHERS => NULL;
100
            END CASE;
    END PROCESS ADC DATA;
```

در بخش بعدی فرض بر این است فرکانس کلاک سیستم و کلاک کاری ما متفاوت است؛ لذا از یک کانتر برای تولید SDA و SCL که اختلاف فاز 90 درجه دارند استفاده می شود. در اینجا کلاک اصلی SDA بوده و با یک کانتر 1000تایی آن را به مود استاندارد برسی می شده اما می شد بخش fastmode را هم با یک کانتر دیگر درست کرد.

```
GENERATE SDA/SCL CLOCK FOR STANDARD MODE 100kHZ
104
       SDA_CLOCK: PROCESS(CLK)
105
            VARIABLE Count: INTEGER RANGE 0 TO 1000 :=0;
106
               IF(RISING_EDGE(CLK)) THEN
SDA CLK PRV <= SDA CLK;</pre>
107
108
                    IF(Count=999) THEN
110
                        Count :=0;
                        Count := Count+1;
112
                    END IF;
CASE Count IS
114
                        WHEN 0 TO 249 => SCL_CLK <= '0'; SDA_CLK<= '0'; WHEN 250 TO 499 => SCL_CLK <= '0'; SDA_CLK<= '1'; WHEN 500 TO 749 => SCL_CLK <= '1'; SDA_CLK<= '1';
115
116
                                              => SCL_CLK <= '1' ; SDA_CLK<= '0';
118
                        WHEN OTHERS
119
                    END CASE;
               END IF:
      END PROCESS SDA_CLOCK;
```

بخش زیر برای حالت READ نوشته شده است. دراین کد برای آدرس،دیتا ، نیبل صفر و ورودی DIN بخش زیر برای حالت ENABLE=1 شده و وارد بخش کانترهای مختلف تعریف شده است. در اینجا با درست بودن آدرس مقدار BUSY شده و وارد بخش START می شود، با وارد شدن به بخش START، باس به حالت BUSY می رود.

```
123
124 MAIN: PROCESS(CLK)
125 VARIABLE ADDRESS_C
       VARIABLE ADDRESS_CNT : INTEGER RANGE -1 TO 7 := 7;
VARIABLE DATA_CNT : INTEGER RANGE -1 TO 11 := 11
VARIABLE ZERO_CNT : INTEGER RANGE -1 TO 3 := 3;
                                                                                                                  -- ADDRESS COUNTER
                                   : INTEGER RANGE -1 TO 11 := 11;
: INTEGER RANGE -1 TO 3 := 3;
: INTEGER RANGE -1 TO 7 := 7;
126
                                                                                                                  -- DATA
                                                                                                                                COUNTER
127
                                                                                                                              COUNTER
                                                                                                                  -- DIN
128 VARIABLE DIN CNT
129
130 BEGIN
131 IF(RW='1') THEN
132
133
          IF(ENABLE='0') THEN
               SCL <='1';
134
           ELSIF (FALLING_EDGE (CLK) ) THEN
                                                                                                                  -- WHEN LTC2309 CALLED BY MASTER
               SCL <= SCL_CLK;
135
136
               IF(BUSS='0' AND ENABLE='1') THEN
137
138
                   SCL<='1';
               END IF;
139
140
141
                IF(((SDA_CLK='0' AND SDA_CLK_PRV='1') AND SCL_CLK='1') AND BUSS='0') THEN-- START CONDITION AND BUS GETS BUSY
143
                   ADDRESS_CNT := 7 ;
145
                                                                                                                  -- THESE ARE FLAGS MUST TO GET RESET VALUE
-- THIS BRANCH APPLYS ON BEGINING OF START
                    DATA_READY <= '0';
147
                    SLV ACK
                   MAS_ACK
                                    <= '0';
                                    <= '0';
                   MAS NACK
149
                    STOP
                                    <= '0';
                                    <= '1';
151
                    BUSS
                END IF;
```

در اینجا آدرس بر روی SDA قرار می گیرد و فرض بر این است که آدرسها در نهایت مساوی است و ارتباط SDA اینجا آدرس بر روی SDA قرار می شود، پس از برقراری ارتباط پرچم  $DATA\_READY$  فعال شده و آماده خواندن دیتا از ADC می باشد ADC به همراه نیبل صفر که در دو بایت منتقل می شود.)

```
IF((SDA_CLK='1' AND SDA_CLK_PRV='0') AND SCL_CLK='0' AND BUSS='1') THEN -- ADDRESS SET ON RISING EDGE OF SDA_CLK AND SCL='0'
IF(ADDRESS_CNT >= 0) THEN -- ADDRESS_SET IN SDA_IN 7 CYCLES
SDA <= ADDRESS_CNT :- ADDRESS_CNT);
ADDRESS_CNT :- ADDRESS_CN
155
156
                                                                                   ADDRESS_CNT := ADDRESS_CNT-1;
ELSIF(ADDRESS_CNT < 0 AND SLV_ACK='0') THEN
 157
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     -- SLAVE_ACK (BYTE RECEIVED)
                                                                                                    SDA <= '0';
SLV_ACK <= '1';
 159
 160
                                                                                    END IF;
 162
                                                                                  IF(SLV_ACK = '1' AND DATA_READY = '0') THEN DATA_READY <= '1';
163
164
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   -- SLAVE IS READY TO TRANSFER DATA
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     -- THIS BRANCH APPLYS BEFORE DATA TRANSFER
 165
                                                                                                    DATA_CNT := 11 ;
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     -- THIS COUNTER MUST GET RESET VALUE
```

بخش زیر برای دریافت 12 بیت دیتا از ADC به مستر است، در اینجا باید در دوبایت دیتا منتقل شود، لذا

```
IF(DATA_READY='1' AND RW='1') THEN
                                                                                       -- READ OPERATION
                  ONCE_SLV_ACK <='1';
170
171
                  --t conv
172
173
                  IF(DATA_CNT >=4) THEN
                                                                                       -- 8BITS MSB DATA READING
                              <= DATA(DATA CNT);
174
                     SDA
                     DATA_CNT := DATA_CNT -1;
175
                  ELSIF((DATA_CNT <4 AND DATA_CNT>=0) AND MAS_ACK='0') THEN
                                                                                       -- MAS_ACK (MSB BYTE RECEIVED)
176
177
                     SDA
                     MAS ACK <= '1':
178
                  END IF:
179
                  IF (MAS_ACK='1' AND NIBBLE_READY='0') THEN
180
181
                     NIBBLE_READY <= '1';
183
                  END IF;
184
                  IF(DATA_CNT >=0 AND NIBBLE_READY='1') THEN
                                                                                       -- 4BITS LBS DATA READING
185
                     ONCE MAS ACK <= '1';
186
187
188
                     SDA
                              <= DATA(DATA_CNT);
                    DATA_CNT := DATA_CNT -1;
189
190
                  ELSIF(DATA_CNT < 0 AND ZERO_CNT >= 0) THEN
                                                                                       -- 4BITS ZEROZS DATA READING
191
                              <= '0':
                                                                                       -- DON'T CARE NIBBLE FOR ADC
                     ZERO CNT := ZERO_CNT -1;
193
                  ELSIF(DATA_CNT < 0 AND ZERO_CNT <0 AND MAS_NACK='0') THEN
                                                                                       -- MAS NACK (LSB BYTE RECEIVED
194
195
                     MAS NACK <= '1';
196
                  END IF;
197
198
                  IF (MAS NACK='1' AND STOP='0') THEN
                                                                                       -- TRANSFER COMPLETE
199
                     STOP
200
```

برای دریافت 8بیت باارزش از نه کلاک به همراه پرچم MAS\_ACK استفاده شده و در دریافت 8 بیت بعدی، ابتدا چهار بیت کم ارزش منتقل شده و سپس چهار بیت نیبل صفر به همراه پرچم MAS\_NACK منتقل میشود. در این حالت برای اثر گذاشتن روی SCL، پرچمهای دیگری تعریف شده اند که باعث عوض شدن SCL شود، (هر 9 سیکل باید LOW SCL، شود تا بفهمیم دیتا منقل شده است.)

```
203
                  IF((SDA_CLK='1' AND SDA_CLK_PRV='0') AND SCL_CLK='0' AND STOP='1') THEN
204
                     SCL <= '1':
205
206
                     ONCE_MAS_NACK <='1';
207
                 END IF;
208
209
              END IF;
210
            END IF;
211
               IF((SLV_ACK='1'
                                  AND DATA_READY='1' ) AND ONCE_SLV_ACK='0') THEN SCL <= '0'; END IF;
212
213
               IF((MAS ACK='1'
                                  AND NIBBLE_READY='1') AND ONCE_MAS_ACK='0' ) THEN SCL <= '0'; END IF;
               IF(((MAS NACK='1') AND STOP = '1'
                                                      ) AND ONCE_MAS_NACK='0') THEN SCL <= '1'; END IF;
214
         END IF;
215
         IF ONCE_MAS_NACK='1' THEN BUSS <= '0'; SDA<='1'; END IF;
216
217
     END IF;
218
```

در ادامه برای بررسی این کد یک تست بنچ تعریف شده که به صورت کد صفحه بعد است.

```
1 LIBRARY ieee;
    USE ieee.std logic 1164.ALL;
2
    USE ieee.numeric std.ALL;
3
4
    ENTITY LTC2309_TB IS END LTC2309_TB;
6
    ARCHITECTURE behavior OF LTC2309_TB IS
         -- Component Declaration for the Unit Under Test (UUT)
8
9
        COMPONENT LTC2309
        PORT (CLK, RW, ADO, AD1 : IN std logic;
10
11
              SDA
                          : BUFFER std_logic);
        END COMPONENT;
12
       signal CLK : std_logic := '0';
13
                                          --Inputs
14
       signal RW
                   : std_logic := '0';
       signal ADO : std_logic := 'X';
15
       signal AD1 : std_logic := 'X';
16
       signal SDA : std logic := 'l';
                                          --BiDirs
17
18
       constant CLK_period : time := 10 ns; -- Clock period definitions
    BEGIN
19
20
        -- Instantiate the Unit Under Test (UUT)
       uut: LTC2309 PORT MAP (CLK => CLK,RW => RW,AD0 => AD0,AD1 => AD1,SDA => SDA);
21
        -- Clock process definitions
22
23
       CLK_process :process
24
       begin
           CLK <= '0'; wait for CLK_period/2;
25
          CLK <= '1'; wait for CLK_period/2;
26
27
       end process;

    Stimulus process

28
29
       stim_proc: process
       begin
30
31
          AD0 <= 'X'; AD1 <= 'X'; wait for CLK_period*2000;
          ADO <= '0'; AD1 <= 'Z'; RW <= '1'; wait;
32
33
       end process;
```

### برای این تست بنج خروجی به صورت زیر در میآید.



همانطور که مشاهده می شود، شکل موج زرد SCL و شکل موج بنفش SDA شکل موج دیتاشیت است.



بخش زیر برای حالت WRITE نوشته شده است. بخش اول دریافت آدرس مشابه قسمت خواندن است (البته ما فرض کردیم که آدرس درست فراخوانی میشود وگرنه باید شرط تطابق آدرس فراخوانی با آدرس یکی باشد. تا مستر و اسیلو کانکت شوند.)

```
219
            IF(ENABLE='0') THEN
220
            SCL <='1';
ELSIF(FALLING
                                                                                                                 -- WHEN LTC2309 CALLED BY MASTER
                SCL <= SCL_CLK;
223
224
                IF(BUSS='0' AND ENABLE='1') THEN
                SCL<='1';
END IF;
227
228
229
230
                IF((((SDA_CLK='0' AND SDA_CLK_PRV='1') AND SCL_CLK='1') AND BUSS='0') THEN-- START CONDITION AND BUS GETS BUSY
                    SDA <= '0';
ADDRESS_CNT := 6;
231
232
                    DATA_READY <= '0';
SLV_ACK <= '0';
MAS_ACK <= '0';
                                                                                                                 -- THESE ARE FLAGS MUST TO GET REDAIL VALUE -- THIS BRANCH APPLYS ON BEGINING OF START
234
                    SLV_ACK
MAS_ACK
MAS_NACK
DIN_REC
235
238
239
                    STOP
                    BUSS
242
243
                IF((SDA_CLK='1' AND SDA_CLK_PRV='0') AND SCL_CLK='0' AND BUSS='1') THEN -- ADDRESS SET ON RISING EDGE OF SDA_CLK AND SCL='0'
                    IF(ADDRESS_CNT >= 0) THEN
IF(SDA ='X' OR SDA='1') THEN
ADDRESS(ADDRESS_CNT)<= '1';
ELSIF(SDA ='0') THEN
244
245
                                                                                                                     -- ADDRESS SET IN SDA IN 7 CYCLES
246
247
248
                        ADDRESS (ADDRESS_CNT) <= '0';
249
250
251
                    ADDRESS_CNT := ADDRESS_CNT-1;
ELSIF(ADDRESS_CNT < 0 AND SLV_ACK='0') THEN
                                                                                                                     -- SLAVE_ACK (BYTE RECEIVED)
252
253
                        SDA
                    SLV_ACK <= '1';
END IF;
254
255
256
                    IF(SLV_ACK = '1' AND DATA_READY = '0') THEN
DATA_READY <= '1';</pre>
                                                                                                                    -- SLAVE IS READY TO TRANSFER DATA
257
                                                                                                                     -- THIS BRANCH APPLYS BEFORE DATA TRANSFER
                    DATA_CNT := 11 ;
END IF;
260
```

در بخش خواندن باید DIN شیش بیتی به همراه دو DON'T CARE در بخش داده روی SDA قرار بخش خواندن باید DIN شیش بیتی به همراه دو ADC را تغییر داد. پس از دریافت داده پرچم بگیرد. با اعمال این بیتها به DIN می توان داده ی ADC را تغییر داد. پس از دریافت داده پرچم DIN\_REC فعال می شود ونشان از این است که داده دریافت شد.

```
IF(DATA READY='1' AND RW='0') THEN
262
                                                                                                     -- WRITE OPERATION
                     ONCE_SLV_ACK <= '1';
DIN CNT := 7;
263
264
                     IF(DIN_CNT>=0) THEN
265
                        IF(DIN_CNT>=2) THEN
IF(SDA ='X' OR SDA='1') THEN
267
                            DIN(DIN_CNT-2) <= '1';
ELSIF(SDA ='0') THEN
269
                               DIN(DIN_CNT-2) <= '0';
270
                            END IF;
271
272
273
                        DIN CNT := DIN CNT-1;
                     ELSIF(DIN_CNT<0 AND SLV_ACK='1' AND DIN_REC='0') THEN
274
                        DIN_REC <= '1';
                        SDA <= '0';
276
                     END IF;
```

#### در قسمت بعدی با توجه به اینکه دیتای ADC باید تغییر کند، پس باید یک CASE بنوسیم که بتوان

```
- ADC DATA IS SELECTIVE BY DIN (S/D,O/S,S1,S0)
                    --NOTE: ADC DIDN'T SIMULATE IN THIS PROJECT AND JUST SET DEFAULT DATA FOR EVERY DIN SELECTION IF (DIN_CNT <0) THEN
279
280
                        TEMP1 <= DIN(5 DOWNTO 2);
                        CASE TEMP1 IS
                                                                                          -- S/D O/S S1 S0 CH0 CH1 CH2 CH3 CH4 CH5 CH6 CH7 COM
282
                           WHEN "0000" => DAT <= "010000001111";
WHEN "0001" => DAT <= "010000101111";
283
                                                                                                      0
284
285
286
                           WHEN "0010" => DAT <= "010001001111";
                                                                                              0
                                                                                                      1
                                "0011" => DAT <= "010001101111";
287
288
                           WHEN "0100" => DAT <= "010010001111":
                                                                                              0
                                                                                                      0
                           WHEN "0101" => DAT <= "010010101111";
WHEN "0110" => DAT <= "010011001111";
289
                           WHEN "0111" => DAT <= "010011101111";
WHEN "1000" => DAT <= "010100001111";
290
291
                                 "1001" => DAT <= "010100101111";
"1010" => DAT <= "0101010101111";
292
                           WHEN
293
                           WHEN "1011" => DAT <= "0101011011111";
WHEN "1100" => DAT <= "010110001111";
                                                     "010110001111";
295
                           WHEN "1101" => DAT <= "010110101111";
                           WHEN "1110" => DAT <= "010111001111";
WHEN "1111" => DAT <= "010111101111";
297
298
                           WHEN OTHERS => NULL;
300
301
                       END CASE;
                    END IF;
302
                    IF(DIN(1)='0') THEN
                                                                                          --BIPOLAR
                    DATA <= NOT(DAT(11)) & DAT(10 DOWNTO 0):
304
305
                    ELSE DATA <= DAT;
306
                    END IF:
                     END IF;
308
                  END IF;
309
             END IF:
310
                                       AND DATA READY='1' ) AND ONCE SLV ACK='0' ) THEN SCL <= '0'; END IF;
311
        IF((SLV ACK='1'
                                      AND DIN REC ='1' ) AND ONCE SLV ACK='1' ) THEN SCL <= '1'; END IF;
        IF((SLV ACK='1'
312
313
        END IF;
314
315
        END PROCESS MAIN;
316
317
318
       END Behavioral;
```

مقدار دیتای LTC را تغییر داد. پس از مشخص شدن مقدار دیتا به کمک چهار بیت MSB باید دو بیت باقی را هم حساب کنیم، اگر داده قرار باشد به صورت BIPOLAR به شرط UNI=0 باشد، باید مقدار 2'COMPLEMENT دیتا را نگه داریم درغیر این صورت دیتا تغییر نمی کند.

همچنین برای بیت  $SLP=NAP/\underline{SLEEP}$  اگر  $SLP=NAP/\underline{SLEEP}$  نمی توان از آن استفاده کرد و باید منتظر ماند تا این زمان تمام شود.

خروجي اين بخش بنا به دلايل شبيهسازي بدست نيامد اما الگوريتم مشابه ديتاشيت ميباشد.



Figure 8b. Timing Diagram for Writing to the LTC2309