## **TP03 – Compteurs**

## Cédrine Socquet

## Rendu

Votre rapport devra contenir:

- Vos schéma RTL
- Vos résultats de simulation avec vos chronogrammes commentés
- Vos résultats de synthèse (analyse de vos ressources utilisées)
- Vos résultats de STA (analyse du rapport de timing)
- Une démonstration de votre design

Vous fournirez également vos codes source commentés.

## Réponses

- 1. Voir le code counter\_unit dans counter.vhd et tb\_counter\_fsm.vhd.
- 2. Voici le schéma RTL qui permet de déterminer le nombre de cycles allumé/éteint qui ont été effectués par la LED. Le compteur peut être remis à 0, maintenir sa valeur actuelle ou s'incrémenter.



- 3. Voir le code VHDL dans counter\_fsm.vhd et tp\_fsm.vhd.
- 4. Voir testbench de tb\_counter\_fsm.vhd. Voir chronogramme question 8.
- 5. Voici mon schéma mon schéma RTL suivi de ma FSM.



6. Les signaux d'entrées de mon architecture sont clock, resetn et restart.

Les signaux internes sont end\_counter, cmd\_incremt\_counter, mux\_incremt\_1, mux\_incremt\_2, counter\_count, cmd\_reinit\_counter\_cycles, end\_counter\_cycles, cmd blink, mux\_blink, blink x3, led1\_RBV (led1\_R, led1\_B, led1\_V) et led2\_RBV (led2\_R, led2\_B, led2\_V).

Les signaux de sorties sont led1\_out et led2\_out.

- 7. Voir le code tp\_fsm.vhd et Cora-Z7-10-Master.xdc.
- 8. Voir le code tb\_tp\_fsm.vhd.



Sur le chronogramme il y a le resetn qui reset l'ensemble de l'architecture dès le départ. Il y a la clock qui régit tout le système. Le signal end\_counter\_cycles vaut 1 toute les 6 periodes de end\_counter ce qui permet de rythmer le changement d'état de la FSM present\_state. Le signal blink permet de donner la cadence pour faire clignoter la Led rvb. Led1\_RVB donne la couleur de la led à chaque état. Led1\_out donne le signal de la led clignotante et son changement de couleur à chaque état. (Le schéma RTL indique 2 leds, j'ai fait le choix d'en afficher qu'une sur le chronogramme pour alléger la lecture, car le fonctionnement de la deuxième est identique à la première).

9. Voici les ressources utilisées dans la synthèse.

```
Report Cell Usage:
    ---+----+
      Cell
              [Count |
11
      BUFG
                    11
12
      |CARRY4 |
                    71
13
      |LUT1
                    21
14
      LUT2
                   341
15
      LUT4
                    71
16
                   51
      LUT6
17
      FDCE
                   371
18
                    31
       IBUF
19
       OBUF
                    31
                       +---Registers :
110
       OBUFT
                    31
                                          3 Bit
                                                   Registers := 2
                                          1 Bit
                                                   Registers := 1
```

On voit dans registers le compteur de cycle sur 3bits, ainsi que le registre de la FSM sur 3bits également et le registre du signal blink sur 1 bit permettant de faire clignoter la LED. On retrouve aussi dans report cell usage les entrées (IBUF) et sorties (OBUF) ainsi que le nombre total de registres (FDCE).

On voit ci-dessous la FSM ainsi que l'ensemble de ces états.

|   | Previous Encoding | New Encoding | State       |
|---|-------------------|--------------|-------------|
| * | 00                | 00 [         | etat_init_w |
|   | 01                | 01 [         | etat_r      |
|   | 10                | 10 [         | etat_b      |
|   | 11                | 11 [         | etat v      |

Voici sur la schématique, où se situe le compteur de cycle (sur 3 bits).



- 10. Voir fichier de contrainte Cora-Z7-10-Master.xdc.
- 11. Voici le rapport de timing :

```
From Clock: sys_clk_pin
To Clock: sys_clk_pin

Setup: 0 Failing Endpoints, Worst Slack 5.198ns, Total Violation 0.000ns
Hold: 0 Failing Endpoints, Worst Slack 0.214ns, Total Violation 0.000ns
PW: 0 Failing Endpoints, Worst Slack 4.500ns, Total Violation 0.000ns
```

Les violations de setup (TNS) et de hold (THS) sont à zéro, donc il n'y a pas de violation. Le chemin critique (WNS) est de 5.198 ns.

| WNS (ns) | TNS (ns) | TNS Failing Endpoints | TNS Total Endpoints | WHS (ns) | THS (ns) |
|----------|----------|-----------------------|---------------------|----------|----------|
|          |          |                       |                     |          |          |
| 5.198    | 0.000    | 0                     | 37                  | 0.214    | 0.000    |

12. Le système à été vérifier sur carte et fonctionne comme attendu : La led clignote 3 fois en blanc, puis idem en rouge, puis en bleu, puis en vert, puis à nouveau en rouge et ainsi de suite. Lorsque le bouton restart est actionné, la led recommence son cycle à partir de son état blanc.