# Détermination de propriétés de flots de données pour l'amélioration du temps d'exécution pire-cas

 $\begin{array}{c} \textit{Candidat} \\ \textit{Jordy} \ \mathrm{Ruiz} \end{array}$ 

Encadrant Hugues CASSÉ

19 juin 2014

#### Sommaire

- Introduction
- 2 Problématique et contexte
- 3 Sujet de thèse proposé
- 4 Conclusion

#### Introduction





## Équipe TRACES

## Estimation du pire temps d'exécution (WCET)

- But : surestimer le temps d'exécution d'une partie de programme
- Exemples
  - Le frein de voiture s'activera au pire 50ms après la commande
  - L'algorithme prendra une décision en moins d'1s
  - ...

## Estimation du pire temps d'exécution (WCET)

- But : surestimer le temps d'exécution d'une partie de programme
- Exemples
  - Le frein de voiture s'activera au pire 50ms après la commande
  - L'algorithme prendra une décision en moins d'1s
  - ...
- Systèmes temps-réel critiques : les mesures ne suffisent pas, il faut une preuve!

## Estimation du pire temps d'exécution (WCET)

- But : surestimer le temps d'exécution d'une partie de programme
- Exemples
  - Le frein de voiture s'activera au pire 50ms après la commande
  - L'algorithme prendra une décision en moins d'1s
  - ...
- Systèmes temps-réel critiques : les mesures ne suffisent pas, il faut une preuve!
- Calcul du pire-temps : maximisation en ILP
  - $WCET = \max \sum x_i t_i + \text{contraintes matérielles} + \text{contraintes logicielles}$

#### Recherche de chemins infaisables

• Graphe de flot de contrôle



#### Recherche de chemins infaisables

- Graphe de flot de contrôle
- Chemins + SMT
  - $(x < 10) \land (x < 0)$ 
    - $(x < 10) \land \neg (x < 0)$
    - $\neg (x < 10) \land (x < 0) \models \bot$
    - $\neg (x < 10) \land \neg (x < 0)$



#### Recherche de chemins infaisables

- Graphe de flot de contrôle
- Chemins + SMT

• 
$$(x < 10) \land (x < 0)$$

• 
$$(x < 10) \land \neg (x < 0)$$

• 
$$\neg (x < 10) \land (x < 0) \models \bot$$

• 
$$\neg (x < 10) \land \neg (x < 0)$$

• Chemin infaisable

$$n_{(x<0)} \leq n_{(x<10)}$$



## Graphe en langage machine



### Les instructions sémantiques d'OTAWA

```
ldr r0, [pc, #20]
@ seti ?15, 0x8310
@ seti t2, 0x14
@ add t1, ?15, t2
@ load ?0, t1, uint32
mov r1, #0
@ seti ?1, 0x0
mov r2, r1
@ set t1, ?1
@ set ?2, t1
bl 8574
@ seti t1, 0x8574
@ seti ?14, 0x8318
@ branch t1
```

- Variables temporaires du type t1
- Registres machine du type ?0

## Les instructions sémantiques d'OTAWA

| Instruction         | Sémantique                                                    |
|---------------------|---------------------------------------------------------------|
| NOP                 | (rien)                                                        |
| BRANCH, TRAP, CONT  | Indicateurs du flot du programme                              |
| IF cond sr jump     | si la condition cond sur le registre sr est vraie, continuer, |
|                     | sinon sauter jump instructions                                |
| LOAD reg addr type  | $reg \leftarrow MEM_{type}$                                   |
| STORE reg addr type | $\texttt{MEM}_{\texttt{type}} \leftarrow \texttt{reg}$        |
| SCRATCH d           | $\mathtt{d} \leftarrow \top$ (invalidation)                   |
| SET d a             | d ← a                                                         |
| SETI d cst          | d ← cst                                                       |
| CMP d a b           | $d \leftarrow a \sim b$                                       |
| CMPU d a b          | $d \leftarrow a \sim_{unsigned} b$                            |
| ADD d a b           | $d \leftarrow a + b$                                          |
| SUB d a b           | $d \leftarrow a - b$                                          |
| SHL d a b           | $d \leftarrow unsigned(a) \ll b$                              |
| SHR d a b           | $d \leftarrow unsigned(a) >> b$                               |
| ASR d a b           | d ← a >> b                                                    |
| NEG d a             | d ← -a                                                        |
| NOT d a             | d ← ¬a                                                        |
| AND d a b           | d ← a & b                                                     |
| ORdab               | d ← a   b                                                     |
| XOR d a b           | $d \leftarrow a \oplus b$                                     |
| MUL d a b           | $d \leftarrow a \times b$                                     |
| MULU d a b          | $d \leftarrow unsigned(a) \times unsigned(b)$                 |
| DIV d a b           | d ← a / b                                                     |
| DIVU d a b          | $d \leftarrow unsigned(a) / unsigned(b)$                      |
| MOD d a b           | d ← a % b                                                     |
| MODU d a b          | $d \leftarrow unsigned(a) \% unsigned(b)$                     |

#### Choix du solveur SMT

Notre choix de solveur s'est porté sur CVC4 :

• Open-source, licence très libre



#### Choix du solveur SMT

Notre choix de solveur s'est porté sur CVC4 :

- Open-source, licence très libre
- De Très bons résultats à la SMT-COMP



#### Choix du solveur SMT

Notre choix de solveur s'est porté sur CVC4 :

- Open-source, licence très libre
- De Très bons résultats à la SMT-COMP
- Une API C++ riche et bien documentée



#### État des travaux

```
+ ?14 = [t1 - 4]
Processing Edge: BB 10 (00008318) -> EXIT (virtual)
EXIT block reached
Processing Edge: BB 5 (000082f4) -> BB 6 (000082fc) (not taken)
SMT call: UNSAT
[Inf. path found: [1->3, 5->6] (bitcode=101)]
Processing Edge: BB 1 (000082d8) -> BB 2 (000082e8) (not taken)
SMT call: SAT
Processing BB 2 (000082e8)
SMT call: SAT
                                                                                  Predicates generated: [?0 = 0]
Processing Edge: BB 10 (00008318) -> EXIT (v.
EXIT block reached
                                                                              29] 1 infeasible path found:
                                                                                   - [1->3, 5->6]
```

- Thèse dans la continuation du stage M2R
- Problème difficile, très restreint pour le stage. Beaucoup d'extensions à faire :

- Thèse dans la continuation du stage M2R
- Problème difficile, très restreint pour le stage. Beaucoup d'extensions à faire :
  - Traiter des programmes avec boucles
     découpage du programme en partie sans boucles (ou avec boucles simples)



- Thèse dans la continuation du stage M2R
- Problème difficile, très restreint pour le stage. Beaucoup d'extensions à faire :
  - Traiter des programmes avec boucles
     ⇒ découpage du programme en partie sans boucles (ou avec boucles simples)
  - Appels au solveur SMT plus intelligents



- Thèse dans la continuation du stage M2R
- Problème difficile, très restreint pour le stage. Beaucoup d'extensions à faire :
  - Traiter des programmes avec boucles

     ⇒ découpage du programme en partie sans boucles (ou avec boucles simples)
  - Appels au solveur SMT plus intelligents
  - Gérer les spécificités des types de données du langage machine



- Thèse dans la continuation du stage M2R
- Problème difficile, très restreint pour le stage. Beaucoup d'extensions à faire :
  - Traiter des programmes avec boucles
    - ⇒ découpage du programme en partie sans boucles (ou avec boucles simples)
  - Appels au solveur SMT plus intelligents
  - Gérer les spécificités des types de données du langage machine
  - Générer des contraintes ILP ne suffit plus
    - ⇒ il faudrait faire de la **réécriture de graphe**.

#### Conclusion

• La recherche de chemins infaisables : un problème d'actualité

