# 中山大学移动信息工程学院本科生实验报告

# (2013 学年秋季学期)

课程名称: **数字电路实验** 任课教师: **王军** 助教: **黄秋鹏** 

| 年级&班级 | 12级 1201班   | 专业 (方向) | 软件工程 (移动信息工程)     |
|-------|-------------|---------|-------------------|
| 学号    | 12353022    | 姓名      | 陈胜杰               |
| 电话    | 13631203625 | Email   | 1109197209@qq.com |
| 开始日期  | 2013.12.9   | 完成日期    | 2014.1.4          |

### 实验题目: 16-bit CPU by Pipeline

### 一、实验目的

- 1、使用 ISE 软件设计并仿真。
- 2、理解并熟悉五级流水线 CPU 的设计原理。
- 3、体会自主设计的流程与相关方法。

### 二、实验内容

#### • 实验步骤

- 1、理解并熟悉五级流水线CPU的设计原理、掌握基础理论知识。
- 2、编写Verilog文件并编译(未解决hazard)。
- 3、软件仿真与调试。
- 4、改进与优化设计(hazard的解决)。

#### • 实验原理

### (一) 流水线工作原理



1. 流水线是数字系统中一种提高系统稳定性和工作速度的方法,广泛应用于高档 CPU 的架构中。根

据 MIPS 处理器的特点,将整体的处理过程分为取指令(IF)、指令译码(ID)、执行(EX)、存储器访问(MEM)和寄存器回写(WB)五级流水线,对应多周期的五个处理阶段。如图 Figure1. 和 Figure2. 所示,一个指令的执行需要 5 个时钟周期,每个时钟周期的上升沿来临时,此指令所代表的一系列数据和控制信息将转移到下一级进行处理。

|    | 1  | 2  | 3  | 4   | 5   | 6   | 7   | 8   | 9  |
|----|----|----|----|-----|-----|-----|-----|-----|----|
| I1 | IF | ID | EX | MEM | WB  |     |     |     |    |
| 12 |    | IF | ID | EX  | MEM | WB  |     |     |    |
| 13 |    |    | IF | ID  | EX  | MEM | WB  |     |    |
| 14 |    |    |    | IF  | ID  | EX  | MEM | WB  |    |
| 15 |    |    |    |     | IF  | ID  | EX  | MEM | WB |

Figure2. 流水线流水作业示意图

- 2. 流水线中的数据流。
- (1) IF 级:取指令级。从 Instruction-Memory 中读取指令,并在下一个时钟上升沿到来时把指令送到 ID 级的指令缓冲器 id\_ir 中。该级控制信号决定下一个指令指针的 pc 信号(即 Instruction-Memory 的指令地址 i addr)。
- (2) ID 级:指令译码器。对 IF 级的指令进行译码,根据指令操作码获取操作数 reg\_A、reg\_B 或者要直接储存的数据内容 smdr,并在下一个时钟上升沿到来前把指令 id\_ir (前 8 位,操作码+operand1)送到 EX 级的指令缓冲器 ex ir 中。
- (3) EX 级: 执行级。该级进行算术运算(加、减)、简单传输(JUMP 操作)、逻辑运算(与、或、异或)或移位操作(逻辑左移、逻辑右移、算术左移、算术右移)。算术逻辑单元 ALU 根据指令对两个操作数 reg\_A、reg\_B 进行操作,将获得的结果 ALUo 送到下一级的 reg\_C,在此过程中,控制标志信号 cf、nf、zf 并将其传到相应的缓冲寄存器;或者产生存储数据的使能信号 d\_we,同时将要直接储存的数据内容 smdr 传到MEM 级的 smdr1。在下一个时钟上升沿到来前把指令 ex ir 送到 MEM 级的指令缓冲器 mem ir 中。
- (4) MEM 级:数据存储器访问级。根据指令处理 reg\_C 获取需要的内容存储到缓冲器 reg\_C1,并在下一个时钟上升沿到来前把指令 mem\_ir 送到 WB 级的指令缓冲器 wb\_ir 中。只有在执行 LOAD、STORE 指令时才对存储器进行读、写操作,对于此之外的其他指令,MEM 级只起到一个周期的作用。
  - (5) WB 级: 写回级。对于需要刷新通用寄存器的操作, WB 级把指令执行的结果回写到通用寄存器中。

#### 3. 命名的规范。

由于在流水线中,数据和控制信息将在时钟周期的上升沿到来前转移到下一级,这在一定程度上增加了寄存器数量,更重要的是相同功能的寄存器的数量。在项层文件中,类似的变量名称有近百个,因此规范命名能起到很好的识别作用。规定流水线转移变量命名遵守如下格式:

流水线级名称 变量名; (如: id ir、ex ir、mem ir、wb ir)

这在大型工程中是一个风格较好的习惯。

#### (二) 实现操作与指令译码格式



1. 指令译码格式。

gr: general register (16 bit X 8)

Figure 3. Operation field

如上图所示,指令为 16 位 ir[15:0],其中 ir[15:11]为 5 位操作码; ir[10:8]为通用寄存器 gr 的 编号(一共有 8 个通用寄存器); ir[7:4]既可以是通用寄存器 gr 的编号,表示 gr[ir[6:4]] (忽略 ir[7]), 也可以是立即数 ir[7:4]; 同样,ir[3:0]也可以是通用寄存器 gr 的编号,表示 gr[ir[2:0]](忽略 ir[3]), 亦或是立即数 ir[3:0]。

2. 相关操作说明 (结合 Figure 3. operation field)。

### ① 第一类 Data transfer & Arithmetic 操作

| 操作名   | 操作编码  | Operand 1 | Operand 2 | Operand 3 | 操作说明                                                                                |
|-------|-------|-----------|-----------|-----------|-------------------------------------------------------------------------------------|
| LOAD  | 11010 | gr[r1]    | gr[r2]    | val3      | gr[r1] = m[gr[r2]+val3],将 data memory 里面地                                           |
|       |       |           |           |           | 址为[gr[r2]+va13]的值加载到 gr[r1]。                                                        |
| STORE | 00010 | gr[r1]    | gr[r2]    | val3      | m[gr[r2]+va13] = gr[r1],将 gr[r1]的内容存到                                               |
|       |       |           |           |           | data memory 里面地址为[gr[r2]+va13]处。                                                    |
|       |       |           |           |           | gr[r1]=gr[r1]+{va12, va13, 0000_0000}将 gr[r1]                                       |
|       |       |           |           |           | 的内容更新为 gr[r1]+{val2, val3, 0000_0000}                                               |
| LDIH  | 00011 | gr[r1]    | val2      | va13      | (val2, val3 作为高八位),产生进位时 CF 置 1, 否则                                                 |
|       |       |           |           |           | 置 0, 结果为 0 时, ZF 置 1, 否则置 0; 结果<0 时,                                                |
|       |       |           |           |           | NF 置 1, 否则置 0。                                                                      |
| ADD   | 00100 | r 47      | ر ما      | [ م]      | gr[r1] = gr[r2]+gr[r3], 将 gr[r2]、gr[r3]相加,                                          |
| ADD   | 00100 | gr[r1]    | gr[r2]    | gr[r3]    | 将结果写到 gr[r1],产生进位时 CF 置 1,否则置 0;                                                    |
|       |       |           |           |           | 结果为 0 时, ZF 置 1, 否则置 0; 结果<0 时, NF 置                                                |
|       |       |           |           |           | 1, 否则置 0。                                                                           |
|       |       |           |           |           | gr[r1] = gr[r1]+{0000_0000, val2, val3}将<br>gr[r1]更新为gr[r1]+{0000_0000, val2, val3} |
| ADDI  | 00101 | gr[r1]    | val2      | val3      | gr[r1]更新为 gr[r1]+{0000_0000, va12, va13}<br>  (va12, va13 作为低八位),产生进位时 CF 置 1,否     |
| ADD1  | 00101 | gr[r1]    | Va12      | Valo      | (va12, va13 作为版八位),                                                                 |
|       |       |           |           |           | 対重 0;                                                                               |
|       |       |           |           |           | gr[r1] = gr[r2]+gr[r3]+CF 实现带有进位 CF 的                                               |
| ADDC  | 00110 | gr[r1]    | gr[r2]    | gr[r3]    | ADD, 产生进位时 CF 置 1, 否则置 0; 结果为 0 时,                                                  |
| MDDC  | 00110 | SI [II]   | SI [12]   | gr[10]    | ZF 置 1, 否则置 0; 结果<0 时, NF 置 1, 否则置 0。                                               |
|       |       |           |           |           | gr[r1] = gr[r2]-gr[r3],将gr[r2]、gr[r3]相减,                                            |
| SUB   | 00111 | gr[r1]    | gr[r2]    | gr[r3]    | 将结果写到 gr[r1], 需要借位时 CF 置 1, 否则置 0;                                                  |
|       |       | 0- 13     | 0- 13     | 0- 2 3    | 结果为 0 时, ZF 置 1, 否则置 0; 结果<0 时, NF 置                                                |
|       |       |           |           |           | 1, 否则置 0。                                                                           |
|       |       |           |           |           | gr[r1] = gr[r1]-{0000_0000, val2, val3}将                                            |
|       |       |           |           |           | gr[r1]内容更新为gr[r1]+{0000_0000, va12, va13}                                           |
| SUBI  | 01000 | gr[r1]    | val2      | va13      | (val2, val3 作为低八位),需要借位时 CF 置 1,否                                                   |
|       |       |           |           |           | 则置 0;结果为 0 时,ZF 置 1,否则置 0;结果<0                                                      |
|       |       |           |           |           | 时,NF 置 1,否则置 0。                                                                     |
|       |       |           |           |           | gr[r1] = gr[r2]-gr[r3]-CF 实现带有借位 CF 的                                               |
| SUBC  | 01001 | gr[r1]    | gr[r2]    | gr[r3]    | SUB, 需要借位时 CF 置 1, 否则置 0; 结果为 0 时,                                                  |
|       |       |           |           |           | ZF 置 1, 否则置 0; 结果<0 时, NF 置 1, 否则置 0。                                               |
| CMP   | 01010 | gr[r1]    | gr[r2]    | gr[r3]    | 判断 gr[r2]-gr[r3], 需要借位时 CF 置 1, 否则置                                                 |
|       |       |           |           |           | 0; 结果为0时,ZF置1,否则置0; 结果<0时,NF                                                        |
|       |       |           |           |           | 置 1, 否则置 0。                                                                         |

# ② 第二类 Logical & Shift 操作

| 操作名 | 操作编码  | Operand 1 | Operand 2 | Operand 3 | 操作说明                                                                                                                                                           |
|-----|-------|-----------|-----------|-----------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|
| AND | 01011 | gr[r1]    | gr[r2]    | gr[r3]    | gr[r1] = gr[r2]&gr[r3],结果为0时,ZF置1,否则置0;结果<0时,NF置1,否则置0;产生进位时CF置1,否则置0。                                                                                         |
| OR  | 01100 | gr[r1]    | gr[r2]    | gr[r3]    | gr[r1] = gr[r2]   gr[r3], 结果为 0 时, ZF 置 1, 否则置 0; 结果<0 时, NF 置 1, 否则置 0; 产生进位时 CF 置 1, 否则置 0。                                                                  |
| XOR | 01101 | gr[r1]    | gr[r2]    | gr[r3]    | gr[r1] = gr[r2]^gr[r3],结果为0时,ZF置1,<br>否则置0;结果<0时,NF置1,否则置0;产生进<br>位时CF置1,否则置0。                                                                                 |
| SLL | 01110 | gr[r1]    | gr[r2]    | va13      | gr[r1] = gr[r2]< <val3, gr[r2]逻辑左移="" val3="" 位,<br="">将结果写入 gr[r1],结果为 0 时, ZF 置 1,否则置 0;<br/>结果&lt;0 时, NF 置 1,否则置 0;产生进位时 CF 置 1,<br/>否则置 0。</val3,>        |
| SRL | 01111 | gr[r1]    | gr[r2]    | va13      | gr[r1] = gr[r2]>>val3, gr[r2]逻辑右移 val3 位,<br>将结果写入 gr[r1], 结果为 0 时, ZF 置 1, 否则置 0;<br>结果<0 时, NF 置 1, 否则置 0; 产生进位时 CF 置 1,<br>否则置 0。                           |
| SLA | 10000 | gr[r1]    | gr[r2]    | va13      | gr[r1] = gr[r2]<< <val3, gr[r2]算术左移="" val3="" 位<br="">(与逻辑左移一样),将结果写入 gr[r1],结果为 0<br/>时,ZF 置 1,否则置 0;结果&lt;0 时,NF 置 1,否则<br/>置 0;产生进位时 CF 置 1,否则置 0。</val3,> |
| SRA | 10001 | gr[r1]    | gr[r2]    | va13      | gr[r1] = gr[r2]>>>val3, gr[r2]算术右移 val3 位,<br>将结果写入 gr[r1], 结果为 0 时, ZF 置 1, 否则置 0;<br>结果<0 时, NF 置 1, 否则置 0; 产生进位时 CF 置 1,<br>否则置 0。                          |

## ③ 第三类 Control 操作

| 操作名  | 操作编码  | Operand 1 | Operand 2 | Operand 3 | 操作说明                                   |
|------|-------|-----------|-----------|-----------|----------------------------------------|
| NOP  | 00000 |           |           |           | 无任何操作。                                 |
| HALT | 00001 |           |           |           | 终止程序。                                  |
| JUMP | 10010 |           | val2      | val3      | 跳转到地址为{0000_0000, val2, val3}这一条指令。    |
| JMPR | 10011 | gr[r1]    | val2      | val3      | 跳转到地址为gr[r1]+{0000_0000, va12, va13}这一 |
|      |       |           |           |           | 条指令。                                   |
| BZ   | 10100 | gr[r1]    | val2      | val3      | 如果 ZF 为 1, 跳转到地址为                      |
|      |       |           |           |           | gr[r1]+{0000_0000, val2, val3}这一条指令。   |
| BNZ  | 10101 | gr[r1]    | val2      | val3      | 如果 ZF 为 0, 跳转到地址为                      |
|      |       |           |           |           | gr[r1]+{0000_0000, val2, val3}这一条指令。   |
| BN   | 10110 | gr[r1]    | val2      | val3      | 如果 NF 为 1, 跳转到地址为                      |
|      |       |           |           |           | gr[r1]+{0000_0000, val2, val3}这一条指令。   |
| BNN  | 10111 | gr[r1]    | val2      | val3      | 如果 NF 为 0, 跳转到地址为                      |
|      |       |           |           |           | gr[r1]+{0000_0000, val2, val3}这一条指令。   |
| BC   | 11000 | gr[r1]    | val2      | val3      | 如果 CF 为 1, 跳转到地址为                      |
|      |       |           |           |           | gr[r1]+{0000_0000, val2, val3}这一条指令。   |

| BNC | 11001 | gr[r1] | val2 | val3 | 如果 CF 为 0, 跳转到地址为                    |
|-----|-------|--------|------|------|--------------------------------------|
|     |       |        |      |      | gr[r1]+{0000_0000, val2, val3}这一条指令。 |

### 3. 指令译码出 reg\_A、reg\_B 两个操作数。

### ① 指令译码出 reg\_A.

| reg_A 译码类型              | 相关操作                                                  |
|-------------------------|-------------------------------------------------------|
| gr[r1]/gr[ir[10:8]]     | LDIH, ADDI, SUBI, JMPR, BZ, BNZ, BN, BNN, BC, BNC.    |
| gr[r2]/gr[ir[6:4]]      | LOAD, STORE, ADD, ADDC, SUB, SUBC, CMP, AND, OR, XOR, |
|                         | SLL、SRL、SLA、SRA.                                      |
| 无需译码出 reg_A (实现时让其保持原值) | NOP、HALT、JUMP.                                        |

### ② 指令译码出 reg B.

| reg_B 译码类型              | 相关操作                                       |
|-------------------------|--------------------------------------------|
| gr[r3]/gr[ir[2:0]]      | ADD, ADDC, SUB, SUBC, CMP, AND, OR, XOR.   |
| {0000_0000_0000, val3}  | LOAD, STORE, SLL, SRL, SLA, SRA.           |
| {0000_0000, va12, va13} | ADDI、SUBI、JUMP(ALU 处理 JUMP 时直接将 reg_B 作为结果 |
|                         | 传递给顶层模块)、JMPR、BZ、BNZ、BN、BNN、BC、BNC.        |
| {val2, val3, 0000_0000} | LDIH.                                      |
| 无需译码出 reg_B (实现时让其保持原值) | NOP、HALT.                                  |

### 4. 其他分类。

| 其他情况                    | 相关操作                                                   |
|-------------------------|--------------------------------------------------------|
| WB级时需要将运算结果 reg_C1 写到   | LOAD, LDIH, ADD, ADDI, ADDC, SUB, SUBI, SUBC, AND, OR, |
| gr[r1](gr[wb_ir[10:8]]) | XOR、SLL、SRL、SLA、SRA.                                   |
| 需要读取 data memory        | LOAD.                                                  |
| 需要写 data memory         | STORE (需要在 ID 级解码,将 gr[r1]赋给 smdr)。                    |
| 需要 ALU 进行运算             | 除 HALT、NOP 操作外,其他 24 种操作。                              |

### (三) 流水线各级的具体实现

### 1. IF 级:

IF 模块由指令指针寄存器 pc、指令存储器子模块 Instruction Memory、指令指针选择器 MUX 和一个加法器组成, IF 级接口信息如下表所示:

| 变量名称                   | 方向     | 说明                        |
|------------------------|--------|---------------------------|
| clk                    |        | 系统时钟信号。                   |
| r_st                   |        | 系统复位信号,高电平有效。             |
| men_ir (7:0) 以及 zf、nf、 |        | 指令中的跳转操作以及标志操作            |
| cf                     | Input  | 的三个标志 zf、nf、cf.           |
| i_datain (15:0)        |        | 从 instruction memory 读取的当 |
|                        |        | 前地址指针 pc 对应的指令。           |
| state                  |        | CPU 当前状态。                 |
| reg_C (15:0)           |        | 下一条指令地址。                  |
| pc (15:0)              |        | 指令指针寄存器。                  |
| id_ir(15:0)            | Output | 保存当前时钟读取的指令。              |

### 2. ID 级:

ID 模块的主要作用是从指令码中解析出指令,并根据解析结果输出操作数及控制指令信号, ID 模

### 块的接口信息如下表所示:

| 变量名称            | 方向     | 说明              |
|-----------------|--------|-----------------|
| clk             |        | 系统时钟信号。         |
| r_st            |        | 系统复位信号,高电平有效。   |
| id_ir (15:0)    | Input  | 当前需要执行的指令(获取操作, |
|                 |        | 寄存器地址或者立即数)。    |
| gr (15:0) (7:0) |        | 八个 15 位的通用寄存器。  |
| state           |        | CPU 当前状态。       |
| reg_A(15:0)     |        | ALU 的第一个操作数。    |
| reg_B(15:0)     | Output | ALU 的第二个操作数。    |
| smdr(15:0)      |        | 用于直接存储的数据。      |
| ex_ir(7:0)      |        | 指令缓冲器,保存当前执行指令  |
|                 |        | 的重要的高八位。        |

### 3. EX级:

EX 模块主要有 ALU 模块,执行算术、逻辑运算。EX 模块的接口信息如下表所示:

| 变量名称            | 方向     | 说明                        |
|-----------------|--------|---------------------------|
| clk             |        | 系统时钟信号。                   |
| r_st            |        | 系统复位信号,高电平有效。             |
| ex_ir (7:0)     |        | 当前需要执行的指令(获取操             |
|                 | Input  | 作)。                       |
| reg_A(15:0)     |        | ALU 的第一个操作数。              |
| reg_B(15:0)     |        | ALU 的第二个操作数。              |
| state           |        | CPU 当前状态。                 |
| zf, nf, cf      |        | 保存作为操作的三种标志,三种            |
|                 |        | 标志均用于指令跳转, cf 同时还         |
|                 |        | 用于 ALU 运算,作为加法的进位,        |
|                 |        | 减法的借位标志。                  |
| reg_C(15:0)     |        | 保存 ALU 运算的结果。             |
| smdr1(15:0), dw | Output | smdr1 保存上一级用于直接存储         |
|                 |        | 的数据, dw 用于指示下一级           |
|                 |        | data_memory 模块将 smdrl 储存。 |
| mem_ir(7:0)     |        | 指令缓冲器,保存当前执行指令            |
|                 |        | 重要的高八位。                   |

### 4. MEM 级:

MEM 模块主要由数据内存模块(用于存储数据或读取数据)还有数据选择器组成。MEM 模块的接口信息如下表所示:

| 变量名称         | 方向    | 说明                   |
|--------------|-------|----------------------|
| clk          |       | 系统时钟信号               |
| r_st         |       | 系统复位信号,高电平有效         |
| mem_ir (7:0) |       | 当前需要执行的指令(获取操作)      |
| reg_C(15:0)  |       | 上一级 ALU 运算的结果,       |
|              | Input | data_memory 模块要存储的内容 |
|              |       | 的地址或者下一级用于回写寄存       |
|              |       | 器的内容                 |

| dw. smdr1(15:0) |        | dw 指示 data_memory 模块将 |
|-----------------|--------|-----------------------|
|                 |        | smdr1 内容储存下来          |
| state           |        | CPU 当前状态              |
| reg_C1(15:0)    |        | 储存下一级将要用于回写寄存器        |
|                 | Output | 的内容                   |
| wb_ir(7:0)      |        | 指令缓冲器,保存当前执行指令        |
|                 |        | 重要的高八位                |

#### 5. WB 级:

WB 模块比较简单,执行通用寄存器的回写,将结果存储到通用寄存器上。WB 模块的接口信息如下表所示:

| 变量名称          | 方向    | 说明                 |
|---------------|-------|--------------------|
| clk           |       | 系统时钟信号。            |
| r_st          |       | 系统复位信号,高电平有效。      |
| wb_ir (7:0)   |       | 当前需要执行的指令(获取操作     |
|               | Input | 和要回写的寄存器的地址)。      |
| reg_C1(15:0)  |       | 回写寄存器的内容。          |
| gr(15:0)(7:0) |       | CPU 八个 15 位的通用寄存器。 |
| state         |       | CPU 当前状态。          |

#### (四) 处理 Hazards

1. **Summary:** Pipelining provides high throughput, but does not handle data dependences easily. Data dependences cause data hazards.

#### 2. 种类:

- ① Structure hazards: A required resource is busy. 因为此次的 CPU 将指令与数据放在不同的内存区域里面 (instruction memory && data memory), 所以不存在这个问题。
- ② Data hazard: Need to wait for previous instruction to complete its data read/write. 产生这一冲突的原因是前后指令的相关性,当前指令的执行需要用到之前指令执行的结果,但之前指令未执行完毕,其结果仍未存入相应的通用寄存器,导致当前指令访问相应的寄存器时寄存器的值未刷新,仍为旧值,从而导致当前指令执行出错。

Data hazards can be solved by:

- ◆ Software: Insert 3 NOPs. (编译器处理时解决)
- ◆ Hardware: Data forward, for arithmetic operations.

Data forward & Stall, for LOAD.

为了给编译器减负,本次试验将从硬件层面上解决数据冲突。

③ Control hazard: Deciding on control action depends on previous instruction. 倘若出现跳转指令,其后面的若干条指令本来不应该被执行,但由于跳转指令从执行到完毕需要五个周期,导致在 pc 跳转之前,跳转指令后面的几条指令被执行,而这有可能改变 CPU 内部相应寄存器的值(主要是通用寄存器 gr),最终有可能导致执行出现异常,这是我们不希望看到的。

#### 3. 如何解决 hazard:

本次试验主要解决的是上述三种冲突中的 data hazard。首先,应该明确,只有那些有刷新通用寄存器的操作在某些需要访问通用寄存器的操作之前被执行才有可能出现数据冲突。

需要访问通用寄存数完成操作的相关操作:

| 访问寄存器  | 相关操作                                                                      |
|--------|---------------------------------------------------------------------------|
| gr[r1] | STORE, LDIH, ADDI, SUBI, JMPR, BZ, BNZ, BN, BNN, BC, BNC.                 |
| gr[r2] | LOAD, STORE, ADD, ADDC, SUB, SUBC, CMP, AND, OR, XOR, SLL, SRL, SLA, SRA. |
| gr[r3] | ADD, ADDC, SUB, SUBC, CMP, AND, OR, XOR.                                  |

备注 STORE 操作需要先后访问 gr[r1]以及 gr[r2];
ADD、ADDC、SUB、SUBC、CMP、AND、OR、XOR 操作需要先后访问 gr[r2]以及 gr[r3].

#### 需要刷新寄存器的操作:

| 情况                      | 相关操作                                                   |
|-------------------------|--------------------------------------------------------|
| WB 级时需要将结果写到            | LOAD, LDIH, ADD, ADDI, ADDC, SUB, SUBI, SUBC, AND, OR, |
| gr[r1](gr[wb_ir[10:8]]) | XOR、SLL、SRL、SLA、SRA.                                   |
| 备注                      | 刷新的寄存器的编号永远是 operand1, 清楚这一点可以为                        |
|                         | data forwarding的实现排除很多种不用考虑的情况。                        |

解决 data hazard 的一个核心就是 data forwarding, 说白了,就是提前使用那些已经出现的运算结果(最终会被写回到相应寄存器),使得后面的操作都能获取正确的操作数,得到正确的运行结果。

#### ① 之前刷新寄存器的操作不为 **LOAD** 操作:

通过数据转发解决,实际上是在原有基础上改进 ID 级(代码实现上是对 smdr、reg\_A、reg\_B 这些缓冲寄存器在赋值做进一步选择)。如下图:



【分析】sub 操作的结果要存入 gr[2], 但是前后紧接着 sub 操作的三条指令 and、or、add 都需要访问 gr[2]的值,数据发生冲突。

a. 一阶数据相关,第 I 条指令需要访问的寄存器与第 I - 1 条指令(即上一条指令)刷新的寄存器相重,导致数据冲突。(如下图):



解决的办法是在 ID 级获取操作数时,直接将 ALUo (即将在两个周期后被写会相应通用寄存器的值)转发过来。

b. 二阶数据相关,第 I 条指令需要访问的寄存器与第 I - 2 条指令(即上上条指令)刷新的寄存器相重,导致数据冲突。(如下图):



解决的办法是在 ID 级获取操作数时,直接将 reg\_C (即将在一个周期后被写会相应通用寄存器的值)转发过来。

c. 三阶数据相关, 第 I 条指令需要访问的寄存器与第 I - 3 条指令(即上上上条指令)刷新的寄存器相重,导致数据冲突。(如下图):



解决的办法是在 ID 级获取操作数时,直接将 reg\_C1 (将在本周期后被写会相应通用寄存器的值)转发过来。

#### ② 之前刷新寄存器的操作为 **LOAD** 操作:

我们知道,LOAD 操作是将 data memory 里面某个地址的数据写入通用寄存器,这个数据最早出现在 MEM 级的 d datain,其次是在 WB 级的 reg C1(如下图):



Figure. 数据冒险与阻塞实例图

为解决此类数据冒险,我们引入流水线阻塞。当冒险条件成立时,在 LOAD 指令和下一条指令之间插入阻塞,即流水线气泡(bubble),使后一条指令延迟一个时钟周期执行,然后通过 d\_datain、reg\_C1 的数据转发解决剩下的问题。其中 d datain 为二阶相关的数据冲突、reg C1 为三阶相关的数据冲突。

实现上述过程需要在原有的设计基础上改进 IF、ID 两级:

- a. IF 级: 当检测到上述冲突发生,需要阻塞流水线时,hold 住指令计数器 pc 的值,同时插入气泡,即一条没有实际意义的操作;
- b. ID 级:根据是二阶还是三阶数据相关冲突对 smdr、reg\_A、reg\_B的赋值做进一步选择。

### 三、实验结果

### 1、综合的 RTL 电路图:



如上图所示,RTL 图比较复杂,因为 mips 本身就涉及成百个元器件,本次试验更加侧重与逻辑上的正确性,即仿真结果的验证。

#### 2、文本仿真数据显示:

为更好的测试 mips 的功能,建立新模块 cpu\_top,模块由三个子模块组成:

- 1. 核心模块 mips, 我们需要测试的模块;
- 2. Instruction memory 模块, 存放我们测试的所有指令(见 Figure. 指令模块);
- 3. Data memory 模块,存放我们需要用到的数据(见 Figure. 数据模块)。

```
egin
 memorv[0] <= {'LOAD, 'gr1, 1'b1, 'gr0, 4'b0000};
 memory[1] <= { `LOAD, `gr2, 1'b1, `gr0, 4'b0001};
 memory[2] <= { `ADD, `gr3, 1'b0, `gr1, 1'b0,
                                                     `gr2}:
                                                                             f(r st)
 memory[3] <= {'LOAD, 'gr4, 1'b1, 'gr0, 4'b0010};
 memory[4] <= {`LOAD, `gr5, 1'b1, `gr0, 4'b0011};
                                                                               begin
                         `gr6, 1'b1, `gr4, 1'b0, `gr5};
 memory[5] <= {`SUB,
                                                                                  data o <= 16'b0000 0000 0000 0000;
 memorv[6] <= { `ADD,
                         `gr3, 1'b0, `gr1, 1'b0, `gr2};
                                                                                  data[0] <= 16'h3c00;
 memory[7] <= { `ADDC, `gr3, 1'b0, `gr1, 1'b0, `gr2};
 memory[8] <= {`NOP, 11'b000_0000_0000}; // reset cf.
                                                                                  data[1] <= 16'hffff; // 3c00 + ffff = 3bff(进位1)
 memory[9] <= {`SUB, `gr6, 1'b1, `gr4, 1'b0, `gr5};
 memory[10] <= {`SUBC, `gr6, 1'b1, `gr4, 1'b0, `gr5};
memory[11] <= {`AND, `gr7, 1'b0, `gr1, 1'b0, `gr2};
memory[12] <= {`OR, `gr7, 1'b0, `gr1, 1'b0, `gr2};
                                                                                  data[2] <= 16'h3cab;
                                                                                  data[3] <= 16'haaaa; // 3cab - aaaa = 9201(借位1)
                                                                                  data[4] <= 16'b0000 0000 0000 0000;
 memory[13] <= { `XOR, `gr7, 1'b0,
                                        `gr1, 1'b0, `gr2};
 memory[14] <= { `SLL,
                          `gr7, 1'b0, `gr2, 4'b0001};
                                                                                  data[5] <= 16'b0000 0000 0000 0000;
 memory[15] <= {`SRL, `gr7, 1'b0, `gr2, 4'b0001};
                                                                                  data[6] <= 16'b0000 0000 0000 0000;
 memory[16] <= {`SLA, `gr7, 1'b0, `gr2, 4'b0001};
memory[17] <= {`SRA, `gr7, 1'b0, `gr2, 4'b0001};
                                                                                  data[7] <= 16'b0000 0000 0000 0000;
 memory[18] <= {`STORE, `gr5, 1'b0, `gr0, 4'b1000};
memory[19] <= {`NOP, 11'b000_0000_0000};
                                                                                  data[8] <= 16'b0000 0000 0000 0000;
                                                                                  data[9] <= 16'b0000 0000 0000 0000;
 memory[20] <= {`NOP, 11'b000 0000 0000};
 memory[21] <= {`LOAD, `gr7, 1'b0, `gr0, 4'b1000};
                                                                                  data[10] <= 16'b0000 0000 0000 0000;
 memory[22] <= { `ADDI, `gr0, 4'b0000, 4'b1111};
                                                                                  data[11] <= 16'b0000_0000_0000_0000;
 memory[23] <= {`ADDC, `gr4, 1'b0, `gr3, 1'b0, `gr0};
memory[24] <= {`SUB, `gr3, 1'b0, `gr4, 1'b0, `gr2};
                                                                                  data[12] <= 16'b0000 0000 0000 0000;
memory[25] <= {`SUBI, `gr3, 4'b0000, 4'b0000};
memory[26] <= {`CMP, `gr7, 1'b0, `gr3, 1'b0, `gr0};
memory[27] <= {`ADD, `gr3, 1'b0, `gr1, 1'b0, `gr2};
memory[28] <= {`ADD, `gr3, 1'b0, `gr1, 1'b0, `gr2};
                                                                                  data[13] <= 16'b0000 0000 0000 0000;
                                                                                 data[14] <= 16'b0000 0000 0000 0000;
                                                                                  data[15] <= 16'b0000 0000 0000 0000;
 memory[31] <= { `HALT, 11'b000 0000 0000};
```

Figure. 指令内存模块

Figure. 数据内存模块

#### 【分析】

- 1. 根据指令, data[0]、data[1]将分别被 LOAD 进 gr[1]、gr[2], 然后用于加法运算, 结果存入 gr[3]; data[2]、data[3]将分别被 LOAD 进 gr[4]、gr[5], 然后用于加法运算, 结果存入 gr[6];
- 2. 上述 **Figure. 指令内存模块**所有指令文本仿真结果如下图(从左到右每一列分别表示: 仿真时间 Time (ps)、指令计数器 pc、当前执行指令 id\_ir、ALU 的两个操作数 reg\_A、reg\_B,结果 reg\_C,存储数据的使能信号 d\_we、reg\_C1、八个通用寄存器 gr[0]、gr[1]、gr[2]、gr[3]、gr[4]、 gr[5]、 gr[6]、gr[7],ALU 产生的 cf,zf,nf、指令地址 i\_addr、下一条指令 i\_datain、数据地址 d\_addr、数据内容 d datain、用于直接存储的数据内容 smdr):



Figure. 仿真结果

#### 【总体分析】

- a. id ir 与 i datain 前后总是相隔一个时钟周期;
- b. d\_addr 与 reg\_C1 应相互对应,总是符合已有的数据内存中的数据;

- c. d datain 应与数据内存中的数据相对应;
- d. reg C 在大多数情况下(操作 LOAD 除外)总是与 reg C1 相对应。

#### 【具体解析】

| 1 | finished | 1 circu | it initiaLization                       | n process |          |          | gr0          | gr1          | gr2          | gr3  | gr4  | gr5  |
|---|----------|---------|-----------------------------------------|-----------|----------|----------|--------------|--------------|--------------|------|------|------|
|   | Time/ps  | IF-pc   | ${\tt IF}{}^-{\tt id}{\tt _ir}$         | ID-reg_A  | ID-reg_B | EX-reg_C | 0000         | xxxx         | xxxx         | xxxx | xxxx | xxxx |
|   | 100000   | xxxx    | ***********                             | xxxx      | xxxx     | xxxx     | 0000         | xxxx         | xxxx         | xxxx | xxxx | xxxx |
|   | 110000   | xxxx    | **********                              | xxxx      | xxxx     | xxxx     | 0000<br>0000 | xxxx         | xxxx         | xxxx | xxxx | xxxx |
|   | 115000   | 0000    | 000000000000000000000000000000000000000 |           | 0000     | 0000     | 0000         | XXXX         | XXXX         | xxxx | xxxx | xxxx |
|   | 120000   | 0000    | 000000000000000000000000000000000000000 |           | 0000     | 0000     | 0000         | xxxx         | xxxx         | xxxx | xxxx | xxxx |
|   | 155000   | 0000    | 1101000110000000                        |           | 0000     |          | 0000         | xxxx         | xxxx         | xxxx | xxxx | xxxx |
|   |          |         |                                         |           |          | xxxx     | 0000         | xxxx         | xxxx         | xxxx | хххх | xxxx |
|   | 165000   | 0002    | 1101001010000001                        |           | 0000     | xxxx     | 0000<br>0000 | 3c00<br>3c00 | ffff         | XXXX | xxxx | XXXX |
|   | 175000   | 0002    | 1111101010000001                        |           | 0001     | 0000     | 0000         | 3c00         | ffff         | xxxx | XXXX | xxxx |
|   | 185000   | 0003    | 0010001100010010                        | 0000      | 0001     | 0001     | 0000         | 3c00         | ffff         | ЗЪff | xxxx | xxxx |
|   | 195000   | 0004    | 11010100100000010                       | 3c00      | ffff     | xxxx     | 0000         | 3c00         | ffff         | 3bff | 3cab | xxxx |
|   | 205000   | 0005    | 11010101100000011                       | 0000      | 0002     | 3bff     | 0000         | 3c00         | ffff<br>ffff | 3bff | 3cab | aaaa |
|   | 015000   | 0000    | *************                           | 0000      | 0000     | 0000     | 0000         | 3c00         | IIII         | ЗЪff | 3cab | aaaa |

Figure. hold pc

Figure. hold pc 's gr

1) 见上图 **Figure. hold pc,** At 155000ps, id\_ir = 16' b11010\_001\_1000\_0000, 为 LOAD 操作,因为 gr[0] = 16' b0, 这一条指令解码的两个操作数 reg\_A、reg\_B 均为 0, at 165000ps, 可以看出,两个操作数解码正确。pc = 0002, id\_ir = 16' b11010\_010\_1000\_0001, 连续两条 LOAD 操作,后一条指令解码的两个操作数 reg\_A、reg\_B 分别为 0 和 1, 两条指令最终将 data[0]的值 LOAD 进 gr[1],将 data[1]的值 LOAD 进 gr[2]。图 **Figure. hold pc's gr,** gr[1]、gr[2]先后被刷新,仿真正确。At 175000ps, pc被 hold 住,根据 at 185000ps,原来紧跟着两条 LOAD 指令后,要执行 ADD 操作(pc = 0003,id\_ir = 16' b00100\_110\_0001\_0010),这一条指令解码的两个操作数 reg\_A、reg\_B 分别为 gr[1], gr[2],我们知道 gr[2]刚好是后一条 LOAD 指令要刷新的通用寄存器,这就产生了冲突,解决的办法是 hold 住 pc,同时让下一条指令无效执行。图 **Figure. hold pc** 刚好反映了这一点。最终 ADD 指令成功执行,两个操作数 reg\_A、reg\_B 成功解码,运算结果为 16' h3bff,进位 cf 变为 1(见图 **Figure. 仿真结果**),最终运算结果成功存入 gr[3]。仿真正确。

2)

```
0000
                                                                          3c00
                                                                                 ffff
                                                                                       3c00
                                                                                             3cab
                                                                                                         9200
                                                                                                                fffe
                                                                                                    aaaa
                                                                    00000
                                                                          3c00
                                                                                 ffff
                                                                                       3c00
                                                                                             3cab
                                                                                                    aaaa
                                                                                                         9200
                                                                                                                7fff
         0007 0010001100010010
235000
                                  3cab
                                           8888
                                                     xxxx
                                                                    0000
                                                                          3c00
                                                                                 ffff
                                                                                       3c00
                                                                                             3cab
                                                                                                    aaaa
                                                                                                          9200
                                                                                                                fffe
245000
         0008
               0011001100010010
                                  3c00
                                           ffff
                                                     9201
                                                                    0000
                                                                          3c00
                                                                                 ffff
                                                                                       3,000
                                                                                             3cab
                                                                                                    aaaa
                                                                                                          9200
                                                                                                                ffff
255000
         0009
               3c00
                                           ffff
                                                     3bff
                                                                    0000
                                                                          3c00
                                                                                 ffff
                                                                                       3c00
                                                                                             3cab
                                                                                                    aaaa
                                                                                                          9200
                                                                                                                ffff
                                                                    0000
                                                                                       3c00
265000
         000a
               0011111011000101
                                  3c00
                                           ffff
                                                     3c00
                                                                          3c00
                                                                                 ffff
                                                                                             3cab
                                                                                                    aaaa
                                                                                                          9200
                                                                                                                ffff
                                                                    0000
                                                                          3c00
                                                                                       3c00
                                                                                                          9200
                                                                                 ffff
                                                                                             3cab
                                                                                                   aaaa
                                                                                                                ffff
275000
         000Ъ
              0100111011000101
                                  3cab
                                           aaaa
                                                     xxxx
                                                                    0000
                                                                          3c00
                                                                                       3c00
                                                                                             3cab
                                                                                                          9200
                                                                                 ffff
                                                                                                   aaaa
                                                                                                                aaaa
285000
              0101111100010010
         000c
                                  3cab
                                                     9201
                                                                    000£
                                                                          3c00
                                                                                       3c00
                                                                                             3cab
                                                                                                         9200
                                                                                 ffff
                                                                                                   aaaa
                                                                                                                aaaa
205000
               0110011100010010
                                           ecce
                                                     9200
             Figure. 指令解码
                                                                             Figure. gr [0]-gr [7]
```

见上图 **Figure. 指令解码**,at 255000ps,操作为 NOP,不做任何操作,用于将进位 cf 重置(见图 **Figure. 仿真结果**),at 265000ps,id\_ir = 16'b00111\_011\_0001\_0010,执行 SUB 操作,这一条指令解码的两个操作数 reg\_A、reg\_B 分别为 gr[1]、gr[2],结合图 **Figure. 指令解码**和图 **Figure. gr[0]-gr[7]**,即 16'h3cab,16'haaaa 解码正确,同时运算也正确,为 9201,借位 cf 置一。仿真正确。

3)

| Time   | рс   | id_ir                                   | reg_A | reg_B | reg_C | gr0  | gr1  | gr2  | gr3  | gr4  | gr5  | gró  | gr7  |
|--------|------|-----------------------------------------|-------|-------|-------|------|------|------|------|------|------|------|------|
| 203000 | 0008 | 0011111011000101                        | Je00  | TILL  | 5000  | 0000 | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | xxxx |
| 275000 | 000Ъ | 0100111011000101                        | 3cab  | aaaa  | xxxx  | 0000 | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | 3c00 |
| 285000 | 000c | 0101111100010010                        | 3cab  | aaaa  | 9201  | 0000 | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | ffff |
| 295000 | P000 | 0110011100010010                        | 3c00  | ffff  | 9200  | 0000 | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | c3ff |
| 305000 | 000e | 0110111100010010                        | 3c00  | ffff  | 3c00  | 0000 | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | fffe |
| 315000 | 000£ | 01110111100100001                       | 3c00  | ffff  | ffff  | 0000 | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | 7fff |
| 325000 | 0001 | 0111011100100001                        | ffff  | 0001  | c3ff  | 0000 | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | fffe |
|        |      |                                         |       |       |       | 0000 | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | ffff |
| 335000 | 0011 | 1000011100100001                        | ffff  | 0001  | fffe  | 0000 | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | ffff |
| 345000 | 0012 | 1000111100100001                        | ffff  | 0001  | 7fff  | 0000 | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | ffff |
| 355000 | 0013 | 0001010100001000                        | ffff  | 0001  | fffe  | 0000 | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | ffff |
| 365000 | 0014 | 000000000000000000000000000000000000000 | 0000  | 0008  | ffff  | 0000 | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | aaaa |
| 375000 | 0015 | 000000000000000000000000000000000000000 | 0000  | 8000  | 8000  | 000f | 3c00 | ffff | 3c00 | 3cab | aaaa | 9200 | aaaa |

Figure. 指令解码

Figure.gr[0]-gr[7]

见上图 **Figure. 指令解码**,from 285000ps to 355000ps,连续执行 AND、OR、XOR、SLL、SRL、SLA、SRA 操作: 三个位逻辑运算的操作数 reg\_A、reg\_B 均为 16'h3c00、16'hffff,运行结果分别为 16'h3c00、16'hffff、16'bc3ff,cf 分别为 0、0、1,通过计算器运算可知,运行结果正确;四个移位操作的操作数 reg\_A、reg\_B 均为 16'hffff 和 1,运行结果分别为 16'hfffe、16'h7fff、16'hfffe、16'hffff,进位分别为 1、0、1、1,运行结果同样正确。最后(见上图 **Figure. gr[0]-gr[7]**),运算结果前后不断刷新通用寄存器 gr7 的值。仿真正确。

4)

| Time   | рс    | id_ir                                   | reg_A | reg_B | reg_C | gr0  | gr1   | gr2  | gr3   | gr4  | gr5  | gr6  | gr7  | cf |
|--------|-------|-----------------------------------------|-------|-------|-------|------|-------|------|-------|------|------|------|------|----|
| 375000 | 0015  | UUUUUUUUUUUUUUU                         | UUUU  | 0008  | 0008  | 0000 | o cuu | IIII | o cuu | ocap | 2222 | 9200 | IIIe | U  |
| 385000 | 0016  | 1101011100001000                        | 0000  | 8000  | xxxx  | 0000 | 3c00  | ffff | 3c00  | 3cab | aaaa | 9200 | ffff |    |
| 395000 | 0017  | 00101000000001111                       | 0000  | 0008  | xxxx  | 0000 | 3c00  | ffff | 3c00  | 3cab | aaaa | 9200 | ffff |    |
| 405000 | 0018  | 0011010000110000                        | 0000  | 000f  | 0008  | 0000 | 3e00  | ffff | 3e00  | 3cab | 8888 | 9200 | ffff | 0  |
| 415000 | 0019  | 001110110100001                         | 3c00  | 000f  | 000f  | 0000 | 3e00  | ffff | 3c00  | 3cab | aaaa | 9200 | ffff | 0  |
|        |       |                                         |       |       |       | 0000 | 3c00  | ffff | 3c00  | 3cab | aaaa | 9200 | aaaa | 0  |
| 425000 | 001a  | 0100001100000000                        | 3cOf  | ffff  | 3cOf  | 000f | 3e00  | ffff | 3e00  | 3cab | 8888 | 9200 | 8888 |    |
| 435000 | 001Ъ  | 0101011100110000                        | 3c10  | 0000  | 3c10  | 000f | 3c00  | ffff | 3c00  | 3c0f | aaaa | 9200 | aaaa | 0  |
| 445000 | 001 c | 0010001100010010                        | 3c10  | 000£  | 3c10  | 000f | 3c00  | ffff | 3e10  | 3c0f | aaaa | 9200 | aaaa | 0  |
| 455000 | 001 d | 0010001100010010                        | 3c00  | ffff  | 3c01  | 000f | 3c00  | ffff | 3e10  | 3cOf | aaaa | 9200 | 8888 |    |
| 465000 | 001 e | xxxxxxxxxxxxx                           | 3c00  | ffff  | 3bff  | 000f | 3600  | ffff | 3e10  | 3c0f | aaaa | 9200 | aaaa |    |
| 475000 | 001£  | XXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXX | 3c00  | ffff  | 3bff  | 000f | 3c00  | ffff | 3bff  | 3c0f | aaaa | 9200 | aaaa |    |
| 1      |       | 0000100000000000                        |       |       |       | 000f | 3e00  | ffff | 3bff  | 3cOf | 8888 | 9200 | 8888 | ж  |
| 485000 | 0020  | 000010000000000000                      | 3c00  | ffff  | xxxx  | 000f | 3c00  | ffff | 3bff  | 3c0f | aaaa | 9200 | aaaa | х  |

Figure. 指令解码

Figure. gr [0]-gr [7]

见图 **Figure. 指令解码**,from 395000ps to 435000ps, 连续执行 ADDI、ADDC、SUB、SUBI、CMP 五条操作(395000ps:{`ADDI, `gr0, 4'b0000, 4'b1111};

```
405000ps: {`ADDC, `gr4, 1'b0, `gr3, 1'b0, `gr0};
415000ps: {`SUB, `gr3, 1'b0, `gr4, 1'b0, `gr2};
425000ps: {`SUBI, `gr3, 4'b0000, 4'b0000};
435000ps: {`CMP, `gr7, 1'b0, `gr3, 1'b0, `gr0};),
```

可以明显看出前后指令间都存在冲突,这一块主要用测试能否正确处理一般数据冲突。
ADDI 指令的操作数 reg\_A、reg\_B 为 16'h0000、16'h000f,运行结果为 16'h000f,cf = 0;
ADDC 指令的操作数 reg\_A、reg\_B 为 16'h3c00、16'h000f,运行结果为 16'h3c0f, cf = 0;
SUB 指令的操作数 reg\_A、reg\_B 为 16'h3c0f、16'hffff,运行结果为 16'h3c10,cf = 1;
SUBI 指令的操作数 reg\_A、reg\_B 应为 16'h3c10、16'h0000,运行结果为 16'h3c10,cf = 0;
CMP 指令的操作数 reg\_A、reg\_B 应为 16'h3c10、16'h000f,运行结果为 16'h3c01,cf = 0,
zf = 0,nf = 0;存在数据冲突的前后指令的操作数均能成功解码。通过计算器运算也可知,运行结果正确;最后(见上图 Figure.gr [0]-gr [7]),运算结果先后刷新通用寄存器的值。仿真正确。

#### 3、资源开销以及时序报告

a. 时序报告:

```
Timing Summary:
Speed Grade: -3
                                                                     Timing Summary:
   Minimum period: 8.727ns (Maximum Frequency: 114.584MHz)
                                                                      Speed Grade: -3
   Minimum input arrival time before clock: 9.034ns
Maximum output required time after clock: 5.218ns
                                                                         Minimum period: 5.884ns (Maximum Frequency: 169.964MHz)
   Maximum combinational path delay: No path found
                                                                         Minimum input arrival time before clock: 5.873ns
Timing Details:
                                                                         Maximum output required time after clock: 5.442ns
                                                                         Maximum combinational path delay: No path found
All values displayed in nanoseconds (ns)
                                                                      Timing Details:
Timing constraint: Default period analysis for Clock 'clk'
Clock period: 8.727ns (frequency: 114.584MHz)
Total number of paths / destination ports: 65366 / 485
                                                                     All values displayed in nanoseconds (ns)
                         8.727ns (Levels of Logic = 12)
                                                                      Timing constraint: Default period analysis for Clock 'clk'
Delay:
                        reg_B_3 (FF)
zf (FF)
clk rising
  Source:
                                                                        Clock period: 5.884ns (frequency: 169.964MHz)
                                                                        Total number of paths / destination ports: 9827 / 493
  Source Clock:
  Destination Clock: clk rising
```

Figure. Timing Report-1

Figure. Timing Report-2

【分析】Timing Report-1 所示,实现的 mips 的最高频率为 114.584MHz. Timing Report-2 为 ALU 模块中的 case 语句中的 default 注释后的时序报告,疯狂提升至 169.964MHz. ISE 提示昌盛 Latch,问过 TA,解释是:对于产生 Latch 的该条路径被忽略,使得最短路径缩短,频率提升。ALU 模块是组合逻辑,case 语句没有 default 的话,确实会产生 latch,但这样使得 EX 级的 reg\_C 以及 cf 缓冲寄存器的值不发生改变,如 NOP 操作就本意就是要系统的所有寄存器在当前操作维持不变。但考虑到对于产生 latch 的设计,在板上仿真时容易产生时序混乱。权衡后还是采用注释掉 default 的设计,此处需要进一步改进以及进行板上调试。

b. 资源开销报告:

```
Device utilization summary:
Selected Device : 6slx16csg324-3
Slice Logic Utilization:
Number of Slice Registers:
Number of Slice LUTs:
                                                   598 out of
                                                                    9112
                                                                               6%
     Number used as Logic:
Number used as Memory:
                                                        out of
                                                                    9112
                                                        out of
        Number used as RAM:
Slice Logic Distribution:
 Number of LUT Flip Flop pairs used:
Number with an unused Flip Flop:
Number with an unused LUT:
                                                  464 out of
                                                                              70%
                                                   61
                                                        out of
                                                                      659
   Number of fully used LUT-FF pairs:
                                                                              20%
                                                        out of
   Number of unique control sets:
IO Utilization:
 Number of IOs:
Number of bonded IOBs:
                                                   85 out of
                                                                     232
                                                                              36%
Specific Feature Utilization:
 Number of BUFG/BUFGCTRLs:
                                                    1 out of
                                                                      16
                                                                               6%
```

【分析】原先的 ex\_ir, mem\_ir, wb\_ir 均为 16 位,将 id\_ir 完全传递下去,后来发现,id\_ir 的低八位在后面三级的操作中毫无意义,所以最终的 ex\_ir, mem\_ir, wb\_ir 均取 8 位,保存 id\_ir[15:11]——5 位操作码、id\_ir[10:8]——需要刷新的寄存器的编号。改进后资源开销减少,频率也有较小幅度的提升。

#### 四、实验感想

- ◆ 本次实验代码编写部分较为简单,实验指导中已经很明确的给出了各个模块中的工作原理与信号之间的逻辑关系,但由于连接信号众多,信号名称相近,很容易由于录入粗心而产生错误,这也是本次实验最主要的错误来源。
- ◆ 我认为本次实验的难点在于对流水线 CPU 多种工作状态的整体把握,以及顶层仿真中的纠错工作。流水线 CPU 速度更快,多条指令同时运行,这就要求我们对不同指令的运行以及数据的传递有一定的认识。在理论课程中已经对流水线 CPU 有了一定的了解学习,通过实验可以更直观更透彻的学习其具体流程和实现方式。
- ◆ 本次试验采用与之前所有试验都不同的仿真方法,前面都通过波形分析,显然在较大型,含有许多变量的工程中是不适用的。本次试验使用文本仿真的方法,大大提高仿真的效率。学会了提取内部变量进行跟踪,以及如何选取关键变量进行跟踪。同时,根据五级流水线的原理,一级一级跟踪变量,对其进行分析,判断正确与否,然后将 bug 逐层反馈到设计文件,从而对设计进行调试、修正。这一过程中,一个比较有趣且耗时巨大的 bug 是:由于在仿真的 delay 后面直接添上注释(见下图),导致文本仿真数据奇奇怪怪,经过千辛万苦才发现这一个令人哭笑不得的 bug。

- ◆ 回顾整个实验过程,最重要的是严谨细致的态度。笔误这种错误最容易避免,也最容易发生,如: "=="错写成"="; LDIH 错写成 LIDH...后者语法检查时已经报错,比较容易解决,但前者就比较难了,隐藏在一堆判断条件之中,排查起来相当费力。所以,只有再细心一点,实验才能更轻松一点。
- ◆ 实验中的不足之处在于对 ISE 软件的应用还是很生涩,很多功能仍未学习到,一些错误提示也不理解,时序报告、资源开销报告未能够透彻理解与分析,还需要进一步学习。
- ◆ 一些心得:对于 ID 中 reg\_A、reg\_B 的 if 语句里面的判断条件越具体越好,因为综合的时候这些语句是生成多路选择器,将具体操作与具体条件对应起来,通过时序报告发现,频率有明显的提升;在设计过程中,对于那些对缓冲寄存器的值的变化可有可无的操作,尽量让其保持原值,这样可以减少功耗,同时也提高了效率。
  - ◆ 本次试验的缺陷:没有较为高效的解决 Control Hazards,想到的一个办法就是(如下图):

对于跳转指令,在未知其是否满足跳转条件之前,hold 住 pc,即下一条要执行的指令的地址,同时连续产生三条无意义的操作指令,直到 pc 跳转或者判断出跳转条件不满足,则执行原本要执行的下一条指令。

◆ 对于本次试验的设计以及设计上的缺陷将会在日后学习中得到优化、改进与解决。最后一句,写硬件,就得把自己当做机器,熟练认识其中的整套流程,然后一切都按部就班,机器怎么做,我们就要按照这个流程来执行与编写。

### 四、附录

- ◆ 12353022\_CPU-Report.pdf
- Simulation Code
  - 1. cpu top.v
  - 2. mips.v
  - 3. alu.v
  - 4. instruction memory.v
  - 5. data\_memory.v
  - 6. cpu tb.v
- Source Code
  - 1. mips.v
  - 2. alu.v
- ♠ MIPS

本次试验的实验报告 仿真文件文件夹 用于仿真的顶层模块代码 核心 mips 模块源代码 ALU 子模块源代码 指令内存模块代码 数据内存模块代码 数据内存模块代码 设计文件文件夹 核心 mips 模块源代码 ALU 子模块源代码 ISE 设计文件夹