## ПЕНЗЕНСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ

Факультет Вычислительной техники

Кафедра "Вычислительная техника"

| 6          | 'УТВЕРЖДАЮ"   |
|------------|---------------|
| Зав. кафед | рой ВТ        |
| профессор  | М.А. Митрохин |
| «»_        | 20Γ           |
|            |               |

## ЗАДАНИЕ

## на курсовое проектирование по курсу

| ЭВМ и периферийные устройства                                   |  |
|-----------------------------------------------------------------|--|
| Студенту Хоссейни Нежад Сеййед Али Сеййед Мортеза Группа_22ВВП1 |  |
| Гема проекта <u>Процессор универсальной ЭВМ (Вариант 38)</u>    |  |
|                                                                 |  |

Исходные данные (технические требования) на проектирование

Цель курсового проектирования:

- изучение принципов работы и методов проектирования процессоров;
- <u>изучение микропроцессорных БИС конкретных серий и выработка навыков</u> практического проектирования микропроцессорных систем.

<u>Содержанием курсового проектирования является разработка центрального процессора универсальной ЭВМ на схемотехнической базе микропроцессорного комплекта серии К1804.</u>

Технические характеристики проектируемого процессора:

- разрядность 16;
- адресное пространство 32К слов;
- формат данных щестнадцатиразрядные целые числа,
- представленные в дополнительном коде;
- <u>система команд</u> -программная совместимость с ЭВМ типа PDP11 ("Электроника-

60"), кроме команд обработки данных в байтовом формате

- система элементов серии К1804, К556, К53Г, К555:
- интерфейс типа "Общая шина" или МПИ.

Команды, алгоритмы которых подлежат разработке: cmp, rol, bgt, jmp, clc, wait.

Способы адресации: 0, 4, 1, 3

Блок процессора, который подлежат разработке в виде ТЗА БМУ

<u>Примечание: Команды и способы адресации, разработка которых выполняется на микропрограммном уровне с отладкой на кроссистеме уточняется преподавателем.</u>

## Объем работы по курсу

#### 1. Расчетная часть

Спроектировать структурную схему процессора; функциональную организацию его блоков; форматы микрокоманд; схемы алгоритмов выполнения заданного набора команд и диаграммы микропрограммной логики, реализующие определенную часть разработанного алгоритма; таблицы "прошивки" памяти микропрограмм; принципиальные схемы одного из блоков; расчет времени выполнения отдельной операции в процессоре, а также выполнить тестирование разработанных микропрограмм на кросс-системе

- 2. Графическая часть
- 1. Схема алгоритма работы процессора
- 2. Схемы ДМЛ отдельных операций
  - 3. Экспериментальная часть

## Отладка Микропрограмм в кроссистеме

# Срок выполнения проекта по разделам

| Этап                                | Контрольный срок (недели) |
|-------------------------------------|---------------------------|
| 1. Получение задания                | 4                         |
| 2. Системная проработка проекта     | <u>5</u>                  |
| 3. Разработка алгоритмов            | 8                         |
| 4. Разработка ДМЛ                   | 10                        |
| 5. Отладка микропрограмм            | 12                        |
| 6. Разработка принципиальных схем   | 13                        |
| 7. Оформление пояснительной записки | 13                        |
| 8. Защита проекта                   | <u>15</u>                 |

|                    | Дата выдачи задания ""  |
|--------------------|-------------------------|
|                    | Дата защиты проекта ""  |
| Руководитель       | Никишин К.И.            |
| Задание получил "" | 20r.                    |
| Студент            | Хоссейни Нежад С.А.С.М. |