# 系統晶片設計 SOC Design

LAB3

郭銘宸

學號:311511082

系所:電機所碩二

# 一、Block Diagram

# 1. AXI-Lite Interface







# 2. FIR Engine







# $\equiv$ $\cdot$ Describe operation

# 1. 描述架構圖

- 會有 AXI\_lite\_write、AXI\_lite\_read 與 FIR Engine 三者對 tap bram 送 address、EN、WE,為了避免三者輸入撞在一起產生 unknow 的情况,所以有使用兩個 MUX 將訊號隔開。黑色 MUX 是存在於 AXI\_Lite\_Interface 中,對於接收 request 而言,這個 MUX 是決定是 否能將地址(request)接收至 bram 的資源,所以在 write 與 read 的 FSM,當某一方接收到 request 的 valid 必須先將此資源占用,才能接收地址,當處理完 request 再歸還此 MUX 資源。後面灰色 MUX 則是 FIR controller 控制,當 controller 在接收到 ap\_start=1 之前,皆是 0(lite 訊號通過),當 FIR 開始工作則會切到 1,待 FIR 作完全部工作切回 0,注意此時 lite interface 還是可以 read length 與 block protocol,只是不能對 tap bram access 而已。
- ➤ FIR\_Controller FSM,在收到長度後可以先進行 data bram 的 reset,FIR 運算須將前面填充 11 個 0 在開始滑動 window,所以對 data bram 的 reset 0 是不可避免的,若與 lite 在傳 tap 時同時先 reset 可以節省時間,歸零完會停留在 rst\_d\_dram 狀態(藍色)等待 ap\_start=1 啟動運算。
- ➤ FIR pipeline 設計



# > Tap & data pointer 設計



# 手印 演練

# 2. How to receive data-in and tap parameters and place into SRAM

# Tap

會由 w\_Lite\_FSM 來管理 lite interface 的資源,當順利占用 MUX 會會將地址平行左兩件事,第一是 compare,這區塊用意為解析地址為何,發訊號給對應儲存 reg 將對的 data 存起來,例如若地址為length 的地址,則會發訊號給 length register 讓她們將 data 儲存。Read 也相同,只是多一個 mux 決定要讓哪一個 data 出去。

#### Data-in

由 FIR controller FSM 中的 store\_D\_from\_ss\_to\_bram 來管理,會這樣做是因為後面 fir 運算資源只有一套,就算切完 pipeline 後也需要 14cycle 來完成一筆運算,如過用 fifo 很快就滿了,因為 data 消耗很慢,所以就用一個 state 來完成接收 data。在這個 state 會用 mid\_counter 來決定要存哪一個地址,他會從地址 10 往回數且不同 重複,這樣的設定可以讓後面 pipeline 運算的 data 自動化,此 mid counter 為完成一個正確輸出時才會減 1。

# 3. How to access shiftRam and tapRam to do computation

### shiftRam

對於 FIR 運算資料來源,也就是 access data bram 的地址我用 small\_counter 來當我的 pointer,small\_counter 會從 mid\_counter 的 地址開始往上數 11 個,所以會先將 mid\_counter 的地址存入,

small counter •

# tapRam

tap 的地址由 tap counter 來當 pointer,從 0 數到 10。

# 4. How ap\_done is generated

當 FIR\_Controller FSM 在 send\_D\_from\_fir\_to\_sm 狀態時,裡面會有小型 FSM,當運算次數與輸入長度相同時(big\_counter==599),則會產生 ap\_done,然後當收到 sm 的 ready 也就是資料被收走,則會產生 ap\_done。可以由下圖看到當 FIR 完成全部運算且資料收走 idle 與 done 都會是 1,當 ap\_done 被讀取,則 ap\_done 為 0,ap\_idle 為 1。

# 三、Resource usage: including FF, LUT, Bram

# 1. Slice Logic

| Site Type                                                                                                                                           | Used                                                  | Fixed                           | +<br>  Prohibited                    | +<br>  Available                            | ++<br>  Util%                                                                |
|-----------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------|---------------------------------|--------------------------------------|---------------------------------------------|------------------------------------------------------------------------------|
| Slice LUTs*<br>  LUT as Logic<br>  LUT as Memory<br>  Slice Registers<br>  Register as Flip Flop<br>  Register as Latch<br>  F7 Muxes<br>  F8 Muxes | 329<br>  329<br>  0<br>  471<br>  300<br>  171<br>  0 | 0<br>0<br>0<br>0<br>0<br>0<br>0 | 0<br>1 0<br>1 0<br>1 0<br>1 0<br>1 0 | 1 106400<br>1 106400<br>1 106400<br>1 26600 | 0.62  <br>  0.62  <br>  0.00  <br>  0.44  <br>  0.28  <br>  0.16  <br>  0.00 |

#### 1.1 Summary of Registers by Type

| Total                                                        | Clock Enable                                             | Synchronous                                 | Asynchronous                                     |
|--------------------------------------------------------------|----------------------------------------------------------|---------------------------------------------|--------------------------------------------------|
| 0<br>  0<br>  0<br>  0<br>  0<br>  0<br>  27<br>  444<br>  0 | <br>   <br>   <br>  Yes  <br>  Yes  <br>  Yes  <br>  Yes | -<br>Set<br>Reset<br>-<br>-<br>Set<br>Reset | Set<br>  Reset<br>  -<br>  -<br>  Set<br>  Reset |

| . Memory                                     |        |                 |              |                   |                              |
|----------------------------------------------|--------|-----------------|--------------|-------------------|------------------------------|
| Site Type                                    | Used   | Fixed           | Prohibited   | Available         | ++<br>  Util%                |
| Block RAM Tile  <br>RAMB36/FIFO*  <br>RAMB18 | 0 1    | 0  <br>0  <br>0 | 0<br>0<br>0  | 140<br>140<br>280 | 0.00  <br>  0.00  <br>  0.00 |
| Note: Each Block                             | RAM Ti | le only         | has one FIFO | logic avail:      | t+<br>able and therefor      |
| . DSP                                        |        |                 |              |                   |                              |
| Site Type                                    | Used I | Fixed           | Prohibited   | Available         | ++<br>  Util%                |
| DSPs I                                       | 3 1    | 0               | 0            | 220               | 1.36                         |

# 四、Time report

1. Try to synthesize the design with max frequency

可以看到我最長 path 為中間 fir 的乘加運算(也就是 data bram 出來的第一個 reg 到加完存起來的 reg),若在乘法完結果後再加一級 pipeline 可以有效降低 clock。從最長 path 看到我需要 10.672ns 完成乘加,所以最大頻率需大於這個,在 constraints 我設 12 是有 met 的,如下圖示。

2. Report timing on longest path, slack

# 五、Simulation Waveform

#### 1. Coefficient program, and read back

#### Write

Write\_addr\_reg\_out 與 write\_data\_reg\_out 為將地址與 data 吃進來的 reg,可以看到在 valid 與 ready 同時為 1 時回會將地址與 data 吃進來。



#### Read

對地址處理如 write 所示。可以看到當 rdata 為正確時會將 valid 升起,然後待 TB ready=1 收下(TB 這邊一直送 1)。



#### 2. Data-in stream-in

可以看到一開始當 ready 沒升起時不會收 data,當 ready 與 valid 同時為 1 才會收。



### 3. Data-out stream-out

可以看出當資料有效時才會送 valid,最後一筆 last 升起 1cycle。



#### 4. RAM access control

#### Write

可以看到 WE=4'b1111 && EN=1 時,下一個 clock 會將 Di 存到此地址。



#### Read

可以看到 EN=1 時,下一個 clock data 讀出 bram。注意的是,EN 要在第二個 clock 時是 1,不然 data 會變 0。後面重複讀沒關係,因為那時候 valid 不會升起,不為有效資料。



#### 5. FSM

#### > FIR

可以搭配上面 FIR\_contoller\_FSM 看,由下圖可以知道當 top\_FSM(fir\_controller\_state)為某固定狀態時,會起動 down\_FSM(data\_pointer\_state),下面那三個為 down\_FSM 切到某一狀態 時會做的事情,當不屬於他的狀態時會回到 idle。



# > Tap bram control



# Axi Lite FSM

如上圖 protocol 圖一樣我是用此當作輸入。

# Block protocol

