以下为试题区。

一、填空题(本题共5小题,每小题2分,共10分)

1、数码转换(C5.8) 16=(

) 8421BCD o

2、根据反演規则写出逻辑函数  $Y = A(B + \overline{C}) + \overline{C \cdot \overline{D}}$  的反函数  $\overline{Y} = (\overline{C} \cdot \overline{D})$ 

)0

3、4位倒T形电阻网络 D/A 转换器电路中, 若 V REF=8 V, R=Rf, 当输入数字量为 1001

时,输出电压为(

) b.

4、设ROM 地址为 A<sub>0</sub>~A<sub>7</sub>, 输出为 D<sub>0</sub>~A<sub>7</sub>, 则 ROM 容量为 (

5、用74161集成计数器构成5进制计数器,计数循环为1~5,可采用反馈( 法来实现。

二、函数化简题 (本题共2小题,每小题5分,共10分)

1、用卡诺图化简逻辑函数, 化简成最简与或式

 $L_1(A,B,C,D) = \sum m(2,3,4,6,7,10,11) + \sum d(8,9,12,13,14,15)$ 

第1页,共3页

2、用代数法化简逻辑函数, 化简成最简与或式

 $L_2 = BC + AC + AD + B(A + C) + BCD + ABDE$ 

li hiexam.zhihuishu.com正在共享您的屏幕。

停止共享

 $L_2 = BC + AC + AD + B(A+C) + BCD + AD + B$ 

三、(10分)设计一个保密锁控制电路,保密锁有三个按键,分别用变量 A、B、C表示,用变量 O表示锁的状态,用变量 S表示警报器的状态。 功能如下:

当只有一个按键按下时,锁不打开,警报器报警;

当任意两个按键同时按下时,锁打开,警报器不报警;

当三个按键同时按下时,锁打开,警报器报警。

试用:用 74153 双四选一数据选择器设计实现该电路。

(写出设计过程,包括真值表、输出逻辑表达式,画出电路连接图)。





第四题图

四、 $(10\, f)$  用一片  $(10\, f)$  用一

上一题

下一题

li hiexam.zhihuishu.com正在共享您的屏幕。

停止共享

第四题图

四、(10分)用一片74138译码器和其他必要的门电路设计一个多输出的组合电路,要求

写出设计过程, 画出连线图, 输出的逻辑函数为,  $F=\overline{C}$ , L=AB+AC+BC。

五、(10 分)设有三输入的组合逻辑电路、其输入波形 $(A \setminus B \setminus C)$ 和对应的输出波形(Y)如图所示。试:

- (1) 写出真值表。
- (2) 写出逻辑表达式。
- (3) 仅用若干个 2 输入与非门实现该组合逻辑电路。



六、(10分)用 74HCT161 分别采用**异步清零法**和**同步置数法**实现**模值为 10** 的计数器,

题 **下一题** 

ll hiexam.zhihuishu.com正在共享您的屏幕。

停止共享

- (10分)用 74HCT161 分别未用并少据(10分)用 74HCT161 分别未用并少据(10分)用 74HCT161 分别未用并少据(10分)用 74HCT161 如图所示,D3D2D1D0=0010)。
- (10分) 时序电路如图所示。
- (1) 写出驱动方程和状态方程;
- (2) 画出状态转换真值表和完全状态图;

第2页,共3页

## (3) 判断能否自启动



第七题图

(10分)分析图示电路,①试说明#1存储器和#2存储器分别在什么条件下被选中; ②以16进制形式分别写出#1存储器和#2存储器的地址范围;



hiexam.zhihuishu.com正在共享您的屏幕。

停止共享

隐藏 已此题

八、(10分)分析图示电路,①试说明#1存储器和#2存储器分别在什么条件下被选中;②以16进制形式分别写出#1存储器和#2存储器的地址范围;



九、(15分)试用如图所示 JK 触发器和必要的逻辑门电路设计一个同步七进制加法计数器。要求写出:(1)状态表:(2)确定激励方程组;(3)画出逻辑电路图并检查自启动能力:(4)画出电路的完全状态图。

1 11 0

下一盟

li hiexam.zhihuishu.com正在共享您的屏幕。

停止共享

隐藏

己此题

九、(15分) 试用如图所示 JK 触发器和必要的逻辑门电路设计一个同步七处初加松计划 器。要求写出: (1) 状态表: (2) 确定激励方程组: (3) 画出逻辑电路图并检查自启动能 力: (4) 画出电路的完全状态图。

+、(5分)如图所示 555 定时器应用电路, v<sub>1</sub> 为输入波形。问: №1)这是一个什么电路; (2)面出电容 C 上的电压 vc 及输出端的 vo 的波形; (3)求输出脉冲宽度 tw。设 T 》RC, R=100kΩ, C=0.01μF。



第3页,共3页

下置

li hiexam.zhihuishu.com正在共享您的屏幕。

停止共享