# Periféricos AVR de 8bits.

## Descripción general del oscilador megaAVR®

Los microcontroladores microchip megaAVR® de 8 bits tienen varias opciones de fuente de reloj, seleccionables mediante la programación de los **bits de <u>fusibles</u> CKSEL Flash**. Esta discusión es específica para el MCU <u>ATmega328PB</u>.

Los bits de fusible pueden seleccionar uno de:

- Oscilador de cristal de baja potencia
- Oscilador de cristal de baia frecuencia
- Oscilador RC interno de 128 kHz
- Oscilador RC interno calibrado, y
- Reloj externo.

La *fuente del reloj del sistema* no se puede cambiar durante el tiempo de ejecución, ya que se configura a través de la programación de fusibles.

La *frecuencia de reloj del sistema* se **puede** cambiar durante el tiempo de ejecución escribiendo en el registro <u>del preescalador de reloj del sistema</u> (CLKPR).

Cada fuente de reloj proporciona una opción de retraso después del restablecimiento o encendido del dispositivo para mantener el dispositivo restablecido hasta que se suministre con un Vcc mínimo. El reloj de la fuente seleccionada se introduce en el generador de reloj AVR® y se enruta a los módulos apropiados.

La frecuencia máxima de funcionamiento de megaAVR® depende de V<sub>cc</sub>. El software de aplicación debe asegurarse de que la frecuencia de la fuente de reloj seleccionada se encuentra dentro del área de operación segura (ver sección 33.4 en la <u>hoja de datos del dispositivo</u>).

# Visión general

La siguiente figura ilustra los principales sistemas de reloj en el dispositivo y su distribución. No es necesario que todos los relojes estén activos a una hora determinada. Con el fin de reducir el consumo de energía, los relojes de los módulos que no se utilizan se pueden detener mediante <u>el uso de diferentes modos de suspensión</u>. Los sistemas de reloj se describen en las siguientes secciones. La frecuencia de reloj del sistema se refiere a la frecuencia generada a partir del preescalador de reloj del sistema. Todas las salidas de reloj de la unidad de control de reloj AVR funcionan a la misma frecuencia.



## Fuentes de reloj

El dispositivo tiene las siguientes opciones de fuente de reloj, seleccionables a través de bits **CKSEL** Flash Fuse como se muestra a continuación. El reloj de la fuente seleccionada se introduce en el generador de reloj AVR® y se enruta a los módulos apropiados.

| Device Clocking Option            | CKSEL[3:0]  |
|-----------------------------------|-------------|
| Low Power Crystal Oscillator      | 1111 - 1000 |
| Low Frequency Crystal Oscillator  | 0101 - 0100 |
| Internal 128kHz RC Oscillator     | 0011        |
| Calibrated Internal RC Oscillator | 0010        |
| External Clock                    | 0000        |
| Reserved                          | 0001        |

## Origen de reloj predeterminado

El dispositivo se envía con el oscilador RC interno seleccionado a 8.0 MHz y con el fusible CKDIV8 programado, lo que resulta en un reloj del sistema de 1.0 MHz. El tiempo de inicio se establece en máximo y el período de tiempo de espera está habilitado: CKSEL=0010, SUT=10, CKDIV8=0. Esta configuración predeterminada garantiza que todos los usuarios puedan realizar la configuración de origen de reloj deseada utilizando cualquier interfaz de programación disponible.

## Secuencia de inicio del reloj

Cualquier fuente de reloj necesita (i) una V suficiente<sub>cc</sub> para empezar a oscilar y (ii) un número mínimo de ciclos oscilantes antes de que pueda considerarse estable.

### Estabilidad de Vcc

Para garantizar una V suficiente<sub>cc</sub>, el dispositivo emite un restablecimiento interno con un retraso de tiempo de espera ( $\mathbf{t}_{PRESUMIR}$ ) después de que el restablecimiento del dispositivo sea liberado por todas las demás fuentes de restablecimiento:



El retraso ( $\mathbf{t}_{PRESUMIR}$ ) se cronometra desde el oscilador Watchdog y el tiempo de retardo se establece mediante los bits de fusible SUTx y CKSELx. Los retrasos seleccionables para  $\mathbf{t}_{PRESUMIR}$  se muestran en la siguiente tabla. Tenga en cuenta que la frecuencia del oscilador Watchdog depende del voltaje:

| Typ. Time-out (V <sub>CC</sub> = 5.0V) | Typ. Time-out (V <sub>CC</sub> = 3.0V) |
|----------------------------------------|----------------------------------------|
| 0ms                                    | 0ms                                    |
| 4ms                                    | 4.3ms                                  |
| 65ms                                   | 69ms                                   |

 $V_{cc}$  no se supervisa durante el retraso, por lo que es necesario seleccionar un retraso superior al  $V_{cc}$  tiempo de ascenso. Si esto no es posible, se debe utilizar un circuito interno o externo de detección de apagado (DBO). Un circuito BOD asegurará suficiente  $V_{cc}$  antes de que se libere el restablecimiento, y el retraso de tiempo de espera se puede deshabilitar. No se recomienda deshabilitar el retardo de tiempo de espera sin utilizar un circuito de detección de salida marrón.

### Estabilidad del oscilador

Se requiere que el oscilador oscile durante un número mínimo de ciclos antes de que el reloj se considere estable. Un contador de ondulación interno monitorea el reloj de salida del oscilador y mantiene activo el restablecimiento interno durante un número determinado de ciclos de reloj. El restablecimiento se libera y el dispositivo comenzará a ejecutarse. El tiempo de arranque del oscilador recomendado depende del tipo de reloj y varía de 6 ciclos para un reloj aplicado externamente a 32K ciclos para un cristal de baja frecuencia.

# Oscilador de cristal de baja potencia

Los pines XTAL1 y XTAL2 son entrada y salida, respectivamente, de un amplificador inversor que se puede configurar para su uso como oscilador en chip, como se muestra en la figura a continuación. Se puede utilizar un cristal de cuarzo o un resonador de cerámica:



El oscilador de baja potencia puede funcionar en tres modos diferentes, cada uno optimizado para un rango de frecuencia específico. El modo de funcionamiento es seleccionado por los fusibles CKSEL[3:1], como se muestra en la siguiente tabla:

| Frequency Range<br>[MHz] | CKSEL[3:1] <sup>(2)</sup> | Range for total capacitance of C1 and C2 [pF] <sup>(4)</sup> |
|--------------------------|---------------------------|--------------------------------------------------------------|
| 0.4 - 0.9                | 100 <sup>(3)</sup>        | -                                                            |
| 0.9 - 3.0                | 101                       | 12 - 22                                                      |
| 3.0 - 8.0                | 110                       | 12 - 22                                                      |
| 8.0 - 16.0               | 111                       | 12 - 22                                                      |

El fusible CKSELO junto con los fusibles SUT[1:0] seleccionan los tiempos de arranque (consulte la sección 11.3 de la <u>hoja de datos del dispositivo</u>).

## Oscilador de cristal de baja frecuencia

El oscilador de cristal de baja frecuencia está optimizado para su uso con un cristal de reloj de 32,768 kHz. El oscilador de cristal de baja frecuencia debe seleccionarse configurando los fusibles CKSEL en '0110' o '0111', y los tiempos de arranque son determinados por los fusibles SUT.

## Oscilador RC interno calibrado

De forma predeterminada, el oscilador RC interno proporciona un reloj de 8,0 MHz. Aunque el voltaje y la temperatura dependen, este reloj puede ser calibrado con mucha precisión por el usuario. El dispositivo se envía con el fusible CKDIV8 programado, que proporciona una frecuencia de reloj del sistema de 1 MHz. Este reloj se puede seleccionar como el reloj del sistema programando los fusibles CKSEL a '0010':. Si se selecciona, funcionará sin componentes externos. Durante el reinicio, el hardware carga el valor de calibración preprogramado en el registro OSCCAL y, por lo tanto, calibra automáticamente el oscilador RC.

## Oscilador interno de 128 kHz

El oscilador interno de 128 kHz es un oscilador de baja potencia que proporciona un reloj de 128 kHz. Este reloj se puede seleccionar como el reloj del sistema programando los fusibles CKSEL a '0011'.

## Reloj externo

Para manejar el dispositivo desde una fuente de reloj externa, EXTCLK debe ser conducido como se muestra en la figura a continuación. Para ejecutar el dispositivo en un reloj externo, los fusibles CKSEL deben programarse en '0000'.

### **External Clock Drive Configuration**



# Búfer de salida de reloj

El dispositivo puede emitir el reloj del sistema en el pin CLKO. Para habilitar la salida, se debe programar el fusible CKOUT. Este modo es adecuado cuando el reloj del chip se utiliza para conducir otros circuitos en el sistema. El reloj también se emitirá durante el reinicio, y el funcionamiento normal del pin de E/S se anulará cuando se programe el fusible. Cualquier fuente de reloj, incluido el oscilador RC interno, se puede seleccionar cuando el reloj se emite en CLKO. Si se utiliza el preescalador de reloj del sistema, es el reloj del sistema dividido el que se emite.

# **Temporizador/Contador Oscilador**

El dispositivo utiliza el mismo oscilador de cristal para el oscilador de baja frecuencia y el oscilador de temporizador / contador. Consulte Oscilador de cristal de baja frecuencia para obtener detalles sobre el oscilador y los requisitos de cristal.

En este dispositivo, los pines del temporizador/oscilador de contador (TOSC1 y TOSC2) se comparten con EXTCLK. Cuando se utiliza el temporizador / oscilador de contador, el reloj del sistema debe ser cuatro veces la frecuencia del oscilador. Debido a esto y al uso compartido de pines, el temporizador / oscilador de contador solo se puede usar cuando se selecciona el oscilador RC interno calibrado como fuente de reloj del sistema. La aplicación de una fuente de reloj externa a TOSC1 se puede realizar si el bit Habilitar entrada de reloj externo en el Registro de estado asincrónico (ASSR. EXCLK) se escribe en '1'. Consulte la descripción de la operación asíncrona del temporizador / contador2 para obtener una descripción más detallada sobre la selección del reloj externo como entrada en lugar de un cristal de reloj de 32.768 kHz.

## Preescalador de reloj del sistema

El dispositivo tiene un preescalador de reloj del sistema, y el reloj del sistema se puede dividir configurando el Registro de preescala de reloj (CLKPR). Esta característica se puede utilizar para disminuir la frecuencia de reloj del sistema y el consumo de energía cuando el requisito de potencia de procesamiento es bajo. Esto se puede usar con todas las opciones de fuente de reloj, y afectará la frecuencia de reloj de la CPU y todos los periféricos síncronos. Clk<sub>E/s</sub>Clk<sub>Adc</sub>Clk<sub>CPU</sub>, y clk<sub>FLASH</sub> se dividen por un factor como se muestra en la descripción del CLKPR:

Name: CLKPR Offset: 0x61 CLKPS[3:0] Clock Division Facto Reset: Refer to the bit description 0000 Property: 0001 2 0010 4 0 8 0011 CLKPCE CLKPSn CLKPSn CLKPSn CLKPSn 16 0100 RΜ RΜ R/W R/W R/W Access 0101 32 0 0110 64 Bit 7 - CLKPCE: Clock Prescaler Change Enable 0111 128 The CLKPCE bit must be written to logic one to enable change of the CLKPS bits. The CLKPCE bit is 1000 256 only updated when the other bits in CLKPR are simultaneously written to zero. CLKPCE is cleared by 1001 hardware four cycles after it is written or when CLKPS bits are written. Rewriting the CLKPCE bit within 1010 Reserved this time-out period does neither extend the time-out period, nor clear the CLKPCE bit. 1011 Bits 3:0 - CLKPSn: Clock Prescaler Select n [n = 3:0] 1100 Reserved These bits define the division factor between the selected clock source and the internal system clock. 1101 Reserved These bits can be written run-time to vary the clock frequency to suit the application requirements. As the 1110 divider divides the master clock input to the MCU, the speed of all synchronous peripherals is reduced 1111 Reserved when a division factor is used. The division factors are given in the table below.

## Escribiendo a CLKPR

Al cambiar entre la configuración del preescalador, el preescalador del reloj del sistema garantiza que no se produzcan fallos en el sistema de reloj. También garantiza que ninguna frecuencia intermedia sea superior a la frecuencia de reloj correspondiente a la configuración anterior, ni a la frecuencia de reloj correspondiente a la nueva configuración. El contador de ondulación que implementa el preescalador se ejecuta a la frecuencia del reloj indiviso, que puede ser más rápido que la frecuencia de reloj de la CPU. Por lo tanto, no es posible determinar el estado del preescalador: incluso si fuera legible, el tiempo exacto que lleva cambiar de una división de reloj a otra no se puede predecir con exactitud. Desde el momento en que se escriben los valores de los bits de selección del preescalador de reloj (CLKPS[3:0]), se tarda entre T1 + T2 y T1 + 2 \* T2 antes de que la nueva frecuencia de reloj esté activa. En este intervalo, se producen dos bordes de reloj activos. Aquí, T1 es el período de reloj anterior, y T2 es el período correspondiente a la nueva configuración del preescalador. Para evitar cambios involuntarios de frecuencia de reloj, se debe seguir un procedimiento de escritura especial para cambiar los bits CLKPS:

- 1. Escriba el bit De habilitación de cambio de preescalador de reloj (CLKPCE) en '1' y todos los demás bits en CLKPR a cero: CLKPR = 0x80.
- 2. En cuatro ciclos, escriba el valor deseado en CLKPS[3:0] mientras escribe un cero en CLKPCE: CLKPR=0x0N

Las interrupciones deben deshabilitarse al cambiar la configuración del preescalador para asegurarse de que no se interrumpe el procedimiento de escritura.

## Fusible CLKDIV8 y CLKPR

El fusible CKDIV8 determina el valor inicial de los bits CLKPS. Si CKDIV8 no está programado, los bits CLKPS se restablecerán a "0000". Si se programa CKDIV8, los bits CLKPS se restablecen a "0011", dando un factor de división de 8 en el arranque. Esta función debe utilizarse si la fuente de reloj seleccionada tiene una frecuencia superior a la frecuencia máxima del dispositivo en las condiciones de funcionamiento actuales. Tenga en cuenta que cualquier valor se puede escribir en los bits CLKPS independientemente de la configuración del fusible CKDIV8. El software de aplicación debe garantizar que se elija un factor de división suficiente si la fuente de reloj seleccionada tiene una frecuencia superior a la frecuencia máxima del dispositivo en las condiciones de funcionamiento actuales. El dispositivo se envía con el fusible CKDIV8 programado.

## Descripción general de AVR® USART

Los microcontroladores Microchip AVR® de 8 bits contienen un periférico de comunicación altamente flexible conocido como **USART** (Universal Synchronous and Asynchronous serial Receiver and Transmitter).

Este periférico se puede utilizar para comunicarse con una amplia variedad de otros componentes, incluidos otros microcontroladores, módulos inalámbricos, pantallas LCD, módulos GPS, etc. El periférico USART puede funcionar en uno de los dos modos principales: síncrono o asíncrono.

Este módulo se centra en el modo de operación asíncrono.

## Configuración de megaAVR® USART

En esta sección, cubriremos los pasos básicos de codificación necesarios para configurar / usar el módulo USART en un MCU megaAVR®, con un enfoque en el dispositivo <u>ATmega328PB</u>.

## Visión general

El módulo USART consta de tres secciones principales como se muestra en el siguiente diagrama: **Generador de reloj, Transmisor y Receptor**.

Clock Generator UBRRn[H:L] osc BAUD RATE GENERATOR SYNC LOGIC PIN CONTROL Transmitter UDRn(Transmit) CONTROL PARITY GENERATOR DATA BUS CONTROL Receiver CLOCK RECOVERY CONTROL DATA RECEIVE SHIFT REGISTER RxDr RECOVERY CONTROL PARITY UDRn(Receive) CHECKER **UCSRnA UCSRnB UCSRnC** 

Figure 24-1. USART Block Diagram

Los registros clave (resaltados en gris) incluyen:

- Registros de control y estado (UCSRnA, UCSRnB, UCSRnC) compartidos por las tres secciones.
- Registro de datos **UDRn** compartido por las secciones Transmisor y Receptor.
- El control de velocidad en baudios registra UBRRn[H:L] utilizado por el generador de reloj.

## **Uso del USART (Resumen)**

Para la operación básica de sondeo, se deben realizar los siguientes pasos mínimos:

- 3. Elija una velocidad en baudios y programe los registros **UBRRn[H:L]** en consecuencia.
- 4. Habilite las secciones de transmisión y recepción serie usart.
- 5. Si está transmitiendo, espere hasta que el registro de desplazamiento de transmisión esté vacío (sondeo en **UCSRnA.UDREn**) y, a continuación, cargue el byte de datos en **UDRn**.
- 6. Si recibe, espere hasta que se establezca el bit de recepción de datos del receptor (sondeo en **UCSRnA.RXCn**) y, a continuación, lea los datos de **UDRn**. La lectura de UDRn borra automáticamente el bit y prepara el hardware para recibir el siguiente byte.

### Inicialización

El USART debe inicializarse antes de que pueda tener lugar cualquier comunicación. El proceso de inicialización normalmente consiste en:

- Ajuste de la velocidad en baudios,
- Configuración del formato de marco y
- Habilitación del Transmisor o del Receptor dependiendo del uso.

## Configuración de la velocidad en baudios

La generación de reloj interno se utiliza para el modo de operación asíncrono. La lógica de generación de reloj genera el reloj base para el transmisor y el receptor (se resaltan los registros de claves y los bits de control):

Figure 24-2. Clock Generation Logic, Block Diagram



# Signal description:

- txclk: Transmitter clock (internal signal).
- rxclk: Receiver base clock (internal signal).
- xcki: Input from XCKn pin (internal signal). Used for synchronous slave operation.
- xcko: Clock output to XCKn pin (internal signal). Used for synchronous master operation.
- f<sub>osc</sub>: System clock frequency.

# Selección de modo USART (UMSELn)

La ecuación de velocidad en baudios utilizada por el módulo se establece en función del modo de funcionamiento. Para la operación en modo asincrónico, los bits usart mode Select en el registro de control y estado USART C (UCSRnC.UMSELn[1:0]) se utilizan para seleccionar la operación asincrónica (UMSEL[1:0] = 00) como se muestra:

Name: UCSR0C, UCSR1C Offset: 0xC2 + n\*0x08 [n=0..1]

Reset: 0x06 Property: -



# Modo de doble velocidad (U2Xn)

Para el modo asíncrono, la velocidad USART TX se puede duplicar estableciendo el bit U2Xn en el registro UCSRnA (**UCSRnA.U2Xn = 1**).

Con el modo de doble velocidad establecido, el receptor solo usará la mitad del número de muestras (reducido de 16 a 8) para el muestreo de datos y la recuperación del reloj, y por lo tanto se requiere una configuración de velocidad en baudios más precisa y un reloj del sistema cuando se utiliza este modo.

# Registro de tarifas en baudios (UBRRn)

El REGISTRO DE VELOCIDAD EN BAUDIOS USART (**UBRRn**) y el contador descendente conectado a él funcionan como un preescalador programable o generador de velocidad en baudios. El contador descendente, funcionando al reloj del sistema ( $f_{\rm osc}$ ), se carga con el valor UBRRn cada vez que el contador ha contado hasta cero o cuando se escribe el registro UBRRnL. Se genera un reloj cada vez que el contador llega a cero. Este reloj es la salida del reloj del generador de velocidad en baudios (=  $f_{\rm osc}$ /(UBRRn+1)). El transmisor divide la salida del reloj del generador de velocidad en baudios por 2, 8 o 16, dependiendo del modo. La salida del generador de velocidad en baudios es utilizada directamente por el reloj del receptor y las unidades de recuperación de datos. Sin embargo, las unidades de recuperación utilizan una máquina de estado que utiliza 2, 8 o 16 estados dependiendo del modo establecido por el estado de los bits UMSEL, U2Xn y DDR XCK.

La siguiente tabla contiene ecuaciones para calcular la velocidad en baudios (en bits por segundo) y para calcular el valor UBRRn para cada modo de operación utilizando una fuente de reloj generada internamente.

| Table 24-1. | Equations 1 | for | Calculating | Baud | Rate | Register | Setting |
|-------------|-------------|-----|-------------|------|------|----------|---------|
|             |             |     |             |      |      |          |         |

| Operating Mode                            | Equation for Calculating Baud<br>Rate (1) | Equation for Calculating UBRRn<br>Value                    |
|-------------------------------------------|-------------------------------------------|------------------------------------------------------------|
| Asynchronous Normal mode (U2Xn = 0)       | $BAUD = \frac{f_{OSC}}{16(UBRRn + 1)}$    | $\mathbf{UBRR}n = \frac{f_{OSC}}{16BAUD} - 1$              |
| Asynchronous Double Speed mode (U2Xn = 1) | $BAUD = \frac{f_{OSC}}{8(UBRRn + 1)}$     | $\mathbf{UBRR}n = \frac{f_{\text{OSC}}}{8\text{BAUD}} - 1$ |

• BAUD: Velocidad en baudios (en bits por segundo, bps)

• **f**osc : Frecuencia de reloj del oscilador del sistema

• **UBRRn**: Contenidos de los Registros UBRRnH y UBRRnL, (0-4095).

La biblioteca <u>AVR-LIBC Setbaud</u> contiene macros útiles para calcular los valores correctos para escribir en registros UBRRnH y UBRRnL. Consulte <u>el ejemplo de código de inicialización</u> a continuación.

Las tablas también se proporcionan en la hoja de datos del dispositivo que contiene valores UBRRn para velocidades de baudios comunes, dadas varias frecuencias de oscilador:

Table 24-9. Examples of UBRRn Settings for Commonly Used Oscillator Frequencies

| Baud Rate | f <sub>osc</sub> = 16.0000MHz |       |          | f <sub>osc</sub> = 18.4320MHz |        |          |       | f <sub>osc</sub> = 20.0000MHz |       |          |       |          |  |
|-----------|-------------------------------|-------|----------|-------------------------------|--------|----------|-------|-------------------------------|-------|----------|-------|----------|--|
| [bps]     | U2Xn =                        | 0     | U2Xn = 1 |                               | U2Xn = | U2Xn = 0 |       | U2Xn = 1                      |       | U2Xn = 0 |       | U2Xn = 1 |  |
|           | UBRRn                         | Error | UBRRn    | Error                         | UBRRn  | Error    | UBRRn | Error                         | UBRRn | Error    | UBRRn | Error    |  |
| 2400      | 416                           | -0.1% | 832      | 0.0%                          | 479    | 0.0%     | 959   | 0.0%                          | 520   | 0.0%     | 1041  | 0.0%     |  |
| 4800      | 207                           | 0.2%  | 416      | -0.1%                         | 239    | 0.0%     | 479   | 0.0%                          | 259   | 0.2%     | 520   | 0.0%     |  |
| 9600      | 103                           | 0.2%  | 207      | 0.2%                          | 119    | 0.0%     | 239   | 0.0%                          | 129   | 0.2%     | 259   | 0.2%     |  |
| 14.4k     | 68                            | 0.6%  | 138      | -0.1%                         | 79     | 0.0%     | 159   | 0.0%                          | 86    | -0.2%    | 173   | -0.2%    |  |
| 19.2k     | 51                            | 0.2%  | 103      | 0.2%                          | 59     | 0.0%     | 119   | 0.0%                          | 64    | 0.2%     | 129   | 0.2%     |  |
| 28.8k     | 34                            | -0.8% | 68       | 0.6%                          | 39     | 0.0%     | 79    | 0.0%                          | 42    | 0.9%     | 86    | -0.2%    |  |
| 38.4k     | 25                            | 0.2%  | 51       | 0.2%                          | 29     | 0.0%     | 59    | 0.0%                          | 32    | -1.4%    | 64    | 0.2%     |  |
| 57.6k     | 16                            | 2.1%  | 34       | -0.8%                         | 19     | 0.0%     | 39    | 0.0%                          | 21    | -1.4%    | 42    | 0.9%     |  |
| 76.8k     | 12                            | 0.2%  | 25       | 0.2%                          | 14     | 0.0%     | 29    | 0.0%                          | 15    | 1.7%     | 32    | -1.4%    |  |
| 115.2k    | 8                             | -3.5% | 16       | 2.1%                          | 9      | 0.0%     | 19    | 0.0%                          | 10    | -1.4%    | 21    | -1.4%    |  |

Para los cálculos de frecuencia en baudios, generalmente se acepta que los porcentajes de error de menos de ± 2% son aceptables.

## Configuración del formato de fotograma

USART Control and Status Register C (**UCSRnC**) se utiliza para configurar el formato de trama de comunicación UART: paridad, número de bits de parada y número de bits de datos. La configuración para el formato de marco típico "8N1" es la siguiente:

- **UPM[1:0] = 00** sin paridad
- USBS = 0 para 1 bit de parada
- **UCSZ1[1:0]** = 11 para 8 bits

Name: UCSR0C, UCSR1C Offset: 0xC2 + n\*0x08 [n=0..1]

Reset: 0x06 Property: -



## Habilitación del transmisor

El transmisor USART se habilita configurando el bit **de habilitación de transmisión (TXEN)** en el registro **UCSRnB**:

Name: UCSR0B, UCSR1B

Offset: 0xC1 + n\*0x08 [n=0..1]

Reset: 0x00 Property: -

| Bit    | 7     | 6     | 5     | 4    | 3    | 2     | 1    | 0    |
|--------|-------|-------|-------|------|------|-------|------|------|
|        | RXCIE | TXCIE | UDRIE | RXEN | TXEN | UCSZ2 | RXB8 | TXB8 |
| Access | R/W   | R/W   | R/W   | R/W  | R/W  | R/W   | R    | R/W  |
| Reset  | 0     | 0     | 0     | 0    | 0    | 0     | 0    | 0    |

Cuando el transmisor está habilitado, el usart reemplaza el funcionamiento normal del puerto del pin TxDn y se le da la función de salida serie del transmisor.

La velocidad en baudios, el modo de operación y el formato de fotogramas deben configurarse una vez antes de realizar cualquier transmisión.

# Habilitación del receptor

El receptor USART se habilita escribiendo el bit Receive Enable (RXEN) en el registro UCSRnB en '1':

Name: UCSR0B, UCSR1B
Offset: 0xC1 + n\*0x08 [n=0..1]

Reset: 0x00 Property: -

| Bit    | 7     | 6     | 5     | 4    | 3    | 2     | 1    | 0    |
|--------|-------|-------|-------|------|------|-------|------|------|
|        | RXCIE | TXCIE | UDRIE | RXEN | TXEN | UCSZ2 | RXB8 | TXB8 |
| Access | R/W   | R/W   | R/W   | R/W  | R/W  | R/W   | R    | R/W  |
| Reset  | 0     | 0     | 0     | 0    | 0    | 0     | 0    | 0    |

Cuando el Receptor está habilitado, el funcionamiento normal del puerto del pin RxDn es anulado por el USART y se le asigna la función como entrada serie del Receptor.

La velocidad en baudios, el modo de operación y el formato de fotogramas deben configurarse una vez antes de realizar cualquier transmisión.

### Comunicaciones de datos

### **Transmitir**

Una transmisión de datos se inicia cargando el búfer de transmisión con los datos que se van a transmitir. La CPU puede cargar el búfer de transmisión escribiendo en el registro **UDRn**. Para el funcionamiento sondeado, el firmware debe supervisar el indicador de registro de datos vacío (**UCSRnA.UDREn**) antes de cargar **UDRn**.

Los datos almacenados en búfer en el búfer de transmisión se moverán al Registro de mayús cuando el Registro de mayús esté listo para enviar una nueva trama. El registro de mayús se carga con nuevos datos si está en estado inactivo (sin transmisión en curso) o inmediatamente después de que se transmita el último bit de parada de la trama anterior. Cuando el Registro de Mayús se carga con nuevos datos, transferirá un fotograma completo a la velocidad dada por el Registro baudios.

Name: UDR

Offset: 0xC6 + n\*0x08 [n=0..1] Reset: 0x00

Property: -

| Bit    | 7   | 6   | 5   | 4       | 3       | 2   | 1   | 0   |
|--------|-----|-----|-----|---------|---------|-----|-----|-----|
|        |     |     |     | TXB / R | XB[7:0] |     |     |     |
| Access | R/W | R/W | R/W | R/W     | R/W     | R/W | R/W | R/W |
| Reset  | 0   | 0   | 0   | 0       | 0       | 0   | 0   | 0   |

El indicador de interrupción completa de transmisión (**USCRnA.TXCn**) está establecido y se puede generar una interrupción TX opcional (si está habilitada) cuando se ha desplazado toda la trama en el registro de cambios. El bit **de indicador UCSRnA.TXCn** se borra automáticamente cuando se ejecuta una interrupción completa de transmisión, o se puede borrar escribiendo uno en su ubicación de bit.

### Recibir

El receptor inicia la recepción de datos cuando detecta un bit de inicio válido. Cada bit que sigue al bit de inicio se muestreará a la velocidad en baudios o al reloj XCKn, y se desplazará al registro de cambio de recepción hasta que se reciba el primer bit de parada de una trama. El búfer de recepción se puede leer leyendo el registro **UDRn**. La recepción completa de un byte se puede verificar sondeando el bit **RXCn** en el registro **UCSRnA**.

Se establece el indicador de interrupción completa de recepción (**RXCn**) y se puede generar una interrupción RX opcional (si está habilitada) cuando toda la trama del registro de desplazamiento se ha copiado en el registro **UDRn**. Esta es una interrupción *persistente*, es decir, el firmware debe leer los datos recibidos de **UDRn** para borrar el **indicador RXCn** 

# Descripción general de las interrupciones de megaAVR®

La familia megaAVR® proporciona varias fuentes de interrupción diferentes, todas las cuales son enmascarables y se dividen en tres categorías:

- Interrupciones periféricas internas
  - Asociado con temporizadores, USART, SPI, periféricos ADC
- Interrupciones de pines externos
  - Asociado a los pines de interrupción externos INTO-INT7
- Interrupciones de cambio de pin
- O Asociado con interrupciones externas PCINTO-PCINT2 que se producen en un cambio de pin de puerto

A los periféricos se les asignan bits individuales de habilitación de interrupciones en su respectivo registro de máscara de interrupciones que debe escribirse como lógico junto con el I-bit de habilitación de interrupción global en el Registro de estado para habilitar la interrupción.

Name: SREG Offset: 0x5F Reset: 0x00

Property: When addressing as I/O Register: address offset is 0x3F



## Restablecer e interrumpir ubicaciones vectoriales

Las fuentes reset &interrupt tienen cada una un vector de programa separado en el **espacio de memoria del programa**. Las direcciones más bajas en el espacio de memoria del programa se definen de forma predeterminada como los vectores de restablecimiento e interrupción como se muestra:

# Program Memory



## Reubicación de vectores

El usuario puede reubicar el vector RESET, así como la ubicación de inicio de los vectores de interrupción en la **sección Flash de arranque** del espacio de memoria del programa programando el bit de fusible **BOOTRST** en "0" y estableciendo el bit **IVSEL** del Registro de configuración del microcontrolador (**MCUCR**) en "1". La posible ubicación del vector RESET e interrupción se muestra aquí:

| BOOTRST | IVSEL | Restablecer Addr. | Interrumpir Vector Start Addr. |
|---------|-------|-------------------|--------------------------------|
| 1       | 0     | 0x0000            | 0x0002                         |
| 1       | 1     | 0x0000            | Boot Reset Addr. + 0x0002      |
| 0       | 0     | Boot Reset Addr.  | 0x0002                         |
| 0       | 1     | Boot Reset Addr.  | Boot Reset Addr. + 0x0002      |

La **dirección de restablecimiento de arranque** se establece mediante bits de fusible BOOTSZ0/BOOTSZ1 como se muestra aquí para ATmega328PB:

Table 32-7 Boot Size Configuration, ATmega328PB

| BOOTSZ1 | BOOTSZ0 | Boot<br>Size  | Pages | Application<br>Flash Section | Boot<br>Loader<br>Flash<br>Section | End<br>Application<br>Section | Boot Reset<br>Address<br>(Start Boot<br>Loader<br>Section) |
|---------|---------|---------------|-------|------------------------------|------------------------------------|-------------------------------|------------------------------------------------------------|
| 1       | 1       | 256<br>words  | 4     | 0x0000 -<br>0x3EFF           | 0x3F00 -<br>0x3FFF                 | 0x3EFF                        | 0x3F00                                                     |
| 1       | 0       | 512<br>words  | 8     | 0x0000 -<br>0x3DFF           | 0x3E00 -<br>0x3FFF                 | 0x3DFF                        | 0x3E00                                                     |
| 0       | 1       | 1024<br>words | 16    | 0x0000 -<br>0x3BFF           | 0x3C00 -<br>0x3FFF                 | 0x3BFF                        | 0x3C00                                                     |
| 0       | 0       | 2048<br>words | 32    | 0x0000 -<br>0x37FF           | 0x3800 -<br>0x3FFF                 | 0x37FF                        | 0x3800                                                     |

Los fusibles se programan utilizando un **procedimiento de programación especial** dentro de Atmel Studio 7 u otro programador.

Para evitar cambios involuntarios en las tablas de vectores de interrupción, se debe seguir un procedimiento de escritura especial para cambiar el bit IVSEL:

- Escriba el bit Interrupt Vector Change Enable (IVCE) en uno.
- Dentro de cuatro ciclos, escriba el valor deseado en IVSEL mientras escribe un cero en IVCE.

Aquí hay un ejemplo de código que muestra cómo modificar el bit IVSEL y reubicar los vectores de interrupción:

## Nivel de prioridad

Cada vector tiene un nivel de prioridad predeterminado: cuanto **más baja es** la dirección, **mayor** es el nivel de prioridad. RESET tiene la prioridad más alta, y la siguiente es INTO: la solicitud de interrupción externa 0. El siguiente gráfico muestra la lista de vectores parciales para el MCU ATmega328PB:

Table 16-1 Reset and Interrupt Vectors in ATmega328PB

|           |                 | vectors in Armey |                                                                         |
|-----------|-----------------|------------------|-------------------------------------------------------------------------|
| Vector No | Program Address | Source           | Interrupts definition                                                   |
| 1         | 0x0000          | RESET            | External Pin, Power-on Reset, Brown-out Reset and Watchdog System Reset |
| 2         | 0x0002          | INT0             | External Interrupt Request 0                                            |
| 3         | 0x0004          | INT1             | External Interrupt Request 0                                            |
| 4         | 0x0006          | PCINT0           | Pin Change Interrupt Request 0                                          |
| 5         | 0x0008          | PCINT1           | Pin Change Interrupt Request 1                                          |
| 6         | 0x000A          | PCINT2           | Pin Change Interrupt Request 2                                          |
| 7         | 0x000C          | WDT              | Watchdog Time-out Interrupt                                             |
| 8         | 0x000E          | TIMER2_COMPA     | Timer/Counter2 Compare Match A                                          |
| 9         | 0x0010          | TIMER2_COMPB     | Timer/Coutner2 Compare Match B                                          |
| 10        | 0x0012          | TIMER2_OVF       | Timer/Counter2 Overflow                                                 |
| 11        | 0x0014          | TIMER1_CAPT      | Timer/Counter1 Capture Event                                            |
| 12        | 0x0016          | TIMER1_COMPA     | Timer/Counter1 Compare Match A                                          |
| 13        | 0x0018          | TIMER1_COMPB     | Timer/Coutner1 Compare Match B                                          |
| 14        | 0x001A          | TIMER1_OVF       | Timer/Counter1 Overflow                                                 |
| 15        | 0x001C          | TIMER0_COMPA     | Timer/Counter0 Compare Match A                                          |
| 16        | 0x001E          | TIMER0_COMPB     | Timer/Coutner0 Compare Match B                                          |
| 17        | 0x0020          | TIMER0_OVF       | Timer/Counter0 Overflow                                                 |
| 18        | 0x0022          | SPI0 STC         | SPI1 Serial Transfer Complete                                           |
| 19        | 0x0024          | USART0_RX        | USART0 Rx Complete                                                      |
| 20        | 0x0026          | USARTO_UDRE      | USART0, Data Register Empty                                             |
| 21        | 0x0028          | USART0_TX        | USART0, Tx Complete                                                     |
| 22        | 0x002A          | ADC              | ADC Conversion Complete                                                 |

## Procesamiento de interrupciones

Cuando se produce una interrupción, el bit I de habilitación de interrupción global se borra y todas las interrupciones se deshabilitan. El I-bit se establece automáticamente cuando se ejecuta una instrucción return from interrupt (RETI).

El software de usuario puede escribir lógica uno en el I-bit para habilitar **interrupciones anidadas**. Todas las interrupciones habilitadas pueden interrumpir la rutina de interrupciones actual.

Básicamente hay dos tipos de interrupciones:

## **Interrupciones persistentes**

Este tipo de interrupción se activará siempre que la condición de interrupción esté presente. Estas interrupciones no necesariamente tienen indicadores de interrupción.

Ejemplo: USART Receive Complete Interrupt El USART contiene un indicador de recepción completa (RXC) que se establece si hay datos no leídos en el búfer de recepción. Cuando se establece la habilitación de recepción completa de interrupciones (RXCIE) en UCSRnB, la interrupción usart de recepción completa se ejecutará siempre que se establezca el indicador RXC (siempre que las interrupciones globales estén habilitadas). Cuando se utiliza la recepción de datos controlada por interrupciones, la rutina completa de recepción debe leer los datos recibidos de UDR para borrar el indicador RXC, de lo contrario se producirá una nueva interrupción una vez que finalice la rutina de interrupción.

## Interrupciones no persistentes

Este tipo de interrupción se desencadena mediante un evento que establece un indicador **de interrupción**. Para estas interrupciones, el contador de programa se vectoriza al vector de interrupción real para ejecutar la rutina de manejo de interrupciones, y el **hardware borra el indicador de interrupción correspondiente**. Las banderas de interrupción también se pueden borrar escribiendo una lógica en las posiciones de los bits de la bandera que se van a borrar. Si se produce una condición de interrupción mientras

se borra el bit de habilitación de interrupción correspondiente, el indicador de interrupción se establecerá y recordará hasta que se habilite la interrupción o el software borre el indicador. Del mismo modo, si se producen una o más condiciones de interrupción mientras se borra el bit de habilitación de interrupción global, los indicadores de interrupción correspondientes se establecerán y recordarán hasta que se establezca el bit de habilitación de interrupción global y, a continuación, se ejecutarán por orden de prioridad.

# Configuración de interrupciones megaAVR®

El desarrollador de la aplicación debe inicializar cuidadosamente la operación de interrupción de AVR®. Esta página resume los pasos clave de inicialización y uso necesarios para usar interrupciones en una aplicación.

## Paso 1. #include Encabezados estándar

La aplicación debe incluir los archivos de encabezado avr/io.h y avr/interrupt.h.

El archivo de encabezado avr/interrupt.h proporciona varias macros destinadas a simplificar la aplicación de interrupciones en una aplicación, como macros para habilitar/deshabilitar interrupciones globalmente (I-bit en el registro de estado), así como una macro para asignar una función de interrupción a un vector de interrupción específico:

- sei()
- cli()
- ISR(vector\_id, atributos)

Las macros **vector\_id** se definen en el archivo de encabezado específico del procesador (incluido a través de avr/io.h), así como en la hoja de datos del dispositivo. Su construcción <u>se define</u> a continuación.

# Paso 2. Proporcionar rutina de servicio de interrupción

Una función de controlador de interrupciones es diferente a una función ordinaria en el sentido de que maneja el contexto guardado y restaurado para garantizar que al regresar de la interrupción, se mantenga el contexto del programa. También se utiliza una secuencia de código diferente para regresar de estas funciones.

Hay varias acciones que el compilador debe realizar para generar una rutina de servicio de interrupción:

- Se le debe decir al compilador que use una forma alternativa de instrucción de retorno (RETI vs. RET)
  - El compilador debe ser informado sobre cualquier opción adicional específica
    - Habilitar el anidamiento de interrupciones
    - Opciones para la generación de código de prólogo/epílogo
  - La función debe estar vinculada a un vector de interrupción específico.

Se proporcionan varios atributos de función de controlador al desarrollador de la aplicación, lo que habilita estas opciones.

• La macro ISR() se proporciona para facilitar la definición de funciones de controlador de interrupciones con atributos

Para todos los vectores de interrupción sin controladores específicos, se instalará un controlador de interrupciones predeterminado: el controlador de interrupciones predeterminado restablecerá el dispositivo. Una aplicación puede invalidar el controlador predeterminado y proporcionar un controlador de interrupción predeterminado específico de la aplicación mediante el BADISR\_vect vector\_id dentro de la macro ISR().

# ISR() Macro

En el ejemplo de código siguiente se muestra cómo utilizar la macro ISR() para definir una función de interrupción:

Los diversos parámetros ahora se describirán más detalladamente.

## vector\_id

Este identificador es una *concatenación* de un **ID de origen vectorial** y \_vect. Los ID de origen vectorial se encuentran en la hoja de datos del dispositivo, como se muestra (parcialmente) en el siguiente ejemplo para ATmega328PB:

16.1. Interrupt Vectors in ATmega328PB
Table 16-1 Reset and Interrupt Vectors in ATmega328PB

| Vector No | Program Address | Source       | Interrupts definition                                                   |
|-----------|-----------------|--------------|-------------------------------------------------------------------------|
| 1         | 0x0000          | RESET        | External Pin, Power-on Reset, Brown-out Reset and Watchdog System Reset |
| 2         | 0x0002          | INT0         | External Interrupt Request 0                                            |
| 3         | 0x0004          | INT1         | External Interrupt Request 0                                            |
| 4         | 0x0006          | PCINT0       | Pin Change Interrupt Request 0                                          |
| 5         | 0x0008          | PCINT1       | Pin Change Interrupt Request 1                                          |
| 6         | 0x000A          | PCINT2       | Pin Change Interrupt Request 2                                          |
| 7         | 0x000C          | WDT          | Watchdog Time-out Interrupt                                             |
| 8         | 0x000E          | TIMER2_COMPA | Timer/Counter2 Compare Match A                                          |
| 9         | 0x0010          | TIMER2_COMPB | Timer/Coutner2 Compare Match B                                          |
| 10        | 0x0012          | TIMER2_OVF   | Timer/Counter2 Overflow                                                 |
| 11        | 0x0014          | TIMER1_CAPT  | Timer/Counter1 Capture Event                                            |
| 12        | 0x0016          | TIMER1_COMPA | Timer/Counter1 Compare Match A                                          |
| 13        | 0x0018          | TIMER1_COMPB | Timer/Coutner1 Compare Match B                                          |
| 14        | 0x001A          | TIMER1_OVF   | Timer/Counter1 Overflow                                                 |
| 15        | 0x001C          | TIMER0_COMPA | Timer/Counter0 Compare Match A                                          |
| 16        | 0x001E          | TIMER0_COMPB | Timer/Coutner0 Compare Match B                                          |
| 17        | 0x0020          | TIMER0_OVF   | Timer/Counter0 Overflow                                                 |
| 18        | 0x0022          | SPI0 STC     | SPI1 Serial Transfer Complete                                           |
| 19        | 0x0024          | USARTO_RX    | USART0 Rx Complete                                                      |
| 20        | 0x0026          | USARTO_UDRE  | USART0, Data Register Empty                                             |
| 21        | 0x0028          | USART0_TX    | USART0, Tx Complete                                                     |
| 22        | 0x002A          | ADC          | ADC Conversion Complete                                                 |

Misspelt vector\_ids **seguirá generando una función**, sin embargo, no se conectará a la tabla de vectores de interrupción. El compilador generará una advertencia si detecta un nombre de aspecto sospechoso.

### **Atributos**

Los atributos ISR() proporcionan instrucciones adicionales al compilador sobre cómo configurar la función de interrupción.

## ISR BLOCK

Las interrupciones globales son inicialmente deshabilitadas por el hardware AVR al ingresar al ISR. Esta configuración **no modifica** este estado.

Este atributo es idéntico a una macro ISR() sin ningún atributo especificado

## ISR NOBLOCK

ISR se ejecuta con interrupciones globales inicialmente habilitadas. El compilador activa el indicador de habilitación de interrupciones lo antes posible dentro del ISR para garantizar un retraso de procesamiento mínimo para las interrupciones anidadas.

Esto se puede utilizar para crear ISR anidados, sin embargo, se debe tener cuidado para evitar desbordamientos de pila, o para evitar entrar infinitamente en el ISR para aquellos casos en que el hardware AVR no borra la marca de interrupción respectiva antes de ingresar al ISR.

## **ISR NAKED**

ISR se crea sin código de prólogo o epílogo. El código de usuario es responsable de preservar el estado de la máquina, incluido el registro SREG, así como de colocar un reti() al final de la rutina de interrupción.

## ISR\_ALIASOF(vector\_id)

Esto se puede utilizar para definir vectores adicionales que comparten el mismo controlador. En el ejemplo siguiente se alias el vector PCINT1 al controlador PCINT0:

## Paso 3. Configurar el periférico

A continuación, debe configurar el periférico para generar eventos de solicitud de interrupción.

Por ejemplo, el ATmega328PB contiene varios módulos periféricos Timer/Counter. Cada módulo tiene un modo llamado **Clear Timer on Compare** (CTC) que, cuando se inicializa correctamente, activará periódicamente una señal de marca **de coincidencia de comparación de salida** de temporizador1 en el registro de indicador de interrupción TC1 (TIFR1) como se muestra:



En este ejemplo, inicializaremos Timer/Counter1 en modo CTC para generar solicitudes de interrupción cada 100 mS, dada una entrada preescalada de 250 kHz (16 MHz/64):

Este es un ejemplo de una <u>interrupción no persistente</u>. El TIFR1. El indicador OCFA es borrado automáticamente por el hardware al ingresar al controlador.

El TIFR1. El indicador OCFA también se puede borrar manualmente escribiendo una lógica "1" en la ubicación del bit.

## Paso 4. Habilitar todas las interrupciones

Finalmente, necesitamos habilitar globalmente todas las interrupciones periféricas habilitadas configurando el **I-bit de habilitación de interrupción global** en el **Registro de estado (SREG).** 

## La biblioteca de interrupciones AVR-LIBC proporciona dos funciones de macro útiles para esto:

- sei() para habilitar interrupciones globalmente
- cli() para deshabilitar interrupciones globalmente

El comparador analógico compara los valores de entrada en el pin positivo AINO y el pin negativo AIN1. Cuando el voltaje en el pin positivo, AINO, es mayor que el voltaje en el pin negativo, AIN1, se establece la salida del comparador analógico, ACO (en el puerto E[0]). La salida del comparador se puede configurar para activar la función de captura de entrada Timer/Counter1. Además, el comparador puede activar una interrupción separada, exclusiva del comparador analógico. El usuario puede seleccionar La activación de interrupciones en la salida del comparador sube, baja o alterna.

Se muestra un diagrama de bloques del comparador y su lógica circundante.



El bit del convertidor analógico a digital (ADC) de reducción de potencia en el registro de reducción de potencia (PRR. PRADC) debe escribirse en 0 para poder utilizar la entrada ADC MUX.

# Entrada multiplexada de comparador analógico

Es posible seleccionar cualquiera de los pines ADC[7..0] para reemplazar la entrada negativa al comparador analógico. El multiplexor ADC se utiliza para seleccionar esta entrada y, en consecuencia, el ADC debe estar desactivado para utilizar esta función. Si el multiplexor de comparador analógico enable bit en el registro de control y estado B de ADC (ADCSRB. ACME) es uno y el ADC está apagado (ADCSRA. ADEN=0), los tres bits de selección de canal analógico menos significativos en el registro de selección de multiplexores ADC (ADMUX. MUX[2..0]) seleccione el pin de entrada para reemplazar la entrada negativa al comparador analógico, como se muestra en la tabla siguiente. Cuando ADCSRB. ACME=0 o ADCSRA. ADEN=1, AIN1 se aplica a la entrada negativa del Comparador Analógico.

| Table 28-1 | Table 28-1 Analog Comparator Multiplexed Input |         |                                  |  |  |  |  |
|------------|------------------------------------------------|---------|----------------------------------|--|--|--|--|
| ACME       | ADEN                                           | MUX[20] | Analog Comparator Negative Input |  |  |  |  |
| 0          | x                                              | xxx     | AIN1                             |  |  |  |  |
| 1          | 1                                              | xxx     | AIN1                             |  |  |  |  |
| 1          | 0                                              | 000     | ADC0                             |  |  |  |  |
| 1          | 0                                              | 001     | ADC1                             |  |  |  |  |
| 1          | 0                                              | 010     | ADC2                             |  |  |  |  |
| 1          | 0                                              | 011     | ADC3                             |  |  |  |  |
| 1          | 0                                              | 100     | ADC4                             |  |  |  |  |
| 1          | 0                                              | 101     | ADC5                             |  |  |  |  |
| 1          | 0                                              | 110     | ADC6                             |  |  |  |  |
| 1          | 0                                              | 111     | ADC7                             |  |  |  |  |

## Control de comparador analógico y registro de estado B

El registro de estado y control de memoria del programa de almacenamiento contiene los bits de control necesarios para controlar las operaciones del cargador de arranque. Al abordar los registros de E/S como espacio de datos utilizando instrucciones LD y ST, se debe utilizar el desplazamiento proporcionado. Cuando se utilizan los comandos específicos de E/S IN y OUT, el desplazamiento se reduce en 0x20, lo que da como resultado un desplazamiento de direcciones de E/S dentro de 0x00 - 0x3F. Nombre: ACSRB Offset: 0x4F Reset: 0x00 Propiedad:

Al direccionar como registro de E/S: el desplazamiento de dirección es 0x2F



Bit 0 – ACOE: Analog Comparator Output Enable

Cuando se establece este bit, la salida del comparador analógico se conecta al pin ACO.

## Control de comparador analógico y registro de estado

Al abordar los registros de E/S como espacio de datos utilizando instrucciones LD y ST, se debe utilizar el desplazamiento proporcionado. Cuando se utilizan los comandos específicos de E/S IN y OUT, el desplazamiento se reduce en 0x20, lo que da como resultado un desplazamiento de dirección de E/S dentro de 0x00 - 0x3F.

Nombre: ACSR Offset: 0x50 Restablecer: N/A

Propiedad:

Cuando se dirige como registro de E/S: el desplazamiento de dirección es 0x30

| Bit    | 7   | 6    | 5   | 4   | 3    | 2    | 1     | 0     |
|--------|-----|------|-----|-----|------|------|-------|-------|
|        | ACD | ACBG | ACO | ACI | ACIE | ACIC | ACIS1 | ACIS0 |
| Access | R/W | R/W  | R   | R/W | R/W  | R/W  | R/W   | R/W   |
| Reset  | 0   | 0    | а   | 0   | 0    | 0    | 0     | 0     |

Bit 7 – ACD: Desactivación del comparador analógico

Cuando este bit se escribe como lógico, la alimentación del comparador analógico se apaga. Este bit se puede configurar en cualquier momento para desactivar el comparador analógico. Esto reducirá el

consumo de energía en modo activo e inactivo. Al cambiar el bit ACD, la interrupción del comparador analógico debe deshabilitarse borrando el bit ACIE en ACSR. De lo contrario, puede producirse una interrupción cuando se cambia el bit.

Bit 6 – ACBG: Comparador analógico Bandgap Select

Cuando se establece este bit, un voltaje de referencia de banda prohibida fija reemplaza la entrada positiva al Comparador analógico. Cuando se borra este bit, AINO se aplica a la entrada positiva del comparador analógico. Cuando la referencia de intervalo de banda se utiliza como entrada al comparador analógico, el voltaje tardará un cierto tiempo en estabilizarse. Si no se estabiliza, la primera conversión puede dar el valor incorrecto.

• Bit 5 – ACO: Salida de comparador analógico

La salida del comparador analógico se sincroniza y luego se conecta directamente a ACO. La sincronización introduce un retardo de uno a dos ciclos de reloj.

Bit 4 – ACI: Indicador de interrupción del comparador analógico

Este bit se establece por hardware cuando un evento de salida del comparador desencadena el modo de interrupción definido por ACIS1 y ACISO. La rutina ACI se ejecuta si se establece el bit ACIE y se establece el bit I en SREG. El hardware borra ACI al ejecutar el vector de manejo de interrupciones correspondiente. Alternativamente, ACI se borra escribiendo uno lógico en la bandera.

• Bit 3 – ACIE: Habilitación de interrupción de comparador analógico

Cuando se escribe el bit ACIE logic one y se establece el I-bit en el Status Register, se activa la interrupción del comparador analógico. Cuando se escribe lógica cero, la interrupción se deshabilita.

• Bit 2 – ACIC: Analog Comparator Input Capture Enable

Cuando se escribe como lógica, este bit permite que la función de captura de entrada en Timer/Counter1 sea activada por el Comparador analógico. En este caso, la salida del comparador está conectada directamente a la lógica front-end de captura de entrada, lo que hace que el comparador utilice el cancelador de ruido y las funciones de selección de borde de la interrupción de captura de entrada Timer/Counter1. Cuando se escribe lógica cero, no existe ninguna conexión entre el comparador analógico y la función de captura de entrada. Para que el comparador active la interrupción de captura de entrada del temporizador/contador1, se debe establecer el bit ICIE1 en el registro de máscara de interrupción del temporizador (TIMSK1).

• Bits 1:0 – ACISn: Analog Comparator Interrupt Mode Select [n = 1:0]

Estos bits determinan qué eventos de comparación desencadenan la interrupción del comparador analógico.

| ACIS1 | ACIS0 | nterrupt Mode                                |  |  |  |
|-------|-------|----------------------------------------------|--|--|--|
| 0     | 0     | Comparator Interrupt on Output Toggle.       |  |  |  |
| 0     | 1     | Reserved                                     |  |  |  |
| 1     | 0     | Comparator Interrupt on Falling Output Edge. |  |  |  |
| 1     | 1     | Comparator Interrupt on Rising Output Edge.  |  |  |  |

Al cambiar los bits ACIS1/ACISO, la interrupción del comparador analógico debe deshabilitarse borrando su bit de activación de interrupción en el registro ACSR. De lo contrario, puede producirse una interrupción cuando se cambian los bits.

## Registro de desactivación de entrada digital 1

| Propied | Nomb<br>lad: | re: | DIDR1 | O | ffset: | 0x7F; | F | Restablecer | :     | 0x00 |
|---------|--------------|-----|-------|---|--------|-------|---|-------------|-------|------|
|         | Bit          | 7   | 6     | 5 | 4      | 3     | 2 | 1           | 0     |      |
|         |              |     |       |   |        |       |   | AIN1D       | AIN0D |      |
|         | Access       |     |       |   |        |       |   | R/W         | R/W   | -    |
|         | Reset        |     |       |   |        |       |   | 0           | 0     |      |

- Bit 1 AIN1D: Desactivación de entrada digital AIN1
- Bit 0 AINOD: Desactivación de entrada digital AINO

Cuando este bit se escribe lógica uno, el búfer de entrada digital en el pin AIN1/0 está deshabilitado. El bit de registro de PIN correspondiente siempre se leerá como cero cuando se establezca este bit. Cuando se aplica una señal analógica al pin AIN1/0 y no se necesita la entrada digital de este pin, este bit debe escribirse lógicamente uno para reducir el consumo de energía en el búfer de entrada digital.

Especificación de voltaje de referencia ADC de 1,1 V seleccionable:

| Symbol            | Parameter                                                 | Condition                                    | Min.                | Тур | Max                 | Units |
|-------------------|-----------------------------------------------------------|----------------------------------------------|---------------------|-----|---------------------|-------|
| V <sub>POT</sub>  | Power-on Reset Threshold Voltage (rising)                 |                                              | 1.1                 | 1.5 | 1.7                 | ٧     |
|                   | Power-on Reset Threshold Voltage (falling) <sup>(2)</sup> |                                              | 0.6                 | 1.0 | 1.7                 | ٧     |
| SR <sub>ON</sub>  | Power-on Slope Rate                                       |                                              | 0.01                | -   | 10                  | V/ms  |
| V <sub>RST</sub>  | RESET Pin Threshold Voltage                               |                                              | 0.2 V <sub>CC</sub> | -   | 0.9 V <sub>CC</sub> | ٧     |
| t <sub>RST</sub>  | Minimum pulse width on RESET Pin                          |                                              | -                   | -   | 2.5                 | μs    |
| V <sub>HYST</sub> | Brown-out Detector Hysteresis                             |                                              | -                   | 50  | -                   | mV    |
| t <sub>BOD</sub>  | Min. Pulse Width on Brown-out Reset                       |                                              | -                   | 2   | -                   | μs    |
| V <sub>BG</sub>   | Bandgap reference voltage                                 | V <sub>CC</sub> =2.7<br>T <sub>A</sub> =25°C | 1.0                 | 1.1 | 1.2                 | V     |
| t <sub>BG</sub>   | Bandgap reference start-up time                           | V <sub>CC</sub> =2.7<br>T <sub>A</sub> =25°C | -                   | 40  | 70                  | μs    |
| I <sub>BG</sub>   | Bandgap reference current consumption                     | V <sub>CC</sub> =2.7<br>T <sub>A</sub> =25°C | -                   | 10  | -                   | μΑ    |

# Descripción general del temporizador AVR® MCU

Los temporizadores son una característica muy útil de un microcontrolador para contar pulsos en un pin de entrada. Cuando son impulsados por el reloj de instrucciones, pueden convertirse en una base de tiempo precisa. Los dispositivos AVR® tienen temporizadores de 8 bits y 16 bits de ancho y ofrecen diferentes características basadas en el dispositivo. Un conjunto muy típico de temporizadores se puede encontrar en el microcontrolador AVR **ATmega328PB**. Este dispositivo tiene cinco temporizadores / contadores como se describe aquí:

| Temporizador 1 | TC1 | Temporizador/contador de 16 bits con PWM y operación asincrónica |
|----------------|-----|------------------------------------------------------------------|
| Temporizador 2 | TC2 | Temporizador/contador de 8 bits con PWM y operación asincrónica  |
| Temporizador 3 | TC3 | Temporizador/contador de 16 bits con PWM y operación asincrónica |
| Temporizador 4 | TC4 | Temporizador/contador de 16 bits con PWM y operación asincrónica |

### **Definiciones:**

| Nomenclatura de registros |                                                                                                                                                                                                                                       |
|---------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| FONDO                     | El contador llega al BOTTOM cuando se convierte en cero (0x00 para contadores de 8 bits y 0x0000 para contadores de 16 bits)                                                                                                          |
| Máximo                    | El contador alcanza su valor máximo cuando se convierte en 0x0F (15 decimales) para contadores de 8 bits y 0x00FF (255 decimales) para contadores de 16 bits                                                                          |
| Arriba                    | El contador llega al TOP cuando su valor se vuelve igual al valor más alto posible. Al valor TOP se le puede asignar un valor fijo MAX o el valor almacenado en el registro OCRxA. Esta asignación depende del modo de funcionamiento |

# TC0 - Temporizador/Contador de 8 bits con PWM

Timer/Counter0 (TC0) es un módulo de temporizador/contador de 8 bits de uso general, con dos unidades de comparación de salida independientes y soporte PWM.

# **Registros TCO**

El registro Timer/Counter 0 (TCNT0) y los registros Output Compare TC0x (OCR0x) son registros de 8 bits. Las señales de solicitud de interrupción son todas visibles en el Registro de indicador de interrupción del temporizador 0 (TIFR0). Todas las interrupciones se enmascaran individualmente con el Registro de máscara de interrupción del temporizador 0 (TIMSK0).

Name: TCCR0B Offset: 0x45 Reset: 0x00

Property: When addressing as I/O Register: address offset is 0x25



# Fuentes de temporizador/contador de reloj TCO

TCO puede ser sincronizado por una fuente de reloj interna o externa. La fuente de reloj se selecciona escribiendo en los bits de selección de reloj (CSO2:0) en el registro de temporizador/contador de control (TCCROB).

# Bits 2:0 – CSOn: Selección de reloj [n = 0..2]

Los tres bits de selección de reloj seleccionan la fuente de reloj que utilizará el temporizador/contador.

| CS02 | CS01 | CS00 | Descripción                                 |
|------|------|------|---------------------------------------------|
| 0    | 0    | 0    | Sin fuente de reloj (temporizador detenido) |

| 0 | 0 | 1 | clkio/1 (Sin preescalado)                               |
|---|---|---|---------------------------------------------------------|
| 0 | 1 | 0 | clkio/8 (Del preescalador)                              |
| 0 | 1 | 1 | clkio/64 (Del preescalador)                             |
| 1 | 0 | 0 | clkio/256 (Del preescalador)                            |
| 1 | 0 | 1 | clkio/1012 (Del preescalador)                           |
| 1 | 1 | 0 | Fuente de reloj externa en el pin TO (reloj en el borde |
|   |   |   | descendente)                                            |
| 1 | 1 | 1 | Fuente de reloj externa en el pin TO (reloj en el borde |
|   |   |   | ascendente)                                             |

### Unidad de contador TCO

Dependiendo del modo de operación utilizado, TO se borra, incrementa o disminuye en cada reloj temporizador (clkTO). clkTO se puede generar a partir de una fuente de reloj externa o interna, seleccionada por los bits clock Select (CSO[2:0]).

La secuencia de conteo está determinada por la configuración de los bits WGM01 y WGM00 ubicados en el Registro de Control TO A (TCCR0A) y el bit WGM02 ubicado en el Registro de Control de Temporizador/Contador B (TCCR0B).

## Bits 1:0 – WGM0n: Modo de generación de forma de onda [n = 1:0]

Combinados con el bit WGM02 que se encuentra en el registro TCCR0B, estos bits controlan la secuencia de conteo del contador, la fuente del valor máximo del contador (TOP) y qué tipo de generación de forma de onda se utilizará. Los modos de operación admitidos por la unidad de temporizador / contador son: modo normal (contador), modo de tiempo de borrado en modo de coincidencia de comparación (CTC) y dos tipos de modos de modulación de ancho de pulso (PWM).

## Modos de funcionamiento para TCO

El modo de operación determina el comportamiento de tc0 y los pines de comparación de salida. Se define por la combinación de los bits de modo de generación de forma de onda y los bits de modo de comparación de salida en los registros de control de temporizador/contador A y B (TCCR0B.WGMn2, TCCR0A. WGM01, TCCR0A. WGM00 y TCCR0A. COM0x[1:0]).

Los modos de operación disponibles para TCO son:

- Modo normal
- Borrar temporizador en el modo Comparar coincidencia (CTC)
- Modo PWM rápido
- Modo PWM de fase correcta

## Borrar temporizador en el modo Comparar coincidencia

En el modo Clear Timer on Compare o CTC (WGM0[2:0]=0x2), el **registro OCR0A** se utiliza para manipular la resolución del contador: el contador se borra a CERO cuando el valor del contador (TCNT0) coincide con el OCR0A. El OCR0A define el valor superior para el contador, de ahí también su resolución.

El valor del contador (TCNTO) aumenta hasta que se produce una coincidencia de comparación entre TCNTO y OCROA y luego se borra el contador (TCNTO). Se puede generar una interrupción cada vez que el valor del contador alcanza el valor TOP estableciendo el indicador OCFOA. Si la interrupción está habilitada, la rutina del controlador de interrupciones se puede utilizar para actualizar el valor TOP.

La frecuencia de la forma de onda se define mediante la siguiente ecuación:

$$f_{\text{OCnx}} = \frac{f_{\text{clk\_I/O}}}{2 \cdot N \cdot (1 + \text{OCRnx})}$$

N representa el factor preescalador (1, 8, 64, 256 o 1024).

# TC1, TC3 y TC4 - Temporizador/Contadores de 16 bits con PWM

Las unidades timer/counter de 16 bits permiten un tiempo preciso de ejecución del programa (gestión de eventos), generación de ondas y medición del tiempo de señal.

# Registros (TC1, TC3, TC4)

- El temporizador/contador (TCNTn), los registros de comparación de salida (OCRA/B) y el registro de captura de entrada (ICRn) son registros de 16 bits.
- Los registros de control de temporizador/contador (TCCRnA/B) son registros de 8 bits y no tienen restricciones de acceso a la CPU.
- Las señales de solicitudes de interrupción (abreviadas como Int.Req. en el diagrama de bloques) son todas visibles en el Registro de indicadores de interrupción del temporizador (TIFRn). Todas las interrupciones se enmascaran individualmente con el Registro de máscaras de interrupción del temporizador (TIMSKn).

# Fuentes de temporizador/contador de reloj (TC1, TC3, TC4)

El temporizador/contador puede ser sincronizado por una fuente de reloj interna o externa. La fuente del reloj se selecciona mediante la lógica Clock Select que está controlada por los bits Clock Select en el temporizador/Contador de control Registro B (TCCRnB.CS[2:0]).

Name: TCCR1B, TCCR3B, TCCR4B Offset: 0x81 + n\*0x10 [n=0..2]

Reset: 0x00 Property: -

| Bit    | 7    | 6    | 5 | 4    | 3    | 2   | 1       | 0   |
|--------|------|------|---|------|------|-----|---------|-----|
|        | ICNC | ICES |   | WGM3 | WGM2 |     | CS[2:0] |     |
| Access | R/W  | R/W  |   | R/W  | R/W  | R/W | R/W     | R/W |
| Reset  | 0    | 0    |   | 0    | 0    | 0   | 0       | 0   |

Bits 2:0 – CS[2:0]: Clock Select [n = 0..2] Los tres bits de Clock Select seleccionan la fuente de reloj que utilizará el temporizador/contador.

| CS02 | CS01 | CS00   | Descripción                                                             |
|------|------|--------|-------------------------------------------------------------------------|
| 0    | 0    | 0      | Sin fuente de reloj (temporizador detenido)                             |
| 0    | 0    | 1      | clkio/1 (Sin preescalado)                                               |
| 0    | 1    | 0      | clkio/8 (Del preescalador)                                              |
| 0    | 1    | 1      | clkio/64 (Del preescalador)                                             |
| 1    | 0    | 0      | clkio/256 (Del preescalador)                                            |
| 1    | 0    | 1      | clkio/1012 (Del preescalador)                                           |
| 1    | 1    | 0      | Fuente de reloj externa en el pin T0 (reloj en el borde<br>lescendente) |
| 1    | 1    | 1<br>a | Fuente de reloj externa en el pin T0 (reloj en el borde sscendente)     |

## Unidad de contador (TC1, TC3, TC4)

TC1, TC3 y TC4 son contadores bidireccionales programables de 16 bits.

Cada contador de 16 bits se asigna en dos ubicaciones de memoria de E/S de 8 bits: **Counter High** (TCNTnH) que contiene los ocho bits superiores del contador y **Counter Low** (TCNTnL) que contiene los ocho bits inferiores.

Dependiendo del modo de operación seleccionado, el contador se borra, incrementa o disminuye en cada reloj temporizador (clkTn). El clkTn de reloj se puede generar a partir de una fuente de reloj externa o interna, seleccionada por los bits de selección de reloj en el registro de control de temporizador/contador B (TCCRnB.CS[2:0]).

La secuencia de conteo está determinada por la configuración de los bits del modo de generación de forma de onda en los registros de temporizador/contador de control A y B (TCCRnB.WGM[3:2] y TCCRnA.WGM[1:0]).

## Modos de funcionamiento (TC1, TC3, TC4)

El modo de operación está determinado por la combinación de los bits de modo de generación de forma de onda (WGM[3:0]) y modo de comparación de salida (TCCRnA.COMx[1:0]).

Los modos de operación disponibles son:

- Modo normal
- Borrar temporizador en el modo Comparar coincidencia (CTC)
- Modo PWM rápido
- Modo PWM de fase correcta
- Modo PWM correcto de fase y frecuencia

# Modo PWM rápido

Los modos Fast Pulse Width Modulation o Fast PWM (modos 5, 6, 7, 14 y 15, WGM[3:0]= 0x5, 0x6, 0x7, 0xE, 0xF) proporcionan una opción de generación de forma de onda PWM de alta frecuencia. El Fast PWM se diferencia de las otras opciones de PWM por su operación de una sola pendiente. El contador cuenta de BOTTOM a TOP y luego se reinicia desde BOTTOM.

En el modo PWM rápido, el contador se incrementa hasta que el valor del contador coincide con uno de los valores fijos 0x00FF, 0x01FF o 0x03FF (WGM[3:0] = 0x5, 0x6 o 0x7), el valor en ICRn (WGM[3:0]=0xE) o el valor en OCRnA (WGM[3:0]=0xF). El contador se borra en el siguiente ciclo de reloj del temporizador.

La frecuencia PWM para la salida se puede calcular mediante la siguiente ecuación:

$$f_{\text{OCnxPWM}} = \frac{f_{\text{clk\_I/O}}}{N \cdot (1 + \text{TOP})}$$

## TC2 - Temporizador/Contador2 de 8 bits con PWM y operación asincrónica

Timer/Counter2 (TC2) es un módulo de timer/counter de 8 bits de doble canal y uso general.

## **Registros TC2**

El temporizador/contador (TCNT2) y el registro de comparación de salida (OCR2A y OCR2B) son registros de 8 bits. Las señales de solicitud de interrupción son todas visibles en el Registro de indicadores

de interrupción del temporizador (TIFR2). Todas las interrupciones se enmascaran individualmente con el Registro de máscaras de interrupción del temporizador (TIMSK2).

Name: TCCR2B
Offset: 0xB1
Reset: 0x00
Property: -

| Bit    | 7     | 6     | 5 | 4 | 3     | 2    | 1    | 0    |
|--------|-------|-------|---|---|-------|------|------|------|
|        | FOC2A | FOC2B |   |   | WGM22 | CS22 | CS21 | CS20 |
| Access | R/W   | R/W   |   |   | R/W   | R/W  | R/W  | R/W  |
| Reset  | 0     | 0     |   |   | 0     | 0    | 0    | 0    |

## Fuentes de reloj TC2

TC2 puede ser sincronizado por una fuente de reloj síncrona interna o asincrónica externa: los tres bits de selección de reloj (CS2: CS0) seleccionan la fuente de reloj que utilizará el temporizador / contador.

| CS02 | CS0 | CS00 | Descripción                                             |
|------|-----|------|---------------------------------------------------------|
| 1    |     |      |                                                         |
| 0    | 0   | 0    | Sin fuente de reloj (temporizador detenido)             |
| 0    | 0   | 1    | clkio/1 (Sin preescalado)                               |
| 0    | 1   | 0    | clkio/8 (Del preescalador)                              |
| 0    | 1   | 1    | clkio/64 (Del preescalador)                             |
| 1    | 0   | 0    | clkio/256 (Del preescalador)                            |
| 1    | 0   | 1    | clkio/1012 (Del preescalador)                           |
| 1    | 1   | 0    | Fuente de reloj externa en el pin T0 (reloj en el borde |
|      |     | de   | escendente)                                             |
| 1    | 1   | 1    | Fuente de reloj externa en el pin T0 (reloj en el borde |
|      |     | as   | cendente)                                               |

### Unidad de contador TC2

Dependiendo del modo de operación utilizado, el contador se borra, incrementa o disminuye en cada reloj temporizador (clkT2). clkT2 se puede generar a partir de una fuente de reloj externa o interna, seleccionada por los bits clock Select (CS2[2:0]). La secuencia de conteo está determinada por la configuración de los bits WGM21 y WGM20 ubicados en el Registro de Control de Temporizador/Contador (TCCR2A) y el bit WGM22 ubicado en el Registro de Control de Temporizador/Contador B (TCCR2B).

### Modos de funcionamiento de TC2

El modo de operación, es decir, el comportamiento del temporizador/contador y los pines de comparación de salida, se define mediante la combinación de los bits de modo de generación de forma de onda (WGM2[2:0]) y modo de comparación de salida (COM2x[1:0]). Los modos de operación disponibles son:

- Modo normal
- Borrar temporizador en el modo Comparar coincidencia (CTC)
- Modo PWM rápido
- Modo PWM de fase correcta

### Modo normal

En el modo Normal (WGM22:0 = 0) la dirección de conteo siempre está arriba (incrementando) sin tener el contador despejado. El contador pasará a 0c00 cuando pase su valor máximo de 8 bits (TOP = 0xFF).

En funcionamiento normal, el indicador de desbordamiento del temporizador/contador (TOV2) se establecerá en el mismo ciclo de reloj del temporizador a medida que el TCNT2 se convierta en cero. La bandera TOV2, en este caso, se comporta como un noveno bit, excepto que solo está configurada, no borrada. Sin embargo, combinado con la interrupción de desbordamiento del temporizador que borra automáticamente el indicador TOV2, la resolución del temporizador se puede aumentar mediante software. No hay casos especiales a considerar en el modo Normal, se puede escribir un nuevo valor de contador en cualquier momento.

Independientemente del modo que se utilice, el programador debe recordar dos cosas:

- El temporizador debe iniciarse seleccionando la fuente del reloj.
- Si se utilizan interrupciones, deben estar habilitadas.

## Sensor de temperatura interno AVR

Algunos dispositivos AVR tienen un sensor de temperatura interno. Se puede utilizar para medir la temperatura central del dispositivo (no la temperatura ambiente alrededor del dispositivo). El voltaje medido tiene una relación lineal con la temperatura. La sensibilidad de voltaje es de aproximadamente 1 mV /  $^{\circ}$  C, la precisión de la medición de temperatura es de  $\pm$  10  $^{\circ}$  C.

La medición de temperatura se basa en el sensor de temperatura en chip que está acoplado a un solo canal ADC de extremo. Seleccionar el canal ADC 8 escribiendo '1000' en ADMUX. MUX[3:0] habilita el sensor de temperatura. La referencia de voltaje interna de 1.1 V también debe seleccionarse para la fuente de referencia de voltaje ADC. Cuando el sensor de temperatura está habilitado, el convertidor ADC se puede utilizar en modo de conversión única para medir el voltaje sobre el sensor de temperatura.

## Datos de medición de muestras

| Temperature | -45°C | +25°C | +85°C |
|-------------|-------|-------|-------|
| Voltage     | 242mV | 314mV | 380mV |

### Calibración

Los resultados de las mediciones de temperatura tienen errores de compensación y ganancia. La referencia de temperatura interna se puede corregir para estos errores realizando mediciones de calibración a una o dos temperaturas conocidas y ajustando los valores de salida. Esto puede resultar en mediciones de temperatura muy precisas, a veces tan precisas como  $\pm$  2 ° C. Se pueden encontrar más detalles en esta <u>nota de aplicación.</u>

## Configuración del ADC

La referencia de voltaje interno de 1.1 V debe seleccionarse para la fuente de referencia de voltaje ADC cuando se utiliza el sensor de temperatura interno. Al escribir "11" en los bits **REFS1** y **REFS0** del **registro ADMUX** se selecciona la referencia de voltaje interna de 1,1 V.

El ADC tiene múltiples canales de entrada y modos de operación. El **modo de conversión única** se puede utilizar para convertir la señal del sensor de temperatura conectada al canal 8. Para seleccionar el canal 8, escribiendo "1000" en los bits MUX3 a MUX0 se selecciona el canal 8 o el sensor de temperatura.

Una vez completada la conversión, el resultado se almacena en dos registros de datos ADC de 8 bits ADCH (8 bits más altos) y ADCL (8 bits inferiores). El resultado de 10 bits puede estar justificado a la izquierda o justificado a la derecha. Si el bit ADLAR se establece en un "1", entonces el resultado se deja ajustado a los

10 bits superiores de los dos registros. Si se establece en "0", el resultado ocupa los 10 bits inferiores de los dos registros. De forma predeterminada, cada bit está borrado y la palabra está justificada correctamente.

Esta instrucción de código establecerá los bits como se describe. ADMUX = (1«REFS1) | (1«REFS0) | (0«ADLR) | (1«MUX3) | (0«MUX2) | (0«MUX1) | (0«MUX0);

Name: ADMUX
Offset: 0x7C
Reset: 0x00
Property: -

| Bit    | 7     | 6     | 5     | 4 | 3    | 2    | 1    | 0    |
|--------|-------|-------|-------|---|------|------|------|------|
|        | REFS1 | REFS0 | ADLAR |   | MUX3 | MUX2 | MUX1 | MUX0 |
| Access | RW    | R/W   | RW    |   | RW   | RW   | R/W  | RW   |
| Reset  | 0     | 0     | 0     |   | 0    | 0    | 0    | 0    |

### Bits 7:6 - REFSn: Reference Selection [n = 1:0]

These bits select the voltage reference for the ADC. If these bits are changed during a conversion, the change will not go in effect until this conversion is complete (ADIF in ADCSRA is set). The internal voltage reference options may not be used if an external reference voltage is being applied to the AREF pin.

Table 29-3 ADC Voltage Reference Selection

| REFS[1:0] | Voltage Reference Selection                                         |
|-----------|---------------------------------------------------------------------|
| 00        | AREF, Internal V <sub>ref</sub> turned off                          |
| 01        | AV <sub>CC</sub> with external capacitor at AREF pin                |
| 10        | Reserved                                                            |
| 11        | Internal 1.1V Voltage Reference with external capacitor at AREF pin |

### Bits 3:0 - MUXn: Analog Channel Selection [n = 3:0]

The value of these bits selects which analog inputs are connected to the ADC. If these bits are changed during a conversion, the change will not go in effect until this conversion is complete (ADIF in ADCSRA on page 323 is set).

Table 29-4 Input Channel Selection

| MUX[3:0] | Single Ended Input |
|----------|--------------------|
| 0000     | ADC0               |
| 0001     | ADC1               |
| 0010     | ADC2               |
| 0011     | ADC3               |
| 0100     | ADC4               |
| 0101     | ADC5               |

| MUX[3:0] | Single Ended Input      |
|----------|-------------------------|
| 0110     | ADC6                    |
| 0111     | ADC7                    |
| 1000     | Temperature sensor      |
| 1001     | Reserved                |
| 1010     | Reserved                |
| 1011     | Reserved                |
| 1100     | Reserved                |
| 1101     | Reserved                |
| 1110     | 1.1V (V <sub>BG</sub> ) |
| 1111     | 0V (GND)                |

# Configuración del reloj ADC y el tiempo de conversión

El ADC puede preescalar el reloj del sistema para proporcionar un reloj ADC que está entre 50 kHz y 200 kHz para obtener la máxima resolución. Si se requiere una resolución ADC de menos de 10 bits, entonces la frecuencia de reloj ADC puede ser superior a 200 kHz. A 1 MHz es posible alcanzar hasta ocho bits de resolución.

El valor del preescalador se selecciona con **bits ADPS** en **ADCSRA Register**. Por ejemplo; escribir "110" en el **registro ADCSRA** selecciona la división por 64 preescalador, lo que resulta en un reloj ADC de 125 KHz cuando se utiliza un reloj oscilador de 8 MHz.

Registro de control y estado de ADC A

Name: ADCSRA
Offset: 0x7A
Reset: 0x00
Property: -

| Bit    | 7    | 6    | 5     | 4    | 3    | 2     | 1     | 0     |  |
|--------|------|------|-------|------|------|-------|-------|-------|--|
| [      | ADEN | ADSC | ADATE | ADIF | ADIE | ADPS2 | ADPS1 | ADPS0 |  |
| Access | RW   | RW   | R/W   | RW   | RW   | R/W   | R/W   | RW    |  |
| Reset  | 0    | 0    | 0     | 0    | 0    | 0     | 0     | 0     |  |

#### Bit 7 - ADEN: ADC Enable

Writing this bit to one enables the ADC. By writing it to zero, the ADC is turned off. Turning the ADC off while a conversion is in progress, will terminate this conversion.

#### Bit 6 - ADSC: ADC Start Conversion

In Single Conversion mode, write this bit to one to start each conversion. In Free Running mode, write this bit to one to start the first conversion. The first conversion after ADSC has been written after the ADC has been enabled, or if ADSC is written at the same time as the ADC is enabled, will take 25 ADC clock cycles instead of the normal 13. This first conversion performs initialization of the ADC.

ADSC will read as one as long as a conversion is in progress. When the conversion is complete, it returns to zero. Writing zero to this bit has no effect.

#### Bit 5 - ADATE: ADC Auto Trigger Enable

When this bit is written to one, Auto Triggering of the ADC is enabled. The ADC will start a conversion on a positive edge of the selected trigger signal. The trigger source is selected by setting the ADC Trigger Select bits, ADTS in ADCSRB.

#### Bit 4 - ADIF: ADC Interrupt Flag

This bit is set when an ADC conversion completes and the Data Registers are updated. The ADC Conversion Complete Interrupt is executed if the ADIE bit and the I-bit in SREG are set. ADIF is cleared by hardware when executing the corresponding interrupt handling vector. Alternatively, ADIF is cleared by writing a logical one to the flag. Beware that if doing a Read-Modify-Write on ADCSRA, a pending interrupt can be disabled. This also applies if the SBI and CBI instructions are used.

#### Bit 3 - ADIE: ADC Interrupt Enable

When this bit is written to one and the I-bit in SREG is set, the ADC Conversion Complete Interrupt is activated.

#### Bits 2:0 - ADPSn: ADC Prescaler Select [n = 2:0]

These bits determine the division factor between the system clock frequency and the input clock to the ADC.

Table 29-5 Input Channel Selection

| ADPS[2:0] | Division Factor |
|-----------|-----------------|
| 000       | 2               |
| 001       | 2               |

| ADPS[2:0] | Division Factor |
|-----------|-----------------|
| 010       | 4               |
| 011       | 8               |
| 100       | 16              |
| 101       | 32              |
| 110       | 64              |
| 111       | 128             |

## Iniciar una conversión

En el modo de conversión única, el **bit ADSC** en el **registro ADCSRA** debe establecerse en un estado lógico para iniciar la conversión ADC. Este bit permanece en la lógica alta mientras la conversión está en curso y es borrado por el hardware, una vez que se completa la conversión.

La primera conversión después de encender el ADC toma 25 ciclos de reloj ADC para inicializar el circuito analógico. Luego, para futuras conversiones, se necesitan 13 ciclos de reloj ADC (13.5 para conversiones activadas automáticamente).

# Descripción general del funcionamiento de baja potencia de AVR® MCU

# Descripción general de low power

El microcontrolador AVR de 8 bits proporciona varios modos de suspensión y una compuerta de reloj controlada por software para adaptar el consumo de energía a los requisitos de la aplicación. Los modos de

suspensión permiten que el microcontrolador apague los módulos no utilizados para ahorrar energía. Cuando el dispositivo entra en modo de suspensión, la ejecución del programa se detiene y se utiliza la interrupción o el restablecimiento para reactivar el dispositivo nuevamente. El reloj individual de los periféricos no utilizados se puede detener durante el funcionamiento normal o en reposo, lo que permite una administración de energía mucho más ajustada que los modos de suspensión solos.\*

Para alcanzar las cifras de potencia más bajas posibles hay un par de puntos a los que prestar atención. No es solo el modo de suspensión lo que define el consumo de energía, sino también el estado de los pines de E/S, la cantidad de módulos periféricos habilitados, etc.

El consumo de energía es proporcional al voltaje de funcionamiento, y para conservar la energía, debe considerar el uso de un voltaje del sistema lo más bajo posible. Además, el consumo también es directamente proporcional a la frecuencia del reloj, y si no se utilizan modos de suspensión, el dispositivo debe funcionar a la frecuencia más baja posible.

# Consejos y trucos para reducir la potencia en un AVR®

• Utilice el **registro de reducción de energía (PRRO)** para detener el reloj de los periféricos individuales no utilizados, lo que reduce el consumo de energía.

 Name:
 PRR0

 Offset:
 0x64

 Reset:
 0x00

 Property:

| Bit    | 7      | 6      | 5      | 4        | 3      | 2      | 1        | 0     |
|--------|--------|--------|--------|----------|--------|--------|----------|-------|
|        | PRTWI0 | PRTIM2 | PRTIM0 | PRUSART1 | PRTIM1 | PRSPI0 | PRUSART0 | PRADC |
| Access | R/W    | R/W    | R/W    | R/W      | R/W    | R/W    | R/W      | R/W   |
| Reset  | 0      | 0      | 0      | 0        | 0      | 0      | 0        | 0     |

#### Bit 7 - PRTWI0: Power Reduction TWI0

Writing a logic one to this bit shuts down the TWI 0 by stopping the clock to the module. When waking up the TWI again, the TWI should be re initialized to ensure proper operation.

### Bit 6 – PRTIM2: Power Reduction Timer/Counter2

Writing a logic one to this bit shuts down the Timer/Counter2 module in synchronous mode (AS2 is 0). When the Timer/Counter2 is enabled, operation will continue like before the shutdown.

#### Bit 5 - PRTIM0: Power Reduction Timer/Counter0

Writing a logic one to this bit shuts down the Timer/Counter0 module. When the Timer/Counter0 is enabled, operation will continue like before the shutdown.

#### Bit 4 - PRUSART1: Power Reduction USART1

Writing a logic one to this bit shuts down the USART by stopping the clock to the module. When waking up the USART again, the USART should be re initialized to ensure proper operation.

### Bit 3 – PRTIM1: Power Reduction Timer/Counter1

Writing a logic one to this bit shuts down the Timer/Counter1 module. When the Timer/Counter1 is enabled, operation will continue like before the shutdown.

### Bit 2 - PRSPI0: Power Reduction Serial Peripheral Interface 0

If using debugWIRE On-chip Debug System, this bit should not be written to one. Writing a logic one to this bit shuts down the Serial Peripheral Interface by stopping the clock to the module. When waking up the SPI again, the SPI should be re initialized to ensure proper operation.

### Bit 1 - PRUSART0: Power Reduction USART0

Writing a logic one to this bit shuts down the USART by stopping the clock to the module. When waking up the USART again, the USART should be re initialized to ensure proper operation.

#### Bit 0 - PRADC: Power Reduction ADC

Writing a logic one to this bit shuts down the ADC. The ADC must be disabled before shut down. The analog comparator cannot use the ADC input MUX when the ADC is shut down.

• Utilice el **registro de desactivación de entrada digital (DIDR)** para apagar los búferes de entrada digital no utilizados y detener la corriente de fuga.



 Name:
 DIDR0

 Offset:
 0x7E

 Reset:
 0x00

 Property:

| Bit    | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|--------|-------|-------|-------|-------|-------|-------|-------|-------|
|        | ADC7D | ADC6D | ADC5D | ADC4D | ADC3D | ADC2D | ADC1D | ADC0D |
| Access | R/W   |
| Reset  | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

 Name:
 DIDR1

 Offset:
 0x7F

 Reset:
 0x00

 Property:



Bit 1 - AIN1D: AIN1 Digital Input Disable

## Bit 0 - AIN0D: AIN0 Digital Input Disable

When this bit is written logic one, the digital input buffer on the AIN1/0 pin is disabled. The corresponding PIN Register bit will always read as zero when this bit is set. When an analog signal is applied to the AIN1/0 pin and the digital input from this pin is not needed, this bit should be written logic one to reduce power consumption in the digital input buffer.

### Fuentes de restablecimiento de AVR

El dispositivo AVR tiene cuatro fuentes de restablecimiento:

- **Restablecimiento de encendido:** el microcontrolador (MCU) se restablece cuando el voltaje de alimentación es inferior al umbral de restablecimiento de encendido (VPOT).
- **Restablecimiento externo**: el MCU se restablece cuando hay un nivel bajo en el pin RESET durante más tiempo que la longitud mínima del pulso.
- Restablecimiento del sistema Watchdog: el MCU se restablece cuando expira el período del temporizador Watchdog y el modo Watchdog System Reset está habilitado.

• Restablecimiento de apagado: el MCU se restablece cuando la tensión de alimentación  $V_{\rm cc}$  es menor que el Brown-out Reset.



# Registro de estado de MCU (MCUSR)

Para hacer uso de los indicadores de restablecimiento para identificar una condición de restablecimiento, el usuario debe leer y luego restablecer el MCUSR lo antes posible en el programa. Si el registro se borra antes de que se produzca otro restablecimiento, se puede encontrar el origen del restablecimiento examinando los indicadores de restablecimiento.

Name: MCUSR Offset: 0x54 Reset: 0x00

Property: When addressing as I/O Register: address offset is 0x34



#### Bit 3 - WDRF: Watchdog System Reset Flag

This bit is set if a Watchdog System Reset occurs. The bit is reset by a Power-on Reset, or by writing a '0' to it.

#### Bit 2 - BORF: Brown-out Reset Flag

This bit is set if a Brown-out Reset occurs. The bit is reset by a Power-on Reset, or by writing a '0' to it.

### Bit 1 – EXTRF: External Reset Flag

This bit is set if an External Reset occurs. The bit is reset by a Power-on Reset, or by writing a '0' to it.

### Bit 0 - PORF: Power-on Reset Flag

This bit is set if a Power-on Reset occurs. The bit is reset only by writing a '0' to it.

## Restablecimiento de encendido (POR)

Un pulso POR es generado por un circuito de detección en chip. El POR se activa siempre que  $V_{cc}$  está por debajo del nivel de detección. El circuito POR se puede utilizar para activar el reinicio de arranque, así como para detectar una falla en el voltaje de alimentación.

Un circuito POR garantiza que el dispositivo se restablezca desde el encendido. Alcanzar el voltaje umbral de restablecimiento de encendido invoca el contador de retardo, que determina cuánto tiempo se mantiene el dispositivo en Restablecer después de  $V_{\rm cc}$  Subir.

La señal de reinicio se activa de nuevo, sin demora, cuando  $V_{cc}$  disminuye por debajo del nivel de detección.



# Detección de apagado (BOD) y restablecimiento de apagado (BOR)

El dispositivo tiene un circuito BOD en chip para monitorear la  $V_{cc}$  nivel durante la operación comparándolo con un nivel de disparo fijo. El nivel de disparo para la DBO puede ser seleccionado por los fusibles BODLEVEL.

El circuito BOR tiene histéresis en el nivel de detección. El circuito BOD solo detectará una caída en  $V_{cc}$  si el voltaje se mantiene por debajo del nivel de disparo ( $V_{BOT}$ -) durante más tiempo que tBOD. Cuando eso ocurre, el BOR se activa inmediatamente.

Cuando  $V_{cc}$  aumenta por encima del nivel de activación ( $V_{BOT+}$  en la siguiente figura), el contador de retardo inicia el MCU después de que haya expirado el período de tiempo de espera tTOUT.



# **Temporizador watchdog (WDT)**

El WDT se ejecuta independientemente del resto del sistema, lo que provoca que el sistema se restablezca cada vez que se agota el tiempo de espera. Sin embargo, el software de la aplicación debe asegurarse de que el tiempo de espera nunca se produzca restableciendo el WDT periódicamente, siempre

y cuando el software esté en un estado de mantenimiento conocido. Si el sistema se bloquea o la ejecución del programa está dañada, el WDT no recibirá su restablecimiento periódico y, finalmente, agotará el tiempo de espera y provocará un restablecimiento del sistema.

El WDT mejorado en algunos dispositivos AVR también tiene la capacidad de generar interrupciones en lugar de restablecer el dispositivo. Dado que el WDT se ejecuta desde su propio reloj independiente, se puede usar para activar el AVR desde todos los modos de suspensión. Esto lo convierte en un temporizador de activación ideal, que se combina fácilmente con la operación ordinaria como fuente de restablecimiento del sistema. La interrupción también se puede utilizar para obtener una advertencia temprana de un próximo restablecimiento del sistema Watchdog para que los parámetros vitales se puedan respaldar en la memoria no volátil.

## Detección de fallos de reloj (CFD)

El CFD permite al usuario monitorear el oscilador de cristal de baja potencia o la señal de reloj externa (XOSC). El XOSC es monitoreado por el circuito CFD que opera con el oscilador interno de 128kHz. CFD monitorea el reloj XOSC y si falla, cambiará automáticamente a un reloj RC interno seguro. Cuando se produce un encendido o un restablecimiento externo, el dispositivo volverá al reloj XOSC y continuará monitoreando el reloj XOSC en busca de fallas.

El reloj seguro se deriva del reloj interno del sistema RC de 8MHz. Esto permite configurar el reloj seguro para satisfacer las necesidades a prueba de fallos de la aplicación.