- 一、选择题
- 1. 下列各类存储器中,不采用随机存取方式的是()

A.EPROM B.CD-ROM C.DRAM D.SRAM

2. 设机器字长为 32 位,一个容量为 16MB 的存储器, CPU 按半字寻址,其可寻址的单元数是()

A.2<sup>24</sup> B. 2<sup>23</sup> C. 2<sup>22</sup> D. 2<sup>21</sup>

3. 若某存储器存储周期为 250ns,每次读出 16 位,该存储器的数据传输率是()

 $A.4 \times 10^6 B/s$  B.4MB/s  $C.8 \times 10^6 B/s$   $D.8 \times 10^{20} B/s$ 

- 4. 计算机的存储器采用分级方式是为了()
  - A. 方便编程
  - B. 解决容量、速度、价格三者之间的矛盾
  - C. 保存大量数据方便
  - D. 操作方便
- 5. 存储器分层体系结构中,存储器从速度最快到最慢的排列顺序是()
  - A. 寄存器-主存- Cache -辅存
  - B. 寄存器一主存一辅存一 Cache
  - C. 寄存器- Cache -辅存-主存
  - D. 寄存器一 Cache 一主存一辅存
- 6. 在 Cache 和主存构成的两级存储体系中,主存与 Cache 同时访问, Cache 的存取时间是 1000ns,主存的存取时间是 1000ns,若希望有效(平均)存取时间不超过 Cache 存取时间的 115%,则 Cache 的命中率至少应为()

A.90% B.98% C.95% D.99%

- 7. 下列关于多级存储系统的说法中,正确的有()
  - I. 多级存储系统是为了降低存储成本
  - II. CPU 只能与 Cache 直接交换信息, CPU 与主存交换信息也需要经过 Cache
  - A.仅I B.仅II C. I和II D.都不正确
- 8. 某容量为 256MB 的存储器由若干  $4M \times 8$  位的 DRAM 芯片构成,该 DRAM 芯片的地址引脚和数据引脚总数是()
  - A.19 B.22 C.30 D.36
- 9. 下列有关 RAM 和 ROM 的叙述中,正确的是()

- I. RAM 是易失性存储器, ROM 是非易失性存储器
- II. RAM 和 ROM 都采用随机存取方式进行信息访问
- III. RAM 和 ROM 都可用作 Cache
- IV. RAM 和 ROM 都需要进行刷新
- A. 仅I和II B.仅II和III C.仅I、II和III D.仅II、II和IV
- 10. 下列()是动态半导体存储器的特点。
  - I. 在工作中存储器内容会产生变化
  - II. 每隔一定时间,需要根据原存内容重新写入一遍
  - III. 一次完整的刷新过程需要占用两个存储周期
  - IV. 一次完整的刷新过程只需要占用一个存储周期
  - A.I., III B.II., III C.II., IV D.III
- 11. 下列存储器中,在工作期间需要周期性刷新的是()。
  - A.SRAM B.SDRAM C.ROM D.FLASH
- 12. 某计算机主存容量力 64KB, 其中 ROM 区为 4KB, 其余为 RAM 区,按字节编址。现 要用  $2K \times 8$  位的 ROM 芯片和  $4K \times 4$  位的 RAM 芯片来设计该存储器,需要上述规格的 ROM 芯片数和 RAM 芯片数分别是()。
  - A.1,15 B.2,15 C.1,30 D.2,30
- 13. 假定用若干  $2K \times 4$  位的芯片组成一个  $8K \times 8$  位的存储器,则地址 0B1FH 所在芯片的最小地址是()。
  - A.0000H B.0600H C.0700H D.0800H
- 14. 地址总线 $A_0$ (高位)~  $A_{15}$ (低位),用  $4K \times 4$  位的存储芯片组成 16KB 存储器,则产生片选信号的译码器的输入地址线应该是()。
  - A. $A_2A_3$  B.  $A_0A_1$  C.  $A_{12}A_{13}$  D.  $A_{14}A_{15}$
- 15. 双端口 RAM 在()情况下会发生读/写冲突。
  - A. 左端口和右端口的地址码不同
  - B. 左端口和右端口的地址码相同
  - C. 左端口和右端口的数据码不同
  - D. 左端口和右端口的数据码相同
- 16. 已知单个存储体的存储周期为 110ns, 总线传输周期为 10ns, 采用低位交叉编址的多模块存储器时,存储体数应()。

A.小于 11 B.等于 11 C.大于 11 D.大于等于 11 17. 某计算机使用四体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)序 列为 8005,8006,8007,8008,8001,8002,8003,8004,8000,则可能发生访存冲突的地址对 是()。 A.8004 和 8008 B.8002 和 8007 C.8001 和 8008 D.8000 和 8004 18. 假设某计算机的存储系统由 Cache 和主存组成, 某程序执行过程中访存 1000 次, 其 中访问 Cache 缺失(未命中) 50 次,则 Cache 的命中率是()。 A.5% B.9.5% C.50% D.95% 19. 在 CPU 执行指令的过程中,指令的地址由()给出。 A. 程序计数器(PC) B. 指令的地址码字段 C. 操作系统 D. 程序员 20. 在指令格式中,采用扩展操作码设计方案的目的是()。 A. 减少指令字长度 B. 增加指令字长度 C. 保持指令字长度不变而增加指令的数量 D. 保持指令字长度不变而增加寻址空间 21. 某计算机按字节编址, 指令字长固定且只有两种指令格式, 其中三地址指令 29 条、二 地址指令 107 条,每个地址字段为 6 位,则指令字长至少应该是()。 A.24 位 B.26 位 C.28 位 D.32 位 22. 偏移寻址通过将某个寄存器的内容与一个形式地址相加来生成有效地址。下列寻址方式 中,不属于偏移寻址方式的是()。 A. 间接寻址 B. 基址寻址 C. 相对寻址 D. 变址寻址 23. () 便于处理数组问题。 A. 间接寻址 **B**. 变址寻址 C. 相对寻址 D. 基址寻址 24. 某计算机有 16 个通用寄存器,采用 32 位定长指令字,操作码字段(含寻址方式位)

为8位,Store 指令的源操作数和目的操作数分别采用寄存器直接寻址和基址寻址方式。

若基址寄存器可使用任一通用寄存器,且偏移量用补码表示,则 Store 指令中偏移量的

取值范围是()。

**A**. - 32768~+32767 B. - 32767~ +32768

C. -65536~ +65535 D. - 65535~+65536

25. 某指令格式如下所示。

| OP | M | I | D |
|----|---|---|---|
|----|---|---|---|

其中 M 为寻址方式, I 为变址寄存器编号, D 为形式地址。若采用先变址后间址的 寻址方式,则操作数的有效地址是()。

A. I+ D

B. (I)+ D

C. ((I)+D) D. ((I))+D

- 26. 下列指令系统的特点中,有利于实现指令流水线的是()。
  - I. 指令格式规整且长度一致
  - II. 指令和数据按边界对齐存放
  - III. 只有 Load/Store 指令才能对操作数进行存储访问

- A. QI, II B.QII, III C.QI, III D.I, II, III
- 29. 从下列有关存储器的描述中,正确的是()。
  - A. 多体交叉存储主要解决扩充容量问题;
  - B. 访问存储器的请求是由 CPU 发出的;
  - C. Cache 与主存统一编址,即主存空间的某一部分属于 Cache;
  - D. Cache 的功能全由硬件实现。
- 二、简答/计算题
- 1. 设 CPU 有 16 根地址线, 8 根数据线,并用  $^{MREQ}$  作为访存控制信号(低电平有效), 用 $^{WR}$ 作为读/写控制信号(高电平为读,低电平为写)。现有下列存储芯片: $^{1K\times 4}$ 位RAM,  $4K^{\times}8$  位 RAM, $8K^{\times}8$  位 RAM, $2K^{\times}8$  位 ROM, $4K^{\times}8$  位 ROM , $8K^{\times}8$  位 ROM 及 74LS138 译码器和各种门电路。画出 CPU 与存储器的连接图,要求:
- 1) 主存地址空间分配: 6000H 67FFH 为系统程序区; 6800H 6BFFH 为用户程序区。
- 2) 合理选用上述存储芯片,说明各选几片。
- 3) 详细画出存储芯片的片选逻辑图。

## 答案:

1) 将十六进制地址范围写成二进制地址码,并确定其总容量,如下图所示。



- 2) 根据地址范围的容量及该范围在计算机系统中的作用,选择存储芯片。由于 6000H~67FFH 为系统程序区的范围,因此应选 1 片 2K×8 位的 ROM 芯片;由于 6800H~6BFFH 为用户程序区的范围,因此应选 2 片 1×K4 位的 RAM 芯片。
- 3) 存储芯片的片选逻辑图如下图所示。



2. 某个 Cache 的容量大小为 64KB, 行长为 128B, 且是四路组相联 Cache, 主存使用 32 位地址, 按字节编址。

- 1) 该 Cache 共有多少行? 多少组?
- 2) 该 Cache 的标记阵列中需要有多少标记项?每个标记项中标记位长度是多少?
- 3. 某机字长为16位,存储器按字编址,访问内存指令格式如下:

| 15 | 11 | 10 | 8 | 7 | 0 |
|----|----|----|---|---|---|
| OP |    | M  |   | A |   |

其中, OP 为操作码, M 为寻址特征, A 为形式地址。设 PC 和 Rx 分别为程序计数器和变址寄存器,字长为 16 位,问:

- 1) 该指令能定义多少种指令?
- 2) 下表中各种寻址方式的寻址范围为多少?
- 3) 写出下表中各种寻址方式的有效地址 EA 的计算公式。

| 寻址方式 | 有效地址 EA 计算公式 | 寻址范围 |
|------|--------------|------|
| 直接寻址 |              |      |
| 间接寻址 |              |      |
| 变址寻址 |              |      |
| 相对寻址 |              |      |

- 4. CPU 执行一段程序时, cache 完成存取的次数为 2420 次, 主存完成存取的次数为 80 次, 已知 cache 存储周期为 40ns, 主存存储周期为 240ns, 求 cache/主存系统的效率和平均访问时间。
- 5. 某计算机字长 16 位, 主存容量为 64K 字, 采用单字长单地址指令, 共有 40 条指令, 试采用直接、立即、变址、相对四种寻址方式设计指令格式。
- 7. 假设主存只有 a,b,c 三个页框,组成 a 进 c 出的 FIFO 队列,进程访问页面的序列是 0,1,2,4,2,3,0,2,1,3,2 号。用列表法求采用 LRU 替换策略时的命中率。