# ARHITEKTURA RAČUNALNIŠKIH SISTEMOV

# OSNOVE RAČUNALNIKOV



| stanje    | prebrani<br>znak | zapisani<br>znak | pomik | naslednje<br>stanje |
|-----------|------------------|------------------|-------|---------------------|
| S0        | _                | _                | D     | S0                  |
| S0        | 0                | 0                | D     | S1                  |
| S0        | 1                | 1                | D     | S1                  |
| S1        | 0                | 0                | D     | S1                  |
| S1        | 1                | 1                | D     | S1                  |
| S1        | _                | _                | L     | S2                  |
| S2        | 0                | 1                | L     | S3                  |
| S2        | 1                | 0                | L     | S2                  |
| <b>S2</b> | _                | 1                | L     | S3                  |
| S3        | 0                | 0                | L     | S3                  |
| S3        | 1                | 1                | L     | S3                  |
| <b>S3</b> | _                | _                | *     | halt                |

stroj za inkrement binarnega števila

### Računanje:

- $\rightarrow$  določanje vrednosti funkcije z = f(x)
- → x so **vhodni** podatki
- → z so izhodni podatki
- → izračunljivost: če lahko določimo z za vsak vhodi podatek x
- → ta postopek je algoritem
- Church Turningova hipoteza: problem izračunljiv če možno v končnem številu korakov izračunati na Turingovem stroju

# TURNING MACHINE

- → procesor
- → bralno pisalna glava
- neskončno dolg trak
- → mehanizem za pomik traku
   → trak razdeljen na celice
- celica je prazna ali pa v njej eden izmed znakov vhodne abecede ki so vhodni podatek
- → definiramo začetno stanje
- → izvršitev koraka je ukaz
- → po končnem številu korakov mora biti na traku z znaki abecede rezultat
- → končni avtomat

za vsako **stanje** in **vhodno črko** definiramo naslednje stanje torej **pomik glave** in **izhodno črko** ki se piše na trak

#### Računalniki:

→ Von Neumanov model: Turningov stroj z končnim pomnilnikom

#### Neizračunljivi problemi:

- → halting problem: ni mogoče napisati algoritma da izračuna ali se bo Turningov stroj kdaj ustavil
- → teoretično raziskujemo izračunljivost

operandi

Pomnilnik

kartice

#### Digitalni princip:

- diskretno predstavljena števila
- omejeno število stanj
- natančnost povečamo z več mesti

# Neobvladljivi problemi:

→ omejen pomnilnik

Mlin (CPE)

- → omejen čas
- → imamo polinomsko in eksponentno časovno kompleksnost

# Analogni princip:

Tiskalnik in

luknjalnik

kartic

- zvezno predstavljena števila
- omejena natančnost

### Von Neumanov računalnik:

- → centralno procesna enota: CPE
- → glavni pomnilnik: GP
- $\,\,
  ightarrow\,\,$  vhodno izhodni sistem: V / I
- → CPE jemlje ukaze programa iz GP in jih zaporedoma izvršuje

#### **QUICK HISTORY RECAP**

- → obdobje mehanike: prvi kalkulatorji z osnovnimi operacijami
- → Charles Babbage: primitivna tehnologija stroji podobni današnjim računalnikom
- → diferenčni stroj: aproksimacija funkcij z polinomi zaporedje fiksnih operacij
- → analitični stroj: prvi računalnik ni bil realiziran zaradi stroškov
- elektromehanski stroji: elektromotorji za pogon in električno branje kartic, pridobitev je rele električno krmiljeno stikalo
- → Zuse: zgradi prvi računalnik, Z3 prvi delujoči splošnonamenski računalnik
- → zastarelost mehanike uporaba elektronike
- → brez releja elektroni so hitrejši, elektronka kot vakuumska cev
- → ENIAC: dolgo programiranje vsi programi na karticah
- → EDVAC: Von Neumanov model kjer so programi shranjeni na računalniku, stroj je voden od znotraj
- → dostop do ukazov enako hiter kot do operandov
- → tranzistor: ojačevalnik in stikalo
- integrirana vezja: Moorov zakon, podvojitev števila tranzistorjev na čipu vsakih 18 mesecev
- → razvoj programskih jezikov
- → jezik Assembly in program Assebler

# luknjaste kartice:

Aritmetično-

ogična enota

Registri

ukazi

- ukazne: kartice z programi
- operandne kartice

# računski del: - mlin: izvedba

operandi

operacij - pomnilnik:

Vhodno-izhodni

ami shranjuje operande

#### Ukazi:

- → ukaz v eni ali več pomnilniških besedah
- → ukaz ima operacijsko kodo in informacijo operandih
- → format ukaza pove kaj je kaj
- → naslov prvega ukaza pri vklopu računalnika vnaprej določen
- fetch: prevzem ukaza iz pomnilnika, strojni ukazi se berejo iz besede v pomnilniku pri programskem števcu
- pomnilniku pri programskem števcu

  → execute: CPE izvrši ukaz po navadi ALE,
  PC se spremeni po navadi za 1
- → prekinitve in pasti: shrani se vrednost PC in se zažene PSP prekinitveni servisni progam

# Centralna ocesna enota Kontrolna enota Von Neumanov računalnik Glavi

Glavni

Vhodno-izhodne

# Glavni pomnilnik:

- → pasiven: shranjevanje ukazov in operandov
- → ozko grlo prenosa podatkov
- → Harvardska in Princetonska arhitektura

prevladuje **Princetonska** arhitektura, vendar z ločenima **predpomnilnikoma** za **ukaze** in **operande** 

#### Pomnilniške besede:

- → GP je zaporedje teh
- → **dolžina**: št bitov
- → vsaka ima svoj naslov



#### CPE:

- → vsebuje tudi naslovni register oz. MAR: vsebuje naslov pomnilniške besede do katere želimo dostopiti
- vsebuje tudi podatkovni register oz. MDR: pri branju iz GP se zapiše prebrana vrednost oz pri pisanju izračunana vrednost
- povezana pomnilnikom preko vodil

#### MAR:

- → dolžina enaka dolžini naslova
- isto dolžina PC
- če naslovni prostor premajhen to problem

#### MDR:

- → število bitov ki se lahko naenkrat prenesejo med CPE in GP
- enaka večkratniku dolžine pomnilniške besede
- ni problem povečati
- vpliva na število dostopov za operand določene velikosti



# **ARITMETIKA**

### Nenumerični operandi

Numerični operandi

- → vsak znak predstavljen z abecedo
- → zapis v fiksni vejici

#### Abecede:

- → BCDIC: 6 bitna
- EBCDIC: 8 bitna razširjena
- ASCII: originalno 7 bitna razširiena 8 bitna
- 33 kontrolnih znakov in 95 printable znakov
- BCD: 4 bitna, spodnji 4 biti se v vseh abecedah ujemajo
- Unicode: prvih 128 znakov enakih ASCII

- - → zapis v plavajoči vejici

#### **FIKSNA VEJICA:**

- vsaka pozicija ima svojo težo
- utež v obliki r i
- → r je baza oziroma radix
- v računalnikih baza 2
- algoritem za pretvorbo!
- uporabljamo tudi šestnajstiški in osmiški
- → sorodne baze lažja pretvorba

### Semantični prepad:

- → iz vsebine pomnilniške besede ni mogoče vedeti ali gre za ukaz ali operand
- → CPE ne more zaznati nesmiselnih operacij
- → to je razlika med opisom v višjem in v strojnem jeziku

### Napaka pri rezanju decimalk:

- → napaka N' N
- → absolutna napaka | N' N |
- → število **N** odrežemo na **k** decimalk
- → ne more biti večja od r<sup>-k</sup>
- → iščemo **k**
- če ne znamo izračunati pretvorimo na bazo 10 ali pa e

$$r^{-k} \le E_{\text{max}}$$
  $\log_b(a) = \frac{\log_x(a)}{\log_x(b)}$ 

### Nepredznačena števila:

- → z n biti lahko zapišemo nepredznačena števila od 0 do 2n - 1 v kateremkoli formatu
- kadar dosežemo obseg: carry oz prenos
- rezultat nepravilen

$$V(b) = \sum_{i=0}^{n-1} b_i 2^i - b_{n-1} 2^i$$

#### **Preliv:**

1.

2.

3.

4.

- → ni isto kot carry
- pri 2'K se carry ignorira

ARITMETIČNA VEZJA:

polni seštevalnik

polovični seštevalnik

večbitni seštevalnik

- $-2^{n-1} \le x \le 2^{n-1} 1$
- zgodi se samo kadar števili istega predznaka
- če predznak drugačen OF

#### Predznačena števila:

- → zapišemo na več načinov
- → PV: prvi bit predznak ostali število, problem ker dve ničli in predznak moramo obravnavati posebej
- → PO: zapis z odmikom, pri seštevanju moramo odšteti odmik pri odštevanju pa prišteti
- 1'K: prvi bit je predznak, negativno število dobimo z negiranjem vseh bitov, problem ker imamo dve ničli in kadar carry moramo na najnižjem mestu prišteti 1, end around carry
- 2'K: isto nima slabosti kot prej

| <i>b</i> <sub>2</sub> | <b>b</b> <sub>1</sub> | <b>b</b> <sub>0</sub> | PV | РО | 1′K | 2′K |
|-----------------------|-----------------------|-----------------------|----|----|-----|-----|
| 0                     | 0                     | 0                     | +0 | -4 | +0  | 0   |
| 0                     | 0                     | 1                     | 1  | -3 | 1   | 1   |
| 0                     | 1                     | 0                     | 2  | -2 | 2   | 2   |
| 0                     | 1                     | 1                     | 3  | -1 | 3   | 3   |
| 1                     | 0                     | 0                     | -0 | 0  | -3  | -4  |
| 1                     | 0                     | 1                     | -1 | 1  | -2  | -3  |
| 1                     | 1                     | 0                     | -2 | 2  | -1  | -2  |
| 1                     | 1                     | 1                     | -3 | 3  | -0  | -1  |

#### Polni seštevalnik (Full Adder, FA)

sešteva 3 bite, izračuna vsoto in (izhodni) prenos



#### Večbitni seštevalnik



 $s = a \oplus b \oplus c_{in} \ (= a'b'c_{in} \lor a'b c_{in}' \lor a b'c_{in}' \lor a b c_{in})$  $c_{out} = a b \vee a c_{in} \vee b c_{in}$ 

vnaprejšnjim prenosom matrični množilnik 5.

seštevalnik z

#### Seštevalnik z razširjanjem prenosa:

zaporedna vezava 1 bitnih polnih seštevalnikov. Problem je zakasnitev kjer maksimalna zakasnitev narašča linearno.

$$s = a \oplus b \oplus c_{in}$$

$$c_{out} = a b \vee a c_{in} \vee b c_{in}$$

#### Seštevalnik z vnaprejšnjim prenosom: izračuna samo prenose na osnovi a b in prvim c.

nekateri seštevalniki so odveč. Množenje v 2'K je po Boothovem algoritmu. Delimo z odštevanjem in pomikanjem.

#### problemi pri aritmetiki v računalniškem sistemu:

- → preliv: postavitev posebnega bita in sprožitev pasti
- → dolžina produkta
- → množenje in deljenje zahtevnejši operaciji

#### Binarno množenje

imamo 2 metodi pomikanje in seštevanje parcialnih vsot kjer je 1 bit cikel ure in kombinacijski množilniki ki so dragi hitri in brez ure







#### PLAVAJOČA VEJICA:

- → potrebujemo zelo velika in zelo majhna števila
- → zapišemo z mantiso bazo in eksponentom
- s spreminjanjem eksponenta se vejica premika po mantisi
- → možnih števil še vedno 2 na n
- eksponent predstavljen z odmikom
- normirana števila prvi bit je 1
- denormirana števila prvi bit je 0
- → standard IEEE 754

#### Denormirana števila:

- $\rightarrow$  kadar je **E** = **0**
- → eksponent v enojni natančnosti je -126
- → eksponent v dvojni natančnosti je -1022
- → neskončnost: ko je E = 255 oz 2047 in mantisa enaka 0
- → NaN: ko mantisa ni 0

#### **ENOJNA NATANČNOST: 32 bitov**

| 31 | 30 | 23 | 22 0 |  |
|----|----|----|------|--|
| S  | Е  |    | m    |  |

- predznak S
- $\rightarrow$  8 biten eksponent E = e + 127
- → 23 bitna mantisa
- → normirana vrednost odmika od 1 do 254

#### DVOJNA NATANČNOST: 64 bitov

| 63 | 62 | 52 | 51 | 0 |
|----|----|----|----|---|
| S  | Е  |    | m  |   |

- predznak S
- $\rightarrow$  11 biten eksponent **E** = **e** + 1023
- → **52** bitna **mantisa**
- → normirana vrednost odmika od 1 do 2046

#### Seštevanje:

- → prvo število z večjim eksponentom
- → pomik mantise drugega števila
- → če izpadejo enice se shranijo v lepljivem bitu
- → seštejemo oz odštejemo mantise
- → če se pojavi prenos naprej zmanjšamo mantiso in povečamo eksponent za 1
- → zaokrožimo mantiso: če varovalni bit 1 in zaokroževalni in lepljivi 0 potem k sodemu številu, če zadnji bit mantise 0 ga pustimo če 1 pa zaokrožimo navzgor

### Zaokroževanje:

- → zakroži se k sodemu številu
- → mantiso podaljšamo za 3 dodatne bite
- varovalni bit: če vsota za eno mesto daljša od operandov
- zaokroževalni bit: natančno zaokroževanje
- lepljivi bit: da se iz izpadlih bitov vidi če je kakšen različen od 0 da zaokrožimo navzgor in ne k sodemu številu

### Množenje:

- → eksponenta seštejemo
- mantisi zmnožimo v fiksni vejici
- → po potrebi normiramo rezultat
- predznak rezultata je xor obeh predznakov
- → deljenje je odštevanje eksponentov in deljenje mantis

#### UKAZI

#### informacija o operaciji: operacijska koda

- informacija o operandih
- shranjen v eni ali več pomnilniških besed
- → format pove kako so razdeljene operacije

### Dimenzija

- 1. Način shranjevanja operandov v CPE
- 2. Število eksplicitnih operandov v ukazu
- 3. Lokacija operandov in načini naslavljanja
- 4. Operacije
- 5. Vrsta in dolžina operandov

#### Programsko dostopni:

- majhen pomnilnik

- krajši naslovi
- več registrov dostopnih na

#### načini shranjevanja podatkov:

#### 1. akumulator

- najstarejši način
- edini register v ukazih ni treba
- navajati registra
- ukaza LOAD in STORE
- veliko prometa v GP zato zelo počasen

### 2. sklad

- v trenutku dostopna
- samo najvišja lokacija PUSH POP ali PULL
- prostor za več
- operandov
- naenkrat dostopen samo eden

### 3. register set

- danes edina rešitev
- skupina pomnilniških celic s skupnimi krmilnimi signali
- vsak register svoj naslov
- shranjevanje vmesnih rezultatov
- splošnonamenski registri ali pa posebej za naslove in operande
- programsko dostopni in nedostopni

- shranimo operande
- hitrejši od GP

# število ukazov:

- → m operandni računalnik → danes največ 3
- $OP3 \leftarrow OP2 + OP1$

OP2 ← OP2 + OP1  $AC \leftarrow AC + OP1$ 

operandi v registrih enostavnejši

in počasneiši

Sklad<sub>VRH</sub> ← Sklad<sub>VRH</sub> + Sklad<sub>VRH-1</sub>

#### lokacija operandov:

- → registri CPE in GP
- → registri vhodno izhodnih sistemov
- → registrsko registrski računalniki
- → registrsko pomnilniški računalniki -
- → pomnilniško pomnilniški računalniki,

### relativno naslavljanje:

- → bazno: A = R2 + D
  - naslavljanje z odmikom
  - najpogostejše
  - R2 je bazni register D je odmik
  - A je dejanski naslov
- → indeksno: A = R2 + R3 + D
  - R3 je indeksni register
  - polja strukture in seznami
- pred dekramentno: R3  $\leftarrow$  R3  $-\Delta$
- → po inkeremntno: R3 ← R3 + Δ
- velikostno indeksno:
  - $A = R2 + R3 \cdot \Delta + D$
- → skladovno: v paru pred in po!

#### operacije:

→ računalnik lahko samo en ukaz:

 $M[A] \leftarrow M[A] - M[B]$ ; če M[A] < 0, skoči na C

- operacij manj kot ukazov
- → imena ukazov: mnemoniki

- load in store ukazi

→ najbolj razširjeni

→ en **operand** v registru → drugi lahko v pomnilniku

vsi operandi v registrih CPE

- → vsi lahko v pomnilniku
- → komplicirani ukazi

težave: velik naslovni prostor pomeni dolge naslove in dolge ukaze če povečamo pomnilniški prostor ukazi nezdružljivi

# pozicijsko naslavljanje:

→ pozicijsko neodvisni programi

#### PC relativno naslavljanje:

→ bazni register služi kot programski števec

### načini naslavljanja:

- → kako podana informacija o podatkih
- → pomembno pri pomnilniških operandih

takojšnje naslavljanje: operand v ukazu podan z vrednostjo

# neposredno naslavljanje: operand je podan z naslovom, če

naslov registra je registrsko naslavljanje, če naslov v GP je to pomnilniško naslavljanje



#### Skupine operacij

#### aritmetične in logične operacije:

- → izvajajo se v ALE
- → operandi v fiksni vejici
- → aritmetične operacije: seštevanje, odštevanje, množenje, deljenje, negacija, absolutna vrednost...
- logične operacije: and, or, not, xor, pomiki

posredno naslavljanje: v ukazu naslov lokacije na kateri je naslov operanda, pomnilniško se ne uporablja pogosto in registrsko kjer se uporablja odmik rečemo tudi relativno naslavljanje.

#### Prenosi podatkov:

→ load, store, push, pull, pop

#### kontrolne operacije:

- → spreminjajo vrstni red ukazov
- pogojni skoki
- → brezpogojni skoki
- → klici in vrnitve iz podprogramov
- pogojni register: gledamo če njegova vsebina enaka 0
- pogojni bit: rezultat določenih operacij npr overflow
- primerjaj in skoči: skok če primerjava izpolnjena

izvrši na več operandih. Pri skalarnih računalnikih za to uporabimo zanko.

delimo tudi na skalarne in vektorske pri katerih se ukaz

# Vrste operandov

#### operacije v plavajoči vejici:

- → FPU ni del ALE
- koren, logaritem, eksponentna funkcija in trigonometrične funkcije

#### sistemske operacije:

- → vplivajo na način delovanja računalnika
- privilegirani ukazi

#### znak:

- → običajno 8 bitov
- → običajno ASCII
- → več znakov v niz

- → ni v višjih jezikih
- koristno v sistemskih operacijah

#### vhodno izhodne operacije:

- → obstajajo ponekod
- → prenosi med GP in V / I
- $\rightarrow$  prenosi med CPE in V / I

# celo število:

- → predznačeno ali nepredznačeno
- → dolžine 8, 16, 32, 64 bitov

#### realno število:

#### → v plavajoči vejici

- → 8 bitov: byte
- 16 bitov: halfword
- 32 bitov: word
- → 64 bitov: double word
- → **128** bitov: **quad** word

# desetiško število:

- → v 8 bitih
- → 2 BCD števili ali 1 ASCII znak

problem poravnanosti: pomnilnik omogoča dostop do 8 osem bitnih besed naenkrat je narejen ko 8 paralelnih pomnilnikov



64-bitni operand na naslovu m

istočasen dostop do s besed dolgega operanda na naslovu A je možen le če je A deljiv z s.

- → sestavljeni pomnilniški operandi: iz več pomnilniških besed ki so v pomnilniku na zaporednih lokacijah
- big endian rule: najtežji del operanda na najnižjem naslovu
- little endian rule: najlažji del operanda na najnižjem naslovu

a) Pravilo debelega konca (Big Endian)

b) Pravilo tankega konca (Little Endian)

#### Ukazna arhitektura:

- → Instruction Set Architecture: ISA
- → definira vse ukaze procesorja
- → ne govori o implementaciji
- → HIP poenostavljen procesor MIPS
- → 8 bitna pomnilniška beseda
- → 32 bitni pomnilniški naslov
- dostop do predpomnilnika pri zadetku traja en cikel ure
- → dostop do predpomnilnika pri zgrešitvi traja 11 ciklov

→ r0 rezerviran za vrednost 0 → vsi ukazi imajo 3 operande → pri dveh se tretji ignorira!

→ tretji v registru ali takojšnji → takojšnje ali bazno naslavljanje takojšnji operand 16 biten

bazno: 16 bitni 2'K odmik big endian rule

Format Op. koda func Ukaz Opis

→ neporavnanost sproži **past** → vse operacije so 32 bitne

2 formata ukazov

load / store računalnik: dostop do operandov v pomnilniku

pri ALE ukazih 2 operanda v registrih

→ razširitev pri load ukazih signed / unsigned vse ALE operacije v eni urini periodi

#### Format 1:

| 31 | L 26     | 25 | 21         | 20 | 16 | 15 |                             | 0 |
|----|----------|----|------------|----|----|----|-----------------------------|---|
|    | Op. koda | R  | s <b>1</b> | R  | d  |    | Takojšnji operand ali odmik |   |
|    | 6        |    | 5          |    | 5  |    | 16                          |   |

#### Format 2:

| 31     | 26 | 25 | 21 | 20 | 16 | 15 | 11 | 10 |      | 0 |
|--------|----|----|----|----|----|----|----|----|------|---|
| Op. ko | da | Rs | 1  | Rs | 2  | R  | d  |    | func |   |
| 6      |    | 5  | 5  | 5  | ,  | 5  | 5  |    | 11   |   |

#### ukazi za prenos podatkov:

| <ul> <li>dostop do predpomnilnika pri</li> <li>zgrešitvi traja 11 ciklov</li> </ul> | Format | Op. koda | Ukaz | Opis                   |   |
|-------------------------------------------------------------------------------------|--------|----------|------|------------------------|---|
| pomnilniško preslikan vhod / izhod                                                  | 1      | 100000   | LBU  | Load byte unsigned     | - |
| I                                                                                   | 1      | 100001   | LHU  | Load halfword unsigned |   |
| <b>↓</b>                                                                            | 1      | 100100   | LB   | Load byte              |   |
| način <b>shranjevanja</b> operandov v <b>CPE</b>                                    | . 32   | 100101   | LH   | Load halfword          |   |
| 32 bitnih splošno namenskih <b>registro</b> v                                       | 1      | 100110   | LW   | Load word              |   |
| ro rezerviran za vrednost o                                                         | 1      | 101000   | SB   | Store byte             |   |
| vsi ukazi imajo 3 operande                                                          | 1      | 101001   | SH   | Store halfword         |   |
| pri dveh se tretji ignorira!                                                        | 1      | 101010   | SW   | Store word             |   |

če razširimo besedo unsigned jo razširimo z ničlami in če signed z najtežjim bitom

- če 30 bit enak 1 potem bazno naslavljanje drugače takojšnje
- v drugem formatu func razširja operacijsko kodo
- ni ukazov za množenje in delienie
- ni ukazov v plavajoči vejici

| psevdo uk                                                                               | azi:        |                                            |
|-----------------------------------------------------------------------------------------|-------------|--------------------------------------------|
| data                                                                                    | – zače      | tek podatkovnega segmenta                  |
| text, .code                                                                             | – zače      | tek ukaznega segmenta                      |
| org <n></n>                                                                             | - dolo      | čen začetni naslov                         |
| space <n></n>                                                                           | – reze      | rviraj n bajtov prostora (naključne vred.) |
| word <n1>,&lt;ı</n1>                                                                    | n2>         | – določi zaporedna 32-bitna števila        |
| word16 <n1></n1>                                                                        | , <n2></n2> | – določi zaporedna 16-bitna števila        |
| byte <n1>,<n< td=""><td>2&gt;</td><td>– določi zaporedna 8-bitna števila</td></n<></n1> | 2>          | – določi zaporedna 8-bitna števila         |
| align <n></n>                                                                           | – pora      | vnaj naslov, da bo deljiv z n              |

load high immediate: če hočemo v register naložiti 32 bitno vrednost predolga za 32 bitni ukaz moramo z Ihu

#### kontrolni ukazi:

spremembo vrstnega reda izvajanja ukazov tem ukazom rečemo skoki. Imamo brezpogojne in pogojne skoke. Omogočajo if stavke in zanke.

| Format | Op. koda | Ukaz | Opis                           |
|--------|----------|------|--------------------------------|
| 1      | 100011   | BNE  | Branch if Rd not equal to zero |
| 1      | 100111   | BEQ  | Branch if Rd equal to zero     |
| 1      | 101100   | J    | Jump                           |
| 1      | 101101   | CALL | Jump to subroutine             |
| 1      | 101110   | TRAP | Jump to vector address         |
| 1      | 101111   | RFF  | Return from exception          |

# ALF ukazi:

| Format | Op. koda | tunc | Ukaz  | Opis Tip                    |     | operacije       |
|--------|----------|------|-------|-----------------------------|-----|-----------------|
| 2      | 110000   | 0    | ADD   | Add                         | Ari | tmetične        |
| 2      | 110001   | 0    | SUB   | Subtract                    |     |                 |
| 2      | 110010   | 0    | ADDU  | Add unsigned                |     |                 |
| 2      | 110011   | 0    | SUBU  | Subtract unsigned           |     |                 |
| 2      | 110100   | 0    | AND   | And                         | Log | gične           |
| 2      | 110101   | 0    | OR    | Or                          |     |                 |
| 2      | 110110   | 0    | XOR   | Exclusive or                |     |                 |
| 2      | 111110   | 0    | NOT   | Not (1's complement)        |     |                 |
| 1      | 000000   | x    | ADDI  | Add immediate               | Ari | tmetične        |
| 1      | 000001   | x    | SUBI  | Subtract immediate          | tak | ojšnje          |
| 1      | 000010   | x    | ADDUI | Add unsigned imm.           |     |                 |
| 1      | 000011   | x    | SUBUI | Sub. unsigned imm.          |     |                 |
| 1      | 000100   | x    | ANDI  | And immediate               | Log | gične takojšnje |
| 1      | 000101   | x    | ORI   | Or immediate                |     |                 |
| 1      | 000110   | х    | XORI  | Exclusive or imm.           |     |                 |
| 2      | 111000   | 0    | SEQ   | Set if equal                |     | set             |
| 2      | 111001   | 0    | SNE   | Set if not equal            |     | set             |
| 2      | 111010   | 0    | SLT   | Set if less than            |     | set             |
| 2      | 111011   | 0    | SGT   | Set if greater than         |     | set             |
| 2      | 111100   | 0    | SLTU  | Set if less than unsigned   |     | set             |
| 2      | 111101   | 0    | SGTU  | Set if greater than unsign  | ed  | set             |
| 1      | 001000   | x    | SEQI  | Set if equal immediate      |     | set imm.        |
| 1      | 001001   | x    | SNEI  | Set if not equal immediate  | e   | set imm.        |
| 1      | 001010   | x    | SLTI  | Set if less than immediate  | !   | set imm.        |
| 1      | 001011   | x    | SGTI  | Set if greater than imm.    |     | set imm.        |
| 1      | 001100   | x    | SLTUI | Set if less than unsig. imm | ۱.  | set imm.        |
| 1      | 001101   | x    | SGTUI | Set if greater than uns. im | ım. | set imm.        |
| 2      | 110000   | 1    | SLL   | Shift left logical          |     | shift           |
| 2      | 110001   | 1    | SRL   | Shift right logical         |     | shift           |
| 2      | 110010   | 1    | SRA   | Shift right arithmetic      |     | shift           |
| 1      | 010000   | х    | SLLI  | Shift left logical immedia  |     | shift imm.      |
| 1      | 010001   | х    | SRLI  | Shift right logical immedi  |     | shift imm.      |
| 1      | 010010   | X    | SRAI  | Shift right arithmetic imn  | n.  | shift imm.      |
| 1      | 000111   | X    | LHI   | Load high immediate         |     |                 |

#### sistemski ukazi:

| Format | Op. koda | func | Ukaz  | Opis                      |
|--------|----------|------|-------|---------------------------|
| 2      | 110011   | 1    | EI    | Enable interrupts         |
| 2      | 110100   | 1    | DI    | Disable interrupts        |
| 2      | 110101   | 1    | MOVER | Move from EPC to register |
| 2      | 110110   | 1    | MOVRE | Move from register to EPC |

#### Zgradba ukazov:

- → na zgradbo ukaza vplivajo:
- dolžina pomnilniške besede: večkratnik
- pri dolgih besedah polovica ali četrtina besede
- pri osem bitnih besedah večkratnik 8 število eksplicitnih operandov
- vrsta in število registrov v CPE
- dolžina pomnilniškega naslova
- število operacij

#### ortogonalnost ukazov:

informacija o operaciji oz. operandu neodvisna od informaciji o operandih

- → optimalne rešitve za format ukazov ni imamo 3 načine
  - spremenljiva dolžina ukazov
  - fiksna dolžina ukazov
  - hibridni način

#### računalniki:

CISC računalniki imajo veliko ukazov RISC računalniki majhno število ukazov npr MIPS. Drugi so hitrejši. Zmanjšanje zaradi pojava predpomnilnikov, težav prevajalnikov in uvajanje paralelizma v CPE npr. cevovod

večina ukazov v enem ciklu CPE. Load / store zasnova. Trdo ožičena logika, ne mikroprogramerska. Malo ukazov in načinov naslavljanja. Enaka dolžina ukazov. Dobri prevajalniki.

#### Sklad in delo z podprogrami:

- → linearni seznam organiziran v smislu LIFO
- → potrebujemo skladovni kazalec: SP
- → uporabljamo operaciji PUSH in POP
- → shranjevanje začasnih spremenljivk
- → prenos parametrov v podprograme
- → shranjevanje **registrov** v podprogramih
- → shranjevanje povratnega naslova pri podprogramih



→ SP kaže na zadnji podatek na skladu

sklad v smeri naraščajočih naslovov



```
PUSH reg:
          SP <- SP + n; M[SP] <- reg;
 POP reg:
          reg <- M[SP]; SP <- SP - n;
```

- → SP kaže na prvo prosto mesto
- → sklad v smeri padajočih naslovov
- → SP kaže na zadnji podatek na skladu sklad v smeri padajočih naslovov
- PUSH reg: M[SP] <- reg; SP <- SP - n; POP rea:  $SP \leftarrow SP + n; reg \leftarrow M[SP];$

PUSH reg:  $SP \leftarrow SP - n; M[SP] \leftarrow reg;$ POP reg: reg <- M[SP]; SP <- SP + n;

#### Klicani podprogram ob vstopu:

- na sklad porine povratni naslov register R31;
- v register R29 (kazalec na okvir) prepiše skladovni kazalec;
- po potrebi rezervira prostor na skladu za lokalne spremenljivke (spreminja skladovni kazalec!);
- na sklad shrani vse registre, ki jih spreminja;
- o do prenešenih parametrov in lokalnih spremenlijvk dostopamo preko kazalca na okvir (register R29): zadnji parameter na skladu je na naslovu R29+12, prva lokalna spremenljivka je na naslovu R29.

#### Klicani podprogram pred izstopom:

- v register R28 zapiše vrednost, ki jo vrača;
- s sklada obnovi vse shranjene registre:
- 💿 s sklada 'odstrani' lokalne spremenljivke tako, da register R29 prepiše v skladovni kazalec R30;
- s sklada obnovi (prebere) staro vrednost registra R29;
- s sklada obnovi (prebere) povratni naslov v register R31;
- z ukazom jmp se vrne na naslov R31+0.

- na sklad porine kazalec na okvir register R29;

# CENTRALNO PROCESNA ENOTA

- → CPE je digitalen sistem
- → kombinacijska in sekvenčna digitalna vezja
- → odvisno od trenutnega stanja in vhodov

- → HIP nima skladovnega kazalca po dogovoru r30
- → sklad v smeri padajočih naslovov
- → SP kaže na prvo prosto mesto
- → sklad naj se zacne **na dnu** podatkovnega segmenta
- → samo operaciji **PUSH** in **POP** ki nista zares lol

```
PUSH reg:
           sw 0(r30), reg
           subui r30, r30, #4
                                 klic podprograma
POP reg:
           addui r30,r30,#4
                                call rp, odmik(rb)
           lw reg, 0(r30)
```

- → prenos parametrov: prva dva r24, r25, ostale na sklad
- → parametri se prenašajo z leve proti desni
- → povratni naslov shrani v register rb ( r31 )
- → v PC se vpiše naslov podprograma rb + odmik
- → za kratke pod klice register r0
- → za dolge pod klice register r27
- → za nazaj rabimo j odmik ( r31 ) oz r26 za dolg skok

```
r26, #SKOK
                      lhi
                           r27, #PODPROG
addui r26, r26, #SKOK addui r27, r27, #PODPROG
j
      0(r26)
                      call r31, 0(r27)
```

- → do parametrov dostopamo preko frame pointerja r29
- → tako vemo kje so parametri na skladu
- → iz podprograma vračamo 1 vrednost v registru r28

### Register Namen uporabe

| R0     | Ničla                                              |
|--------|----------------------------------------------------|
| R1-R23 | Splošno namenski registri                          |
| R24    | Prvi parameter z leve, ki se prenese v podprogram  |
| R25    | Drugi parameter z leve, ki se prenese v podprogram |
| R26    | Bazni register za dolge skoke                      |
| R27    | Bazni register za dolge klice                      |
| R28    | Vrednost, ki jo vrača podprogram                   |
| R29    | Kazalec na okvir                                   |
| R30    | Skladovni kazalec                                  |
| R31    | Povratni naslov                                    |

# delovanje CPE:

- → dobava ukaza iz pomnilnika: fetch
- → potem izvrševanje ukaza:
- dekodiranie ukaza
- prenos operandov v CPE
- izvedba operacije
- po potrebi shranjevanje rezultata
- PC gre v PC + 1
- pri skokih zadnje ne velja
- → ta cikel se ponavlja cel čas
- → izjema so pasti in prekinitve
- → vsak od korakov iz bolj elementarnih
- → pri sinhronih sekvenčnih vezjih se spremembe stanja prožijo ob aktivni fronti ure
- → vsak traja eno ali več period ure CPE, perioda ure je čas med sosednima frontama  $t_{CPE} = f_{CPE} = 1/t_{CPE}$
- → perioda je navzdol omejena z zakasnitvami kombinacijskih vezij
- frekvenca omejena navzgor
- → asinhronska sekvenčna vezja: ni ure





Moore

# Registrski blok

- → register file: registri od r0 do r31
- priključen na vodila preko izhodnih registrov A in B ter vhodnega registra C
- → če bi priključili direktno bi dobili velike zakasnitve
- → na register B je priključena logika za detekcijo ničle
- kontrolni signali za registrski blok:
- RegtoA izbere register ki se bo prebral v A
- RegtoB izbere register ki se bo prebral v B
- CtoReg določa register kamor se bo vpisala vsebina C
- → pisanje ob aktivni fronti ure

MAR (Memory address register) in MDR (Memory data register) služita komunikaciji s pomnilnikom

- MDR je vezan na S1 in na pomnilniške podatkovne signale D0-D31
  - MDRtoS1
- MemWrite
- Pisanje v MDR (MDRWrite). Z MDRSelect (2 bita) izberemo vhod
  - pomnilnik (D0-D31) register B
- MAR je vezan preko MUXa na pomnilniške naslove A0-A31
- MARWrite: D v MAR

prenos sprožita signala RegRead in RegWrite

ukazni register IR je v kontrolni enoti.

#### ALE

- → operacija se izvrši na 32 bitnih vhodnih operandih x in y
- → operanda sta na vodilih S1 in S2

- Signali AtoS1, BtoS2, PCtoS1
- prenašajo vsebine registrov A, B in PC
- prenašajo na vodili S1 in S2 signali za pisanje v registre
- Cwrite, PCWrite, MDRWrite,...

#### Signali za dostop do pomnilnika

- z MemWrite in MemRead se izbere pisanje ali branje
- Size (2-bitni) pove, ali se prenaša 8, 16 ali 32 bitov
- SignX pri pretvorbah v 32 bitov: SignX = 1: razširitev predznaka
  - SignX = 0: razširitev ničle
- MemWait: čakanje na pomnilnik pri zgrešitvi v predpomnilniku

-5

- ADRSelect:
- ADRSelect = 0: PC na naslovno vodilo
- ADRSelect = 1: MAR na naslovno vodilo

Za uporabnika sta vidna še programski števec PC in EPC

- PCtoS1 prepušča vsebino PC na vodilo S1
- PCWrite sproži pisanje iz vodi izhod PC je priključen tudi na pomnilniške naslovne signale

- rezultat se shrani na z pri vodilu D
- preliv speljan na kontrolno enoto
- signali ALEop iz



#### **UKAZNI KORAKI:**

vsi ukazi ne potrebujejo 5

korakov → en korak eno ali več **period** 

- 1. prevzem: instruction fetch (IF)
- 2. dekodiranje: instruction decode ( ID )
- 3. izvrševanje operacije: execute (EX)
- 4. dostop do pomnilnika: memory ( MEM )
- shranjevanje rezultata: write back ( WB )
- odmika zapiše v PC
- $C \leftarrow PC$ .  $PC \leftarrow A + \text{raz}(IR_{0..15})$
- kot pogoj se uporablja vsebina Rd ki se je v koraku 2 prenesel v B
- na B je priključena logika za ugotavljanje ničle
- 1 perioda

BEQ: če je B = 0, potem  $PC \leftarrow PC + raz(IR_{0..15})$ 

BNE: če je  $B \neq 0$ , potem  $PC \leftarrow PC + raz(IR_{0..15})$ 

PCWriteCond0 piše v PC, če je B = 0

PCWriteCond1 piše v PC, če je  $B \neq 0$ 

Logika z vrati AND in OR (na sliki) določa vpis v PC:

PCWriteCond0  $\cdot$  (B=0)  $\vee$  PCWriteCond1  $\cdot$  (B $\neq$ 0)  $\vee$  PCWrite

#### **PREVZEM UKAZA**

- vsebina PC se preko MUX prenese na pomnilniški naslov z pomnilnika se prebere
- 32 bitov in prenese v IR
- $IR \leftarrow_{32} M[PC]$

# **DEKODIRANJE UKAZA**

- povečanje PC za 4 izvaja ALE
- na S1 gre vsebina PC
- na S2 gre konstanta + 4
- ALE operacija ADDU
  - $B \leftarrow Rs2$  (ali Rd);
  - vsebina D gre v PC
    - $PC \leftarrow PC + 4$

 $MAR \leftarrow FFFFFF00 + 4 \times raz(IR_{0..15})$ 

 $A \leftarrow Rs1$ ;

- korak traja eno periodo

#### **IZVRŠEVANJE**

- load / store ukazi 1.
- klic procedure call 2.
- 3. ALE ukazi
- 4. ukaz trap
- 5. brezpogojni skok
- 6. pogojni skok 7.
- ukaz RFE ukaza MOVER in MOVRE 8.
- ukaza El in DI

- z IRtoS2 gre na S2.
- A (Rs1) gre na S1 (AtoS1)
- ALE operacija ADDU
- rezultat D gre v MAR
- hkrati gre B v MDR porabi se 1 perioda
- $MAR \leftarrow A + raz(IR_{0..15});$ 1.  $MDR \leftarrow B$
- 1 perioda  $PC \leftarrow EPC$ za vrnitev iz prekinitve ali pasti
- 3.
- A je Rs1
- Rs2 je B (format 2) ali pa takojšnji operand IR (format 1)

 $C \leftarrow A \text{ op } B$  ali  $C \leftarrow A \text{ op raz}(IR_{0..15})$ (glede na format (2 ali 1))

vsebino Rs1 v EPC MOVER:  $C \leftarrow EPC$ 

MOVER prenese

MOVRE prenese

vsebino **EPC** v **Rd** 

MOVRE:  $EPC \leftarrow A$ 

EI: I ← 1 DI:  $I \leftarrow 0$ 

omogočanje / onemogočanje prekinitev

6.

signala Iset in Iclear postavita register I na 1 oz. na 0

- zapis v PC z PCWrite  $I \leftarrow 0$ 
  - 1 perioda  $PC \leftarrow A + \text{raz}(IR_{0..15})$
- 0 pa gre v I da se onemogočijo prekinitve v drugi se sešteje konstanta in IR (številka vektorja n), pomaknjen za 2 v levo

naslov servisnega programa je na FFFFF00 + 4 · n  $EPC \leftarrow PC$ ;

v prvi gre PC preko S1, ALE (S1  $\rightarrow$  D) in D v EPC

#### DOSTOP

naslov v prejšnjem koraku v MAR

→ 1 perioda + morebitne čakalne periode

 $M[MAR] \leftarrow MDR$ ukazi store: ukazi load in TRAP:  $MDR \leftarrow M[MAR]$ 

#### SHRANJEVANJE

ALE ukazi CALL in MOVER: Rd ← C

ukaz TRAP: PC ← MDR

ukaz load: C ← MDR in Rd ← C

### Časi izvrševanja

- odvisen od tega katere korake potrebujemo in koliko zgrešitev v pomnilniku
- → vsi ukazi potrebujejo en dostop do pomnilnika
- → load store in trap potrebujejo še enega
- povprečno število urinih period je vsota najmanjše število period in povprečno število čakalnih urinih period ki nastanejo zaradi zgrešitev
- čakalne periode: vsaka dolga 10
- izračunamo: št. čakalnih period · verjetnost zgrešitve · št. pom. dostopov
- CPI je clocks per instruction

| Vrsta ukazov  | Število<br>pomnilniških<br>dostopov | Najmanjše<br>število urinih<br>period na ukaz | Povprečno<br>število urinih<br>period na ukaz |
|---------------|-------------------------------------|-----------------------------------------------|-----------------------------------------------|
| Load          | 2                                   | 6                                             | 7                                             |
| Store         | 2                                   | 4                                             | 5                                             |
| TRAP          | 2                                   | 6                                             | 7                                             |
| ALE           | 1                                   | 4                                             | 4,5                                           |
| J, BEQ, BNE   | 1                                   | 3                                             | 3,5                                           |
| CALL          | 1                                   | 5                                             | 5,5                                           |
| MOVER         | 1                                   | 4                                             | 4,5                                           |
| MOVRE, EI, DI | 1                                   | 3                                             | 3,5                                           |

- → CPI; je število urinih period za ukaz vrste i
- → p<sub>i</sub> je relativna verjetnost posamezne vrste ukaza
- → če za CPI; vzamemo najmanjše možno število urinih period dobimo idealni CPI ki ne vključuje zgrešitev
- MIPS: Million Instructions Per Second

$$MIPS = \frac{f_{CPE}}{CPI \cdot 10^6} = \frac{1}{CPI \cdot t_{CPE} \cdot 10^6} \quad CPI = \sum_{i=1}^{n} CPI_i \cdot p_i$$

→ na MIPS vpliva frekvenca ure



- → za vsak ukaz mora vedeti katere signale aktivirati
- → diagram prehajanja stanj: DPS
- → temu ustreza končni aparat
- → CPE lahko izvršuje ukaze na 2 načina



#### → mikroprogramiranje

- pri vsakem ukazu se aktivira ustrezno zaporedie mikroukazov oz. mikroprogram
- → shranjeni v kontrolnem pomnilniku CPE
- mikroukazi so primitivnejši od običainih
- izvršuje trdo ožičena logika
- počasnejše
- bolj fleksibilno
- kot majhen računalnik
- → shranjen v ROM
- aktivirajo kontrolne programe

vezje: logična vrata, pomnilne celice, povezave

→ trdo ožičena logika

- spremembe so možne le s fizičnim posegom
- vrata in flip flop
- → potrebujemo popoln DPS

#### ALEop:

- ALE operacija v tej urini periodi
  - tudi pri vseh ostalih poljih gre za trenutno urino periodo, zato tega ne bomo posebej omenjali

#### S1:

- določa, kateri register gre na vodilo S1
- Biti: AtoS1, EPCtoS1, PCtoS1, MDRtoS1, IR4toS1 (le en bit lahko 1)

### S2:

- določa, kateri register ali konstanta gre na vodilo S2
- Biti: K4toS2, KFFtoS2, BtoS2, IRtoS2 (le en bit lahko 1)

### Wreg:

- delovni register, v katerega se piše
- Biti: Cwrite, EPCWrite, PCWrite, PCWriteCond0, PCWriteCond1, MARWrite, MDRWrite, IRWrite, ISet, IClear

- določa, ali se bere ali piše v registre RO-R31
- Bita: RegWrite, RegRead

#### Mux:

R:

- določa krmiljenje obeh mux
- Biti: ADRSelect, MDRSelect

#### Pomnilnik:

- določa, kaj se dogaja s pomnilnikom
- Biti: MemRead, MemWrite, SignXCond, Size

- določa način izbire naslova naslednjega ukaza
- Biti: μNew, μJmp, μINT, μPreliv, μAligned, μMemWait naiveč eden na 1

#### Skočni naslov:

- naslov, ki se bo zapisal v μPC, če tako določajo biti v Next
- Biti: naslov v mikroprog. pomnilniku

#### → horizontalno: malo ali nič kodiranja, dolgi ukazi, drag

vertikalno: veliko kodiranja, veliko ukazov kratki, počasnejše, cenejše

prekinitev: zaženemo PSP zahteva pride od

# primeri uporabe:

- zahteve V / I naprav ob različnih dogodkih
- napaka v delovanju nekega dela računalnika
- aritmetični preliv
- napaka strani ali segmenta
- dostop do zaščitene pomnilniške besede
- dostop do neporavnane pomnilniške besede
- uporaba nedefiniranega ukaza
- klic programov operacijskega sistema

# Prekinitve in pasti

zunai npr. od neke izhodno vhodne naprave pasti: pridejo od znotraj npr. programerja razlikujemo 4 stanja



#### 5 dejavnikov prekinitve:

- kdaj CPE reagira na prekinitveno zahtevo: najenostavneje po izvrševanju tekočega ukaza, v tem primeru se mora ohraniti samo stanje programsko dostopnih registrov, programer lahko onemogoči odziv CPE na prekinitvene zahteve
- kako zagotoviti nevidnost nevidnost prekinitev: treba je zagotoviti, da je stanje registrov CPE enako kot prej
- kje dobimo naslov PSP: pomembno pri prekinitvah od zunaj, ugotoviti treba katera naprava je zahtevala prekinitev, programsko izpraševanje preverja bit ki pove če naprava sprožila prekinitev. obstajajo vektorske prekinitve izračuna iz številke prekinitvenega vektorja po nekem pravilu
- prioriteta: vgnezdene prekinitve pri katerih zahteve z višjo prioriteto prekinejo prek. servisne programe z nižjo prioriteto. prekinitveni krmilnik omogoča računalnikom ki imajo CPE z enim samim bitom za omogočanje prekinitev fleksibilno obravnavo prioritete. lahko tudi z marjetično verigo kjer naprave ki niso sprožile prekinitve spustijo signal tista ki jo je pa ga ustavi.
- potrjevanje prekinitve: potrebno da ne servisiramo prekinitve 2x. programsko tako da napišemo v register ali pa strojno z nekim signalom.

- → HIP ima en sam prekinitveni vhod INT in uporablja vektorske prekinitve
- CPE se odzove na prekinitveno zahtevo s prekinitveno prevzemnim ciklom
- → vektorski naslovi deljivi z 4 od FFFFFF00 naprej so PSP
- nedefiniran ukaz, preliv ali pa neporavnan operand
- → ukaz TRAP ki je programska past
- → pri prekinitvi ali pasti se v PC naloži 32-bitni naslov, ki je shranjen v pomnilniku na vektorskem naslovu

| Številka vektorja n | Vrsta pasti ali prekinitve | Vektorski naslov                      |
|---------------------|----------------------------|---------------------------------------|
| 0                   | nedefiniran ukaz           | FFFF FF00 <sub>H</sub>                |
| 1                   | preliv                     | FFFF FF04 <sub>H</sub>                |
| 2                   | neporavnan operand         | FFFF FF08 <sub>H</sub>                |
| 3-63                | V/I naprave                | FFFF FF00 <sub>H</sub> + $4 \times n$ |

#### Zmogljivost CPE

- → ni enako kot zmogljivost računalnika
- → enako če CPE ne čaka V / I naprav in pomnilnika

CPE čas = Število ukazov programa  $\times$  CPI  $\times$  t<sub>CPE</sub>

- → CPE čas odvisen od hitrosti in števila digitalnih vezij, pa tudi od zgradbe CPE
- → CPI odvisen od zgradbe CPE in ukazov
- → MIFLOPS ocena dobra za floating point

 $CPE \ \check{c}as = \frac{\check{S}tevilo \ ukazov}{MIPS \cdot 10^6}$ 

registri

naprava

#### Vhodno izhodni sistem

- pretvorba informacije iz ene oblike v drugo
- → izjema so naprave za shranjevanje informacije

#### Programski vhod / izhod

- programmed I / O
- z V / I komunicira CPE
- vsak podatek iz GP v CPE
- nato v napravo ali obratno
- prenos z zaporedjem ukazov
- hiba počasnost in zasedenost CPE

#### Neposredni dostop do pomnilnika:

- direct memory access DMA
- naprava komunicira neposredno z GP
- rabimo DMA krmilnik namesto CPE

pogosto srečamo

oba načina za

počasne

računalnike po

navadi prvi.

- vhodno / izhodni procesorii
- → vsaka V / I priključena preko krmilnika naprave
- → vezje za prenos podatkov v napravo in iz nje
- → nekateri za več naprav naenkrat
- → s krmilnikom komuniciramo preko registrov
- → registri krmilnikov so lahko v istem naslovnem prostoru kot GP ali v posebnem

vodilo

naprava N

#### Pomnilniško preslikan vhod/izhod (memory mapped I/O)

- registri krmilnikov so v pomnilniškem naslovnem prostoru
- iz CPE so videti kot pomnilniške lokacije
- iz njih bere in vanje piše z ukazi za dostop do pom.
- ni posebnih V/I ukazov

#### Ločen vhodno/izhodni prostor

- registri krmilnikov so v posebnem naslovnem prostoru
- za dostop do registrov so potrebni posebni V/I ukazi
- pri tem CPE aktivira tudi določen(e) signal(e), ki pove(jo), da se naslavlja V/I naslovni prostor

- Posredno preko vhodno/izhodnih procesorjev tudi tu so registri krmilnikov v posebnem naslovnem prostoru, ki pa iz CPE ni
- vmes so še vhodno/izhodni procesorji (razbremenijo CPE)
- pri velikih računalnikih

neposredno dostopen

# PARALELIZEM

naprava 1

#### Amdahlov zakon:

- → pohitrimo delovanje dela operacij
- → f je zaporedni delež programa
- → 1 f je vzporedni delež programa

$$S(N) = \frac{1}{f + (1 - f)/N} = \frac{N}{1 + (N - 1)f}$$

#### Gustafsonov zakon:

→ če povečujemo problem se zaporedni del f **zmanjšuje** in pohitritev postane skoraj linearna

Nivo 5: Višji prog. jezik prevajanje ali interpretiranje

Nivo 4: Zbirni iezik prevajanje

Nivo 3: Operacijski sistem

· interpretiranje Nivo 2: Strojni jezik

interpretiranje

Nivo 1: Mikroprogramski jezik interpretiranje

Nivo 0: Digitalna logika

- → delovanje n krat hitrejše

- izvorni program v enem jeziku
- ciljni program v nižjem jeziku

interpretacija:

# → zaporedno izvajanje ukazov

registri

V/I

naprava 2

Krmilnik

- → Flynnova klasifikacija: koliko ukazov se izvršuje naenkrat in koliko ponovitev operandov en ukaz obdeluje nankrat
- → SISD: naenkrat en ukaz na eni zbirki operandov najbolj zmogljivi so vektorski
- SIMD: izvajajo en ukaz na n zbirkah oprenadov imajo eno kontrolno enoto n ALE enot in n množic registrov
- MISD: več ukazov na eni enoti operandov ne obstajajo
- MIMD: zvajajo več ukazov na več zbirkah operandov multiprocesorji in multiračunalniki

#### → MIMD tesno povezani z skupnim pomnilnikom in rahlo povezani preko V / I sistemov

- večjedrni procesorji so tesno povezani
- → SIMD in MIMD so paralelni računalniki

#### delno prevajanje:

prevajanje v vmesno kodo ki se jo interpretira npr Java

izvorni program se prevaja sproti

manjša hitrost ampak bolj fleksibilno

hardware software firmware

 $IPS = f_{CPE} / CPI$ 

IPS ... Instructions Per Second

 $f_{CPE}$  ... frekvenca ure

CPI ... Clocks Per Instruction

IPS lahko povečamo s povečanjem frekvence ali drugačno zgradbo CPE

- število izvršenih ukazov v danem času se poveča zaradi 2 vzrokov
- maniši CPI
- krajši CPE čas: če uspemo narediti enostavne podoperacije

 $t_{\text{CPE}} = t_{\text{shranjevanje}} + t_{\text{podoperacija}}$ 

zmogljivost z večanjem števila stopenj nekaj časa narašča nato pa začne padati. Mogoče narediti cevovod tako da ga programer ne vidi pri drugih vrstah paralelnega procesiranja to pogosto ne velja. bolj enostavna realizacija pri RISC kot pri CISC

#### Cevovodne nevarnosti:

#### Strukturne nevarnosti

kadar več stopenj cevovoda v neki urini periodi potrebuje isto enoto

#### Podatkovne nevarnosti

kadar ukaz potrebuje kot vhodni operand rezultat prejšnjega, še ne dokončanega ukaza

#### Kontrolne nevarnosti PC 3.

možne pri skokih, klicih in drugih kontrolnih ukazih, ki spreminjajo vsebino

#### pomnilnik pomnilnik MEM FX dekodiranje dostop do pomnilnika shranjevanje rezultata prevzem izvrševanje ukaza ukaza

Urina perioda

6

WB

ME

FX

ID

IF

WB

MF

EX

ID

IF

W<sub>R</sub>

ME

EX

ID

WB

ME

ΕX

WB

MF

EX

ID

**CEVOVOD:** 

a) ne-cevovodna CPE

→ čas med dvema pomikoma je praviloma enak urini periodi CPE časa

dobro če operacije časovno uravnotežene

kot pri ne cevovodni CPE trajanje ukaza: latenca

Št. ukaza 1

ID

IF

EX

ID

IF

ukaz i

ukaz i+1

ukaz i+2

ukaz i+3

ukaz i+4

ukaz i+5

ukaz i+6

perioda ne more biti krajša od časa najpočasnejše stopnje cevovoda

pri idealno uravnoteženi cevovodni CPE z n stopnjami je zmogljivost n krat večja

več ukazov se izvršuje tako da se koraki izvrševanja prekrivajo vsako podoperacijo opravi del cevovoda: stopnja cevovoda

#### **HIP CEVOVOD:**

- → ima dva predpomnilnika ukazni in operandni
- vstavljanje ukazov NOP za nevarne ukaze
- → NOP ne spremeni stanja registrov
- → ekvivalentno čakanju eno urino periodo
- → pri višjih programskih jezikih jih vstavlja prevajalnik

#### Strukturne nevarnosti:

- več stopenj cevovoda v urini periodi potrebuje isto enoto
- kjer nekateri ukazi trajajo več urinih period
- izguba manjša kot ostale nevarnosti

Podatkovne nevarnosti: kadar ukaz potrebuje kot

vhodni operand rezultat še ne

rešitev: cevovodna zaklenitev

mehurček ki v bistvu NOP

prenesemo rezultat iz drugih

korakov v ID možno le pri load

pri HIP samo v ID koraku

rešitev: premoščanje

popolno odpravljanje drago

dokončanega ukaza

nimamo v HIP

ukaze

# Kontrolne nevarnosti:

kadar imamo skoke

ukaz 2 ukaz 3

K CPE

ČOS H

ukaz 2

ukaz 3

- preverjanje pogoja za skok naj se izvaja
- čim bližje prvi stopnji cevovoda
- izračun skočnega naslova naj se izvaja čim bližje prvi stopnji cevovoda
- rešitev: vstavljanje mehurčka v IF in ID
- skočni ukaz tako izgubi 2 periodi

prediktorskim bitom

- cevovod predpostavi da skoka ne bo
- primerjamo registra statična in dinamična predikcija rešitev: drugače razporedimo

### Statična predikcija: skuša napovedati bolj verjeten rezultat

4

ME

FX

ID

IF

preverjanja skočnega pogoja med izvrševanjem programa se ne spreminja

10

**WB** 

ME

11

WB

- skočne reže
- enako številu stopenj cevovoda pred stopnjo v kateri se v PC zapiše skočni naslov
- v HIP to pomeni EX torej dve reži
- pri zakasnjenih skokih ne glede na izpolnjenost pogoja vsi ukazi

#### Stopnja cevovoda Problematične pasti pri HIP

| IF  | napaka strani (pri branju ukaza),<br>zaščita pomnilnika                               |  |
|-----|---------------------------------------------------------------------------------------|--|
| ID  | nedefiniran ukaz                                                                      |  |
| EX  | preliv                                                                                |  |
| MEM | napaka strani (pri dostopu do operanda),<br>zaščita pomnilnika<br>neporavnan operand, |  |
| WB  | nobena                                                                                |  |

#### HIP skočno zakasnitev 2 urini periodi skočni predpomnilnik SPP z enim

Zadetek v SPP Napoved Dejanska Število izpolnjenosti izpolnjenost čakalnih period pogoja pogoja da izpolnjen izpolnjen 0 da izpolnjen neizpolnjen 2 neizpolnjen izpolnjen 2 neizpolnjen neizpolnjen

#### Dinamična predikcija:

- prilagaja se dogajanju v programu
- 1 in 2 bitna prediktorska tabela
- korelacijski prediktor
- turnirski prediktor
- skočni predpomnilnik
- vrnitveni prediktor
- enota za prevzem podatkov

#### Prekinitve in pasti cevovoda:

- vhodno / izhodne prekinitve
- programske pasti
- pasti med izvrševaniem ukaza

#### Operacije več urinih period:

- Celoštevilska enota (integer unit)
  - celošt. ALE ukazi, skoki, load, store
  - o pri HIP je le ta

uvedemo funkcijske enote ki imaio tri vrste podatkovnih nevarnosti. HIP samo RAW

cevovod prepočasen

- read after write
- nevarnosti: write after read

podatkovne

read after read

špekulativno izvajanje ukazov: predpostavimo da dinamična predikcija pravilna potrebujemo pa mehanizem ki odstrani nepravilne ukaze za to preureditveni izravnalnik.

- Enota za operacije v plavajoči vejici (floating-point unit)
  - seštevanje, odštevanje, pretvorbe
- Enota za množenje
- celoštevilsko in v FP
- Enota za deljenje
- celoštevilsko in v FP

poskušamo približevati CPI vrednosti 1. dinamična predikcija skokov, dinamično razvrščanje in špekulativno izvrševanje ukazov. Če želimo manj od 1 večizstavitveni procesorji.

superskalarni

eksplicitno

novem

registrov

procesorji in po

poimenovanje

#### omejitve paralelizma:

- → količina paralelnosti v programih je omejena
- → s povečevanjem količine logike omejeno
- → paralelizem na višjem nivoju: niti
- niti si delijo FE enega procesorja
- → vsaka nit ima svoje stanje
- → nit ima svojo kopijo registrov in svoj PC
- → niti si delijo GP in PP
- → nit vidi procesor kakor da je namenjen le njej
- časovna: drobno in grobo zrnata
- istočasna

#### Štirinivojska pomnilniška hierarhija

- M<sub>1</sub>: predpomnilnik 1. nivoja (SRAM)
- M<sub>2</sub>: predpomnilnik 2. nivoja (SRAM)
- Ma: GP (DRAM)
- M<sub>a</sub>: pomožni pomnilnik (magnetni disk)

L1 (level 1) je manjši in hitrejši in je kar na čipu CPE

L2 je malo večji in malo počasnejši (danes običajno tudi na CPE)

L3 je večji in počasnejši (običajno ni na CPE)

še vedno pa hitrejši od DRAMa

- zadetek: ko je naslov že v PP
- zgrešitev: ko naslov ni še v PP
- kadar zgrešitev moramo blok podatkov prenesti iz GP
- → uspešnost delovanja PP merimo z verjetnostjo zadetka

nivoji

predpomnilnika

 $t_a = t_{an} + (1-H)t_{R}$ 

- H je verjetnost zadetka
- imamo čas dostopa
- → t<sub>b</sub> je miss penalty
- → nekateri deli GP vedno zgrešitev
- → ima kontrolni in pomnilniški del
- → 2<sup>b</sup> pomnilniških besed v pomnilniškem delu
- če pomnilniški naslov n biten potem je b bitov beseda in n - b bitov naslov bloka
- kontrolni del informacijo ki enolično piše vsak blok: naslov bloka v GP, veljavni in umazani bit
- veljavni bit določi zgrešitev ali zadetek
- umazani bit 1 ko pišemo 0 ob prenosu bloka
- število blokov je M<sub>b</sub>

 $M_b = S*E = 2^{s+e}$  blokov

 $M = M_b * B = S * E * B = 2^{s+e+b}$  pomnilniških besed



#### Prevzem ukazov

- izstavitev n ukazov zahteva, da je ukazni PP sposoben dostavljati nukazov v periodi
- treba je povečati širino dostopa do čakalne vrste in zmogljivost

#### Izstavljanje ukazov

- če je med (n) ukazi skok z napovedanim skočnim pogojem, se preostali ukazi ne izstavijo
  - prevzem ukazov v naslednji periodi pa se začne z napovedanega skočnega naslova
- potrebno je tudi preveriti medsebojne odvisnosti med operandi
  - pri n ukazih s 3 reg. operandi je potrebnih n(n-1) primerjav (2(n-1)

 $H = N_p/N = N_p/(N_g + N_p)$ N<sub>n</sub> ... število zadetkov N<sub>g</sub> ... število zgrešitev (=N-N<sub>p</sub>)

# **PREDPOMNILNIKI**

- programi večkrat uporabijo iste ukaze in operande
- GP zamenjamo z pomnilniško hierarhijo
- prostorska in časovna lokalnost
- DRAM se povečuje z leti ampak ne tako hitro kot CPE
- → CPE ne sme čakati na pomnilnik zato uporabljamo predpomnilnik
- pomožni pomnilnik: posreden dostop CPE preko V / I ukazov
- GP so polprevodniški iz integriranih vezij
- → množica podatkov v PP je podmnožica v GP
- pri cevovodnih CPE je predpomnilnik razdeljen na ukazni in operandni del



a) Homogen predpomnilnik



b) Nehomogen predpomnilnik



- → če so vsi veljavni bloki zasedeni menjava bloka
- → imamo asociativni, set asociativni in direktni PP

#### **SET ASOCIATIVNI**

- znotraj seta shranjevanje na poliubno mesto
- sestavljen iz več majhnih AP
- 2<sup>s</sup> setov
- stopnja asociativnosti število blokov v setu 2e
- omejitev: v GP v naprej določeno v kateri set se preslika
- naslov seta je predpomnilniški indeks

#### **ASOCIATIVNI**

- ima naivečio verietnost zadetka
- so najboljši in najbolj dragi
- omogoča poljubno pozicijo hloka

#### DIRFKTNI

- blok je enak setu
- v naprej določeno kam se kai preslika iz GP



- več kot je blokov v setu težje
- pisanje: se začne ko potrjen zadetek
- write through: pišemo v PP in GP
- → write back: piše v PP in spremenjeni blok prenesemo nazaj v GP zato umazani bit po pisanju nastavimo na 1
- write buffer: CPE shrani podatek za v GP
- pri pisanju tudi pri zadetku 2 periodi
- problem skladnosti
- pri bralnih zgrešitvah se blok vedno prenese v PP (zamenja enega od obstoječih)
- pri pisalnih zgrešitvah 2 možnosti:
  - 1. Pisalna zamenjava (write allocate)
    - prenos novega bloka v PP (podobno kot bri branju)
    - bolj običajno pri pisanju nazaj
    - bolj razširjena
    - Pisanje naokrog (write around, no write allocate)
      - zamenjava bloka samo v GP (ne v PP)
      - bolj običajno pri pisanju skozi

#### Vrste zgrešitev

- 1. Obvezne zgrešitve (compulsory misses)
  - reče se tudi zgrešitve prvega dostopa
- 2. Velikostne zgrešitve (capacity misses)
  - zaradi končne velikosti PP običajno ne more vsebovati vseh blokov, ki jih program potrebuje
  - zato prihaja do zamenjav blokov, ki so kmalu spet potrebni
- 3. Konfliktne zgrešitve (conflict misses)
- zamenjava blokov, ki se preslikajo v isti set
  - pri čistem APP jih ni

 $CPEčas = (CPEperiode_{izvrš.} + CPEperiode_{čak.})*t_{CPE}$ CPEperiode<sub>izvrš</sub> = I\*CPI<sub>idealni</sub>

 $CPEperiode_{\check{c}ak} = N*(1-H)*K_Z$  $N = I^*(1+M_i)$ 

 $CPE\check{c}as = I*(CPI_{idealni} + M_I*(1-H)*K_Z)*t_{CPE}$ Če  $H_{\rm p} \neq H_{\rm w}$ :  $CPEperiode_{čak} = N_R*(1-H_R)*K_{Z,R} + N_W*(1-H_W)*K_{Z,W}$ 

Če  $H_{UPP}$  ≠  $H_{OPP}$ :

Število zgr.:  $N^*(1-H) -> I^*(1-H_{UPP}) + I^*M_I^*(1-H_{OPP})$ 

Verj. zgr.:  $1-H = 1-H_{UPP} + M_1*(1-H_{OPP})$ 

 $CPEperiode_{\check{c}ak} = (I^*(1-H_{UPP}) + I^*M_I^*(1-H_{OPP}))^*K_z$ 

N<sub>R</sub> ... število bralnih dostopov

N<sub>w</sub> ... število pisalnih dostopov

N ... število vseh pom. dostopov

I ... število ukazov

H ... povprečna verjetnost zadetka

K<sub>z</sub> ... povprečna zgrešitvena kazen

M<sub>1</sub> ... povprečno število operandnih pomnilniških dostopov na

CPI<sub>idealni</sub> predpostavi, da ni zgrešitev

### POMNILNIKI

- cena: SRAM, DRAM, bliskovni, magnetni
- hitrost: čas dostopa in hitrost dostopa
- način dostopa: naključni, zaporedni, krožni... RAM je random access memory
- asociativni: zelo hitri, primerjava!
- spremenljivost: ROM, PROM, bralno pisalni
- PROM: EPROM, EEPROM, flash
- obstojnost
- zanesljivost

#### izguba informacije:

zaščita GP

- destruktivno branje
- dinamično shranjevanje

# izpad napajanja

OS ščiti GP in del OS je vedno gor. razpad sistema če spremenimo vsebino lokacij kjer OS. vsaka stran ima svoj zaščitni ključ.

#### zmanjševanje zgrešitvene kazni:

- vnaprejšnji prevzem bloka: pri prenosu bloka k v PP se prebereta še npr. bloka k+1 in k+2 in shranita v read buffer
- neblokirajoči PP: med zamenjavo bloka PP deluje naprej in CPE lahko špekulativno izvršuje naslednje ukaze



Vrsta prenosa in časovno zaporedje

Naslov

Podatki

#### Pomnilniška beseda

- to je najmanjše število bitov s svojim naslovom
  - o dolžina besede (običajno 1B oz. 8 bitov)
- običajno je možen dostop do več besed

#### Pomnilniški naslov

- binarno število
- dolžina naslova določa velikost pomnilniškega prostora
  - pri m-bitnem naslovu  $a_{m-1}...a_1a_0$  je lahko največ  $2^m$  besed

