

## Universidade de Brasília

Departamento de Ciência da Computação

Disciplina: CIC 116394 - Organização e Arquitetura de Computadores - Turma A

Prof. Marcus Vinicius Lamar

 $d_0 \ d_1 \ / \ d_2 \ d_3 \ d_4 \ d_5 \ d_6 \ d_7 \ d_8$ 

Nome: GABANITO

\_\_\_\_\_\_Matrícula: 09/1234567

2014/1

## Prova 1

(5.0) 1) Dado o trecho de mapa de memória ao lado, a rotina MAIN apresentada e sabendo que o label PROC corresponde ao endereço 0x00400030:

(2.0)a) Desmonte o código de máquina ao lado em instruções do Assembly MIPS.

(2.0)b) Monte a rotina MAIN em código de máquina (hexadecimal) a partir do endereço 0x00400000

0x00400030 3C010040 0x00400034 34220000 0x00400038 8C420020 0x0040003c 00021700 0x00400040 1080FFFB 0x00400044 23FF0004 0x00400048 03E00008

text MAIN: la  $a_0,0xd_0d_1d_2d_3d_4d_5d_6d_7$ ial PROC bne \$a0,\$zero,EXIT mtc1 \$v0,\$f0 cvt.w.s \$f0,\$f0 mfc1 \$v0,\$f0 EXIT: addi\$v0,\$v0,12

syscall ir \$ra

(1.0)c) Ao final da execução do código o que o programa escreve na tela? Qual o número real em decimal (float, IEEE754) presente no registrador \$f0?

## (3.0)2) Responda:

- (1.0)a) A arquitetura x86 utiliza instruções cujos tamanhos podem variar de 8 a 560 bits. Comente 2 vantagens e 2 desvantagens desta forma de codificação quando comparada com a forma com que a arquitetura MIPS codifica suas instruções.
- (1.0)b) Uma das características da arquitetura ARM é a existência do modo Thumb, que reduz e compacta a codificação das instruções em 16 bits. Proponha uma codificação de instruções de 16 bits para a arquitetura MIPS, indicando quais as modificações devem ser feitas na arquitetura MIPS original e como seriam os campos dos formatos de instruções tipo-R, tipo-I e tipo-J nesta nova arquitetura MIPS16. Obs.: Continua sendo um processador de 32 bits.
- (1.0)c) O que são máquinas CISC e RISC? Considerando o desempenho como o inverso do tempo de execução de um trecho de código do usuário, qual tipo de máquina possui maior desempenho?
- (2.0) 3) A arquitetura ARM, mesmo sendo uma arquitetura tipicamente RISC, apresenta diversas instruções bastante poderosas que facilitam bastante o trabalho dos programadores. Implemente o equivalente das instruções ARM abaixo com instruções da ISA MIPS.

(1.0)a) LBPC \$3,0x1234

# \$1=byte lido da memoria do endereço [PC+0x1234], com extensão de sinal

(1.0)b) LDM \$2,0b00110101

# Salva os registradores \$n na memória em sequencia a partir do # endereço armazenado no registrador \$1, caso o bit(n) = 1 do imediato;

Assim, os registradores \$0,\$2,\$4 e \$5 são salvos na memória nos endereços \$2,\$2+4,\$2+8 e \$2+12, respectivamente.

(1.0)4) Você concorda com a afirmação 1.9927677×10<sup>-32</sup> escrita em IEEE754 Precisão Simples? Por quê?

1,9727677 X 1532 > OX OACE FODA NOSPOSTERS, POSST-RIS: SIM. E POSST-RIS: NÃO. SOU UM ALUND MIGITE GAM

**BOA SORTE!** 

## GABANITO

1) a) 0x00400030 : Lui sat, 0x0000 TO X00000 OX00000 OR 910, \$at, 0x0000 OX00000 OX00000 OX 00400036 : Lw \$10,32 (\$10) OX 00400036 SLL \$10, \$10, \$20, \$20, \$10 OX0000 OX 0040 OX 0048 Jr 919

# LUA GOT, 0x0912 30010912 0x0040 0000 : # OM \$ad, \$at, 0x3456 **b**) 34243456 0x00400004 # Jal 0x 0040030 00100000 800046510 14800003 # bhe fad, 90,3 0x004004C # mtc1 fve, for 44820000 0100040010 # CVI.W.S If Syle 46000024 0100014 # mich the fly 44020000 81000 POG XO # addiava, 4 va, 12 « 2042000C Ox a ayo asic F GAZCOCF 0000000C ox coyoball = grava 03500008 0 корчо эб 24

9 cond &ve=-2 4 vo=10 1050 SYSCOLL EXIT / NAJ ESCOUR MADA NATCLA \$10 = FFFF FFFE > NON EXPLOREESS Mentissq #0 2) a). VAPTOJENS: - PERMITE à uso de Follectes de 32 biss Como indepento

> - Panite a usa de Némeros de 82 6/15 como impriorio

Designinging: - Proximo erollico Precisa sen conclado - Halloward work ramplexo Grampis com # Temantics

b) à Bonco la Plega TrePapas deve se Repuzità pi 8 pags à appeable e à furc sere ser repuzion, 3695/269

TIPO-1 [OPEDE | 15 | V+ | Yel FUES] as ITSTRUCTES

TIPO-1 [OPEDE | 15 | V+ | Yel FUES]

SCI, 5RL, 5RQ

SEIGNO TIPO I

TIPO-7 [OPEDE | 12 | EMD

- C) CISC & CONTURDING COM CONTUNTO CONTURS DE LA INSTRUCTION RECOVERDO DE INSTRUCTOR REPORT COM BOSE NA ISA NÃO SE POR AFILMON QUE POSSUI MINOR OLGENPENHO POSSUI MINOR OLGENPENHO POSSUI LISA REPORT SIMPLENTAÇÃO OFINE,
- 3) a) Lui fat, %HIEPE]
  OPI fat, 7. LOCPE)
  Lb \$1,0x1234 (4at)
  - b) 5w \$0,0(\$1) 5w \$2,4(\$2) 5w \$4,8(\$2) 5w \$5,12(\$2)