

#### 百度2位资深技术专家历时5年两易其稿,系统总结多年操作系统和虚拟化经验

从CPU、内存、中断、外设、网络5个维度深入讲解Linux系统虚拟化的技术 原理和实现



# 原理与实现

Inside the Linux Virtualization
Principle and Implementation

王柏生 谢广军 著

机械工业出版社 China Machine Press

### 深度探索Linux系统虚拟化: 原理与实现

### 王柏生 谢广军 著

ISBN: 978-7-111-66606-6

本书纸版由机械工业出版社于2020年出版,电子版由华章分社(北京 华章图文信息有限公司,北京奥维博世图书发行有限公司)全球范围 内制作与发行。

版权所有,侵权必究

客服热线: +86-10-68995265

客服信箱: service@bbbvip.com

官方网址: www.hzmedia.com.cn

新浪微博 @华章数媒

微信公众号 华章电子书 (微信号: hzebook)

## 前言

#### 为何写作本书

大约在2014年底,我参与了一个项目,使用Android模拟器在x86 架构的机器上运行各种Android游戏。当时项目遇到的核心问题是游戏 运行卡顿严重,印象中普通的小游戏每秒大约只能渲染十几帧,大型 游戏则完全无法成功加载。运行模拟器的机器都有顶配的显卡,因此 硬件性能并不存在问题。那么问题就出在软件架构上了。当时采用的 软件架构是: 使用虚拟机运行Android程序, Android中有一个模块会 将数据通过网络传送给另外一个本地应用进行渲染。对于游戏这种数 据量很大的应用,采用网络包传输显然不是一个最优的方案。除了网 络包在协议栈中的各种复杂处理外,大量的网络包传输会导致虚拟机 和主机之间的频繁切换,这将耗费大量的计算资源。基于此,我们设 计的新方案是在VMM层实现一个虚拟设备,在Guest内部通过这个虚拟 设备向渲染程序发送数据。虚拟设备通过IPC方式与负责渲染的程序进 行通信。方案实现后,原来无法加载的大型游戏每秒都可以达到 Android的渲染上限60帧。

2015年我参与了另外一个项目,将虚拟机的块设备数据存储到块存储集群。原有的方案是在宿主机上采用SCSI创建一个块设备,然后

将这个块设备传给Qemu,SCSI设备再通过iSCSI协议将块数据传递给远端块存储集群。这个方案有很多弊端,块数据经历了两次I/0栈,一次是Guest内核中的,另外一次是Host内核中的,因此效率很低。另外,这个方案还有个致命的问题:那时偶尔会遇到内核中iSCSI协议的Bug,此时除了重启宿主机外别无他法,而且那时热迁移还不是很成熟,可以想象一下重启宿主机的后果。为了解决这些问题,我们设计了另外一种方案,在Qemu中实现一个虚拟块设备,绕过内核的I/0栈,在该虚拟块设备中直接将块数据通过TCP/IP发给块存储集群,从而不再依赖iSCSI协议。方案实现后,IOPS获得了极大的提升,系统的稳定性也增强了。

经历了很多类似上述的情况,因此我打算写一本Linux系统虚拟化方面的书,希望能让读者更深刻地认识和理解系统虚拟化,于是我和本书的第二作者谢广军博士相约,一起撰写本书。从2015年开始,历时近6年,中间历经多次易稿,从最开始过多地聚焦于烦琐的技术细节,到尝试从系统结构、操作系统和硬件等多角度去解释原委。书中全部采用可以说明问题的早期代码版本,而不是采用因各种特性迭代而变得纷繁复杂的最新代码。

在这5年多的时间里,每每不想坚持时,就会想起自己年轻气盛时经常质疑前辈们为我们留下了什么,而如今我扪心自问,从事了这么

多年计算机工作,我又为这个行业做了什么?最后,希望本书能让大家有所收获。

#### 读者对象

虚拟化是云计算的基础,此书写给云计算相关从业人员,也写给希望学习云计算相关技术的院校学生,以及Linux系统虚拟化的爱好者。

#### 如何阅读本书

本书探讨了软件如何虚拟计算机系统,包括CPU、内存、中断和外设等。此外,在云计算中,网络虚拟化也至关重要,因此,本书最后一章探讨了网络虚拟化。

第1章讨论CPU虚拟化。这一章介绍了x86架构下的VMX扩展,讨论了在VMX下虚拟CPU的完整生命周期。以Guest通过内存映射(MMIO)方式访问外设为例,展示了KVM如何完整地模拟一个CPU指令。然后,我们探讨了KVM是如何模拟多处理器系统的。最后,通过一个具体的KVM用户空间部分的实例,带领读者直观地体会CPU虚拟化的概念。

第2章讨论内存虚拟化。这一章首先简略地介绍了内存寻址的基本原理,然后分别探讨了实模式Guest以及保护模式Guest的内存寻址,包括大家比较熟悉的影子页表等。最后,我们讨论了在硬件虚拟化支

持下,即EPT模式下从Guest的虚拟地址到Host的物理地址的翻译过程。

第3章讨论中断虚拟化。这一章我们从最初IBM PC为单核系统设计的PIC(8259A)开始,讨论到为多核系统设计的APIC,再到绕开I/O APIC、从设备直接向LAPIC发送基于消息的MSI。最后,我们讨论了 Intel为了提高效率是如何从硬件层面对虚拟化中断进行支持的,以及 KVM是如何使用它们的。

第4章和第5章讨论外设虚拟化。我们从完全虚拟化开始,讨论到半虚拟化,最后讨论到Intel的VT-d支持下的硬件辅助虚拟化。其间,我们通过实现一个模拟串口,带领读者直观地体会设备虚拟化的基本原理,然后带领读者深入了解Virito标准。最后,我们还探讨了支持SR-IOV的DMA重映射和中断重映射。

第6章以一个典型的Overlay网络为例,从虚拟机访问外部主机、 外部主机访问虚拟机两个方面,分别探讨了计算节点、网络节点上的 网络虚拟化技术。

#### 勘误和支持

由于作者水平和编写时间有限,书中难免出现一些错误或者不准确的地方,恳请读者批评指正。来信请发送至邮箱

baisheng\_wang@163.com或yfc@hzbook.com,我们会尽自己最大努力给予回复。

#### 致谢

特别感谢机械工业出版社华章公司的杨福川编辑,在这5年多的时间里,他不断地鼓励我,耐心地支持我写作。在我每每要放弃时,都是他的鼓励让我坚持了下来。同他的一次对话令我印象深刻,我问他如何看待"偏底层的题材比较小众"这一问题,他坚毅地回答:只要是有价值的知识,总得有人来做,这是他的使命。

同时也要感谢机械工业出版社华章公司的栾传龙编辑,他为本书 花费了大量的个人时间,并在本书编辑阶段提出了宝贵的修改意见, 感谢他专业且细致的工作。

最后,感谢我的妻子,她担起全部家务琐事和教育孩子的重任, 让我把全部精力都放在追求理想上。

王柏生

2020年8月

## 第1章 CPU虚拟化

在本章中,我们首先介绍了CPU虚拟化的基本概念,探讨了x86架构在虚拟化时面临的障碍,以及为支持CPU虚拟化,Intel在硬件层面实现的扩展VMX。我们介绍了在VMX扩展支持下,虚拟CPU从Host模式到Guest模式,再回到Host模式的完整生命周期。然后我们重点讨论了虚拟机CPU如何在Host模式和Guest模式之间切换,以及在Host模式和Guest模式切换时,KVM及物理CPU是如何保存虚拟CPU的上下文的。接下来,我们重点讨论了虚拟CPU在Guest模式下运行时,由于运行敏感指令而触发虚拟机退出的典型情况。我们以MMIO为例,向读者展示了KVM如何完整地模拟一个CPU指令,以及KVM是如何模拟多核处理器的。在本章的最后,我们通过一个具体的KVM用户空间的实例,向读者直观地展示了CPU虚拟化的概念。

### 1.1 x86架构CPU虚拟化

Gerald J. Popek和Robert P. Goldberg在1974年发表的论文 "Formal Requirements for Virtualizable Third Generation Architectures"中提出了虚拟化的3个条件:

- 1)等价性,即VMM需要在宿主机上为虚拟机模拟出一个本质上与物理机一致的环境。虚拟机在这个环境上运行与其在物理机上运行别无二致,除了可能因为资源竞争或者VMM的干预导致在虚拟环境中表现略有差异,比如虚拟机的I/0、网络等因宿主机的限速或者多个虚拟机共享资源,导致速度可能要比独占物理机时慢一些。
- 2)高效性,即虚拟机指令执行的性能与其在物理机上运行相比并 无明显损耗。该标准要求虚拟机中的绝大部分指令无须VMM干预而直接 运行在物理CPU上,比如我们在x86架构上通过Qemu运行的ARM系统并不 是虚拟化,而是模拟。
- 3)资源控制,即VMM可以完全控制系统资源。由VMM控制协调宿主机资源给各个虚拟机,而不能由虚拟机控制了宿主机的资源。

#### 1.1.1 陷入和模拟模型

为了满足Gerald J. Popek和Robert P. Goldberg提出的虚拟化的3个条件,一个典型的解决方案是陷入和模拟(Trap and Emulate)模型。

一般来说,处理器分为两种运行模式:系统模式和用户模式。相应地,CPU的指令也分为特权指令和非特权指令。特权指令只能在系统模式运行,如果在用户模式运行就将触发处理器异常。操作系统允许内核运行在系统模式,因为内核需要管理系统资源,需要运行特权指令,而普通的用户程序则运行在用户模式。

在陷入和模拟模型下,虚拟机的用户程序仍然运行在用户模式,但是虚拟机的内核也将运行在用户模式,这种方式称为特权级压缩(Ring Compression)。在这种方式下,虚拟机中的非特权指令直接运行在处理器上,满足了虚拟化标准中高效的要求,即大部分指令无须VMM干预直接在处理器上运行。但是,当虚拟机执行特权指令时,因为是在用户模式下运行,将触发处理器异常,从而陷入VMM中,由VMM代理虚拟机完成系统资源的访问,即所谓的模拟(emulate)。如此,又满足了虚拟化标准中VMM控制系统资源的要求,虚拟机将不会因为可以直接运行特权指令而修改宿主机的资源,从而破坏宿主机的环境。

### 1.1.2 x86架构虚拟化的障碍

Gerald J. Popek和Robert P. Goldberg指出,修改系统资源的,或者在不同模式下行为有不同表现的,都属于敏感指令。在虚拟化场景下,VMM需要监测这些敏感指令。一个支持虚拟化的体系架构的敏感指令都属于特权指令,即在非特权级别执行这些敏感指令时CPU会抛出异常,进入VMM的异常处理函数,从而实现了控制VM访问敏感资源的目的。

但是,x86架构恰恰不能满足这个准则。x86架构并不是所有的敏感指令都是特权指令,有些敏感指令在非特权模式下执行时并不会抛出异常,此时VMM就无法拦截处理VM的行为了。我们以修改FLAGS寄存器中的IF(Interrupt Flag)为例,我们首先使用指令pushf将FLAGS寄存器的内容压到栈中,然后将栈顶的IF清零,最后使用popf指令从栈中恢复FLAGS寄存器。如果虚拟机内核没有运行在ring 0, x86的CPU并不会抛出异常,而只是默默地忽略指令popf,因此虚拟机关闭IF的目的并没有生效。

有人提出半虚拟化的解决方案,即修改Guest的代码,但是这不符合虚拟化的透明准则。后来,人们提出了二进制翻译的方案,包括静态翻译和动态翻译。静态翻译就是在运行前扫描整个可执行文件,对敏感指令进行翻译,形成一个新的文件。然而,静态翻译必须提前处

理,而且对于有些指令只有在运行时才会产生的副作用,无法静态处理。于是,动态翻译应运而生,即在运行时以代码块为单元动态地修改二进制代码。动态翻译在很多VMM中得到应用,而且优化的效果非常不错。

#### 1. 1. 3 VMX

虽然大家从软件层面采用了多种方案来解决x86架构在虚拟化时遇到的问题,但是这些解决方案除了引入了额外的开销外,还给VMM的实现带来了巨大的复杂性。于是,Intel尝试从硬件层面解决这个问题。Intel并没有将那些非特权的敏感指令修改为特权指令,因为并不是所有的特权指令都需要拦截处理。举一个典型的例子,每当操作系统内核切换进程时,都会切换cr3寄存器,使其指向当前运行进程的页表。但是,当使用影子页表进行GVA到HPA的映射时,VMM模块需要捕获Guest每一次设置cr3寄存器的操作,使其指向影子页表。而当启用了硬件层面的EPT支持后,cr3寄存器不再需要指向影子页表,其仍然指向Guest的进程的页表。因此,VMM无须再捕捉Guest设置cr3寄存器的操作,也就是说,虽然写cr3寄存器是一个特权操作,但这个操作不需要陷入VMM。

Intel开发了VT技术以支持虚拟化,为CPU增加了Virtual-Machine Extensions,简称VMX。一旦启动了CPU的VMX支持,CPU将提供两种运行模式: VMX Root Mode和VMX non-Root Mode,每一种模式都支持ring 0~ring 3。VMM运行在VMX Root Mode,除了支持VMX外,VMX Root Mode和普通的模式并无本质区别。VM运行在VMX non-Root

Mode, Guest无须再采用特权级压缩方式, Guest kernel可以直接运行在VMX non-Root Mode的ring 0中,如图1-1所示。



图1-1 VMX运行模式

处于VMX Root Mode的VMM可以通过执行CPU提供的虚拟化指令 VMLaunch切换到VMX non-Root Mode, 因为这个过程相当于进入

Guest,所以通常也被称为VM entry。当Guest内部执行了敏感指令,比如某些I/O操作后,将触发CPU发生陷入的动作,从VMX non-Root Mode切换回VMX Root Mode,这个过程相当于退出VM,所以也称为VM exit。然后VMM将对Guest的操作进行模拟。相比于将Guest的内核也运行在用户模式(ring 1~ring 3)的方式,支持VMX的CPU有以下3点不同:

- 1)运行于Guest模式时,Guest用户空间的系统调用直接陷入Guest模式的内核空间,而不再是陷入Host模式的内核空间。
- 2)对于外部中断,因为需要由VMM控制系统的资源,所以处于Guest模式的CPU收到外部中断后,则触发CPU从Guest模式退出到Host模式,由Host内核处理外部中断。处理完中断后,再重新切入Guest模式。为了提高I/0效率,Intel支持外设透传模式,在这种模式下,Guest不必产生VM exit,"设备虚拟化"一章将讨论这种特殊方式。
- 3)不再是所有的特权指令都会导致处于Guest模式的CPU发生VMexit,仅当运行敏感指令时才会导致CPU从Guest模式陷入Host模式,因为有的特权指令并不需要由VMM介入处理。

如同一个CPU可以分时运行多个任务一样,每个任务有自己的上下 文,由调度器在调度时切换上下文,从而实现同一个CPU同时运行多个 任务。在虚拟化场景下,同一个物理CPU"一人分饰多角",分时运行

着Host及Guest,在不同模式间按需切换,因此,不同模式也需要保存自己的上下文。为此,VMX设计了一个保存上下文的数据结构:VMCS。每一个Guest都有一个VMCS实例,当物理CPU加载了不同的VMCS时,将运行不同的Guest如图1-2所示。



图1-2 多个Guest切换

VMCS中主要保存着两大类数据,一类是状态,包括Host的状态和 Guest的状态,另外一类是控制Guest运行时的行为。其中:

- 1) Guest-state area,保存虚拟机状态的区域。当发生VM exit时,Guest的状态将保存在这个区域;当VM entry时,这些状态将被装载到CPU中。这些都是硬件层面的自动行为,无须VMM编码干预。
- 2) Host-state area, 保存宿主机状态的区域。当发生VM entry 时, CPU自动将宿主机状态保存到这个区域; 当发生VM exit时, CPU自动从VMCS恢复宿主机状态到物理CPU。
- 3) VM-exit information fields。当虚拟机发生VM exit时,VMM 需要知道导致VM exit的原因,然后才能"对症下药",进行相应的模拟操作。为此,CPU会自动将Guest退出的原因保存在这个区域,供VMM 使用。
- 4) VM-execution control fields。这个区域中的各种字段控制着虚拟机运行时的一些行为,比如设置Guest运行时访问cr3寄存器时是否触发VM exit; 控制VM entry与VM exit时行为的VM-entry control fields和VM-exit control fields。此外还有很多不同功能的区域,我们不再一一列举,读者如有需要可以查阅Intel手册。

在创建VCPU时,KVM模块将为每个VCPU申请一个VMCS,每次CPU准备切入Guest模式时,将设置其VMCS指针指向即将切入的Guest对应的

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/vmx.c
static struct kvm vcpu *vmx vcpu load(struct kvm vcpu
*vcpu)
   u64 phys addr = pa(vcpu->vmcs);
   int cpu;
   cpu = get cpu();
    if (per cpu(current vmcs, cpu) != vcpu->vmcs) {
        per cpu(current vmcs, cpu) = vcpu->vmcs;
        asm volatile (ASM VMX VMPTRLD RAX "; setna %0"
                  : "=g"(error) : "a"(&phys addr), "m"
(phys_addr)
                  : "cc");
    }
}
```

并不是所有的状态都由CPU自动保存与恢复,我们还需要考虑效率。以cr2寄存器为例,大多数时候,从Guest退出Host到再次进入Guest期间,Host并不会改变cr2寄存器的值,而且写cr2的开销很大,如果每次VM entry时都更新一次cr2,除了浪费CPU的算力毫无意义。因此,将这些状态交给VMM,由软件自行控制更为合理。

### 1.1.4 VCPU生命周期

对于每个虚拟处理器(VCPU),VMM使用一个线程来代表VCPU这个实体。在Guest运转过程中,每个VCPU基本都在如图1-3所示的状态中不断地转换。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图1-3 VCPU生命周期

- 1)在用户空间准备好后,VCPU所在线程向内核中KVM模块发起一个ioctl请求KVM\_RUN,告知内核中的KVM模块,用户空间的操作已经完成,可以切入Guest模式运行Guest了。
- 2)在进入内核态后,KVM模块将调用CPU提供的虚拟化指令切入Guest模式。如果是首次运行Guest,则使用VMLaunch指令,否则使用VMResume指令。在这个切换过程中,首先,CPU的状态(也就是Host的状态)将会被保存到VMCS中存储Host状态的区域,非CPU自动保存的状态由KVM负责保存。然后,加载存储在VMCS中的Guest的状态到物理CPU,非CPU自动恢复的状态则由KVM负责恢复。
- 3)物理CPU切入Guest模式,运行Guest指令。当执行Guest指令遇到敏感指令时,CPU将从Guest模式切回到Host模式的ring 0,进入Host内核的KVM模块。在这个切换过程中,首先,CPU的状态(也就是Guest的状态)将会被保存到VMCS中存储Guest状态的区域,然后,加载存储在VMCS中的Host的状态到物理CPU。同样的,非CPU自动保存的状态由KVM模块负责保存。
- 4)处于内核态的KVM模块从VMCS中读取虚拟机退出原因,尝试在 内核中处理。如果内核中可以处理,那么虚拟机就不必再切换到Host

模式的用户态了,处理完后,直接快速切回Guest。这种退出也称为轻量级虚拟机退出。

5)如果内核态的KVM模块不能处理虚拟机退出,那么VCPU将再进行一次上下文切换,从Host的内核态切换到Host的用户态,由VMM的用户空间部分进行处理。VMM用户空间处理完毕,再次发起切入Guest模式的指令。在整个虚拟机运行过程中,步骤1~5循环往复。

下面是KVM切入、切出Guest的代码:

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/vmx.c
static int vmx vcpu run(struct kvm vcpu *vcpu, ...)
    u8 fail;
    u16 fs sel, gs_sel, ldt_sel;
    int fs gs ldt reload needed;
again:
        /* Enter guest mode */
        "jne launched \n\t"
        ASM VMX VMLAUNCH "\n\t"
        "jmp kvm vmx return \n\t"
        "launched: " ASM VMX VMRESUME "\n\t"
        ".globl kvm vmx return \n\t"
        "kvm vmx return: "
        /* Save guest registers, load host registers, keep
flags */
        if (kvm handle exit(kvm run, vcpu)) {
          goto again;
    }
```

```
return 0;
}
```

在从Guest退出时,KVM模块首先调用函数kvm\_handle\_exit尝试在内核空间处理Guest退出。函数kvm\_handle\_exit有个约定,如果在内核空间可以成功处理虚拟机退出,或者是因为其他干扰比如外部中断导致虚拟机退出等无须切换到Host的用户空间,则返回1;否则返回0,表示需要求助KVM的用户空间处理虚拟机退出,比如需要KVM用户空间的模拟设备处理外设请求。

如果内核空间成功处理了虚拟机的退出,则函数kvm\_handle\_exit返回1,在上述代码中即直接跳转到标签again处,然后程序流程会再次切入Guest。如果函数kvm\_handle\_exit返回0,则函数vmx\_vcpu\_run结束执行,CPU从内核空间返回到用户空间,以kvmtool为例,其相关代码片段如下:

根据代码可见,kvmtool发起进入Guest的代码处于一个for的无限循环中。当从KVM内核空间返回用户空间后,kvmtool在用户空间处理Guest的请求,比如调用模拟设备处理I/O请求。在处理完Guest的请求后,重新进入下一轮for循环,kvmtool再次请求KVM模块切入Guest。

### 1.2 虚拟机切入和退出

在这一节,我们讨论内核中的KVM模块如何切入虚拟机,以及围绕 着虚拟机切入和退出进行的上下文保存。

#### 1.2.1 GCC内联汇编

KVM模块中切入Guest模式的代码使用GCC的内联汇编编写,为了理解这段代码,我们需要简要地介绍一下这段内联汇编涉及的语法,其基本语法模板如下:

#### (1) 关键字asm和volatile

asm为GCC关键字,表示接下来要嵌入汇编代码,如果asm与程序中 其他命名冲突,可以使用 asm 。

volatile为可选关键字,表示不需要GCC对下面的汇编代码做任何 优化,类似的,GCC也支持\_\_volatile\_\_。

#### (2) 汇编指令 (assembler template)

这部分即要嵌入的汇编指令,由于是在C语言中内联汇编代码,因此须用双引号将命令括起来。如果内嵌多行汇编指令,则每条指令占用1行,每行指令使用双引号括起来,以后缀\n\t结尾,其中\n为

newline的缩写,\t为tab的缩写。由于GCC将每条指令以字符串的形式传递给汇编器AS,所以我们使用\n\t分隔符来分隔每一条指令,示例代码如下:

当使用扩展模式,即包含output、input和clobber list部分时, 汇编指令中需要使用两个"%"来引用寄存器,比如%%rax;使用一个 "%"来引用输入、输出操作数,比如%1,以便帮助GCC区分寄存器和 由C语言提供的操作数。

### (3) 输出操作数 (output operands)

内联汇编有零个或多个输出操作数,用来指示内联汇编指令修改了C代码中的变量。如果有多个输出参数,则需要对每个输出参数进行分隔。每个输出操作数的格式为:

```
[[asmSymbolicName]] constraint (cvariablename)
```

我们可以为输出操作数指定一个名字asmSymbolicName,汇编指令中可以使用这个名字引用输出操作数。

除了使用名字引用操作数外,还可以使用序号引用操作数。比如 输出操作数有两个,那么可以用%0引用第1个输出操作数,%1引用第2 个操作数,以此类推。

输出操作数的约束部分必须以"="或者"+"作为前缀,"="表示只写,"+"表示读写。在前缀之后,就可以是各种约束了,比如"=a"表示先将结果输出至rax/eax寄存器,然后再由rax/eax寄存器更新相应的输出变量。

cvariablename为代码中的C变量名字,需要使用括号括起来。

#### (4) 输入操作数 (input operands)

内联汇编可以有零个或多个输入操作数,输入操作数来自C代码中的变量或者表达式,作为汇编指令的输入,每个输入操作数的格式如下:

[[asmSymbolicName]] constraint (cexpression)

同输出操作数相同,也可以为每个输入操作数指定名字 asmSymbolicName,汇编指令中可以使用这个名字引用输入操作数。

除了使用名字引用输入操作数外,还可以使用序号引用输入操作数。输入操作数的序号以最后一个输出操作数的序号加1开始,比如输

出操作数有两个,输入操作数有3个,那么需要使用%2引用第1个输入操作数,%3引用第2个输入操作数,以此类推。

除了不必以"="或者"+"前缀开头外,输入操作数的前缀与输出操作数基本相同。除了寄存器约束外,在后面的代码中我们还会看到"i"这个约束,表示这个输入操作数是个立即数(immediate integer)。

cexpression为代码中的C变量或者表达式,需要使用括号括起来。

#### (5) clobber list

某些汇编指令执行后会有一些副作用,可能会隐性地影响某些寄存器或者内存的值,如果被影响的寄存器或者内存并没有在输入、输出操作数中列出来,那么需要将这些寄存器或者内存列入clobber list。通过这种方式,内联汇编告知GCC,需要GCC"照顾"好这些被影响的寄存器或者内存,比如必要时需要在执行内联汇编指令前保存好寄存器,而在执行内联汇编指令后恢复寄存器的值。

接下来我们来看一个具体的例子。这个例子是一个加法运算,一个加数是val,值为100,另外一个加数是一个立即数400,计算结果保存到变量sum中:

```
01 int val = 100, sum = 0;
02
03 asm ("movl %1, %%rax; \n\t"
         "movl %c[addend], %%rbx; \n\t"
04
         "addl %%rbx, %%rax; \n\t"
05
         "movl %%rax, %0; \n\t"
06
07
        : "="(sum)
08
09
         : (c) (val), [addend]"i"(400)
10
         : "rbx"
11
        );
```

我们先来看第3行的汇编指令。因为存在寄存器引用和通过序号引用的操作数,所以使用两个"%"引用寄存器。%1引用的是输入操作数val,其中c表示使用rcx寄存器保存val,也就是说在执行这条汇编指令前,首先将val的值赋值到rcx寄存器中,然后汇编指令再将rcx寄存器的值赋值到rax寄存器中。

第4行的汇编指令引用的addend是第2个输入操作数的符号名字,因为这是一个立即数,所以这个变量前面使用了c修饰符。这是GCC的一个语法,表示后面是个立即数。

第5条指令求rbx寄存器和rax寄存器的和,并将结果保存到rax寄存器中。

第6条指令中的%0引用的是输出操作数sum,这是C代码中的变量,因为sum是只写的输出操作数,所以使用约束"="。所以第6行的汇编指令是将计算的结果存储到变量sum中。

从这段代码中我们看到,在汇编代码中使用了rbx寄存器,而rbx寄存器没有出现在输出、输入操作数中,所以内联汇编需要把rbx寄存器列入clobber list中,见第10行代码,告诉GCC汇编指令污染了rbx寄存器,如果有必要,则需要在执行内联汇编指令前自行保存rbx寄存器,执行内联汇编指令后再自行恢复rbx寄存器。

### 1.2.2 虚拟机切入和退出及相关的上下文保存

了解了内联汇编的语法后,接下来我们开始探讨虚拟机切入和退出部分的内联汇编指令:

```
commit 1c696d0e1b7c10e1e8b34cb6c797329e3c33f262
KVM: VMX: Simplify saving guest rcx in vmx vcpu run
linux.git/arch/x86/kvm/vmx.c
01 static void vmx vcpu run(struct kvm vcpu *vcpu)
02 {
03
       struct vcpu vmx *vmx = to vmx(vcpu);
04
05
       asm(
06
           /* Store host registers */
07
           "push %%"R"dx; push %%"R"bp;"
08
           "push %%"R"cx \n\t"
09
           "cmp %%"R"sp, %c[host rsp](%0) \n\t"
10
           "je 1f \n\t"
11
           "mov %%"R"sp, %c[host rsp](%0) \n\t"
12
            ex(ASM VMX VMWRITE RSP RDX) "\n\t"
           "1: \n\t"
13
           /* Reload cr2 if changed */
14
15
           "mov %c[cr2](%0), %%"R"ax \n\t"
           "mov %%cr2, %%"R"dx \n\t"
16
17
           "cmp %%"R"ax, %%"R"dx \n\t"
18
           "je 2f \n\t"
19
           "mov %%"R"ax, %%cr2 \n\t"
20
           "2: \n\t"
21
           /* Check if vmlaunch of vmresume is needed */
22
           "cmpl $0, %c[launched](%0) \n\t"
23
           /* Load guest registers. Don't clobber flags.
* /
24
           "mov %c[rax](%0), %%"R"ax \n\t"
25
           "mov %c[rbx](%0), %%"R"bx \n\t"
26
           "mov %c[rcx](%0), %%"R"cx \n\t" /* kills %0
2.7
(ecx) */
28
```

```
29
           /* Enter guest mode */
30
           "jne .Llaunched \n\t"
            ex(ASM VMX VMLAUNCH) "\n\t"
31
32
           "jmp .Lkvm vmx_return \n\t"
33
           ".Llaunched: " ex(ASM VMX VMRESUME) "\n\t"
34
           ".Lkvm vmx return: "
35
           /* Save guest registers, load host registers,
keep ...*/
36
           "xchq %0,
                          (%%"R"sp) \n\t"
37
           "mov %%"R"ax, %c[rax](%0) \n\t"
38
           "mov %%"R"bx, %c[rbx](%0) \n\t"
           "pop"Q" %c[rcx](%0) \n\t"
39
40
           "mov %%"R"dx, %c[rdx](%0) \n\t"
41
           "mov %%cr2, %%"R"ax
42
                                 \n\t"
43
           "mov %%"R"ax, %c[cr2](%0) \n\t"
44
45
           "pop %%"R"bp; pop %%"R"dx \n\t"
46
           "setbe %c[fail](%0) \n\t"
             : : "c"(vmx), "d"((unsigned long)HOST_RSP),
47
48
           [launched] "i" (offsetof (struct vcpu vmx,
launched)),
49
           [fail]"i"(offsetof(struct vcpu vmx, fail)),
50
           [host rsp]"i"(offsetof(struct vcpu vmx,
host rsp)),
51
           [rax]"i"(offsetof(struct vcpu vmx,
52
                       vcpu.arch.regs[VCPU REGS RAX])),
53
           [rbx]"i"(offsetof(struct vcpu vmx,
54
                       vcpu.arch.regs[VCPU REGS RBX])),
55
56
           [cr2]"i"(offsetof(struct vcpu vmx,
vcpu.arch.cr2))
             : "cc", "memory"
57
58
           , R"ax", R"bx", R"di", R"si"
59 #ifdef CONFIG X86 64
           , "r8", "r9", "r10", "r11", "r12", "r13",
"r14", "r15"
61 #endif
62
             );
63
64 }
```

CPU从Host模式切换到Guest模式时,并不会自动保存部分寄存器,典型的比如通用寄存器。因此,第7行代码KVM将宿主机的通用寄存器保存到栈中。当发生VM退出时,KVM从栈中将这些保存的宿主机的通用寄存器恢复到CPU的物理寄存器中。这里,宏R在64位下值为r,32位下为e,所以通过定义这个宏,从编码层面更简洁地支持64位和32位。但是读者可能有疑问,为什么这里只保存这两个寄存器?事实上,KVM最初的实现是将所有的通用寄存器都压入栈中了。后来使用了GCC内联汇编的clobber list特性,将所有可能会被内联汇编代码影响的寄存器都写入clobber list中,GCC自己负责保存和恢复操作这些寄存器的内容。代码第57~61行就是clobber list。这里面有两个特殊的寄存器:rdx/edx和rbp/ebp,其中rdx/edx寄存器是GCC保留的regparm特性,不能放在clobber list中,另外一个rbp/ebp寄存器也不生效,所以KVM手动保存了这两个寄存器。

此外,KVM在第8行代码保存了rcx/ecx寄存器,这里的rcx/ecx寄存器有着特殊的使命。当从Guest退出到Host时,CPU不会自动保存Guest的一些寄存器,典型的如通用寄存器,KVM手动将其保存到了结构体vcpu\_vmx中的子结构体中。因此,在Guest退出的那一刻,首先必须要获取结构体vcpu\_vmx的实例,也就是第3行代码中的变量vmx,将CPU寄存器中的状态保存到这个vmx中,也就是说,在保存完Guest的状态后,才能进行其他操作,避免破坏Guest的状态。于是,每次从Host切入Guest前的最后一刻,KVM将vmx的地址压入栈顶,然后在Guest退

出时从栈顶第一时间取出vmx。那么如何将vmx压入栈顶呢?参见第47行代码,这里使用了GCC内联汇编的input约束,即在执行汇编代码前,告诉编译器将变量vmx加载到rcx/ecx寄存器,那么在执行第8行代码,即将rcx/ecx寄存器的内容压入栈时,实际上是将变量vmx压入栈顶了。

在Guest退出时,CPU会自动将VMCS中Host的rsp/esp寄存器恢复到物理CPU的rsp/esp寄存器中,所以此时可以访问VCPU线程在Host态下的栈。在Guest退出后的第1行代码,即第36行代码,调用xchg指令将栈顶的值和序号%0指代的变量进行交换,根据第47行代码可见,%0指代变量vmx,对应的寄存器是rcx/ecx,也就是说,这行代码将切入Guest之前保存到栈顶的变量vmx的地址恢复到了rcx/ecx寄存器中,%0引用的也是这个地址,那么就可以使用%0引用这个地址保存Guest的寄存器了。

读者可能会问,Guest没有使用变量vmx,也没有破坏它,那么 Host是否可以直接使用这个变量呢?事实上,从底层来看,对于存放 在栈中的变量vmx,GCC通常使用栈帧基址指针rbp/ebp或寄存器引用。 但是,在Guest退出的第一时间,除了专用寄存器,这些通用寄存器中 保存的都是Guest的状态,所以自然也无法通过rbp/ebp加偏移的方式 来引用vmx。因为退出Guest时CPU自动恢复Host的栈顶指针,所以KVM 巧妙地利用了这一点,借助栈顶保存vmx。然后,通过交换栈顶的变量

和rcx/ecx寄存器,实现了在rcx/ecx寄存器中引用vmx的同时,又将Guest的rcx/ecx寄存器的状态保存到了栈中。

获取到了保存Guest状态的地址,接下来保存Guest的状态,见代码第37~43行。

退出Guest后的第1行代码(即第36行)将Guest的rcx/ecx寄存器的值保存到了栈中,所以第39行代码从栈顶弹出Guest的rcx/ecx的值到保存Guest状态的内存中rcx/ecx相应的位置。

并不是每次Guest退出到切入,Host的栈都会发生变化,因此Host的rsp/esp也无须每次都更新。只有rsp/esp变化了,才需要更新VMCS中Host的rsp/esp字段,以减少不必要的写VMCS操作。所以KVM在VCPU中记录了host\_rsp的值,用来比较rsp/esp是否发生了变化,见代码第9~13行。

将Host的rsp/esp写入VMCS中的指令是:

ASM\_VMX\_VMWRITE\_RSP\_RDX

写VMCS的指令有两个参数,一个指明写VMCS中哪个字段,另外一个是写入的值。rsp/esp很好理解,指明写入的值在rsp/esp寄存器里。那么rdx是什么呢?见第47行代码对寄存器rdx/edx的约束:

#### 结合宏HOST\_RSP的定义:

可见,ASM\_VMX\_VMWRITE\_RSP\_RDX就是将rsp/esp的值写入VMCS中 Host的rsp字段。

VMX没有定义CPU自动保存cr2寄存器,但是事实上,Host可能更改cr2的值,以下面这段代码为例:

```
commit 1c696d0e1b7c10e1e8b34cb6c797329e3c33f262
KVM: VMX: Simplify saving guest rcx in vmx_vcpu_run
linux.git/arch/x86/kvm/x86.c
void kvm_inject_page_fault(struct kvm_vcpu *vcpu, ...)
{
    ++vcpu->stat.pf_guest;
    vcpu->arch.cr2 = fault->address;
    kvm_queue_exception_e(vcpu, PF_VECTOR, fault->error_code);
}
```

所以,在切入Guest前,KVM检测物理CPU的cr2寄存器与VCPU中保存的Guest的cr2寄存器是否相同,如果不同,则需要使用Guest的cr2

寄存器更新物理CPU的cr2寄存器,见第14~20行代码。但是绝大数情况下,从Guest退出到下一次切入Guest, cr2寄存器的值不会发生变化,另一方面,加载cr2寄存器的开销很大,所以只有在cr2寄存器发生变化时才需要重新加载cr2寄存器。

有些Guest的退出是由页面异常引起的,比如通过MMIO方式访问外设的I/O,而页面异常的地址会记录在cr2寄存器中,因此在Guest退出时,KVM需要保存Guest的cr2,见代码第42~43行。由于指令格式的限制,mov指令不支持控制寄存器到内存地址的复制,因此需要通过rax/eax寄存器中转一下。

在切入Guest前,除了加载cr2寄存器外,还需要加载那些物理CPU不会自动加载的通用寄存器,见代码第24~27行。

考虑到xchg是个原子操作,会锁住地址总线,因此为了提高效率,后来KVM摒弃了这条指令,设计了一种新的方案。KVM在VCPU的栈中为Guest的rcx/ecx寄存器分配了一个位置。这样,当Guest退出时,在使用rcx/ecx寄存器引用变量vmx前,可以将Guest的rcx/ecx寄存器临时保存到VCPU的栈中为其预留的位置:

```
commit 40712faeb84dacfcb3925a88231daa08b3624d34
KVM: VMX: Avoid atomic operation in vmx_vcpu_run
linux.git/arch/x86/kvm/vmx.c
01 static void vmx_vcpu_run(struct kvm_vcpu *vcpu)
02 {
03  ...
```

```
04
       asm(
05
           /* Store host registers */
06
           "push %%"R"dx; push %%"R"bp;"
07
           "push %%"R"cx \n\t" /* placeholder for quest
rcx */
08
           "push %%"R"cx \n\t"
09
10
           ".Lkvm vmx return: "
           /* Save quest registers, load host registers,
11
...*/
12
           "mov %0, %c[wordsize](%%"R"sp) \n\t"
13
           "pop %0 \n\t"
14
           "mov %%"R"ax, %c[rax](%0) \n\t"
           "mov %%"R"bx, %c[rbx](%0) \n\t"
15
           "pop"Q" %c[rcx](%0) \n\t"
16
17
18
           [wordsize]"i"(sizeof(ulong))
19
20 }
```

第7行代码就是KVM为Guest的rcx/ecx寄存器在栈上预留的空间, 第8行代码是将变量vmx压入栈中。

在Guest退出的那一刻,CPU的rcx/ecx寄存器中存储的是Guest的状态,所以使用rcx/ecx寄存器前,需要将Guest的状态保存起来。保存的位置就是进入Guest前,KVM为其在栈上预留的位置,即栈顶的下一个位置,见第12行代码,即栈顶加上一个字(word)的偏移。

保存好Guest的值后,rcx/ecx寄存器就可以使用了,第13行代码 将栈顶的值即vmx弹出到rcx/ecx寄存器中。弹出栈顶的vmx后,下面就 是Guest的rcx/ecx寄存器了,所以第16行代码将Guest的rcx/ecx寄存 器保存到结构体VCPU中的相关寄存器数组中。

### 1.3 陷入和模拟

虚拟机进入Guest模式后,并不会永远处于Guest模式。从Host的角度来说,VM就是Host的一个进程,一个Host上的多个VM与Host共享系统的资源。因此,当访问系统资源时,就需要退出到Host模式,由Host作为统一的管理者代为完成资源访问。

比如当虚拟机进行I/O访问时,首先需要陷入Host,VMM中的虚拟磁盘收到I/O请求后,如果虚拟机磁盘镜像存储在本地文件,那么就代为读写本地文件,如果是存储在远端集群,那么就通过网络发送到远端存储集群。再比如访问设备I/O内存映射的地址空间,当访问这些地址时,将触发页面异常,但是这些地址对应的不是内存,而是模拟设备的I/O空间,因此需要KVM介入,调用相应的模拟设备处理I/O。通常虚拟机并不会呈现Host的CPU信息,而是呈现一个指定的CPU型号,在这种情况下,显然cpuid指令也不能在Guest模式执行,需要KVM介入对cpuid指令进行模拟。

当然,除了Guest主动触发的陷入,还有一些陷入是被动触发的,比如外部时钟中断、外设的中断等。对于外部中断,一般都不是来自Guest的诉求,而只是需要Guest将CPU资源让给Host。

### 1.3.1 访问外设

前文中提到,虚拟化的3个条件之一是资源控制,即由VMM控制和协调宿主机资源给各个虚拟机,而不能由虚拟机控制宿主机的资源。 以虚拟机的不同处理器之间发送核间中断为例,核间中断是由一个CPU 通过其对应的LAPIC发送中断信号到目标CPU对应的LAPIC,如果不加限 制地任由Guest访问CPU的物理LAPIC芯片,那么这个中断信号就可能被 发送到其他物理CPU了。而对于虚拟化而言,不同的CPU只是不同的线 程,核间中断本质上是在同一个进程的不同线程之间发送中断信号。 当Guest的一个CPU(线程)发送核间中断时,应该陷入VMM中,由虚拟 的LAPIC找到目标CPU(线程),向目标CPU(线程)注入中断。

常用的访问外设方式包括PIO (programmed I/O) 和 MMIO (memory-mapped I/O)。在这一节,我们重点探讨MMIO,然后简单地介绍一下PIO,更多内容将在"设备虚拟化"一章中讨论。

#### 1. MMIO

MMIO是PCI规范的一部分,I/O设备被映射到内存地址空间而不是 I/O空间。从处理器的角度来看,I/O映射到内存地址空间后,访问外设与访问内存一样,简化了程序设计。以MMIO方式访问外设时不使用 专用的访问外设的指令(out、outs、in、ins),是一种隐式的I/O访

问,但是因为这些映射的地址空间是留给外设的,因此CPU将产生页面 异常,从而触发虚拟机退出,陷入VMM中。以LAPIC为例,其使用一个 4KB大小的设备内存保存各个寄存器的值,内核将这个4KB大小的页面 映射到地址空间中:

代码中地址0xFEE00000是32位x86架构为LAPIC的4KB的设备内存分配的总线地址,映射到地址空间中的逻辑地址为apic\_reg。LAPIC各个寄存器都存储在这个4KB设备内存中,各个寄存器可以使用相对于4KB内存的偏移寻址。比如,icr寄存器的低32位的偏移为0x300,因此icr寄存器的逻辑地址为apic\_reg+0x300,此时访问icr寄存器就像访问普通内存一样了,写icr寄存器的代码如下所示:

```
linux-1.3.31/arch/i386/kernel/smp.c
void smp_boot_cpus(void)
```

当Guest执行这条指令时,由于这是为LAPIC保留的地址空间,因 此将触发Guest发生页面异常,进入KVM模块:

显然对于这种页面异常,缺页异常处理函数是没法处理的,因为这个地址范围根本就不是留给内存的,所以,最后逻辑就到了函数 emulate\_instruction。后面我们会看到,为了提高效率和简化实现,

Intel VMX增加了一种原因为apic access的虚拟机退出,我们会在"中断虚拟化"一章中讨论。可以毫不夸张地说,MMIO的模拟是KVM指令模拟中较为复杂的,代码非常晦涩难懂。要理解MMIO的模拟,需要对x86指令有所了解。我们首先来看一下x86指令的格式,如图1-4所示。

| instruction<br>prefixes | opcode | ModR/M | SIB | displacement | immediate |
|-------------------------|--------|--------|-----|--------------|-----------|
| prenices                |        |        |     |              |           |

图1-4 x86指令格式

首先是指令前缀(instruction prefixes),典型的比如lock前缀,其对应常用的原子操作。当指令前面添加了lock前缀,后面的操作将锁内存总线,排他地进行该次内存读写,高性能编程领域经常使用原子操作。此外,还有常用于mov系列指令之前的rep前缀等。

每一个指令都包含操作码(opcode),opcode就是这个指令的索引,占用1~3字节。opcode是指令编码中最重要的部分,所有的指令都必须有opcode,而其他的5个域都是可选的。

与操作码不同,操作数并不都是嵌在指令中的。操作码指定了寄存器以及嵌入在指令中的立即数,至于是在哪个寄存器、在内存的哪

个位置、使用哪个寄存器索引内存位置,则由ModR/M和SIB通过编码查 表的方式确定。

displacement表示偏移, immediate表示立即数。

我们以下面的代码片段为例,看一下编译器将MMI0访问翻译的汇编指令:

```
// test.c
char *icr_reg;
void write() {
   *((unsigned long *)icr_reg) = 123;
}
```

我们将上述代码片段编译为汇编指令:

```
gcc -S test.c
```

核心汇编指令如下:

```
// test.s
  movq icr_reg(%rip), %rax
  movq $123, (%rax)
```

可见,这段MMIO访问被编译器翻译为mov指令,源操作数是立即数,目的操作数icr\_reg(%rip)相当于icr寄存器映射到内存地址空间中的内存地址。因为这个地址是一段特殊的地址,所以当Guest访问

这个地址,即上述第2行代码时,将产生页面异常,触发虚拟机退出,进入KVM模块。

KVM中模拟指令的入口函数是emulate\_instruction, 其核心部分在函数x86\_emulate\_memop中, 结合这个函数我们来讨论一下MMIO指令的模拟:

```
commit 97222cc8316328965851ed28d23f6b64b4c912d2
KVM: Emulate local APIC in kernel
linux.git/drivers/kvm/x86 emulate.c
01 int x86 emulate memop(struct x86 emulate ctxt *ctxt, ...)
02 {
03
      unsigned d;
04
       u8 b, sib, twobyte = 0, rex prefix = 0;
05
06
       for (i = 0; i < 8; i++) {
07
           switch (b = insn fetch(u8, 1, eip)) {
08
09
       d = opcode table[b];
10
11
       if (d & ModRM) {
12
           modrm = insn fetch(u8, 1, eip);
13
           modrm mod \mid = (modrm & 0xc0) >> 6;
14
15
       }
16
17
       switch (d & SrcMask) {
18
19
       case SrcImm:
20
           src.type = OP IMM;
21
           src.ptr = (unsigned long *) eip;
22
           src.bytes = (d & ByteOp) ? 1 : op bytes;
23
24
           switch (src.bytes) {
25
           case 1:
               src.val = insn fetch(s8, 1, eip);
26
27
               break;
28
29
       }
```

```
30
31
       switch (d & DstMask) {
32
33
       case DstMem:
34
           dst.type = OP MEM;
35
           dst.ptr = (unsigned long *)cr2;
36
           dst.bytes = (d & ByteOp) ? 1 : op bytes;
37
38
       }
39
40
       switch (b) {
41
42
       case 0x88 ... 0x8b: /* mov */
43
       case 0xc6 ... 0xc7: /* mov (sole member of Grp11)
*/
44
           dst.val = src.val;
45
           break;
46
47
48
49 writeback:
       if (!no wb) {
50
51
           switch (dst.type) {
52
53
           case OP MEM:
54
56
                    rc = ops->write emulated((unsigned
long) dst.ptr,
57
                                  &dst.val, dst.bytes,
58
                                  ctxt->vcpu);
59
60
       ctxt->vcpu->rip = eip;
61
62 }
```

函数x86\_emulate\_memop首先解析代码的前缀,即代码第6~8行。 在处理完指令前缀后,变量b通过函数insn\_fetch读入的是操作码 (opcode),然后需要根据操作码判断指令操作数的寻址方式,该方 式记录在一个数组opcode\_table中,以操作码为索引就可以读出寻址

方式,见第9行代码。如果使用了ModR/M和SIB寻址操作数,则解码ModR/M和SIB部分见第11~15行代码。

第17~29行代码解析源操作数,对于以MMI0方式写APIC的寄存器来说,源操作数是立即数,所以进入第19行代码所在的分支。因为立即数直接嵌在指令编码里,所以根据立即数占据的字节数,调用insn\_fetch从指令编码中读取立即数,见第25~27行代码。为了减少代码的篇幅,这里只列出了立即数为1字节的情况。

第31~38行代码解析目的操作数,对于以MMIO方式写APIC的寄存器来说,其目的操作数是内存,所以进入第33行代码所在的分支。本质上,这条指令是因为向目的操作数指定的地址写入时引发页面异常,而引起异常的地址记录在cr2寄存器中,所以目的操作数的地址就是cr2寄存器中的地址,见第35行代码。

确定好了源操作数和目的操作数后,接下来就要模拟操作码所对应的操作了,即第40~47行代码。对于以MMI0方式写APIC的寄存器来说,其操作是mov,所以进入第42、43行代码所在分支。这里模拟了mov指令的逻辑,将源操作数的值写入目的操作数指定的地址,见第44行代码。

指令模拟完成后,需要更新指令指针,跳过已经模拟完的指令, 否则会形成死循环,见第60行代码。

对于一个设备而言,仅仅简单地把源操作数赋值给目的操作数指向的地址还不够,因为写寄存器的操作可能会伴随一些副作用,需要设备做些额外的操作。比如,对于APIC而言,写icr寄存器可能需要LAPIC向另外一个处理器发出IPI中断,因此还需要调用设备的相应处理函数,这就是第56~58行代码的目的,函数指针write\_emulated指向的函数为emulator write emulated:

函数emulator\_write\_emulated\_onepage根据目的操作数的地址找到MMIO设备,然后kvm\_iodevice\_write调用具体MMIO设备的处理函数。对于LAPIC模拟设备,这个函数是apic mmio write。如果Guest内

核写的是icr寄存器,可以清楚地看到伴随着这个"写icr寄存器"的动作,LAPIC还有另一个副作用,即向其他CPU发送IPI:

```
commit c5ec153402b6d276fe20029da1059ba42a4b55e5
KVM: enable in-kernel APIC INIT/SIPI handling
linux.git/drivers/kvm/lapic.c
static void apic_mmio_write(struct kvm_io_device *this, ...)
{
    ...
    case APIC_ICR:
    ...
    apic_send_ipi(apic);
    ...
}
```

鉴于LAPIC的寄存器的访问非常频繁,所以Intel从硬件层面做了很多支持,比如为访问LAPIC的寄存器增加了专门退出的原因,这样就不必首先进入缺页异常函数来尝试处理,当缺页异常函数无法处理后再进入指令模拟函数,而是直接进入LAPIC的处理函数:

```
commit f78e0e2ee498e8f847500b565792c7d7634dcf54
KVM: VMX: Enable memory mapped TPR shadow (FlexPriority)
linux.git/drivers/kvm/vmx.c
static int (*kvm_vmx_exit_handlers[])(...) = {
    ...
    [EXIT_REASON_APIC_ACCESS] =
handle_apic_access,
};
static int handle_apic_access(struct kvm_vcpu *vcpu, ...)
{
    ...
    er = emulate_instruction(vcpu, kvm_run, 0, 0, 0);
    ...
}
```

#### 2. PIO

PIO使用专用的I/O指令(out、outs、in、ins)访问外设,当Guest通过这些专门的I/O指令访问外设时,处于Guest模式的CPU将主动发生陷入,进入VMM。Intel PIO指令支持两种模式,一种是普通的I/O,另一种是string I/O。普通的I/O指令一次传递1个值,对应于x86架构的指令out、in; string I/O指令一次传递多个值,对应于x86架构的指令outs、ins。因此,对于普通的I/O,只需要记录下val,而对于string I/O,则需要记录下I/O值所在的地址。

我们以向块设备写数据为例,对于普通的I/0,其使用的是out指令,格式如表1-1所示。

表1-1 out指令格式

| 指令            | 描 述                              |  |
|---------------|----------------------------------|--|
| OUT imm8, AL  | 将 al 寄存器的内容写人 I/O 端口 imm8        |  |
| OUT imm8, AX  | 将 ax 寄存器的内容写人 I/O 端口 imm8        |  |
| OUT imm8, EAX | 将 eax 寄存器的内容写入 1/O 端口 imm8       |  |
| OUT DX, AL    | 将 al 寄存器的内容写人 dx 寄存器中记录的 I/O 端口  |  |
| OUT DX, AX    | 将 ax 寄存器的内容写入 dx 寄存器中记录的 I/O 端口  |  |
| OUT DX, EAX   | 将 eax 寄存器的内容写人 dx 寄存器中记录的 I/O 端口 |  |

我们可以看到,无论哪种格式,out指令的源操作数都是寄存器al、ax、eax系列。因此,当陷入KVM模块时,KVM模块可以从Guest的rax寄存器的值中取出Guest准备写给外设的值,KVM将这个值存储到结构体kvm\_run中。对于string类型的I/0,需要记录的是数据所在的内存地址,这个地址在陷入KVM前,CPU会将其记录在VMCS的字段GUEST\_LINEAR\_ADDRESS中,KVM将这个值从VMCS中读出来,存储到结构体kvm\_run中:

然后,程序的执行流程流转到I/O模拟设备,模拟设备将从结构体kvm\_run中取出I/O相关的值,存储到本地文件镜像或通过网络发给存储集群。I/O模拟的更多细节我们将在"设备虚拟化"一章讨论。

### 1.3.2 特殊指令

有一些指令从机制上可以直接在Guest模式下本地运行,但是其在虚拟化上下文的语义与非虚拟化下完全不同。比如cpuid指令,在虚拟化上下文运行这条指令时,其本质上并不是获取物理CPU的特性,而是获取VCPU的特性;再比如hlt指令,在虚拟化上下文运行这条指令时,其本质上并不是停止物理CPU的运行,而是停止VCPU的运行。所以,这种指令需要陷入KVM进行模拟,而不能在Guest模式下本地运行。在这一节,我们以这两个指令为例,讨论这两个指令的模拟。

### 1. cpuid指令模拟

cpuid指令会返回CPU的特性信息,如果直接在Guest模式下运行,获取的将是宿主机物理CPU的各种特性,但是实际上,通过一个线程模拟的CPU的特性与物理CPU可能会有很大差别。比如,因为KVM在指令、设备层面通过软件方式进行了模拟,所以这个模拟的CPU可能要比物理CPU支持更多的特性。再比如,对于虚拟机而言,其可能在不同宿主机、不同集群之间迁移,因此也需要从虚拟化层面给出一个一致的CPU特性,所以cpuid指令需要陷入VMM特殊处理。

Intel手册中对cpuid指令的描述如表1-2所示。

表1-2 cpuid指令

| 指   | 4   | 描 述                                                                                                                          |
|-----|-----|------------------------------------------------------------------------------------------------------------------------------|
| CPI | UID | cpuid 指令根据 eax 寄存器中输入 (有时 ecx 寄存器也作为输入)。将处理器标识 (CPU 的型号、家族、类型等) 和功能信息 (比如缓存信息,CPU 是否支持 VMX、MMX 等) 返回到 eax、ebx、ecx 和 edx 寄存器中 |

cpuid指令使用eax寄存器作为输入参数,有些情况也需要使用ecx寄存器作为输入参数。比如,当eax为0时,在执行完cpuid指令后,eax中包含的是支持最大的功能(function)号,ebx、ecx、edx中是CPU制造商的ID;当eax值为2时,执行cpuid指令后,将在寄存器eax、ebx、ecx、edx中返回包括TLB、Cache、Prefetch的信息;再比如,当eax值为7,ecx值为0时,将在寄存器eax、ebx、ecx、edx中返回处理器扩展特性。

起初,KVM的用户空间通过cpuid指令获取Host的CPU特征,加上用户空间的配置,定义好VCPU支持的CPU特性,传递给KVM内核模块。KVM模块在内核中定义了接收来自用户空间定义的CPU特性的结构体:

```
commit 06465c5a3aa9948a7b00af49cd22ed8f235cdb0f
KVM: Handle cpuid in the kernel instead of punting to
userspace
linux.git/include/linux/kvm.h
struct kvm_cpuid_entry {
    __u32 function;
    __u32 eax;
    __u32 ebx;
    __u32 ecx;
    __u32 edx;
    __u32 padding;
};
```

用户空间按照如下结构体kvm\_cpuid的格式组织好CPU特性后,通过如下KVM模块提供的接口传递给KVM内核模块:

```
commit 06465c5a3aa9948a7b00af49cd22ed8f235cdb0f
KVM: Handle cpuid in the kernel instead of punting to
userspace
linux.git/include/linux/kvm.h
/* for KVM SET CPUID */
struct kvm cpuid {
   u32 padding;
    struct kvm cpuid entry entries[0];
};
linux.git/drivers/kvm/kvm main.c
static long kvm vcpu ioctl(struct file *filp,
               unsigned int ioctl, unsigned long arg)
{
    case KVM SET CPUID: {
        struct kvm_cpuid user *cpuid arg = argp;
        struct kvm cpuid cpuid;
        if (copy from user(&cpuid, cpuid arg, sizeof
cpuid))
            goto out;
        r = kvm vcpu ioctl set cpuid(vcpu, &cpuid,
cpuid arg->entries);
}
static int kvm vcpu ioctl set cpuid(struct kvm vcpu *vcpu,
                    struct kvm cpuid *cpuid,
                    struct kvm cpuid entry user
*entries)
    if (copy from user(&vcpu->cpuid entries, entries,
               cpuid->nent * sizeof(struct
kvm cpuid entry)))
```

KVM内核模块将用户空间组织的结构体kvm\_cpuid复制到内核的结构体kvm\_cpuid\_entry实例中。首次读取时并不确定entry的数量,所以第1次读取结构体kvm\_cpuid,其中的字段nent包含了entry的数量,类似读消息头。获取了entry的数量后,再读结构体中包含的entry。所以从用户空间到内核空间的复制执行了两次。

事实上,除了硬件支持的CPU特性外,KVM内核模块还提供了一些软件方式模拟的特性,所以用户空间仅从硬件CPU读取特性是不够的。为此,KVM后来实现了2.0版本的cpuid指令的模拟,即cpuid2,在这个版本中,KVM内核模块为用户空间提供了接口,用户空间可以通过这个接口获取KVM可以支持的CPU特性,其中包括硬件CPU本身支持的特性,也包括KVM内核模块通过软件方式模拟的特性,用户空间基于这个信息构造VCPU的特征。具体内容我们就不展开介绍了。

在Guest执行cpuid指令发生VM exit时,KVM会根据eax中的功能号以及ecx中的子功能号,从kvm\_cpuid\_entry实例中索引到相应的entry,使用entry中的eax、ebx、ecx、edx覆盖结构体vcpu中的数组regs中相应的字段。当再次切入Guest时,KVM会将它们加载到物理CPU的通用寄存器,这样在进入Guest后,Guest就可以从这几个寄存器读取CPU相关信息和特性。相关代码如下:

```
commit 06465c5a3aa9948a7b00af49cd22ed8f235cdb0f
KVM: Handle cpuid in the kernel instead of punting to
userspace
void kvm_emulate_cpuid(struct kvm vcpu *vcpu)
    int i;
    u32 function;
    struct kvm cpuid entry *e, *best;
    function = vcpu->regs[VCPU REGS RAX];
    for (i = 0; i < vcpu->cpuid nent; ++i) {
        e = &vcpu->cpuid entries[i];
        if (e->function == function) {
            best = e;
            break;
        }
    if (best) {
        vcpu->regs[VCPU REGS RAX] = best->eax;
        vcpu->regs[VCPU REGS RBX] = best->ebx;
        vcpu->regs[VCPU REGS RCX] = best->ecx;
        vcpu->regs[VCPU REGS RDX] = best->edx;
    }
    kvm arch ops->skip emulated instruction(vcpu);
}
```

最后,我们以一段用户空间处理cpuid的过程为例结束本节。假设我们虚拟机所在的集群由小部分支持AVX2的和大部分不支持AVX2的机器混合组成,为了可以在不同类型的Host之间迁移虚拟机,我们计划CPU的特征不支持AVX2指令。我们首先从KVM内核模块获取其可以支持的CPU特征,然后清除AVX2指令的支持,代码大致如下:

```
struct kvm_cpuid2 *kvm_cpuid;
kvm_cpuid = (struct kvm_cpuid2 *)malloc(sizeof(*kvm_cpuid)
```

#### 2. h1t指令模拟

当处理器执行hlt指令后,将处于停机状态(Halt)。对于开启了超线程的处理器,hlt指令是停止的逻辑核。之后如果收到NMI、SMI中断,或者reset信号等,则恢复运行。但是,对于虚拟机而言,如果任凭Guest的某个核本地执行hlt,将导致物理CPU停止运行,然而我们需要停止的只是Host中用于模拟CPU的线程。因此,Guest执行hlt指令时需要陷入KVM中,由KVM挂起VCPU对应的线程,而不是停止物理CPU:

```
commit b6958ce44a11a9e9425d2b67a653b1ca2a27796f
KVM: Emulate hlt in the kernel
linux.git/drivers/kvm/vmx.c
static int handle_halt(struct kvm_vcpu *vcpu, ...)
{
    skip_emulated_instruction(vcpu);
    return kvm_emulate_halt(vcpu);
}
```

#### VCPU对应的线程将自己设置为可被中断的状态

(TASK\_INTERRUPTIBLE),然后主动调用内核的调度函数schedule()将自己挂起,让物理处理器运行其他就绪任务。当挂起的VCPU线程被其他任务唤醒后,将从schedule()后面的一条语句继续运行。当准备进入下一次循环时,因为有中断需要处理,则跳出循环,将自己设置为就绪状态,接下来VCPU线程则再次进入Guest模式。

### 1.3.3 访问具有副作用的寄存器

Guest在访问CPU的很多寄存器时,除了读写寄存器的内容外,一些访问会产生副作用。对于这些具有副作用的访问,CPU也需要从Guest陷入VMM,由VMM进行模拟,也就是完成副作用。

典型的比如前面提到的核间中断,对于LAPIC而言,写中断控制寄存器可能需要LAPIC向另外一个处理器发送核间中断,发送核间中断就是写中断控制寄存器这个操作的副作用。因此,当Guest访问LAPIC的中断控制寄存器时,CPU需要陷入KVM中,由KVM调用虚拟LAPIC芯片提供的函数向目标CPU发送核间中断。

再比如地址翻译,每当Guest内切换进程,Guest的内核将设置cr3寄存器指向即将运行的进程的页表。而当使用影子页表机制完成虚拟机地址(GVA)到宿主机物理地址(HPA)的映射时,我们期望物理CPU的cr3寄存器指向KVM为Guest中即将投入运行的进程准备的影子页表,因此当Guest切换进程时,CPU需要从Guest陷入KVM中,让KVM将cr3寄存器设置为指向影子页表。因此,当使用影子页表机制时,KVM需要设置VMCS中的Processor-Based VM-Execution Controls的第15位CR3-load exiting,当设置了CR3-load exiting后,每当Guest访问物理CPU的cr3寄存器时,都将触发物理CPU陷入KVM,KVM调用函数

handle\_cr设置cr3寄存器指向影子页表,如下代码所示。关于更进一步的详细内容,我们将在"内存虚拟化"一章探讨。

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/vmx.c
static int handle cr(struct kvm vcpu *vcpu, ...)
    u64 exit_qualification;
    int cr;
    int reg;
    exit qualification = vmcs read64(EXIT QUALIFICATION);
    cr = exit qualification & 15;
    reg = (exit qualification >> 8) & 15;
    switch ((exit qualification >> 4) & 3) {
    case 0: /* mov to cr */
        switch (cr) {
        case 3:
            vcpu load rsp rip(vcpu);
            set cr3(vcpu, vcpu->regs[reg]);
            skip emulated instruction (vcpu);
            return 1;
}
```

### 1.4 对称多处理器虚拟化

对称多处理器(Symmetrical Multi-Processing)简称SMP,指在一个计算机上汇集了一组处理器。在这种架构中,一台计算机由多个处理器组成,所有的处理器都可以平等地访问内存、I/O和外部中断,运行操作系统的单一副本,并共享内存和其他资源。操作系统将任务均匀地分布在多个CPU中,从而极大地提高了整个系统的数据处理能力。在虚拟SMP系统时,每个CPU使用一个线程来模拟,如图1-5所示。



图1-5 对称多处理器虚拟化

其中有两个主要部分需要考虑:一是KVM需要把这些VCPU的信息告知Guest,这样Guest才可以充分利用多处理器资源;二是多处理器系

统只能由一个处理器准备基础环境,这些环境准备工作如果由多个处理器不加保护地并发执行,将会带来灾难,此时其他处理器都必须处于停止状态,当基础环境准备好后,其他处理器再启动运行。

### 1.4.1 MP Table

操作系统有两种获取处理器信息的方式:一种是Intel的 MultiProcessor Specification(后续简称MP Spec)约定的方式;另外一种是ACPI MADT(Multiple APIC Description Table)约定的方式。MP Spec约定的核心数据结构包括两部分: MP Floating Pointer Structure(后续简称MPF)和MP Configuration Table(后续简称MP Table)的地址,如图1-6所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图1-6 MP Configuration数据结构

处理器的信息记录于MP Table, MP Table包含多个entry, entry 分为不同的类型, 有的entry是描述处理器信息的, 有的entry是描述总线信息的, 有的entry是描述中断信息的, 等等。每个处理器类型的entry记录了一个处理器的信息。

而MP Table地址记录在MPF中,MP标准约定MPF可以存放在如下几个位置:

- 1) 存放在BIOS扩展数据区的前1KB内。
- 2)系统基础内存最高的1KB内。比如对于640KB内存,那么MPF存放在639KB~640KB内。
  - 3) 存放在主板BIOS区域,即0xF0000~0xFFFFF之间。

操作系统启动时,将在MP Spec约定的位置搜索MPF。那么操作系统如何确定何处内存为MPF呢?根据MP Spec约定,MPF起始的4字节为\_MP\_。在定位了MPF后,操作系统就可以顺藤摸瓜,找到MP Table,从中获取处理器信息。

1.VMM准备处理器信息

kvmtool将MP Table放置在了主板BIOS所在的区域(0xF0000~ 0xFFFFF),在BIOS实际占据地址的末尾处。kvmtool首先申请了一块内存区,在其中组织MPF和MP Table,然后将组织好的数据结构复制到Guest中主板BIOS所在的区域,代码如下:

```
commit 0c7c14a747e9eb2c3cacef60fb74b0698c9d3adf
kvm tools: Add MP tables support
kvmtool.git/mptable.c
01 void mptable setup(struct kvm *kvm, unsigned int ncpus)
02 {
03
     unsigned long real mpc table, size;
04
     struct mpf intel *mpf intel;
05
     struct mpc table *mpc table;
    struct mpc_cpu *mpc_cpu;
struct mpc_bus *mpc_bus;
06
07
08
09
      void *last addr;
10
11
       real mpc table = ALIGN (MB BIOS BEGIN +
bios rom size, 16);
12
13
      mpc table = calloc(1, MPTABLE MAX SIZE);
14
15
       MPTABLE STRNCPY (mpc table->signature,
MPC SIGNATURE);
16
      MPTABLE STRNCPY (mpc table->oem, MPTABLE OEM);
17
18
       mpc cpu = (void *)&mpc table[1];
19
       for (i = 0; i < ncpus; i++) {
20
          mpc cpu->type = MP PROCESSOR;
21
           mpc cpu->apicid = i;
22
23
          mpc cpu++;
24
      }
25
26
       last addr = (void *)mpc cpu;
27
2.8
      mpc bus = last addr;
29
       mpc bus->type = MP BUS;
       mpc bus->busid = pcibusid;
30
```

```
31
       last addr = (void *)&mpc bus[1];
32
33
34
       mpf intel = (void *)ALIGN((unsigned long)last addr,
16);
35
       mpf intel->physptr = (unsigned int)real mpc table;
36
37
38
       size = (unsigned long)mpf intel +
sizeof(*mpf intel) -
               (unsigned long) mpc table;
40
41
       memcpy(guest flat to host(kvm, real mpc table),
42
                mpc table, size);
43
44 }
```

函数mptable\_setup首先申请了一块临时的内存区,见第13行代码。然后开始组织结构体MP Table,其中第15~17行代码是组织header部分。

紧接在header后面的就是各种entry了,首先是处理器类型的entry,见第18~24行代码。MP Spec约定,在处理器类型的entry中,需要提供处理器对应的LAPIC的ID,作为发送核间中断时的目的地址。根据代码可见,0号CPU对应的LAPIC的ID为0,1号CPU对应的LAPIC的ID为1,以此类推。

在处理器之后,还有各种总线、中断等entry,见代码第28~33 行,这里我们不一一讨论了。

在组织完MP Table后,函数mptable\_setup开始组织MPF。MPF紧邻MP Table,见第36行代码,其中的字段physptr指向了MP Table。

最后,将组织好的MPF和MP Table复制到主板BIOS区域,见第41、42行代码。其中,real\_mpc\_table是Guest中指向主板BIOS占据地址的结尾,见第11行代码。这个地址是Guest的地址空间,因此如果kvmtool需要访问,需要调用函数guest\_flat\_to\_host将其转换为对应的Host的地址,见第41行代码。复制的区域包括整个MP Table和MPF,见第38、39行代码。

#### 2. Guest读取处理器信息

虚拟机启动后,将扫描MP Spec约定的存放MPF的位置:

```
linux-1.3.31/arch/i386/mm/init.c
unsigned long paging_init(unsigned long start_mem, ...)
{
    ...
    smp_scan_config(0x0,0x400); /* Scan the bottom 1K for
    ... */
    ...
    smp_scan_config(639*0x400,0x400); /* Scan the top 1K
of ...*/
    smp_scan_config(0xF0000,0x10000); /* Scan the 64K ...
*/
    ...
}
```

操作系统如何确定某处内存存放的为MPF呢?根据MP Spec约定,MPF起始的4字节为 MP ,如图1-7所示。



图1-7 MPF格式

操作系统只要在MP Spec约定的几个区域内,以4字节为单位搜索到关键字\_MP\_,就可以认定这是结构体MPF。在下面的代码中,函数smp\_scan\_config以4字节为单位,地毯式匹配关键字\_MP\_,其中宏SMP\_MAGIC\_IDENT就是\_MP\_。当找到MPF后,如果其中指向MP Table的字段mpf physptr非空,则调用函数smp read mpc遍历MP Table:

```
linux-1.3.31/arch/i386/kernel/smp.c
void smp_scan_config(unsigned long base, unsigned long
length)
{
```

内核中定义了一个bitmask类型的变量cpu\_present\_map,比如发现了0号CPU,则设置变量cpu\_present\_map的第0位为1,之后根据cpu\_present\_map中标识的位启动对应的CPU。所以,函数smp\_read\_mpc的主要作用就是遍历MP Table,找出具体的CPU信息,将cpu\_present\_map中对应的位置位,记录下系统中有哪些处理器。

在前面kvmtool设置MP Table时, CPU entry中设置了LAPIC的ID, 并且是从0开始的,0号CPU对应的LAPIC的ID为0,1号CPU对应的LAPIC 的ID为1,所以,使用LAPIC的ID作为CPU的索引即可。函数 smp\_read\_mpc中查找CPU的代码如下:

#### 1.4.2 处理器启动过程

对于SMP系统,在正常运转时每个核的地位都是同等的,但是在系统启动时,需要准备环境,包括从BIOS获取系统各种信息,然后解压内核,跳转到解压的内核处并初始化必要的系统资源、数据结构以及各子系统等。这些准备工作如果由多个处理器不加保护地并发执行,将会带来灾难,因此只能由一个处理器执行,其他处理器必须处于停止状态,这就是操作系统的Boostrap过程,因此执行这些操作的处理器被称为Boostrap Processor,简称BSP。

当操作系统的初始化过程完成后,BSP需要通知其他处理器启动。相对于BSP,其他处理器被称为Application Processor,简称AP。AP需要略过解压内核、内核初始化等相关代码,跳转到一段为其准备的特殊代码,进行处理器自身相关的初始化,包括设置相关的寄存器、切换到保护模式等,然后运行0号任务,等待其他就绪任务到来。

MP Spec1.4定义的BSP通知AP启动的逻辑如下:

```
BSP sends AP an INIT IPI
BSP DELAYs (10mSec)
If (APIC_VERSION is not an 82489DX) {
   BSP sends AP a STARTUP IPI
   BSP DELAYs (200µSEC)
   BSP sends AP a STARTUP IPI
   BSP DELAYs (200µSEC)
```

不同系列的处理器,其启动逻辑有所不同。对于80486这种使用独立LAPIC(型号为82489DX)的CPU,BSP只需要发送1个INIT IPI即可,独立LAPIC不支持STARTUP IPI。在INIT IPI方式下,BSP不能设置AP的起始运行地址,AP固定从BIOS中开始运行,然后跳转到一个固定位置,操作系统只能将AP起始运行的代码放置在这个固定的位置。

对于比较新的CPU,LAPIC被集成到CPU内部。这些较新的CPU支持STARTUP IPI,可以指定AP的起始运行地址。当处于INIT状态的CPU收到STARTUP IPI后,将从STARTUP IPI指定的位置开始运行。为了防止一些噪音导致STARTUP IPI信号丢失,较早的CPU约定发送两次STARTUP IPI,而对于较新的CPU,发送一次STARTUP IPI足矣。

#### 1.VMM侧多处理器启动

通常多处理器系统都会将0号CPU作为BSP, kvmtoo1也不例外,其选择虚拟机的0号处理器作为BSP,将0号VCPU的状态设置为可以运行,而其他VCPU,即AP都被设置为未初始化。如果VCPU状态为未初始化,那么在尝试切入Guest时,VCPU对应的线程将被挂起。BSP准备好基础环境后,将向AP先后发送INIT IPI和STARTUP IPI,唤醒VCPU所在的线程。在收到STARTUP IPI后,VCPU的状态变更为

VCPU\_MP\_STATE\_SIPI\_RECEIVED, 处于此状态的VCPU再次尝试进入Guest时,将顺利进入Guest,不会再被挂起。相关代码如下:

```
commit c5ec153402b6d276fe20029da1059ba42a4b55e5
KVM: enable in-kernel APIC INIT/SIPI handling
linux.git/drivers/kvm/kvm main.c
01 int kvm vcpu init(struct kvm vcpu *vcpu, ..., unsigned
id)
02 {
03
       if (!irqchip in kernel(kvm) || id == 0)
04
05
           vcpu->mp state = VCPU MP STATE RUNNABLE;
06
       else
07
           vcpu->mp state = VCPU MP STATE UNINITIALIZED;
8 0
09 }
10 static int kvm vcpu ioctl run(struct kvm vcpu *vcpu, ...)
11 {
12
13
       if (unlikely(vcpu->mp state ==
14
                       VCPU MP STATE UNINITIALIZED)) {
15
           kvm vcpu block(vcpu);
16
17
           return -EAGAIN;
18
       }
19
20 }
21 static void kvm vcpu block(struct kvm vcpu *vcpu)
22 {
23
      while (...&& vcpu->mp state !=
VCPU MP STATE SIPI RECEIVED) {
25
           set current state (TASK INTERRUPTIBLE);
26
27
           schedule();
28
29
      }
30
      ...
31 }
```

根据第6、7行代码,kvmtool将AP的初始状态设置为VCPU\_MP\_STATE\_UNINI-TIALIZED。那么,当VCPU尝试进入Guest模式时,根据第13~15行代码,其将进入函数kvm\_vcpu\_block。

函数kvm\_vcpu\_block将判断VCPU的状态。根据第24行代码,当VCPU尚不是VCPU\_MP\_STATE\_SIPI\_RECEIVED状态时,kvm\_vcpu\_block会将VCPU所在的线程设置为可中断状态,然后主动请求内核进行调度,VCPU所在的线程将被挂起。我们从状态VCPU\_MP\_STATE\_SIPI\_RECEIVED的名字就可以看出,这个状态表示VCPU收到SIPI(STARTUP IPI的简写)了,也就是说,只有在VCPU收到BSP发来的STARTUP IPI后,才可以开始运行。

当BSP向AP发送STARTUP IPI后,其他AP所在的线程将被唤醒,线程的状态将会流转为VCPU\_MP\_STATE\_SIPI\_RECEIVED,AP线程从上次挂起处,即第15行代码后继续执行。当执行到第17行代码时,将返回用户空间,用户空间通过ioct1发起KVM\_RUN命令以再次发起进入虚拟机操作,这次VCPU所在线程将不会再进入第13、14行代码所在的if分支了,而是会顺利进入Guest。

根据第4、5行代码,kvmtoo1将BSP的状态设置为 VCPU\_MP\_STATE\_RUNNABLE,因此当BSP所在的线程首次尝试进入Guest 时,不会进入第13、14行代码所在的if分支,而是顺利进入Guest,开 启系统Bootstrap过程。

#### 2. Guest侧多处理器启动

BSP准备好环境后,通过向AP发送核间中断的方式启动AP。BSP除了告知LAPIC核间中段的目的CPU等常规信息外,还有两个特殊的字段需要注意。一个是Delivery Mode,对于INIT IPI,Delivery Mode对应的值为INIT;对于STARTUP IPI,Delivery Mode对应的值为startup。AP通过Delivery Mode字段的值判断INIT IPI和STARTUP IPI。另外一个值得注意的字段是STARTUP IPI指定的AP的起始运行地址,其占用的是中断控制寄存器中的vector字段(0~7字节)。LAPIC的中断控制寄存器的具体格式如图1-8所示。



图1-8 中断控制寄存器格式

BSP准备好基础环境后,调用函数smp\_boot\_cpus启动其他AP:

```
commit c5ec153402b6d276fe20029da1059ba42a4b55e5
KVM: enable in-kernel APIC INIT/SIPI handling
linux.git/arch/x86/kernel/smpboot_32.c
static void __init smp_boot_cpus(unsigned int max_cpus)
```

```
for (bit = 0; kicked < NR_CPUS && bit < MAX_APICS;
bit++) {
    apicid = cpu_present_to_apicid(bit);
    ...
    if (!check_apicid_present(bit))
        continue;
    ...
    if (... || do_boot_cpu(apicid, cpu))
    ...
}
...
}</pre>
```

在前面讨论MP Table时,我们提到过,在启动时,操作系统会扫描MP Table,在全局变量phys\_cpu\_present\_map中标记存在的CPU,比如如果0号CPU存在,那么phys\_cpu\_present\_map的位0将被置为1。这里函数smp\_boot\_cpus就是检查phys\_cpu\_present\_map中的每一位,如果置位了,则调用函数do boot cpu以启动相应的处理器:

```
commit c5ec153402b6d276fe20029da1059ba42a4b55e5
KVM: enable in-kernel APIC INIT/SIPI handling
linux.git/arch/x86/kernel/smpboot 32.c
01 static int cpuinit do boot cpu(int apicid, int cpu)
02 {
03
      boot error = wakeup secondary cpu(apicid,
start eip);
05
06 }
07 static int devinit
08 wakeup secondary cpu(int phys apicid, unsigned long
start eip)
09 {
10
       apic write around (APIC ICR2,
11
```

```
12
           SET APIC DEST FIELD (phys apicid));
13
14
       apic write around (APIC ICR, APIC INT LEVELTRIG |
15
           APIC INT ASSERT | APIC DM INIT);
16
17
       apic write around (APIC ICR2,
18
           SET APIC DEST FIELD(phys apicid)) ;
19
       apic_write_around(APIC ICR, APIC INT LEVELTRIG |
20
21
           APIC DM INIT);
22
23
       if (APIC INTEGRATED(apic version[phys apicid]))
24
           num starts = 2;
25
       else
26
           num starts = 0;
27
28
       for (j = 1; j \le num starts; j++) {
29
30
           apic write around (APIC ICR2,
31
                SET APIC DEST FIELD (phys apicid));
32
33
           apic write around (APIC ICR, APIC DM STARTUP
34
                        | (start eip >> 12));
35
36
       }
37
38 }
```

MP Spec规定INIT IPI使用水平触发模式,第1次使引脚有效,第2次使引脚无效。第11~15行代码就是发送第1次INIT IPI,即assert INIT,其中第11、12行代码是设置中断控制寄存器的目的CPU字段;第14~15行代码按照MP Spec要求设置LAPIC为水平触发,并设置引脚有效(assert);第15行代码设置了中断控制寄存器的Delivery Mode字段的值APIC\_DM\_INIT,即设置了这个核间中断是一个INIT IPI。第17~21行代码是发送第2次INIT IPI,即de-assert INIT。

第23行代码判断LAPIC是集成到CPU内部的还是独立的。集成LAPIC 支持STARTUP IPI, MP Spec约定需要发送两次STARTUP IPI, 所以变量 num\_starts被赋值为2,即循环两次,发送两次STARTUP IPI。独立的 LAPIC不支持STARTUP IPI,所以变量num\_starts被赋值为0,即不执行循环,所以不会发送STARTUP IPI。

第30~34行代码是发送STARTUP IPI。第33行代码设置了中断控制寄存器的Delivery Mode字段的值为APIC\_DM\_STARTUP,即设置了这是STARTUP IPI。STARTUP IPI支持设置AP的起始运行地址,其使用中断控制寄存器中的vector字段(0~7字节)存储AP开始运行的地址。该地址要求4KB页面对齐,即假设字段vector的值为VV,当CPU收到STARTUP IPI后,其从0xVV0000处开始运行。

根据第34行代码,AP启动运行的位置为start\_eip,我们看到start\_eip按照页面对齐的要求右移了12位。start\_eip指向的代码片段是专门为AP启动准备的入口,这段代码被称为trampoline,以32位系统为例,这段代码在文件arch/x86/kernel/trampoline\_32.S中。BSP向AP发送核间中断启动AP前,在低端内存申请了一块内存,将trampoline代码片段复制到这块区域,并将start\_eip指向这块内存区,相关代码如下:

commit c5ec153402b6d276fe20029da1059ba42a4b55e5
KVM: enable in-kernel APIC INIT/SIPI handling
linux.git/arch/x86/kernel/smpboot 32.c

```
01 static int cpuinit do boot cpu(int apicid, int cpu)
02 {
03
       start eip = setup trampoline();
04
05
06 }
07 static unsigned long devinit setup trampoline (void)
08 {
09
      memcpy(trampoline base, trampoline data,
10
              trampoline end - trampoline data);
11
      return virt to phys(trampoline base);
12 }
linux.git/arch/x86/kernel/trampoline 32.S
13 ENTRY (trampoline data)
14
15
       ljmpl
               $ BOOT CS, $(startup 32 smp- PAGE OFFSET)
linux.git/arch/x86/kernel/head 32.S
16 ENTRY (startup 32)
17
18 ENTRY (startup 32 smp)
19
20
    movb ready, %cl
     movb $1, ready
21
  cmpb $0,%cl  # the first CPU calls start_kernel
je 1f
22
23
2.4
25
      jmp initialize secondary # all other CPUs call ...
27 #endif /* CONFIG SMP */
28
       jmp start kernel
29
30 ready: .byte 0
linux.git/arch/x86/kernel/smpboot 32.c
31 void devinit initialize_secondary(void)
32 {
33
34
      asm volatile(
35
          "movl %0,%%esp\n\t"
          "jmp *%1"
36
37
38
           :"m" (current->thread.esp), "m" (current-
```

第4行代码就是在启动AP前,BSP调用函数setup\_trampoline为AP准备启动代码片段。trampoline这段代码将AP从实模式切换到保护模式后,跳转到了解压后的内核的头部,但是并不是从头部(startup\_32)开始执行,而是跳过了需要BSP执行的如复制引导参数、准备内核页表等部分,从标号startup\_32\_smp处开始执行。

从startup\_32\_smp开始,AP进行了自身相关必需的初始化。接下来后续又开始分化了,BSP需要跳转到函数start\_kernel执行,而AP则跳转到函数initialize\_secondary处执行。这个过程通过变量ready来控制,当CPU执行到第23行代码时,如果此时变量ready为0,则跳转到标号1处,即第26行代码处,进而在第28行代码处进入函数start\_kernel。根据第30行代码,变量ready的初始值为0,那么当BSP执行第23行代码时,因为BSP是第一个执行这段代码的,所以BSP将跳转到函数start\_kernel执行。在BSP使用完变量ready后,其马上会将该变量的值更新为1,见第21行代码,因此,AP在执行第23行代码时不会向前跳转,而是继续执行到第25行代码,进入函数initialize\_secondary。

BSP将跳转到init/main.c中的start\_kernel函数执行,这个函数初始化内核中各种数据结构以及子系统。显然,这些资源初始化一次

即可,无须其他AP继续来初始化,所以要避免AP继续执行 start\_kernel函数。

而对于AP跳转到的函数initialize\_secondary,根据第36、38行代码可见,AP最终将跳转到宏current指向的结构体thread中的字段eip处。thread.eip指向的是BSP为AP准备第1个任务的入口,这个任务就是CPU闲时执行的idle任务,该任务在做了简短的准备后,随即调用cpu idle将AP暂停,等待执行其他就绪任务:

#### 3. LAPIC发送核间中断

在上一节中,我们看到了Guest内核通过写LAPIC的控制寄存器来 发送核间中断,但是核间中断终究是需要LAPIC来发送的,因此,在这

一节中我们探讨KVM中的虚拟LAPIC是如何发送核间中断的。

LAPIC采用一个页面存放各寄存器的值,中断控制寄存器也在这个页面中,操作系统会将这个页面映射到进程的地址空间,通过MMIO的方式访问这些寄存器。当Guest访问这些寄存器时,将从Guest陷入KVM。后来,为了减少VM退出的次数,Intel从硬件层面对中断进行了支持,如果只是读寄存器的值,那么将不再触发VM退出,只有写寄存器时才会触发VM退出,具体内容我们将在"中断虚拟化"一章中继续讨论。从Guest陷入KVM后,将进入函数apic\_mmio\_write,该函数读取icr寄存器中的目的CPU字段,向目的CPU发送核间中断:

```
commit c5ec153402b6d276fe20029da1059ba42a4b55e5
KVM: enable in-kernel APIC INIT/SIPI handling
linux.git/drivers/kvm/lapic.c
01 static void apic mmio write(struct kvm io device *this,
...)
02 {
03
       case APIC ICR:
04
05
06
           apic send ipi(apic);
07
           break;
08
09
       case APIC ICR2:
           apic set reg(apic, APIC ICR2, val &
0xff000000);
11
           break;
12
13 }
14 static void apic send ipi(struct kvm lapic *apic)
15 {
16
       for (i = 0; i < KVM MAX VCPUS; i++) {</pre>
```

```
18
           vcpu = apic->vcpu->kvm->vcpus[i];
19
20
           if (vcpu->apic &&
21
                apic match dest(vcpu, apic, short hand,
dest,...)) {
22
23
                     apic accept irq(vcpu->apic, ...,
vector, ...);
24
25
26
27 }
28 static int apic accept irq(struct kvm lapic *apic, ...)
29 {
30
31
       case APIC DM STARTUP:
32
33
                vcpu->sipi vector = vector;
34
35
                    wake up interruptible(&vcpu->wq);
36
37
           break;
38
39 }
```

第9、10行代码是处理Guest写中断控制寄存器高32位的情况,即将Guest设置目的CPU对应的LAPIC的ID记录在虚拟LAPIC中。第4~7行代码处理Guest写中断控制寄存器低32位的情况,其中第6行代码调用函数apic\_send\_ipi向目的CPU发起了IPI中断。函数apic\_send\_ipi遍历所有的CPU,调用apic\_match\_dest尝试匹配目的CPU,一旦匹配成功,则调用\_\_apic\_accept\_irq以完成向目的CPU发送核间中断。根据第31、35代码,当BSP向AP发送的是STARTUP IPI时,KVM将唤醒AP开始运行Guest。

Guest运行的起始地址记录在数据结构vcpu的变量sipi\_vector中,见第33行代码。在AP准备切入Guest前,KVM将使用变量sipi\_vector来设置AP对应的VMCS中Guest的cs和rip,见如下代码:

函数vmx\_vcpu\_setup是负责切入Guest前初始化VCPU的,其中vcpu\_id非0的分支是处理AP的。代码中sipi\_vector是BSP向AP发送START IPI时传递的AP的起始运行地址。MP Spec确定AP的起始地址为4KB页面对齐,即假设中断控制寄存器中字段vector的值为VV,那么AP的起始地址为0xVV0000,这就是为什么代码中将sipi\_vector左移12位作为代码段cs寄存器的值,同时用于页内偏移的rip寄存器设置为0。

### 1.5 一个简单KVM用户空间实例

在本章的最后,我们通过一个具体的KVM用户空间的实例来结束CPU虚拟化的讨论。我们将所有的代码都放在一个文件kvm.c中,定义了一个结构体vm来代表一台虚拟机,为了简单,这台虚拟机只具备计算机的最基本单元,即运算器和内存,因此结构体vm中的主体就是处理器和内存。一台虚拟机可能有多个处理器,每个处理器又有自己的状态(各种寄存器),因此,我们也为处理器定义了一个数据结构,即结构体vcpu。我们只虚拟了一个vcpu,所以结构体vm中的vcpu数组只包含一个元素。用户空间需要通过文件/dev/kvm与内核中的KVM模块通信,因此定义了一个全局变量g\_dev\_fd来记录打开的/dev/kvm的文件描述符。

```
#include <linux/kvm.h>
#include <stdlib.h>
#include <stdio.h>
#include <fcntl.h>
#include <sys/mman.h>

struct vm {
   int vm_fd;
   __u64 ram_size;
   __u64 ram_start;
   struct kvm_userspace_memory_region mem;
   struct vcpu *vcpu[1];
};

struct vcpu {
   int id;
   int fd;
```

```
struct kvm_run *run;
struct kvm_sregs sregs;
struct kvm_regs regs;
};
int g_dev_fd;
```

main函数首先对这些变量进行了初始化,然后调用setup\_vm开始组装机器了。组装好机器后,调用load\_image加载Guest的镜像到内存中,最后调用run\_rm开始执行Guest:

```
int main(int argc, char **argv) {
  if ((g_dev_fd = open("/dev/kvm", O_RDWR)) < 0) {
    fprintf(stderr, "failed to open KVM device.\n");
    return -1;
}

struct vm *vm = malloc(sizeof(struct vm));
  struct vcpu *vcpu = malloc(sizeof(struct vcpu));
  vcpu->id = 0;
  vm->vcpu[0] = vcpu;

setup_vm(vm, 64000000);
  load_image(vm);
  run_vm(vm);

return 0;
}
```

### 1.5.1 创建虚拟机实例

显然,对于一台虚拟机实体而言,在KVM中需要一个实例与其对应。因此,在与内核KVM子系统建立关系后,需要向内核中的KVM子系统申请创建一台虚拟机,KVM子系统为此提供的API是KVM\_CREATE\_VM。通过向KVM子系统发起一个KVM\_CREATE\_VM命令,KVM子系统将会在内核中创建一个虚拟机实例,并返回指向这个虚拟机实例的一个文件描述符,后续凡是与这个虚拟机实例有关的操作,比如创建这台虚拟机的内存、处理器等都需要通过这个虚拟机实例文件描述符。最初创建的虚拟机只是一个空机箱,既没有内存,也没有处理器。创建虚拟机实例的代码如下:

```
int setup_vm(struct vm *vm, int ram_size) {
  int ret = 0;

  if ((vm->vm_fd = ioctl(g_dev_fd, KVM_CREATE_VM, 0)) <
0) {
    fprintf(stderr, "failed to create vm.\n");
    return -1;
  }
  ...
}</pre>
```

### 1.5.2 创建内存

接下来我们开始组装机器,首先是内存,就像需要在内存槽上插上内存条一样,我们也需要为我们的虚拟机安装内存。KVM为用户空间工具配置虚拟机内存定义的数据结构如下:

```
commit 6fc138d2278078990f597cb1f62fde9e5b458f96
KVM: Support assigning userspace memory to the guest
linux.git/include/linux/kvm.h
struct kvm_userspace_memory_region {
    __u32    slot;
    __u32    flags;
    __u64    guest_phys_addr;
    __u64    memory_size; /* bytes */
    __u64    userspace_addr; /* start of the userspace ... */
};
```

其中,slot表示一个内存槽,如果虚拟机中这个内存槽上尚未插入内存,那么就相当于安装一条新的内存,否则就是修改已有的内存。flags是内存的类型,比如KVM\_MEM\_READONLY表示是只读内存。guest\_phys\_addr表示这块内存条映射到虚拟机的物理内存地址空间的起始地址,比如guest\_phys\_addr为0x10000,表示插入的这块内存条占据虚拟机的从64KB开始的一段物理内存,内存大小由字段memory\_size指明。宿主机需要分配一段内存作为虚拟机的物理内存,这段内存在Host中的起始地址即HVA,由字段userspace\_addr告知KVM子系统。

在例子中,我们使用mmap分配了一段按照页面尺寸对齐的64MB的内存作为虚拟机的物理内存。然后通过KVM子系统为用户空间配置虚拟机内存提供的API KVM\_SET\_USER\_MEMORY\_REGION,为虚拟机在0号槽上插入一条内存:

```
int setup vm(struct vm *vm, int ram size) {
 vm->ram size = ram size;
 vm->ram start = ( u64)mmap(NULL, vm->ram size,
        PROT READ | PROT WRITE, MAP PRIVATE |
        MAP ANONYMOUS | MAP NORESERVE, -1, 0);
 if ((void *)vm->ram start == MAP FAILED) {
    fprintf(stderr, "failed to map memory for vm.\n");
   return -1;
  }
 vm->mem.slot = 0;
 vm->mem.guest phys addr = 0;
 vm->mem.memory size = vm->ram size;
 vm->mem.userspace addr = vm->ram start;
 if ((ioctl(vm->vm fd, KVM SET USER MEMORY REGION,
            &(vm->mem))) < 0) {
    fprintf(stderr, "failed to set memory for vm.\n");
    return -1;
  }
}
```

### 1.5.3 创建处理器

内存准备好了之后,接下来我们创建运行指令的处理器。KVM模块为用户空间提供的API为KVM\_CREATE\_VCPU,这个API接收一个参数vcpu id,本质上是lapci id:

```
int setup_vm(struct vm *vm, int ram_size) {
    ...
    struct vcpu *vcpu = vm->vcpu[0];
    vcpu->fd = ioctl(vm->vm_fd, KVM_CREATE_VCPU, vcpu->id);
    if (vm->vcpu[0]->fd < 0) {
        fprintf(stderr, "failed to create cpu for vm.\n");
    }
    ...
}</pre>
```

创建好处理器后,我们需要告知其从内存的哪里开始执行指令,因此我们可以通过更简洁的方式,直接设置代码段和指令指针来指向Guest系统在内存中加载的位置,而不必按照传统的方式来执行(比如处理器重置后从地址0xfffffff0开始执行)。对于x86架构,KVM为VCPU的寄存器定义了两个结构体。一个是结构体kvm\_sregs,KVM称其为special registers,包含段寄存器、控制寄存器等。代码段寄存器cs就在这个结构体中:

```
linux.git/include/linux/kvm.h
struct kvm_sregs {
```

```
/* in */
__u32 vcpu;
__u32 padding;

/* out (KVM_GET_SREGS) / in (KVM_SET_SREGS) */
struct kvm_segment cs, ds, es, fs, gs, ss;
struct kvm_segment tr, ldt;
struct kvm_dtable gdt, idt;
__u64 cr0, cr2, cr3, cr4, cr8;
__u64 efer;
__u64 apic_base;
__u64 interrupt_bitmap[KVM_IRQ_BITMAP_SIZE(__u64)];
};
```

通用寄存器、标志寄存器,以及前面刚刚提到的指令指针寄存器 eip定义在另一个结构体kvm regs中:

```
linux.git/include/linux/kvm.h

struct kvm_regs {
    /* in */
    __u32 vcpu;
    __u32 padding;

    /* out (KVM_GET_REGS) / in (KVM_SET_REGS) */
    __u64 rax, rbx, rcx, rdx;
    __u64 rsi, rdi, rsp, rbp;
    __u64 r8, r9, r10, r11;
    __u64 r12, r13, r14, r15;
    __u64 rip, rflags;
};
```

系统启动时首先进入16位实模式,后面我们会将Guest加载到段地 址为0x1000、偏移地址为0的地方,因此,我们设置代码段寄存器为

0x1000,指令指针寄存器为0。根据实模式的寻址方式,可以计算出 Guest系统加载的物理地址为0x1000<<<4+0,即0x10000。

除了设置cs的selector外,我们还设置了cs的base。这是为了避免每次都要做左移计算,每次设置cs时,都把cs\_selector<<4的结果存入descriptor cache中,即cs base。

最后,我们需要设置一下rflags寄存器,按照Intel手册要求,将第2位设置为1,其他位全部初始化为0:

```
int setup vm(struct vm *vm, int ram_size) {
 // sregs
 if (ioctl(vcpu->fd, KVM GET SREGS, &(vcpu->sregs)) < 0)
    fprintf(stderr, "failed to get sregs.\n");
    exit(-1);
  }
 vcpu->sregs.cs.selector = 0x1000;
 vcpu->sregs.cs.base = 0x1000 << 4;
 if (ioctl(vcpu->fd, KVM SET SREGS, &(vcpu->sregs)) < 0)
{
    fprintf(stderr, "failed to set sregs.\n");
   exit(-1);
  }
 // regs
 if (ioctl(vcpu->fd, KVM GET REGS, &(vcpu->regs)) < 0) {
    fprintf(stderr, "failed to get regs.\n");
    exit(-1);
 vcpu->regs.rip = 0x0;
 vcpu->regs.rflags = 0x2;
  if (ioctl(vcpu->fd, KVM SET REGS, &(vcpu->regs)) < 0) {
    fprintf(stderr, "failed to set regs.\n");
    exit(-1);
```

}

#### 1.5.4 Guest

接下来我们实现一个非常小的Guest,由于它足够小,所以基本不会发生Bug。这个Guest就是一个简单的无限循环,也不运行任何敏感指令:

```
// guest/kernel.S
    .code16gcc
    .text
    .globl _start
    .type _start, @function
_start:
    1:
    jmp 1b
```

这个Guest的内核中没有任何文件格式解码器,需要将Guest编译为无格式的,因此我们需要使用objcopy从ELF格式转换为binary格式,代码从地址0开始。这个Guest没有任何依赖,所以不连接任何其他的第三方库,最终Makefile如下:

```
// guest/Makefile
BIN := kernel.bin
ELF := kernel.elf
OBJ := kernel.o
all: $(BIN)
$(BIN): $(ELF)
```

```
objcopy -O binary $< $@

$(ELF): $(OBJ)
    $(LD) -Ttext=0x00 -nostdlib -static $< -o $@

%.o: %.S
    $(CC) -nostdinc -c $< -o $@

clean:
    rm -rf $(OBJ) $(BIN) $(ELF)</pre>
```

### 1.5.5 加载Guest镜像到内存

在初始化VCPU时我们将代码段cs设置为0xf000,将rip设置为0,所以这里需要将Guest镜像加载到Guest的内存地址(0x1000<<4)+0x0处。Guest的物理内存的起始地址为ram\_start,所以加载Guest镜像到内存的代码如下:

```
void load_image(struct vm *vm) {
  int ret = 0;
  int fd = open("./guest/kernel.bin", O_RDONLY);
  if (fd < 0) {
    fprintf(stderr, "can not open guest image\n");
    exit(-1);
  }
  char *p = (char *)vm->ram_start + ((0x1000 << 4) +
0x0);
  while (1) {
    if ((ret = read(fd, p, 4096)) <= 0)
        break;
    p += ret;
  }
}</pre>
```

### 1.5.6 运行虚拟机

一切准备就绪,接下来该启动虚拟机了,KVM为此提供的命令是 KVM\_RUN。我们将发起虚拟机运行的指令放在一个无限的while循环 中,如此,一旦Guest退出到用户空间,我们可以再次请求KVM切回 Guest。启动虚拟机代码如下:

```
void run_vm(struct vm *vm) {
  int ret = 0;

while (1) {
   if ((ioctl(vm->vcpu[0]->fd, KVM_RUN, 0)) < 0) {
     fprintf(stderr, "failed to run kvm.\n");
     exit(1);
   }
}</pre>
```

读者只需要一条命令编译这个kvm用户空间实例即可:

```
gcc kvm.c -o kvm
```

然后运行这个kvm用户空间实例:

```
sudo ./kvm
```

在另外一个终端中,运行如下命令:

如果一切正常,可以看到类似如下的输出:

| UID    | PID   | %usr | %system | %guest | %CPU   | CPU |     |
|--------|-------|------|---------|--------|--------|-----|-----|
| Commar | nd    |      |         |        |        |     |     |
| 0      | 17742 | 0.00 | 0.00    | 100.00 | 100.00 | 7   | kvn |
| 0      | 17742 | 0.00 | 0.00    | 100.00 | 100.00 | 3   | kvn |
| 0      | 17742 | 0.00 | 0.00    | 100.00 | 100.00 | 1   | kvn |
| 0      | 17742 | 0.00 | 0.00    | 100.00 | 100.00 | 0   | kvr |
| 0      | 17742 | 0.00 | 0.00    | 100.00 | 100.00 | 4   | kvr |
| 0      | 17742 | 0.00 | 0.00    | 100.00 | 100.00 | 4   | k   |

因为在Guest中只是简单地运行了一个空循环,没有任何敏感指令,我们可以看到这个VCPU的Guest态是100%,所以这台虚拟机基本没有主动地触发陷入。但是,有被动发生的VM退出,比如时钟中断、网卡中断落到这个CPU上时,但是因为这些中断导致VM退出后,VCPU在Host内核态停留的时间非常短暂,马上又再次切入Guest了。所以,VCPU线程的Host系统态占比非常少,统计中系统态(%system)的值也是0。

# 第2章 内存虚拟化

要想彻底理解如何从软件层面为虚拟机虚拟出物理内存,我们首先需要了解操作系统是如何使用物理内存的。因此,本章中,我们首先简单探讨了内存寻址的基本原理。

以往,很多讨论内存虚拟化的资料都聚焦于影子页表等地址翻译部分,但是几乎没有资料探讨VMM如何为虚拟机准备物理内存,以及VMM如何将其为虚拟机准备的内存上报给虚拟机,而这是讨论地址翻译的基础,所以,在本章中我们将从这里开启内存虚拟化过程之旅。

我们知道,x86物理CPU重置后都是从实模式开始运行,然后切入保护模式,所以boot loader或者操作系统内核都是从实模式开始运行的。而在实模式下并没有页表的概念,那么虚拟机又是如何实现寻址的呢?因此,在接下来的部分,我们讨论了运行在实模式下Guest的内存寻址。

随后,我们讨论了运行在保护模式下的Guest的寻址方式,即大家 比较熟知的影子页表方式。

因为影子页表的低效,包括带来额外的虚拟机退出的额外开销、 软件方式遍历页表、内存占用过多等问题, Intel在硬件层面对内存虚

拟化进行了支持,加入了另外一级支持地址映射的硬件单元EPT。在本章的最后,我们讨论了EPT模式下的地址翻译过程,以及EPT页表的建立。

### 2.1 内存寻址

内存是按字节序列组织的,处理器以字节为单位进行寻址,处理器可以寻址的内存范围称为地址空间。x86架构支持两种典型的内存寻址方式,一种是段式寻址,另外一种是页式寻址。

### 2.1.1 段式寻址

1978年,Intel发布了第一款16位微处理器8086。这款处理器有20根地址线,可以支持的地址空间达到1MB(220字节)。但是,这款处理器的数据总线的宽度是16位,也就是说,指令指针寄存器IP以及其他通用寄存器都是16位的,那么指令最大只能寻址64KB(216字节)的地址空间。为了解决这个问题,Intel的工程师们引入了段的概念,把1MB地址空间划分为多个不超过64KB大小的段,这样程序就可以访问全部地址空间了。8086微处理器有4个段寄存器cs、ds、es和ss,每个段寄存器也是16位的,用于存储段的起始地址,其他寄存器存储的则是段内偏移。因此在这种模式下,程序发起一次内存访问,使用的是如下地址格式,人们将这个地址称为逻辑地址:

Segment Base: Segment Offset

处理器的段单元(Segment Unit),也叫地址加法器,通过如下 公式将这个逻辑地址转换为线性地址:

Segment Base << 4 + Segment Offset

这个公式将段基址左移4位,加上段内偏移,生成了20位的物理地址,此时指令可以寻址1MB地址空间的任何地址了。Intel将这种模式

称为实模式。

在实模式下,一个主要的问题是没有内存保护。一个程序可以访问整个1MB的地址空间,因此,它也可以访问另一个程序的数据或代码,这是不安全的。除了内存外,实模式对程序访问的资源、执行的指令也没有保护,任何程序都可以执行任何可能导致意外后果的CPU指令。

从80286开始,Intel逐渐开始引入保护模式,到80386时,保护模式得到全面应用。保护模式引入了段描述符表,段描述符表中的每个描述符对应一个段,包括段的基址、段的长度限制,以及段的各种属性(比如段的访问权限等)。段描述符表包括GDT和LDT两种,GDT存储全局的段,每个任务可以有自己的LDT,存储任务自己的段。每个段描述符长度为64位,相比于之前段寄存器只能存储段基址,段描述符可以记录更多的段信息,如增加段访问的权限、读写或是执行的属性等,实现了对内存访问的保护。在有了段描述符表后,段寄存器中存储的不再是段基址,而是一个索引,用于从段描述表中索引具体的段。

#### 2.1.2 平坦内存模型

随着现代多任务操作系统的出现,每个任务都可以访问整个地址空间,而不必考虑实际物理内存的大小,而且通常寻址空间要比实际物理内存大得多,更不用说多个任务同时运行需要的内存了,于是出现了虚拟内存(Virtual Memory)的概念。操作系统将物理内存划分为大小相同的若干页面,在程序运行时,操作系统并不会为程序的全部地址空间都分配实际的物理内存页面,而是在访问时按需分配。当内存紧张时,可能会将最近很少使用的页面交换出去,需要时再载入进来。使用虚拟内存后,操作系统可以运行的任务数量不再受实际物理内存大小的限制。相对于段式内存管理,这种方式被称为页式内存管理。

新的处理器数据总线和地址总线宽度一致,不再需要段寄存器叠加产生更大的寻址空间。而且,页式内存管理方式也可以提供比段式内存管理更多、更灵活、更细粒度的内存保护方式,于是段式内存就显得多余了。Intel也知道在页式内存管理出现后,段机制成了一个"鸡肋",而为了向后兼容,又不能将其去掉,于是Intel为系统设计者建议了一种平坦内存模型(flat model)。

平坦模型建议创建4个段,分别是用于特权级3的用户代码段、数据段以及用于特权级0的内核代码段、数据段,这4个段基址都是0,并

且地址空间完全相同。平坦内存模型几乎完全隐藏了分段机制。Linux 内核从2.1.43版本开始使用这种平坦内存模型,其定义的4个段如下:

段描述符的格式如图2-1所示。



#### 图2-1 段描述符的格式

字段Base Address是段的基址;字段DPL是段的权限;字段Type表示段是代码段还是数据段,高32位的第11位为1表示是代码段,为0是数据段,第8~10位用于附加修饰,比如数据段是只读还是可写。字段Segment Limit表示段的长度,其单位依赖于另外一个字段G(Granularity)。如果字段G的值是0,那么段的长度以字节为单位,最大长度为220×1字节,即1MB;如果字段G的值是1,那么段的长度以4KB为单位,段的最大长度可达220×4KB,即4GB。读者可能有个疑问,64位CPU可寻址的长度要远远大于4GB,那么这怎么应对呢?事实上,虽然不是完全的,但64位CPU基本上禁用了段模式,忽略段界限的检查。

我们根据段描述符的定义将这4个段描述符中的主要字段提取一下,如表2-1所示。

表2-1 段描述符中的主要字段

| 段           | 描述符内容              | 段基址        | 段界限     | 段类型(代码/数据) | DPL  |
|-------------|--------------------|------------|---------|------------|------|
| kernel code | 0x00cf9a000000ffff | 0x00000000 | 0xfffff | 051010     | 0b00 |
| kernel data | 0x00cf92000000ffff | 0x00000000 | 0xfffff | 0ь0010     | 0600 |
| user code   | 0x00cffa000000ffff | 0x00000000 | 0xfffff | 061010     | 0b11 |
| user data   | 0x00cff2000000ffff | 0x00000000 | 0xfffff | 0x0010     | 0611 |

#### 对应这4个段,内核中定义了引用这4个段的段选择子的宏:

段选择子的格式如图2-2所示。



图2-2 段选择子的格式

段选择子长度为16位,其中第3~15位为GDT或者LDT段描述符表中的索引。第2位为TI(table indicator),表示使用GDT还是LDT,0表示GDT,1表示LDT。最后2位是权限相关的。我们将这几个段的十六进制转换为二进制就容易看出其表达的意思了,如表2-2所示。

表2-2 段选择子各个字段的二进制表示

| 段选择子      | 段选择子内容 | Index            | TI | RPL |
|-----------|--------|------------------|----|-----|
| KERNEL_CS | 0x10   | 0 0000 0000 0010 | 0  | 00  |
| KERNEL_DS | 0x18   | 0 0000 0000 0011 | 0  | 00  |
| USER_CS   | 0x23   | 0 0000 0000 0100 | 0  | 11  |
| USER_DS   | 0x2B   | 0 0000 0000 0101 | 0  | 11  |

将十六进制转换为二进制后,意义就很直观了。这4个段选择分别对应GDT中的第2、3、4、5项,即内核代码段、内核数据段、用户代码段和用户数据段。所有程序都使用这一套段定义,按需切换段寄存器。从内核空间返回到用户空间时,cs段选择子被设置为USER\_CS,其他数据相关的段选择子则被设置为USER\_DS;进入内核空间时,cs段选择子被设置为KERNEL\_CS,其他数据相关的段选择子则被设置为KERNEL\_DS。我们通过2个典型的例子体会一下。

Linux 1.0版本的内核在系统初始化完成后,准备切换到用户空间的第1个进程前会执行如下代码:

```
linux-1.0/include/asm/system.h

#define move_to_user_mode() \
    _asm__ _volatile__ ("movl %%esp,%%eax\n\t" \
        "pushl %0\n\t" \
        "pushl %%eax\n\t" \
        "pushfl\n\t" \
        "pushl %1\n\t" \
        "pushl $1f\n\t" \
        "iret\n" \
        "1:\tmovl %0,%%eax\n\t" \
```

```
"mov %%ax,%%ds\n\t" \
"mov %%ax,%%es\n\t" \
"mov %%ax,%%fs\n\t" \
"mov %%ax,%%gs" \
: /* no outputs */ :"i" (USER_DS), "i" (USER_CS):"ax")
```

因为代码段寄存器和指令指针EIP不能直接通过指令操作,所以通常会将返回地址先压入栈中,然后通过iret指令将压入的返回地址弹出到cs和eip中。上述代码采用的就是这种方式,其中%1引用的是"i"(USER\_CS): "ax",代码pushl %1就是相当于将用户代码段压栈; pushl \$1f是将标号1:处的地址压栈,即相当于压栈eip。在执行完iret指令后,代码段寄存器将被加载为用户空间代码段,CPU从特权级0跳转到特权级3,从内核空间进入用户空间,然后跳转到标号1:处执行,其中%0引用的是"i"(USER\_DS),所以这里除了代码段寄存器cs外,其他段寄存器全部都设置为用户数据段USER DS了。

与上述例子相对应的是从用户空间切换到内核空间。当系统运行在用户空间,发生中断时,CPU需要切换到内核空间去运行中断处理函数。在中断的那一刻,CPU将使用中断描述符中的段选择子更新代码段寄存器cs,而中断描述符中的段选择子为内核代码段,因此,在穿越中断门后,CPU从特权级3跳转到特权级0,从用户空间进入内核空间。内核在初始化时将中断描述符中的段选择子设置为内核代码段的代码如下:

```
#define _set_gate(gate_addr,type,dpl,addr) \
_asm__ _volatile__ ("movw %%dx,%%ax\n\t" \
    "movw %2,%%dx\n\t" \
    "movl %%eax,%0\n\t" \
    "movl %%edx,%1" \
    :"=m" (*((long *) (gate_addr))), \
    "=m" (*(1+(long *) (gate_addr))) \
    :"i" ((short) (0x8000+(dpl<<13)+(type<<8))), \
    "d" ((char *) (addr)),"a" (KERNEL_CS << 16) \
    :"ax","dx")</pre>
```

中断描述符的格式如图2-3所示。



图2-3 中断描述符格式

从内联汇编代码的输入部分我们看到,内联汇编告知编译器将eax寄存器的高16位初始化为内核代码段选择子KERNEL\_CS,并将edx寄存

器初始化为中断处理函数地址addr。然后内联汇编的第1条语句,将dx寄存器(edx寄存器中的低16位)即中断处理函数地址的低16位装载到ax寄存器,即eax寄存器的低16位。至此,中断描述符第0~31位的内容已经在eax寄存器组织好。然后,内联汇编代码将eax寄存器的内容装载到%0指代的位置,%0指代的是输出部分的第1个操作数,即中断描述符的低32位。

介绍完了中断描述符低32位的设置,我们再来看看高32位的组织。内联汇编代码的输入部分将edx寄存器初始化为段内的中断处理函数地址,然后内联汇编的第2条语句使用%2覆盖了edx寄存器的低16位。其中,%2指代的是输入部分的第1个操作数,即由dp1、type等属性组成的一个立即数,这条代码执行过后,edx寄存器的内容就是中断描述符的高32位。然后,内联汇编代码将eax寄存器的内容装载到%1指代的位置。这里%1指代的是输出部分的第2个操作数,即中断描述符的高32位。

#### 2.1.3 页式寻址

前面的内容向读者阐述了段的演进历史,以及其在内核中的作用。因为内核使用了平坦内存模型,将段基址设置为0,逻辑地址就是线性地址了,内核基本屏蔽了段机制,接下来,我们将放下段这个包袱,只关注页式内存管理。

为了使用页式内存管理,操作系统将物理内存划分为多个页面,然后通过一种机制,将虚拟地址映射到具体的物理页面内的偏移。以32位地址为例,如果页面大小为4KB,那么需要12位寻址页内偏移地址,假设我们使用1级页表映射,那么余下的20位用作页表内表项的索引,因此页表内将有2<sup>20</sup>个表项。假设每个页表项占据4字节,那么页表的尺寸是2<sup>20</sup>×4bytes=4MB,如果系统中运行多个任务,而每个任务又都有自己的页表,那么多个页表占据的内存就是一笔不菲的开销。更重要的是,页表中的大部分表项可能从来不会用到,白白浪费内存。

如果我们将1级表拓展为2级表,1级表中的表项指向的不是最终的物理页面,而是2级的页表,2级页表中的表项指向的是最终的物理页面。刨除12位用于4KB页面页内寻址,我们将余下的20位划分为2个10位,第1个10位用作1级表的索引,第2个10位用作2级表的索引。假设每个表项占据4字节,那么1级表的大小为2<sup>10</sup>×4bytes=4KB。同理,2级表的大小也是占据4KB。但是,2级表是按需分配的,所以2级表占据的

尺寸就变为N×4KB,N为实际需要的2级表数量。相比于使用1级页表映射,其所占据的内存空间少了很多,相当于"实报实销"了。那么是否可以有多张1级表呢?答案是不可以,因为cr3寄存器只能记录一张表的地址,所以整个表需要有一个根,即1级表只能有一个。典型的2级页表映射如图2-4所示。



图2-4 2级页表下线性地址到物理地址的映射

对于32位CPU而言,使用2级表是一个比较好的平衡,但是对于64位CPU,如果依然使用2级表,与32位系统使用1级表类似,同样面临着

单个表尺寸过大,导致物理内存浪费的问题。于是,64位系统使用4级或5级表。所以,操作系统最终是使用1级、2级还是3级表,甚至更多级表,是从表占用内存的经济角度考量的。

#### 2.1.4 页式寻址实例

我们以Linux 0.10版本的内核为例,具体介绍一下页式内存管理机制。Linux 0.10版本的内核还不支持通过BIOS读取系统内存信息,只是硬编码了一个在当时看起来合理的尺寸16MB。Linux 0.10版的内核尚未采用平坦内存模型,不同程序有不同的地址空间,大家共享同一个页目录(1级页表),不同程序虽使用同一个页目录中不同的页目录项,但是有各自的页表(2级页表)。内核将1MB以下的内存地址空间留给内核自己及BIOS和显卡使用,从1MB开始,供所有任务使用,共15MB,每个页面大小是4KB,15MB物理内存被划分为15×1024×1024/4096=3840个页面,如图2-5所示。当然,1MB以下的内存依然使用页式管理,在内核初始化时(代码在head.s中)已经建好了页面映射关系,只不过这1MB内存属于内核和BIOS等专用,不能再将它们分配给其他任务使用。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图2-5 Linux 0.10版本内核内存使用概况

内核定义了一个数组mem\_map记录页面的使用情况:

```
linux-0.10/mm/memory.c

#define LOW_MEM 0x100000
#define PAGING_MEMORY (15*1024*1024)
#define PAGING_PAGES (PAGING_MEMORY>>12)

static unsigned char mem_map [ PAGING_PAGES ] = {0,};
```

Linux 0.10版的内核只是使用一字节来记录一个物理页面的信息,从1.3.50版本开始,内核定义了一个更直观的结构体page来记录物理页面的信息,数组mem\_map的元素也不再仅仅是一字节了,而是一个结构体page的实例:

```
linux-1.3.50/include/linux/mm.h

typedef struct page {
   unsigned int count;
   unsigned dirty:16,
       age:6,
       unused:9,
       reserved:1;
   unsigned long offset;
   ......
} mem_map_t;

extern mem_map_t * mem_map;
```

每次访存时,MMU首先从TLB中查找是否缓存了虚拟地址到物理地址的映射,如果没有,则从cr3寄存器中取出页表的根地址,即1级表的地址,也称为页目录(Page Directory),遍历页表,将虚拟机地址转换为物理地址。Linux 0.10版本的内核将页目录分配在内存起始位置,即0字节处。这里页表覆盖了IVT,但是此时已经进入了保护模式,保护模式使用IDT而不使用IVT,IVT已经完成它的任务了:

当缺页异常发生时,将调用IDT中缺页异常处理函数:

```
linux-0.10/ mm/page.s

.globl _page_fault

_page_fault:
    ...
    movl %cr2,%edx
    pushl %edx
    .....
    call _do_no_page
    .....

linux-0.10/ mm/memory.c

void do_no_page(unsigned long error_code, unsigned long address)
{
    unsigned long tmp;
    if (tmp=get_free_page())
```

```
if (put_page(tmp,address))
          return;
     do_exit(SIGSEGV);
}
```

缺页异常处理函数从cr2寄存器中取出线性地址,传递给函数do\_no\_page。do\_no\_page首先调用get\_free\_page申请一个空闲页面,然后调用put page填充页表。

#### 1. 获取空闲页面

我们首先讨论获取空闲页面的函数get\_free\_page。
get\_free\_page在mem\_map中从后向前,查找值为0的项,即没有被占用的物理页面。然后将物理内存页面清零,并将物理页面的地址返回给调用者:

```
linux-0.10/ mm/memory.c
00 unsigned long get free page (void)
01 {
02 register unsigned long res asm("ax");
03
04
   asm ("std ; repne ; scasb\n\t"
05
       "jne 1f\n\t"
       "movb $1,1(%%edi)\n\t"
06
07
       "sall $12,%%ecx\n\t"
80
       "addl %2,%%ecx\n\t"
       "movl %%ecx,%%edx\n\t"
09
10
       "movl $1024, % % ecx\n\t"
11
       "leal 4092(%%edx),%%edi\n\t"
12
       "rep ; stosl\n\t"
13
       "movl %%edx,%%eax\n"
14
       "1:"
15
       :"=a" ( res)
```

```
16 :"0" (0),"i" (LOW_MEM),"c" (PAGING_PAGES),
17  "D" (mem_map+PAGING_PAGES-1)
18 :"di","cx","dx");
19 return __res;
20 }
```

函数get\_free\_page的精华在第4行代码。get\_free\_page使用指令scasb来找到数组mem\_map中内容为0的项,scasb比较al寄存器的内容和edi寄存器指向的内存储存的字节,比较之后,edi寄存器根据EFLAGS寄存器中DF标志的设置自动递增或递减。如果DF标志为0,则edi寄存器递增;如果DF标志为1,则edi寄存器递减。第4行代码中,指令std设置了EFLAGS寄存器中的DF标识位,所以这里scasb每执行一次比较后,就将edi减去1字节。

scasb比较的2个寄存器al和edi分别在第1个约束和第5个约束中进行了初始化。第1个约束见第16行代码,这里使用了一种在内联汇编中称为Matching(Digit)constraints的约束方式,表示使用和第0个操作数相同的约束。第0个操作数的约束为使用eax寄存器引用变量\_\_res,见第15行代码,结合到第1个约束上,就相当于"a"(0),即将eax寄存器初始化为0。第5个约束,见第17行代码,这个约束将edi寄存器初始化为指向mem map数组的末尾。

在scasb指令前,使用前缀repne修饰scasb,表示重复执行scasb。

综上,第4行代码的意义就是从数组mem\_map的最后一个元素开始,一直到找到值为0的元素,或者计数寄存器ecx为0为止。计数寄存器ecx在输入约束部分初始化为页面数PAGING\_PAGES,即数组mem\_map的大小,见第16行代码。

如果找不到空闲的页面,如第5行代码所示,则直接跳到标号1 处,返回0。

在找到空闲页面后,首先将mem\_map中对应这个页面的字节设置为1,表示页面被占用了,见第6行代码。但是,为什么内存地址是edi寄存器加1呢?这和指令scasb有关。刚刚提到在执行完比较操作后,scasb会将edi减1,将指向数组mem\_map中下一个准备比较的字节,因此需要将这个多减的1加回来。

然后就是计算获取的空闲页面的物理地址了。计数寄存器ecx初始化时指向最后一个页面,然后每比较一次就减1,所以在成功找到空闲页面后,ecx中记录的就是空闲页面序号。这个序号乘以页面尺寸,即4KB(见第7行代码),然后加上内存开始划分页面的起始位置,即LOW\_MEM(见第8行代码),就是页面的物理地址了。第8行代码中的%2指代的就是输入约束中的立即数LOW\_MEM。从第9行和第13行代码可知,页面起始地址最后会保存到eax寄存器,而输出部分的约束要求编译器将eax寄存器中的内容最后保存到变量\_\_res,这个变量中的内容正是函数get free page返回的空闲页面地址。

在返回页面地址之前,函数get\_free\_page清除了空闲页面的垃圾内容,见第10~12行代码。这里使用stosl指令将eax寄存器的内容覆盖到寄存器edi指向的内存上,这也是第9行代码不直接将页面地址直接保存到eax寄存器的原因,因为这里还要使用eax寄存器中的0值。stosl指令的前缀是rep,所以这是个无条件循环,直到计数寄存器ecx的内容为0为止。在第10行代码中,计数寄存器ecx被设置为1024,stosl每次写4个字节,所以1024次循环正好访问了4096字节大小的页面。从页面的高地址处开始清零,所以第11行代码将edi寄存器指向了页面的末尾地址。

#### 2. 更新页表

申请到了空闲的物理页面后,缺页异常函数需要更新页表,这是通过函数put page实现的:

```
linux-0.10/ mm/memory.c
01 unsigned long put page (unsigned long page, unsigned long
address)
02 {
       unsigned long tmp, *page table;
03
04
05
       page table = (unsigned long *) ((address>>20) &
0xffc);
06
       if ((*page table)&1)
07
           page table = (unsigned long *)
08
                             (0xfffff000 & *page table);
09
       else {
10
           if (!(tmp=get free page()))
11
               return 0;
12
           *page table = tmp|7;
```

```
page_table = (unsigned long *) tmp;

page_table[(address>>12) & 0x3ff] = page | 7;

return page;

17 }
```

首先,我们来看一下第5行代码。直观感觉,这行代码是取页目录项的索引,但是这里只是将发生缺页异常的线性地址右移了20位。我们知道,线性地址的高10位用于页目录项的索引,所以理论上应该右移22位才对。我们的认知没错,只不过这里略去了一步操作,所以容易让人感到费解。这里是直接计算出了最终页目录项的地址,一个页目录项占据4字节,所以索引乘以4,就得出了索引所在页目录项相对于页目录基址的偏移。乘以4可以使用左移表示,所以下面的公式:

```
(address >> 22) << 2
```

#### 最终简化为:

```
(address >> 20)
```

经过简化后,只是右移了20位。页目录中的每个表项是4字节的,因此,需要将地址按照4字节对齐到页目录项的起始位置,所以需要将最后2位清零,因此引出了0xffc:

```
(address>>20) & 0xffc
```

上述公式的结果就是索引对应的页目录项相对于页目录的基址的偏移。假设页目录的基址为pg\_dir,那么这个页目录项的内存地址就是:

```
pg_dir + (address>>20) & 0xffc
```

而0.10内核的页目录在内存地址0处:

```
linux-0.10/boot/head.s
```

即pg dir为0,那么最终页目录项的内存地址就是偏移地址:

```
(address>>20) & 0xffc
```

对这个地址取值,如第5行代码所示,就读取了页目录项的内容。 页目录项和页表项的格式如图2-6所示,这里略去了一些和代码不相关 的属性。



图2-6 页目录项和页表项的格式

页目录项和页表项的格式大部分都很相似,页目录项中的第12~31位为指向下级页表的基址,页表项的第12~31位指向实际的物理页面。其中P位表示表项是否存在,读、写位(Read/Write, R/W)和用户、超级用户位(User/Supervisor, U/S)用于页级的保护机制。

第6行代码判断页目录项是否存在。如果页目录项存在,则读出页目录项中下级页表的基址,见第7~8行代码。否则,申请一个页面作为下级页表,同时更新页目录项,将新申请的下级页表基址填入页目

录项,设置相关属性位,比如将P位设置为1,表示页目录项有效,见第10~13行代码。

到这里,无论页表是本来就已经存在,还是新申请的,最后需要做的就是使用新申请的物理页面更新相应的页表项。线性地址的中间10位,即第12~21位用于索引页表项,第15行代码就是设置相应的页表项指向新申请的空闲物理页面地址,更新页表项的相关属性。

#### 2.2 VMM为Guest准备物理内存

计算机系统启动后,主板的BIOS ROM将会被映射到内存地址空间,以x86架构的32位系统为例,映射的地址空间为0x000F0000~0x000FFFFF,然后CPU跳转到0xF000:0xFFF0处,开始运行BIOS代码。BIOS会检查内存信息,记录下来,并对外提供内存信息查询功能。BIOS将中断向量表(IVT)的第0x15个表项中的地址设置为查询内存信息函数的地址,后续的boot loader或者OS就可以通过发起中断号为0x15的软中断,调用BIOS中的这个函数,获取系统内存信息。

因此,为了给Guest提供这个获取内存系统信息的功能,VMM需要模拟BIOS的这个功能。简单来讲,VMM需要完成如下几件事:

- 1) 主板的BIOS ROM是被系统映射到内存地址空间0x000F0000~ 0x000FFFFF。对于软件模拟而言,就不需要这个映射过程了,VMM可以将自己实现的模拟BIOS中的查询系统内存信息的中断处理函数,直接置于内存0x000F0000~0x000FFFFF中。
- 2)在建立IVT时,设置第0x15个表项中的中断函数地址指向模拟的BIOS中的内存查询处理函数的地址。
- 3)对于真实的物理系统,BIOS会查询真实的物理内存情况,建立内存信息。而对于VMM而言,则需要根据用户配置的虚拟机的内存信

息,在BIOS数据区中自己制造内存信息表。

中断号为0x15的BIOS中断处理函数,依据传入的参数,即寄存器eax、ah中的值,将返回不同的内存信息。比如将ah寄存器设置为0x8A时,中断将返回扩展内存大小,即地址在1MB以上的内存的尺寸;将ah寄存器设置为0x88时,最多检测出64MB内存,实际内存超过64MB时也返回64MB。功能最强的是将eax寄存器的值设置为0xE820,0x15号中断处理函数将返回主机的完整的内存信息。

由于技术的演进与迭代,以及不同的地址空间被划分为不同的用途,为了向后兼容,内存地址空间被分为了许多不连续的段。对于使用0xE820方式获取内存而言,0x15号中断处理函数使用结构体e820\_entry描述每个段,包括内存段的起始地址、内存段的大小以及内存段的类型:

```
commit 2f3976eeee4e0421c136c3431990a55cbf0f2bbf
kvm: BIOS E820 memory map emulation
kvmtool.git/include/kvm/e820.h
struct e820_entry {
    uint64_t addr; /* start of memory segment */
    uint64_t size; /* size of memory segment */
    uint32_t type; /* type of memory segment */
} __attribute__((packed));
```

综上, VMM需要模拟的BIOS与内存相关部分如图2-7所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 2.2.1 内核是如何获取内存的

为了更好地理解kvmtool如何模拟BIOS中的获取内存信息的0x15号中断服务,我们首先在这一节从使用者,即Linux内核的角度具体体会一下上层软件是如何使用BIOS获取内存信息的。对于eax寄存器为0xE820的0x15号中断,每次中断处理函数都将返回给上层调用者一个内存段的信息,需要为0x15号中断的处理函数准备的相关参数如下:

- 1)存储e820记录的内存地址。每次发起0x15号中断时,中断处理函数会将一条e820记录复制到es:di指向的内存处。所以在首次发起中断前,需要设置es:di指向保存e820记录的内存地址。然后在后续每次发起中断前,都需要将di寄存器增加一个e820记录大小的偏移,即下一个存储e820记录的位置。
- 2)e820记录的索引。每次调用时,调用者需要告知0x15号的中断的处理函数获取哪个e820记录,这个索引使用ebx寄存器传递。首次调用时,调用者需要将ebx设置为0,即从第1个e820记录开始。然后每调用一次,如果还有e820记录没有读取完毕,中断处理函数会将ebx寄存器增加1,即指向下一个e820记录。当所有e820记录都复制完成后,中断处理函数会将ebx寄存器设置为0,上层调用者可以根据这个寄存器的值确认是否所有e820记录已经读取完毕。

- 3)每个e820记录的大小。需要调用者通过ecx寄存器告知中断处理函数。
- 4) 需要按照0x15号中断的约定将edx寄存器设置为魔数 0x534D4150。

#### 内核中的具体代码如下:

```
linux-2.3.16/arch/i386/boot/setup.S
01 meme820:
02 mov edx, #0x534d4150 ! ascii `SMAP'
03 xor ebx, ebx ! continuation counter
0.4
05 mov di, #E820MAP
                      ! point into the
whitelist
06 ...
07 jmpe820:
08 mov eax, #0x0000e820 ! e820, upper word
zeroed
09 mov ecx, #20 ! size of the e820rec
10
11 int 0x15
                      ! make the call
12
13 good820:
14
mov ax, di
    add ax, #20
mov di, ax
18
19 again820:
20 cmp ebx, #0
                  ! check to see if ebx is
21 jne jmpe820 ! set to EOF
linux-2.3.16/ include/asm-i386/e820.h
22 #define E820MAP 0x2d0 /* our map */
```

第5行代码设置了存储e820记录的内存地址,宏E820MAP的定义在第22行代码处,可见这个地址位于内核中所谓的零页(zero page)。内核在实模式下通过BIOS获取的一些信息存储在这里,在内核进入保护模式后,会到这里读取具体的信息。

在每次0x15中断后,内核会将di寄存器增加一个e820记录的尺寸,即20个字节,指向保存下一个e802记录的地址,见代码第15~17行。

中断处理函数从寄存器ebx获取内核读取的e820记录的索引,显然,ebx寄存器应该从0开始,第3行代码将该寄存器初始化为0。每执行一次中断后,内核会判断ebx寄存器中的值是否为0,如果非0,就说明还有e820记录没有读完,跳转到标号jmpe820处进入下一个循环,读取下一个e820记录,见第20、21行代码。当完成全部e820记录的读取后,中断处理函数会将ebx寄存器设置为0,内核结束读取过程。

内核通过ecx寄存器告知中断处理函数的e820记录的大小,见第9 行代码。由此可见,一个e820记录占据20个字节大小。

#### 2.2.2 建立内存段信息

BIOS探测完内存信息后,会将内存信息保存在BIOS的数据区BDA/EBDA中,当bootloader或者OS通过软中断的方式向BIOS询问内存信息时,BIOS中的中断处理函数将从BIOS的数据区中复制内存信息到调用者指定的位置。同样的道理,既然VMM是为操作系统提供一个透明的环境,那么就需要在虚拟BIOS使用的数据区,按照e820记录的格式,准备好内存段的信息。

物理机的内存由多个内存段组成,每个段使用一个e820记录描述,典型的x86架构的32位系统的内存映射如表2-3所示。

表2-3 典型的x86架构的32位系统的内存映射

| 内存段                                | 起始地址       | 结束地址       |  |
|------------------------------------|------------|------------|--|
| Real Mode Interrupt Vector Table   | 0x00000000 | 0x000003FF |  |
| BDA area                           | 0x00000400 | 0x000004FF |  |
| Conventional Low Memory            | 0x00000500 | 0x0009FBFF |  |
| EBDA area                          | 0x0009FC00 | 0x0009FFFF |  |
| VIDEO RAM                          | 0x000A0000 | 0x000BFFFF |  |
| VIDEO ROM (BIOS)                   | 0x000C0000 | 0x000C7FFF |  |
| Motherboard BIOS                   | 0x000F0000 | 0x000FFFFF |  |
| Extended Memory                    | 0x00100000 | 0xFEBFFFFF |  |
| Reserved (configs, ACPI, PnP, etc) | 0xFEC00000 | 0xFFFFFFF  |  |

#### 以kvmtool为例, 其组织的内存段如下:

```
commit 2f3976eeee4e0421c136c3431990a55cbf0f2bbf
kvm: BIOS E820 memory map emulation
kvmtool.git/kvm.c
void kvm setup mem(struct kvm *self)
    struct e820 entry *mem map;
    unsigned char *size;
               = guest flat to host(self, E820 MAP SIZE);
    size
   mem_map
               = guest flat to host(self,
E820 MAP START);
    *size
             = 4;
   mem map[0] = (struct e820 entry) {
        .addr = REAL_MODE_IVT_BEGIN,
        .size
                  = BDA END - REAL MODE IVT BEGIN,
                  = E820 MEM RESERVED,
        .type
    };
```

```
mem_map[1] = (struct e820_entry) {
        .addr = BDA_END,
.size = EBDA_END - BDA_END,
.type = E820_MEM_USABLE,
    };
    mem_map[2] = (struct e820_entry) {
        .addr = EBDA_END,
        .size
                    = BZ KERNEL_START - EBDA_END,
        .type
                    = E820 MEM RESERVED,
    };
    mem_map[3] = (struct e820_entry) {
        .addr = BZ_KERNEL_START,
.size = self->ram_size - BZ_KERNEL_START,
        .type
                    = E820 MEM USABLE,
    };
}
#define BZ KERNEL START
                             0x100000UL
kvmtool.git/include/kvm/bios.h
#define E820 MAP SIZE
                                  EBDA START
#define E820 MAP START
                                  (EBDA START + 0 \times 01)
```

函数kvm\_setup\_mem建立了4个内存段:第1个内存段用于存储实模式的IVT;第2个内存段是传统的低端内存;第3个是BIOS,包括主板BIOS和显卡BIOS,以及用于显卡相关的内存;第4个是扩展内存区,主要的可用内存都在这个段了。关注第4个内存段的起始位置BZ\_KERNEL\_START,从名字就可以看出,这是bootloader加载内核时存放内核的内存地址。根据宏BZ\_KERNEL\_START的值可见,就是在扩内存的起始位置,即物理内存1MB处。

另外, kvmtool将内存段数设置为4,存储在了内存地址 E820\_MAP\_SIZE处,根据宏E820\_MAP\_SIZE的值可见,就是存储在了

EBDA区的第1个字节。内核可以从这个位置读取内存段数,即e820记录的总数。从EBDA区的第2个字节开始,开始存放内存段信息。

#### 2.2.3 准备中断0x15的处理函数以及设置IVT

当CPU执行指令int 0x15后,将进入中断处理流程,CPU将从IVT表中的第0x15项取出中断处理函数的地址,然后跳转到中断处理函数执行。这个中断处理函数由BIOS实现,存储在BIOS ROM中。在典型的x86架构的32位系统中,系统启动后,主板的BIOS ROM将被映射到内存地址空间0x000F0000~0x000FFFFF处。也就是说,中断发生后,最终是跳转到地址空间0x000F0000~0x000FFFF中的中断0x15对应的处理函数处运行。因此,对于kvmtoo1来讲,需要在Guest的0x000F0000~0x000FFFFF这段内存中准备好0x15号中断的中断处理函数,包括:

- 1) 在BIOS ROM中准备中断处理函数的实现。
- 2)设置IVT中0x15号表项的地址指向0x15号中断的处理函数。

具体代码如下:

```
address = BIOS NEXT IRQ ADDR (address,
bios int10 size);
       bios setup irq handler (kvm, address, 0x15,
bios int15,
09
            bios int15 size);
10
11 }
12 static void bios setup irq handler(struct kvm *kvm, ...)
13 {
14
       struct real intr desc intr desc;
15
       void *p;
16
17
       p = guest flat to host(kvm, address);
18
       memcpy(p, handler, size);
19
       intr desc = (struct real intr desc) {
20
           .segment = REAL SEGMENT(address),
21
                        = REAL OFFSET (address),
           .offset
22
       };
23
       interrupt table set(&kvm->interrupt_table,
           &intr desc, irq);
24
25 }
```

根据第5行代码可见,变量address的初始值MB\_BIOS\_BEGIN,是主板BIOS\_ROM映射在Guest内存地址空间中的起始位置,第7行的宏BIOS\_NEXT\_IRQ\_ADDR就是在BIOS\_ROM中确定0x15号中断的处理函数的起始存储地址,根据代码可见,这块内存区域位于0x10号中断的处理函数的后面。然后第8、9行代码中的函数bios\_setup\_irq\_handler将0x15号中断的处理函数bios\_int15的实现复制到这里,即BIOS\_ROM区域,具体见第18行代码。因为address是Guest视角的物理地址GPA(Guest\_Physical\_Adddress),而在kvmtool中使用这个地址时,需要将其转换为Host可用的地址HVA(Host\_Virtual\_Address),第17

行代码中的函数guest\_flat\_to\_host负责这个转换,其中ram\_start就是Host在HVA空间为Guest分配的GPA的基址:

```
commit 2f3976eeee4e0421c136c3431990a55cbf0f2bbf
kvm: BIOS E820 memory map emulation
kvmtool.git/include/kvm/kvm.h
static inline void *guest_flat_to_host(struct kvm *self,
unsigned long offset)
{
    return self->ram_start + offset;
}
```

除了复制中断处理函数实现到BIOS ROM外,函数

bios\_setup\_irq\_handler还负责设置IVT表项。第14行代码创建了一个临时的IVT表项,第19~22行代码组织这个IVT表项,设置其中的段地址和段内偏移地址。组织好表项后,调用函数interrupt\_table\_\_set记录到了数据结构kvm->interrupt\_table中:

```
commit 2f3976eeee4e0421c136c3431990a55cbf0f2bbf
kvm: BIOS E820 memory map emulation
kvmtool.git/interrupt.c
void interrupt_table__set(struct interrupt_table *self,
struct real_intr_desc *entry, unsigned int num)
{
   if (num < REAL_INTR_VECTORS)
       self->entries[num] = *entry;
}
```

在组织好所有的IVT表项后,setup\_bios最后调用函数 interrupt\_table\_\_copy将kvm->interrupt\_table中的IVT表项一次性

地复制到IVT。因为IVT存储在物理内存0处,所以下面代码中传给 guest flat to host的第2个参数为0:

### 2.2.4 中断0x15的处理函数实现

这一节我们具体看一下0x15号中断的处理函数bios\_int15的实现,这个函数肩负着将Host为Guest分配的内存传递给Guest的任务,具体实现如下:

```
commit 2f3976eeee4e0421c136c3431990a55cbf0f2bbf
kvm: BIOS E820 memory map emulation
kvmtool.git/bios/int15.S
01 GLOBAL (bios int15)
       .incbin "bios/int15-real.bin"
03 GLOBAL (bios int15 end)
kvmtool.git/bios/int15-real.S
04 ENTRY( int15)
05
             e820 query map
06
      call
07
kvmtool.git/bios/e820.c
08 void e820 query map(struct e820 query *query)
09 {
10
      uint8 t map size;
11
      uint32 t ndx;
12
1.3
      ndx = query->ebx;
14
15
   map size = rdfs8(E820 MAP SIZE);
16
17
      if (ndx < map_size) {</pre>
18
          unsigned long start;
19
          unsigned int i;
20
          uint8 t *p;
21
22
           start = E820 MAP START +
23
               sizeof(struct e820 entry) * ndx;
24
```

```
25
           p = (void *) query->edi;
26
27
           for (i = 0; i < sizeof(struct e820 entry);</pre>
i++)
               *p++ = rdfs8(start + i);
28
29
       }
30
31
       query->eax = SMAP;
32
       query->ecx = 20;
33
       query->ebx = ++ndx;
34
35
       if (ndx >= map size)
36
           query->ebx = 0; /* end of map */
37 }
```

首先,中断处理函数bios\_int15需要知道0S读取的是哪条e820记录,按照0x15号中断的约定,e820的记录号通过ebx寄存器传递,所以函数e820\_query\_map首先从ebx寄存器中取出e820记录号,见第13行代码。

在2.2.2节中,我们看到kvmtoo1将e820记录的数量存储在了内存地址E820\_MAP\_SIZE处,即BIOS数据区起始处的第1个字节处。所以这里第15行代码是从这个地址读出e820记录的数量,用来确认OS请求获取的e820记录号是否在合法范围内。

如果OS请求读取的e820记录号合法,则从存储e820记录的起始的位置E820\_MAP\_START开始,偏移ndx个e820记录。循环读取第ndx个e820记录的信息,复制到OS指定的目的地址。依据Ox15号中断的约定,目的地址由OS写在edi寄存器中,所以第25行代码是从edi寄存器

中读取出目的地址。第27、28行代码将读出的e820记录内容复制到edi 指向的目的地址处。

最后按照0x15号中断约定更新各个寄存器,包括将记录下一个访问的e820记录号的寄存器ebx累加1,见第33行代码。如果已经读到最后一个e820记录了,需要将ebx寄存器的内容设置为0,通知0S已经读取完毕全部的内存段信息,见第35、36行代码。

#### 2.2.5 虚拟内存条

和真实的物理机可能有多个内存条一样,创建虚拟机时,VMM也需要为虚拟机分配内存条。KVM定义了一个结构体kvm\_memory\_region供用户空间描述申请创建的内存条的信息:

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/include/linux/kvm.h
struct kvm_memory_region {
    __u32    slot;
    __u32    flags;
    __u64    guest_phys_addr;
    __u64    memory_size; /* bytes */
};
```

其中,slot表示这个结构体kvm\_memory\_region实例描述的是第几个内存条,guest\_phys\_addr表示这块内存条在Guest物理地址空间中的起始地址,memory\_size表示内存条大小,如图2-8所示。



图2-8 内存条描述信息

KVM在内核模块中定义的代表内存条实例的数据结构为

kvm\_memory\_slot:

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/kvm.h
struct kvm_memory_slot {
    gfn_t base_gfn;
    unsigned long npages;
    unsigned long flags;
    struct page **phys_mem;
    unsigned long *dirty_bitmap;
};
```

结构体kvm\_memory\_slot使用页帧号base\_gfn描述内存条的起始地 址guest\_phys\_addr,并定义了一个数组phys\_mem来记录属于这个内存 条的所有页面。KVM模块收到用户空间传递下来的内存信息后将创建具 体的内存条实例:

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/kvm main.c
01 static int kvm dev ioctl set memory region(struct kvm
*kvm,
02
                    struct kvm memory region *mem)
03 {
04
05
       struct kvm memory slot old, new;
06
07
       base gfn = mem->guest phys addr >> PAGE SHIFT;
08
       npages = mem->memory size >> PAGE SHIFT;
09
10
       new.base gfn = base gfn;
11
       new.npages = npages;
12
13
       if (npages && !new.phys mem) {
           new.phys mem = vmalloc(npages * sizeof(struct
14
page *));
15
16
           memset(new.phys mem, 0, npages * sizeof(struct
page *));
17
           for (i = 0; i < npages; ++i) {
18
               new.phys mem[i] = alloc page(GFP HIGHUSER
19
                                     | GFP ZERO);
20
21
           }
22
       }
23
       ...
24 }
```

函数kvm\_dev\_ioctl\_set\_memory\_region的第2个参数mem就是从用户空间传递下来的描述的需要创建的内存条的信息。

第5行代码中定义了一个新的内存条,即结构体kvm\_memory\_slot的一个实例new。

第7行代码将mem中以字节为单位描述的起始地址转换为以页面为单位的,第8行代码将mem中以字节为单位描述的内存段的大小转换为以页面为单位的。然后在第10、11行分别设置new中代表起始地址的字段base\_gfn和代表内存条尺寸的字段npages。

第14~19行代码为内存条准备页面。数组phys\_mem中的每个元素存储的是一个指向页面的指针。第14行代码根据内存条的页面数分配数组phys\_mem的大小,第16行代码初始化该数组。第17~19行循环创建具体的页面。

当Guest发生缺页异常陷入KVM时,KVM中的缺页异常处理函数将根据缺页异常地址gpa,在内存条页面数组phys\_mem中为其分配空闲的物理页面:

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/kvm.h
static inline struct page *gfn_to_page(struct
kvm_memory_slot
*slot, gfn_t gfn)
{
```

```
return slot->phys_mem[gfn - slot->base_gfn];
}
```

这种在创建内存条时就为整个内存条预先静态分配好了所有内存页面的方式,如果Guest用不到其中的部分页面,内存就白白浪费了。更为严重的是,这种方式不能利用虚拟内存交换机制,因此,虚拟机物理内存的大小,以及申请虚拟机的数量,都受物理机物理内存大小的限制。实际上,以软件方式模拟的虚拟机,完全可以利用宿主系统的虚拟内存机制,申请内存占用大于物理机物理内存的虚拟机。因此,后来由内核分配的方式演化为由用户空间分配,这样就可以利用虚拟内存机制,与普通应用程序使用虚拟内存机制无异。内存条相关的数据结构与之前相比,多了字段userspace addr:

当Guest发生缺页异常陷入KVM时,KVM根据Guest的缺页地址,计算出该地址属于的内存条,以内存条在Host用户空间的起始地址

userspace\_addr为基址,加上缺页地址在内存段内的偏移,即可将GPA空间的地址转换为HVA空间的地址,缺页地址转换为HVA空间的地址后,内核就可以使用函数get\_user\_page按需动态为虚拟地址分配物理页面了:

下面是kvmtool向KVM为虚拟机申请内存条的代码片段,描述了Guest在插槽0上的第1块内存条,其对应Guest物理地址空间的起始地址0,内存条的大小self->ram\_size,Host在HVA空间地址self->ram\_start处分配了一段内存区域,大小为self->ram\_size,作为Guest的物理内存条:

```
commit 2f3976eeee4e0421c136c3431990a55cbf0f2bbf
kvm: BIOS E820 memory map emulation
kvmtool.git/kvm.c
struct kvm *kvm__init(const char *kvm_dev)
```

#### 2.3 实模式Guest的寻址

x86架构的处理器在复位后,将首先进入实模式,在系统软件准备好保护模式的各项数据结构后,系统软件通过设置控制寄存器使处理器切入保护模式。因此从内存虚拟化的角度而言,需要分别处理实模式和保护模式下的内存寻址。这一节,我们讨论运行于实模式的Guest的内存寻址过程。

事实上,即使Guest运行在实模式下,CPU已经处于保护模式了。 为了可以在保护模式下运行实模式代码,x86支持Virtual-8080模式, 该模式在保护模式下模拟了实模式的运行环境。当访问最终的实际物 理内存时,还是需要按照保护模式的方式使用分页寻址机制,如此, 才能和其他任务和谐共处在同一个系统中,彼此隔离,共享系统内 存。因此,Host需要为运行于Virtual-8080模式的Guest也准备一个页 表,当切入Guest时,cr3寄存器指向这张页表。这张页表完成从Guest 的物理地址到Host物理地址的转换。

当Guest运行在实模式时,从Guest的逻辑地址到Host的物理内存需要经过3次地址转换,如图2-9所示。



图2-9 实模式Guest从GPA到HVA的转换

首先,Guest的逻辑地址(GVA)通过分段机制转换为Guest的物理地址(GPA);其次,Guest的物理地址(GPA)通过虚拟内存条转换为Host的虚拟地址(HVA);最后,Host的虚拟地址(HVA)通过宿主系统的内存管理机制映射为Host的物理地址(HPA)。

对于第一阶段的地址映射,由处于Guest模式的CPU处理,此时CPU处于Virtual-8080模式,无须VMM进行任何干预。当Guest物理地址送达MMU时,最初VMM为Guest准备的页表是空的,因此MMU将向CPU发送缺页异常,触发CPU从Guest模式退出到Host模式,进入KVM模块。KVM模块从cr2寄存器中读取触发缺页异常的Guest的物理地址,判断其属于哪个虚拟内存条,根据这个虚拟内存条在Host虚拟地址空间中的区域,将Guest物理地址转换为Host的虚拟地址。然后使用Host内核的内存管理机制为其分配空闲的物理页面,最后更新VMM为Guest准备的页表,完成整个地址映射过程。

### 2.3.1 设置CPU运行于Virtual-8086模式

为了运行Guest内核头部的实模式代码,CPU切换到Guest模式后,首先需要切换到Virtual-8086模式。系统软件可以通过设置EFLAGS寄存器中的VM(Virtual-8086 Mode)标识位,使CPU运行在Virtual-8086模式,如图2-10所示。



图2-10 EFLAGS寄存器中控制Virtual-8086 Mode的标识位

因此,在切入Guest模式前,KVM需要设置VMCS中的Guest的字段 EFLAGS中的标识位VM。当切入Guest模式时,CPU装载VMCS中的Guest的

字段EFLAGS到CPU寄存器EFLAGS,当CPU发现EFLAGS寄存器中的标识位 VM置位后,触发CPU切换到Virtual-8086模式运行。

KVM模块设置VMCS中的Guest的字段EFLAGS中的VM的标识位的代码如下:

```
commit 4b119e21d0c66c22e8ca03df05d9de623d0eb50f
Linux 2.6.25
linux.git/arch/x86/kvm/vmx.c
static int vmx_vcpu reset(struct kvm vcpu *vcpu)
    vmx->vcpu.arch.cr0 = 0x60000010;
    vmx set cr0(&vmx->vcpu, vmx->vcpu.arch.cr0); /* enter
rmode */
}
static void vmx set cr0(struct kvm vcpu *vcpu, unsigned
long cr0)
    if (!vcpu->arch.rmode.active && !(cr0 & X86 CR0 PE))
       enter rmode (vcpu);
}
static void enter rmode(struct kvm vcpu *vcpu)
    flags |= X86 EFLAGS IOPL | X86 EFLAGS VM;
    vmcs writel(GUEST RFLAGS, flags);
}
```

### 2.3.2 设置Guest模式下的cr3寄存器

为了让在处于Guest模式的cr3寄存器指向KVM为Guest准备的页表,在切入Guest前,KVM模块需要设置VMCS中的Guest的cr3字段的值,使其指向KVM为Guest准备的、负责映射Guest物理地址到Host物理地址的专用页表的根页面的基址。初始,KVM为Guest准备的专用页表只需要准备一个根页面即可,然后在缺页异常时,缺页异常处理函数按需逐渐完成Guest物理地址到Host物理地址映射的建立。

代码中字段cr3指向的root\_hpa,是KVM为Guest分配的专用页表的根页面的地址,由函数mmu\_alloc\_roots分配。如果是首次为Guest分配页表的根页面,则mmu\_alloc\_roots会分配一个新的页面作为页表的根页面,否则mmu\_alloc\_roots会从hash表中找到对应的物理页面。

对于运行于实模式的Guest来说,除了创建Guest后及首次切入Guest运行时,没有必要每次切入Guest时都设置Guest的cr3字段。运行于实模式的Guest,只需要一个页表完成Guest物理地址到Host物理地址的映射。相反,运行于保护模式下的Guest中的每个任务都有自己的页表,所以,Guest的VMCS的cr3字段需要根据任务的轮换,切换为正在运行的任务的页表。在后面讨论保护模式的Guest时我们再进一步讨论。

#### 2.3.3 虚拟MMU的上下文

如前面我们讨论的,即使虚拟机运行于实模式,KVM依然需要为其建立一个页表,完成GPA到HPA的转换。后面我们会看到,对于运行于保护模式的虚拟机而言,KVM也需要为其建立页表。除了物理MMU使用这些页表外,与虚拟化相关的还有很多和页表相关的操作,因此,KVM封装了一个所谓的虚拟MMU,将一些相关操作封装在这里,用来协助支持真实的物理MMU。不同模式虚拟机分别对应不同的上下文,在创建VCPU以及虚拟机从实模式切换到保护模式时,都将调用函数init kvm mmu重置VCPU对应的虚拟MMU:

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/mmu.c
static int init_kvm_mmu(struct kvm_vcpu *vcpu)
{
    ...
    if (!is_paging(vcpu))
        return nonpaging_init_context(vcpu);
    else if (kvm_arch_ops->is_long_mode(vcpu))
        return paging64_init_context(vcpu);
    else if (is_pae(vcpu))
        return paging32E_init_context(vcpu);
    else
        return paging32_init_context(vcpu);
}
```

比如,在nonpaging\_init\_context上下文初始化时,分配了页表的根页面,并确定了页表的级数:

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/mmu.c
static int nonpaging_init_context(struct kvm_vcpu *vcpu)
{
    struct kvm_mmu *context = &vcpu->mmu;
    ...
    context->root_level = PT32E_ROOT_LEVEL;
    context->root_hpa = kvm_mmu_alloc_page(vcpu, NULL);
    ...
}
```

虚拟机最初运行于实模式,不支持分页机制,其虚拟MMU的上下文对应着"nonpaging context"。当Guest切换到保护模式后,Guest的寻址方式将从段式寻址转换为页式寻址。x86是通过设置cr0寄存器开启分页的,所以为了开启分页模式,Guest会设置cr0寄存器。当Guest设置cr0寄存器时,将触发CPU从Guest模式退出到Host模式,于是KVM就可以捕获到Guest的切换动作,完成MMU的上下文从"nonpaging context"到相应的"paging context"的切换:

#### 2.3.4 缺页异常处理

实模式Guest对应的虚拟MMU的上下文为"nonpaging context", 其处理缺页异常的函数为nonpaging page fault:

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/mmu.c
static int nonpaging_page_fault(..., gva_t gva, ...)
{
   int ret;
   gpa_t addr = gva;
   ...
        hpa_t paddr;

        paddr = gpa_to_hpa(vcpu , addr &
PT64_BASE_ADDR_MASK);
        ...
        ret = nonpaging_map(vcpu, addr & PAGE_MASK,
paddr);
...
}
```

从大的逻辑上可以分为2部分:一是为缺页异常地址GPA寻找一个空闲物理页面,因为内存是以页面为单位进行映射,所以调用函数gpa\_to\_hpa时将gpa按照页面地址进行了对齐处理,意为求得页面地址的HPA,而不是页面内某个偏移地址的HPA;二是将页表中的映射建立起来,包括分配必要的页表页,填充页表项等。接下来我们分别讨论这2部分。

#### 1.为GPA分配空闲物理页面

当发生缺页异常后,在退出Guest模式之前,CPU首先将cr2寄存器中记录的引发缺页异常的地址记录到VMCS中的字段Exit qualification中。所以,异常处理函数handle\_exception首先从VMCS的字段Exit qualification中读取缺页异常地址到变量cr2中,然后将这个地址传递给具体处理缺页异常的函数page\_fault,对于实模式Guest的缺页异常的函数为nonpaging\_page\_fault:

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/vmx.c
static int handle_exception(...)
{
    ...
    if (is_page_fault(intr_info)) {
        cr2 = vmcs_readl(EXIT_QUALIFICATION);
        ...
        if (!vcpu->mmu.page_fault(vcpu, cr2, error_code))
{
        ...
}
```

如同一台计算机可能有多个内存条一样,VMM也会为虚拟机分配多个内存条。对于虚拟机来说,其物理内存是由承载虚拟机的进程在其地址空间为虚拟机分配的一段一段的地址空间,每一段地址空间对虚拟机而言就相当于一个物理内存条,如图2-11所示。其中,每个内存条的gfn表示这个内存条在Guest的物理地址空间的起始页帧号,npages表示内存条的大小,每个内存条有个数组phys mem记录支撑这

个内存条的物理页面,比如phys\_mem[0]记录的就是内存条的第1个物理页面。



图2-11 虚拟内存条

对于一个具体的GPA,根据每个内存条承载的Guest物理地址范围,就可以计算出GPA属于哪个内存条,进而为其分配这个内存条内的物理页面,代码如下:

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/mmu.c
01 hpa t gpa to hpa(struct kvm vcpu *vcpu, gpa t gpa)
02 {
03
       struct kvm memory slot *slot;
04
       struct page *page;
05
06
       slot = gfn to memslot(vcpu->kvm, gpa >>
PAGE SHIFT);
07
08
      page = gfn to page(slot, gpa >> PAGE SHIFT);
09
       return ((hpa t)page to pfn(page) << PAGE SHIFT)</pre>
10
           | (gpa & (PAGE SIZE-1));
11 }
linux.git/drivers/kvm/kvm main.c
12 struct kvm memory slot *gfn to memslot(struct kvm *kvm,
      gfn t gfn)
14 {
15
   int i;
16
17
       for (i = 0; i < kvm->nmemslots; ++i) {
18
           struct kvm memory slot *memslot = &kvm-
>memslots[i];
19
20
           if (gfn >= memslot->base gfn
               && gfn < memslot->base gfn + memslot-
21
>npages)
22
               return memslot;
23
24
      return 0;
25 }
linux.git/drivers/kvm/kvm.h
26 static inline struct page *gfn to page(struct
kvm memory slot
       *slot, gfn t gfn)
27
28 {
29
       return slot->phys mem[gfn - slot->base gfn];
30 }
```

函数gpa\_to\_hpa首先需要确定引起缺页异常的GPA属于的内存条,见第6行代码,这个计算封装在函数gfn\_to\_memslot中。因为页式内存管理将物理内存划分为固定大小的页帧,以页帧为单位进行地址映射,所以传给函数gfn\_to\_memslot的第2个参数需要是页帧号,这里右移12位计算出了具体地址gpa所属的页帧号。函数gfn\_to\_memslot遍历虚拟机的内存条,根据内存条覆盖的物理内存页帧范围,返回页帧属于的内存条,见第17~23行的for循环。

确定了GPA属于的内存条后,就可以从内存条中获取具体的物理页面了。见第8行代码,函数gpa\_to\_hpa调用gfn\_to\_page返回GPA所在的页帧对应的物理内存页面。在为虚拟机分配内存条时,已经为内存条分配具体的物理页面并存储在结构体kvm\_memory\_slot中的页面数组phys\_mem中,所以第29行代码就是以gfn-slot->base\_gfn为索引从页面数组phys\_mem中取出相应的物理页面。

因为建立页表映射时需要使用页面地址填充页表项,所以需要返回空闲页面的地址。第9行代码使用内核中的宏page\_to\_pfn求出页面的页帧号,然后用页帧号乘以页面尺寸,即左移PAGE\_SHIFT位,计算出页面的地址。理论上到这里代码应该结束了,但是我们看到代码中又把GPA低12位(gpa & (PAGE\_SIZE-1))叠加上了,这岂不是"画蛇添足",导致返回的不是页面4KB对齐处的地址了?实际上,函数gpa\_to\_hpa并不是专门用来转换页面地址的,而是转换GPA到HVA的,

所以需要加上页面内的偏移地址。这里因为函数gpa\_to\_hpa的调用者传递进来的第2个参数GPA已经是页面对齐的了,所以GPA的低12位为0,叠加也不会带来问题。

#### 2. 建立页表映射

在为Guest的缺页地址获取到物理页面后,接下来就是补全KVM为Guest建立的页表,完成GVA到HPA的映射了。对于实模式Guest,建立页表映射的函数为nonpaging\_map,代码如下:

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/mmu.c
01 static int nonpaging map(struct kvm vcpu *vcpu, gva t
v, hpa t p)
02 {
03
       int level = PT32E ROOT LEVEL;
       hpa t table addr = vcpu->mmu.root hpa;
04
05
06
       for (; ; level--) {
           u32 index = PT64 INDEX(v, level);
07
           u64 *table;
08
09
10
           table = va(table addr);
11
12
           if (level == 1) {
13
               table[index] = p | PT PRESENT MASK | ...;
14
15
               return 0;
16
           }
17
18
           if (table[index] == 0) {
19
               hpa t new table = kvm mmu alloc page (vcpu,
...);
20
21
                   table[index] = new table |
```

函数nonpaging\_map的第2个参数v是缺页异常地址,这个地址是经过段式单元转换的线性地址,第3个参数是前面分配的物理页面的基址。

nonpaging\_map从root\_hpa指向的页表的根页面开始,见第4行代码,逐级遍历页表,直到建立GPA到HPA的映射。

第7行代码是从线性地址v中取出用于页表项的索引。比如,对于32位线性地址的2级页表,其高10位用于2级页表的索引。事实上,实模式下通常使用逻辑地址和物理地址,没有虚拟地址、线性地址,这里只是将GPA当作线性地址使用了。

记录页表的根页面地址的root\_hpa,以及每个页表项中记录的下一级页表的地址,都是页表的物理地址,而访存时CPU需要使用虚拟地址,所以需要将其转换为对应的虚拟地址,这就是第10行代码的目的。

如果遍历到最后一级页表了,那么则更新相应页表项的内容,使 其指向为GPA分配的物理页面的基址,见代码第12~16行。物理页面的

基址见函数nonpaging map的第3个参数。

如果当前遍历的页表不是最后一级,并且索引到的页表项中也映射了下一级的页表,则取出下一级页表的基址,见第23行代码,进入下一级页表的循环。

如果当前遍历的页表不是最后一级,而索引到的页表项又是空,即还没有映射下一级页表,则首先申请一个空闲页面,作为下一级页表,见代码第18~22行。为了更好地管理用于页表的物理页面,KVM设计了一个结构体kvm\_mmu\_page代表每个页表页,第19行代码中的函数kvm\_mmu\_alloc\_page就是创建页表页的,该函数返回申请到的物理页面的物理地址。第21行代码使用新申请的物理页的基址更新页表项的内容,建立页表项到下一级页表的映射。然后在第23行代码处,取出页表项中的下一级页表的基址,进入下一级页表的循环。

#### 2.4 保护模式Guest的寻址

在现在的架构下,如果没有硬件虚拟化的支持,在切换到Guest时,cr3寄存器将指向Guest的页表。当Guest发出访存请求时,MMU将查询的是Guest的页表,最终发到总线上的将是GPA,不是真正的物理内存的地址。造成这一问题的根源是Guest和Host完全来自两个独立的"世界",而物理上只有一个MMU单元,这个MMU被Guest的页表占用,Guest的页表中只是记录着GVA到GPA的映射,无法完成从GPA到HPA的映射。

- 一种可行的解决方案就是为每个Guest进程分别制作一张表,这张表中记录着GVA到HPA的映射关系。Guest模式下的cr3寄存器不再指向Guest的内部那张只能完成GVA到GPA映射的表,而是指向这张新的表。当MMU收到GVA时,通过遍历这张新的表,最终会将GVA翻译为HPA,从而将正确的物理地址送上地址总线。其中,有两个关键点:
- 1) KVM需要构建从GVA映射到HPA的页表,而且这个页表需要根据Guest内部页表的信息更新,看起来这个表就像是Guest中页表的影子一样,如影随形。在实际进行地址映射时,因为cr3指向的是KVM构建的页表,所以生效的是这张表,其会将Guest内部的页表给遮挡(shadow)起来。所以,工程师们将KVM构建的这个页表称为影子页表。

2)保护模式的Guest有自己的页表,而且不只有一个页表,Guest中每个任务都会有自己的页表,这个页表随着任务的切换而进行切换。所以这就要求KVM也准备多个影子页表,每个Guest任务对应一个。而且,在Guest内部任务切换时,KVM需要洞悉这一切换时刻,切换对应的影子页表。

影子页表构建好后,在映射建立完成后,GVA到HPA经过一次映射即可,但是在建立映射时,是需要经过3次转换的:第1次是Guest使用自身的页表完成GVA到HPA的转换;第2次是由KVM根据内存条信息完成GPA到HVA的转换;第3次是Host利用内核的内存管理机制完成HVA到HPA的转换。如图2-12所示。



图2-12 保护模式Guest从GVA到HPA的转换

GVA到GPA的映射由Guest自己负责,利用Guest自身的页表完成从GVA到GPA的转换。在影子页表的缺页异常处理函数中,首先需要遍历Guest的页表获取引起缺页异常的GVA对应的GPA,如果Guest中尚未建立GVA到GPA的映射,则KVM首先向Guest注入缺页异常,由Guest的缺页异常处理函数建立GVA到GPA的映射。

Host是不识别GPA的,所以在取得GVA对应的GPA后,KVM模块需要识别出GPA属于哪个虚拟内存条,然后根据虚拟内存条在HVA空间的基址计算出GPA对应的HVA。

然后利用Host的内存管理机制,求得HVA对应的物理页面的地址,填充影子页表中GVA到HPA的映射。

#### 2.4.1 偷梁换柱cr3

因为Guest自身的页表不能完成GVA到HPA的多层地址映射,因此,每当Guest设置cr3寄存器时,KVM都要截获这个操作,将cr3"偷梁换柱"为影子页表。这就需要处于Guest模式的CPU能够在Guest设置cr3寄存器时触发虚拟机退出,从而陷入KVM模块。后来,Intel在硬件层面支持了EPT,所以无须再截获Guest设置cr3寄存器的操作,因此,为了在启用EPT的情况下避免无谓的虚拟机退出,Intel在硬件层面提供了一个开关,虚拟化软件可以通过这个开关决定当Guest设置cr3寄存器时是否触发虚拟机退出。这个开关就是VMCS中的Processor—BasedVM—Execution Controls的第15位CR3—load exiting,下面的代码打开了这个开关,告知CPU,当Guest试图向cr3进行写操作,则切换到Host模式:

在缺页异常处理中建立GVA到HPA的映射时,KVM是通过遍历Guest的页表获取GVA对应的GPA的。因此,在Guest写入cr3寄存器触发虚拟机退出时,KVM需要记录下Guest准备向cr3寄存器中写入的Guest的根页表。在发生虚拟机退出前,CPU将这些信息写入了VMCS的字段exitqualification中的第8~11位,如表2-4所示。

表2-4 访问控制寄存器导致虚拟机退出时的exit qualification (部分)

| 位    | 描 述                                        |
|------|--------------------------------------------|
| 3:0  | 指示 Guest 访问的是哪一个控制寄存器。                     |
| 5:4  | 访问类型:                                      |
|      | 0=写控制寄存器                                   |
|      | 1=读控制寄存器                                   |
|      | ***                                        |
| 11:8 | 写人时的源操作数, 读取时的目的操作数:                       |
|      | 0 = rax, $1 = rcx$ , $2 = rdx$ $3 = rbx$ , |

KVM中处理因Guest访问控制寄存器而引发虚拟机退出的函数为 hand cr:

```
commit d56f546db97795dca5aa575b00b0e9886895ac87
KVM: VMX: EPT Feature Detection
linux.git/arch/x86/kvm/vmx.c
01 static int handle_cr(struct kvm_vcpu *vcpu, ...)
02 {
03     unsigned long exit_qualification;
04     int cr;
05     int reg;
```

```
06
07
       exit qualification =
vmcs readl(EXIT QUALIFICATION);
       cr = exit qualification & 15;
08
09
       reg = (exit qualification >> 8) & 15;
10
       switch ((exit qualification >> 4) & 3) {
11
       case 0: /* mov to cr */
12
13
           switch (cr) {
14
15
           case 3:
16
17
               kvm set cr3(vcpu, vcpu->arch.regs[reg]);
18
19 }
linux.git/arch/x86/kvm/x86.c
20 void kvm set cr3(struct kvm vcpu *vcpu, unsigned long
cr3)
21 {
22
23
           vcpu->arch.cr3 = cr3;
2.4
           vcpu->arch.mmu.new cr3(vcpu);
25
26 }
```

第7行代码从VMCS中读出字段exit qualification的值。第8行代码提取字段exit qualification的0~3位,根据这4位判断Guest试图访问的是哪个控制寄存器,其中3对应cr3寄存器。第9行代码提取字段exit qualification的8~11位,根据这4位判断Guest试图加载到cr3的页表地址存储在哪个寄存器。第10行代码根据字段exit qualification的第4、5位,判断是写还是读控制寄存器,0表示写寄存器。

在处理写cr3的函数kvm\_set\_cr3中,KVM记录了Guest的根页表地址,见第23行代码。然后调用了new\_cr3函数,对于运行在保护模式的Guest,其对应的虚拟MMU的上下文当然是"paging context"了,这个上下文中new cr3指向函数paging new cr3:

看到函数paging\_new\_cr3的代码是不是很失望?paging\_new\_cr3只是"释放"了影子页表,并将root\_hpa设置为一个无效的地址。这里我们将释放加了引号,因为它并不是真实的释放,否则切换不同进程时代价太大了。最初影子页表的实现是没有Cache的,每次都需要全部重建,现在这个提交的实现已经有Cache了,这里只是减少了引用计数,将影子页表归还到Cache中。那么,设置cr3为影子页表的地址的操作在哪里?加载影子页表的地址是在切换进入Guest前:

commit d56f546db97795dca5aa575b00b0e9886895ac87 KVM: VMX: EPT Feature Detection

```
linux.git/arch/x86/kvm/x86.c
static int vcpu run(struct kvm vcpu *vcpu, ...)
    r = kvm mmu reload(vcpu);
    kvm x86 ops->run(vcpu, kvm run);
linux.git/arch/x86/kvm/mmu.h
static inline int kvm mmu reload(struct kvm vcpu *vcpu)
   return kvm mmu load(vcpu);
linux.git/arch/x86/kvm/mmu.c
int kvm mmu load(struct kvm vcpu *vcpu)
   mmu alloc roots (vcpu);
    kvm x86 ops->set cr3(vcpu, vcpu->arch.mmu.root hpa);
linux.git/arch/x86/kvm/vmx.c
static void vmx set cr3(struct kvm vcpu *vcpu, unsigned
long cr3)
    vmx flush tlb(vcpu);
   vmcs writel(GUEST CR3, cr3);
}
```

函数kvm\_mmu\_load首先调用mmu\_alloc\_roots准备影子页表的地址,然后调用set\_cr3设置VMCS中的Guest的cr3字段指向影子页表的根页表root\_hpa。对于多任务的Guest而言,多个任务间不断分时轮转运行,某个暂时被换出的页表会再次载入,如果每次都释放然后重建影子页表,其性能开销是巨大的,因此,如我们刚刚讨论的,KVM设计了

Cache机制,除了首次创建的影子页表需要从0开始构建,其他都是从Cache中获取的。KVM使用hash表的方式存储影子页表,Guest页表的根页面的页帧号作为hash表的key。因此,在创建影子页表时,首先使用Guest页表的根页面的页帧号作为key在Cache中查找,见下面代码,其中kvm\_mmu\_get\_page就是影子页表的Cache机制的接口。如果kvm\_mmu\_get\_page在Cache中找不到,才会为影子页表申请新的物理页面创建页表:

```
commit d56f546db97795dca5aa575b00b0e9886895ac87
KVM: VMX: EPT Feature Detection
linux.git/arch/x86/kvm/mmu.c
static void mmu_alloc_roots(struct kvm_vcpu *vcpu)
{
    int i;
    gfn_t root_gfn;
    struct kvm_mmu_page *sp;
    ...
    root_gfn = vcpu->arch.cr3 >> PAGE_SHIFT;
    ...
    sp = kvm_mmu_get_page(vcpu, root_gfn, 0, ...);
    root = __pa(sp->spt);
    ++sp->root_count;
    vcpu->arch.mmu.root_hpa = root;
    ...
}
```

### 2.4.2 影子页表缺页异常处理

与实模式Guest的缺页异常不同,保护模式的Guest发生缺页异常时,控制cr2寄存器中存储的是GVA,而只有Guest知道GVA到GPA的映射,所以,缺页异常处理函数首先需要遍历Guest的页表,取出GVA对应的GPA。如果Guest尚未建立GVA到GPA的映射,则KVM向Guest注入缺页异常,Guest进行正常的缺页异常处理,完成GVA到GPA的映射。因为影子页表尚未完成映射关系的建立,当GVA再次到达MMU时,将再次触发影子页表的缺页异常。当然,这次影子页表的缺页异常处理函数可以从Guest的页表中获取GPA,然后KVM利用Host内核的内存管理机制,完成GPA到HPA的映射,最后完成影子页表的构建,如图2-13所示。

当Guest访存时,MMU首先在影子页表中查找GVA映射的HPA。如果找到了,则将HPA通过总线发给内存控制器,如果没有找到,那么CPU将从Guest模式退出到Host模式,进入影子页表异常处理函数。影子页表缺页异常处理函数首先遍历Guest页表,如果GVA到GPA的映射已经建立了,则取出GPA,然后结合KVM为Guest分配的内存条,利用Host的内存管理机制完成GPA到HPA的映射。

影子页表缺页异常处理函数如果发现Guest页表中GVA到GPA的映射尚未建立,那么则将向Guest注入缺页异常,由Guest自己的缺页异常处理函数完成GVA到GPA的映射。此时,影子页表中GPA到HPA的映射尚

未建立起来。当GVA再次到达MMU时,将再次触发影子页表的缺页异常,当然,这次影子页表的缺页异常处理函数可以从Guest的页表中获取GPA,然后借助Host的内存管理机制为其分配空闲物理页面,填充影子页表,完成GVA到HPA的映射。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图2-13 影子页表的缺页异常处理

#### 影子页表的缺页异常处理函数如下:

```
commit 25c0de2cc6c26cb99553c2444936a7951c120c09
[PATCH] KVM: MMU: Make kvm mmu alloc page() return a
kvm mmu page
pointer
linux.git/drivers/kvm/paging tmpl.h
01 static int FNAME (page fault) (struct kvm vcpu *vcpu,
02
       gva_t addr,...)
03 {
04
05
       struct guest walker walker;
       u64 *shadow_pte;
06
07
08
       for (;;) {
09
           FNAME(walk addr)(&walker, vcpu, addr);
10
           shadow pte = FNAME(fetch)(vcpu, addr, &walker);
11
12
           break;
13
       }
14
15
       if (!shadow pte) {
16
           inject page fault (vcpu, addr, error code);
17
           FNAME(release walker)(&walker);
18
           return 0;
19
       }
20
21 }
```

在硬件MMU中,Table walk单元负责遍历页表,这里函数 walk\_addr就相当于硬件MMU中Table walk,负责遍历Guest页表。缺页 异常处理函数首先调用这个函数遍历Guest页表,尝试取出GPA,见第9 行代码。

walk\_addr遍历完Guest的页表后,会将具体信息保存在walker中,然后fetch函数根据walker中的信息判断Guest中是否已经建立了GVA到GPA的映射,如果尚未建立映射,函数fetch将返回NULL。

如果函数fetch返回NULL,代码将进入函数inject\_page\_fault, 见第16行代码。显然,这个函数完成向Guest注入缺页异常,Guest中 的缺页异常处理函数将建立GVA到GPA的映射。

当Guest再次访存时,因为影子页表中还是没有建立GVA到HPA的映射,所以会再次进入影子页表的缺页异常处理函数,但是这次walk\_addr从Guest页表中可以取出GVA对应的GPA了,fetch将在影子页表中建立GVA到HPA的映射。

#### 1. 获取Guest页表信息

当发生缺页异常时,缺页异常处理函数首先需要遍历Guest的页表,其主要目的是获取引发缺页异常的GVA对应的GPA,这个遍历Guest页表的函数是walk\_addr。walk\_addr从Guest页表的根页面开始遍历,直到最后一级页表或者下一级页表尚未创建。KVM定义了一个结构体guest\_walker,walk\_addr会将guest\_walker的字段ptep指向最后遍历到的页表项:

commit 25c0de2cc6c26cb99553c2444936a7951c120c09
[PATCH] KVM: MMU: Make kvm\_mmu\_alloc\_page() return a
kvm mmu page

```
pointer
linux.git/drivers/kvm/paging tmpl.h
01 static void FNAME(walk addr)(struct guest walker
*walker,
02
                     struct kvm vcpu *vcpu, gva_t addr)
03 {
04
       hpa t hpa;
05
       struct kvm memory slot *slot;
06
       pt element t *ptep;
07
       pt element t root;
08
09
       walker->level = vcpu->mmu.root level;
10
       walker->table = NULL;
       root = vcpu->cr3;
11
12
13
       hpa = safe gpa to hpa(vcpu, root &
PT64 BASE ADDR MASK);
       walker->table = kmap atomic(pfn to page(hpa >>
PAGE SHIFT),
15
                                          KM USER0);
16
17
       for (;;) {
18
           int index = PT INDEX(addr, walker->level);
19
           hpa t paddr;
20
21
           ptep = &walker->table[index];
22
23
           if (!is present pte(*ptep) ||
24
               walker->level == PT PAGE TABLE LEVEL ||
25
                (walker->level == PT DIRECTORY LEVEL &&
26
                 (*ptep & PT PAGE SIZE MASK) &&
27
                 (PTTYPE == 64 || is pse(vcpu))))
28
               break;
29
30
           paddr = safe gpa to hpa(vcpu, *ptep &
31
                          PT BASE ADDR MASK);
32
33
           walker->table = kmap atomic(pfn_to_page(paddr
>>
34
                                 PAGE SHIFT), KM USERO);
35
           --walker->level;
36
37
       walker->ptep = ptep;
38 }
```

为了遍历Guest的页表,首先需要知道Guest页表的地址。在前面讨论截取cr3的操作时,函数handle\_cr会读取cr3寄存器,记录在结构体kvm\_vcpu的cr3字段中。所以函数walk\_addr从结构体kvm\_vcpu的cr3字段中读出Guest页表的地址,见第11行代码。

Guest中cr3记录的根页表的地址是GPA,需要将转换为Host能识别的地址。第13行代码将GPA转换为HPA,然后求出HPA所在的物理页面。因为CPU使用虚拟地址访问内存,所以第14、15行代码使用kmap将HPA所在的物理页面映射到内核虚拟地址空间。然后,设置指针walker->table指向这个映射后的虚拟地址。

对于页表的级别,在初始化MMU上下文时就已经设定了,比如普通32位的就是2级页表,64位的就是4或5级别表等,第9行代码是从MMU的上下文中读出Guest页表的级别。

确定了根页面之后,从引发缺页异常的线性地址中取出这个级别对应的页表项的索引,见第18行代码,然后使用这个索引,从页表中读出对应的页表项,见第21行代码。

代码第23~27行检查页表项,如果页表项不存在,说明页表还没有建立,则跳出循环;如果已经遍历到最后一级页表了,即1eve1为PT\_PAGE\_TABLE\_LEVEL,则也跳出循环。第25~27行是处理4MB页面的,因为只有一级页表,所以也跳出循环。无论是哪种情况,在跳出

循环后,都将当前检查的页表项纪录在walker->ptep中,见第37行代码,后面的函数fetch将根据这个ptep决定一下步是向Guest注入中断还是构建影子页表。

如果页表项存在,并且还没有到最后一级页表,则取出页表项纪录的下级页表的地址,这个地址依然是GPA,所以需要将其转换为Host可以识别的地址,这里还是将GPA转换为了物理页面地址,见第30、31行代码。然后使用内核中的函数kmap将物理页面映射到内核虚拟地址空间,更新walker->table指向映射后的虚拟地址,然后进入下一个循环,开始遍历这个新的页表。

#### 2. 建立影子页表中的映射关系

在遍历Guest页表的函数walk\_addr返回后,fetch将检查 walk\_addr返回的页表项。如果页表项的p位没有设置,则说明Guest中尚未建立GVA到GPA的映射关系,fetch返回给缺页异常处理函数NULL,告知需要向Guest注入缺页异常。否则,将为walk\_addr返回的Guest页表项中的GPA,寻找空闲的物理页面,建立影子页表中的映射关系:

```
04
       hpa t shadow addr;
05
       int level;
06
       u64 *prev shadow ent = NULL;
07
       pt element_t *guest_ent = walker->ptep;
08
09
       if (!is present pte(*guest ent))
10
           return NULL;
11
12
       shadow addr = vcpu->mmu.root hpa;
13
       level = vcpu->mmu.shadow root level;
14
15
       for (; ; level--) {
16
           u32 index = SHADOW PT INDEX(addr, level);
17
           u64 * shadow ent = ((u64 *) va(shadow addr)) +
index;
18
           struct kvm mmu page *shadow page;
19
           u64 shadow pte;
20
21
           if (is present pte(*shadow ent) ||
22
                    is io pte(*shadow ent)) {
23
                if (level == PT PAGE TABLE LEVEL)
24
                    return shadow ent;
25
                shadow addr = *shadow ent &
PT64 BASE ADDR MASK;
26
27
                continue;
28
           }
29
30
           if (level == PT PAGE TABLE LEVEL) {
31
                if (walker->level == PT DIRECTORY LEVEL) {
32
33
                    FNAME (set pde) (vcpu, *guest ent,
shadow ent,
34
                               walker->inherited ar,
35
                               PT INDEX (addr,
PT PAGE TABLE LEVEL));
36
                } else {
37
38
                    FNAME (set pte) (vcpu, *guest ent,
shadow ent,...);
39
40
                return shadow ent;
41
           }
42
43
           shadow page = kvm mmu alloc page(vcpu,
```

walker存储的是Guest自身的页表遍历的结果,所以函数fetch首先检查walker中的页表项,如果页表项不存在,则说明Guest尚未建立GVA到GPA的映射,返回NULL,通知调用者Guest页表中的映射尚未建立,见代码第9、10行。然后调用者会向Guest注入中断,由Guest自己的缺页异常处理函数完成GVA到GPA的映射。

如果Guest中GVA到GPA的映射已经建立,函数fetch则从影子页表的根页面开始遍历,建立映射。影子页表的根页面以及页表的级数存储在虚拟MMU的上下文中,见代码第12、13行。

确定了根页面地址后,函数fetch从缺页异常地址中取出页表项的索引,进而取出页表项。第16行代码是从地址中截取相应的位作为索引,第17行代码使用这个索引从页表中取出页表项内容。

如果当前页表的相应页表项存在,并且当前页表是最后一级页 表,则说明物理页面已经映射了,异常不是由缺页引起的,而是由其 他情况比如写只读页表项引起的异常,则返回调用者,调用者后面去

处理这个异常,见代码第23、24行。其中宏PT\_PAGE\_TABLE\_LEVEL的值定义为1,表示是最后一级页表。

如果当前页表的页表项虽然存在,但是当前页表不是最后一级,则从页表项中取出下一级页表的地址,进入下一层循环,遍历下一级页表,见代码第25~27行。

如果中间级页表中相应的页表项不存在,则说明用于页表的页面 缺失,函数fetch调用kvm\_mmu\_alloc\_page申请物理页面作为下一级页 表,更新当前页表项,指向下一级页表,然后继续遍历下一级页表, 见代码第43~47行。

如果遍历到了最后一级页表,并且相应的页表项不存在,则可以为GPA申请物理页面、填充页表项了,见代码第36~39行。其中传给函数set\_pte的第2个参数是Guest页表最后一级页表中相应的页表项,set\_pte可以从中获取GPA。第3个参数shadow\_ent指向影子页表中需要更新的页表项。其中第31~35行针对使用4MB大页的Guest,4MB大页的Guest只有一级页表,所以这里使用walker->

1eve1==PT\_DIRECTORY\_LEVEL来判断是否是使用了4MB大页的Guest,我们不深入讨论这种情况了。

函数set\_pte将寻找空闲的物理页面,填充页表项。在"虚拟内存条"一节我们已经讨论了如何为GPA获取物理页面,这里不再详细讨

```
commit 25c0de2cc6c26cb99553c2444936a7951c120c09
[PATCH] KVM: MMU: Make kvm mmu alloc page() return a
kvm mmu page
pointer
linux.git/drivers/kvm/paging tmpl.h
static void FNAME (set pte) (struct kvm vcpu *vcpu, ...)
    set pte common(vcpu, shadow pte, guest pte & ...);
linux.git/drivers/kvm/mmu.c
static inline void set pte common(struct kvm vcpu *vcpu,...)
    hpa t paddr;
    paddr = gpa to hpa(vcpu, gaddr & PT64 BASE ADDR MASK);
        *shadow pte |= paddr;
hpa t gpa to hpa(struct kvm vcpu *vcpu, gpa t gpa)
    struct kvm memory slot *slot;
    struct page *page;
    slot = gfn to memslot(vcpu->kvm, gpa >> PAGE SHIFT);
    page = gfn to page(slot, gpa >> PAGE SHIFT);
    return ((hpa t)page to pfn(page) << PAGE SHIFT)</pre>
        | (gpa & (PAGE SIZE-1));
}
```

#### 2.5 EPT

在讨论影子页表的方案时我们看到,遍历页表这些原本应由MMU做的事,现在要由CPU来负责了。而且,每次影子页表发生缺页异常后,CPU都会从Guest模式切换到Host模式,然后还要切回去,甚至还不止一次切换。更为严重的是,为了保持Guest页表和影子页表的一致,任何Guest对页表的修改,都需要触发VM exit,KVM截获后同步影子页表的修改,让影子页表的实现异常复杂且低效。

为了提高内存虚拟化的效率,芯片厂商们一直努力从体系结构的角度支持内存虚拟化。为了支持2阶段的地址翻译,Intel在硬件层面增加了一个EPT机制,这让从GVA到HPA的翻译变得非常自然了。MMU完成GVA到GPA的映射,EPT完成GPA到HPA的映射。MMU和EPT在硬件层面互相配合,不需要从软件层面干涉。经过MMU翻译后的GPA,将在硬件层面直接给到EPT。为了处理EPT的缺页,Intel引入了EPT violation异常,处理EPT异常的基本原理与MMU基本完全相同。

增加了EPT后,Guest就可以透明地使用MMU处理GVA到GPA的映射了,所以当Guest发生缺页异常时,无须从Guest模式切换到Host模式了,减少了CPU切换上下文的开销。而且,Guest的页表和EPT页表分别维护,影子页表中需要同步的开销也消失了。再者,对于一个虚拟机而言,虽然从Guest的角度来看其中会有多个任务,因此需要维护多个

页表,但是从宿主机的角度,一个虚拟机只是一个进程,因此维护一个EPT表即可,相对于影子页表,减少了内存占用。因为Guest内部切换进程时,不需要切换EPT,所以也减少了CPU在Guest模式和Host模式之间的切换。

### 2.5.1 设置EPT页表

如果CPU支持EPT,并且确认启用EPT,那么需要为每个虚拟机创建一个EPT页表,当然,最初创建一个根页面就可以了。VMX在VMCS中定义了一个字段Extended-Page-Table Pointer, KVM可以将EPT页表的位置写入这个字段,这样当CPU进入Guest模式时,就可以从这个字段读出EPT页表的位置:

```
commit 1439442c7b257b47a83aea4daed8fbf4a32cdff9
KVM: VMX: Enable EPT feature for KVM
linux.git/arch/x86/kvm/mmu.c
01 int kvm mmu load(struct kvm vcpu *vcpu)
02 {
03
04
      mmu alloc roots(vcpu);
       kvm x86 ops->set cr3(vcpu, vcpu-
>arch.mmu.root hpa);
07
08 }
linux.git/arch/x86/kvm/vmx.c
09 static void vmx set cr3(struct kvm vcpu *vcpu,
unsigned long cr3)
10 {
11
      unsigned long guest cr3;
12
      u64 eptp;
13
14
       guest cr3 = cr3;
15
       if (vm_need_ept()) {
16
           eptp = construct eptp(cr3);
17
           vmcs write64(EPT POINTER, eptp);
18
19
           guest cr3 = is paging(vcpu) ? vcpu->arch.cr3 :
20
               VMX EPT IDENTITY PAGETABLE ADDR;
```

```
21  }
22    ...
23    vmcs_writel(GUEST_CR3, guest_cr3);
24    ...
25 }
26 static u64 construct_eptp(unsigned long root_hpa)
27 {
28    ...
29    eptp |= (root_hpa & PAGE_MASK);
30    ...
31 }
```

如果是启用了EPT,以前在函数kvm\_mmu\_load中分配的根页表 root\_hpa,这次不再是加载进cr3寄存器了。结合函数construct\_eptp 和第17行代码,显然,是将root\_hpa作为EPT的根页面,加载进寄存器 EPT pointer了。

在启用EPT时,GVA到GPA的映射由Guest自己完成,因此,Guest模式的下cr3寄存器需要指向Guest内部的页表。第19、20行代码,就是设置变量guest\_cr3指向Guest自己的页表,然后第23行代码将Guest自己的页表写入VMCS的字段guest cr3,如此在切入Guest后,Guest模式下的CPU的cr3寄存器就可以指向Guest自己真正的页表了。

结构体vcpu中的arch中记录的变量cr3记录的就是Guest自身的页表,当Guest设置寄存器cr0开启保护模式时,将触发VM exit,这时 KVM会从VMCS中读出Guest的cr3的值记录下来。实际上,每次VM exit时,KVM都会将Guest的cr3记录下来:

```
commit 1439442c7b257b47a83aea4daed8fbf4a32cdff9
KVM: VMX: Enable EPT feature for KVM
linux.git/arch/x86/kvm/vmx.c
static int kvm_handle_exit(struct kvm_run *kvm_run, ...)
{
    ...
    if (vm_need_ept() && is_paging(vcpu)) {
        vcpu->arch.cr3 = vmcs_readl(GUEST_CR3);
        ...
    }
    ...
}
```

在影子页表模式下,Guest中的每个任务在KVM中都需要有一个影子页表,当Guest切换任务时,都需要为其切换对应的影子页表。为此,每当Guest修改cr3寄存器时,都需要陷入KVM,由KVM完成影子页表的切换。当得到EPT支持后,整个虚拟机只需要一个EPT表,因此KVM不再需要捕捉Guest任务切换了。换句话说,KVM不需要捕捉Guest修改cr3寄存器的操作了,因此当Guest访问cr3时,无须触发VMexit了:

### 2.5.2 EPT异常处理

在开启了EPT的情况下,缺页异常的处理过程如图2-14所示。



#### 图2-14 开启EPT后的缺页异常处理过程

当Guest內部发生缺页异常时,CPU不再切换到Host模式了,而是由Guest自身的缺页异常处理函数处理。当地址从GVA翻译到GPA后,GPA在硬件內部从MMU流转到了EPT。

如果EPT页表中存在GPA到HPA的映射,则EPA最终获取了GPA对应的HPA,将HPA送上地址总线。如果EPT中尚未建立GPA到HPA的映射,则CPU抛出EPT异常,CPU从Guest模式切换到Host模式,KVM中的EPT异常处理函数负责寻找空闲物理页面,建立EPT表中GPA到HPA的映射。

KVM模块中处理EPT异常的函数为handle ept violation:

CPU从Guest模式退出到Host模式前,会将引发异常的GPA保存到 VMCS的guest physical address字段,所以函数 handle ept violation首先从VMCS的guest physical address字段中

读出了引发缺页异常的GPA,然后调用缺页异常处理函数,处理EPT缺页异常的处理函数是tdp\_page\_fault:

函数tdp\_page\_fault首先调用gfn\_to\_pfn为Guest物理地址空间中页帧号为gfn的页面分配一个空闲物理页面。然后调用函数\_\_direct\_map,建立页表中的映射,我们看看与函数\_\_direct\_map相关的提交:

```
commit 4d9976bbdc09e08b69fc12fee2042c3528187b32
KVM: MMU: make the __nonpaging_map function generic

--- a/arch/x86/kvm/mmu.c
+++ b/arch/x86/kvm/mmu.c
-static int __nonpaging_map(struct kvm_vcpu *vcpu, gva_t v, ...
+static int __direct_map(struct kvm_vcpu *vcpu, gpa_t v, ...
@@ -1042,7 +1041,7 @@ static int nonpaging map(struct
```

可以看到,函数\_\_direct\_map就是函数\_\_nonpaging\_map的重命 名,而\_\_nonpaging\_map正是我们前面讨论的实模式Guest的页表建立 从GPA到HPA映射过程的函数。

### 2.5.3 EPT支持下的地址翻译过程

最后,为了更清楚地理解这个过程,我们以EPT支持下的两阶段地址翻译过程为例结束本章。因为EPT内部的查表过程与普通的页表查表过程基本完全相同,为了不干扰对整个流程的理解,我们简化讨论EPT内部的流程。我们使用2级页表映射,整个过程如图2-15所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图2-15 使用EPT时地址翻译过程

Guest首先从物理寄存器cr3中取出Guest的根页面,即页目录的地址,这个地址从Guest角度看是物理地址,即GPA。因为Guest只是取出页目录的地址这样一个数字,并不进行实际的内存访问,所以这里页目录的地址无须通过EPT进行GPA到HPA的翻译。

然后,Guest从GVA中取出第22~31位作为PDE的索引,将索引乘以PDE占据的尺寸,得出PDE相对于页目录基址的偏移,在页目录基址上加上偏移后计算出PDE的物理地址。因为Guest需要从PDE取出页表的地址,所以Guest实际上要进行访存,而此时PDE的地址是GPA,所以这一次需要经过EPT将PDE的GPA翻译到HPA。

Guest读取到PDE的内容后,从PDE中取出页表的地址,这个地址也是个GPA。因为Guest只是取出页表的地址这样一个数字,并不进行实际的内存访问,所以页表的地址也无须通过EPT进行GPA到HPA的翻译。

Guest然后从GVA中取出第12~21位作为PTE的索引,将索引乘以PTE占据的尺寸,得出PTE相对于页表基址的偏移,在页表基址上加上偏移后计算出PTE的物理地址。因为Guest需要从PTE取出页帧的地址,所以这里Guest要进行实际的访存,而此时PTE的地址是GPA,所以这一次需要经过EPT将PTE的GPA翻译到HPA。

Guest读取到PTE的内容后,从PTE中取出页帧的地址,这个地址也是个GPA。因为Guest只是取出页帧的地址,并不进行实际的内存访问,所以页帧的地址也无须通过EPT进行GPA到HPA的翻译。

Guest最后从GVA中取出第0~11位作为页帧内偏移,在页帧基址上加上偏移后计算访问内存的地址,这个内存是Guest最终需要访问的,而此时的地址只是GPA,所以这一次需要经过EPT将GPA翻译为HPA。至此,我们完成了GVA到HPA的整个翻译过程。

# 第3章 中断虚拟化

在本章中,我们首先概述了对于单核虚拟机和多核虚拟机,KVM在 VMX扩展下是如何虚拟中断的,以及针对软件虚拟中断的缺陷,Intel 是如何从硬件层面支持中断虚拟化的。我们还探讨了KVM如何利用硬件 虚拟化的特性提高虚拟中断的性能。

然后,我们从单核系统开始,结合PIC(8259A)的硬件原理,详细探讨了KVM是如何虚拟8259A的,以及虚拟8259A是如何利用VMX扩展,向Guest注入中断的。随后,我们阐述了支持多核系统的APIC的虚拟化,我们讨论了外设如何发送中断给Guest,以及Guest内多核之间如何发送核间中断(IPI)。我们还探讨了绕开I/O APIC,从设备直接向LAPIC发送基于消息的MSI(X)机制的虚拟化。

最后,我们讨论了Intel为了提高中断虚拟化的性能,在硬件层面增加的特性,包括virtual-APIC page、虚拟中断逻辑以及posted-interrupt processing。

中断芯片可以在用户空间中模拟,也可以在内核空间模拟,但是因为中断芯片需要密集地与Guest以及内核中的KVM模块交互,显然在内核空间模拟更合理,所以KVM在内核中实现中断芯片的模拟。

### 3.1 虚拟中断

在探讨Guest模式的CPU处理中断前,我们首先回顾一下物理CPU是如何响应中断的。当操作系统允许CPU响应中断后,每当执行完一条指令,CPU都将检查中断引脚是否有效。一旦有效,CPU将处理中断,然后再执行下一条指令,如图3-1所示。



图3-1 CPU处理中断

当有中断需要CPU处理时,中断芯片将有效连接CPU的INTR引脚, 也就是说如果INTR是高电平有效,那么中断芯片拉高INTR引脚的电

平。CPU在执行完一条指令后,将检查INTR引脚。类似的,虚拟中断也效仿这种机制,使与CPU的INTR引脚相连的"引脚"有效,当然,对于软件虚拟的中断芯片而言,"引脚"只是一个变量,从软件模拟的角度就是设置变量的值了。如果KVM发现虚拟中断芯片有中断请求,则向VMCS中VM-entry control部分的VM-entry interruption-informationfield字段写入中断信息,在切入Guest模式的一刻,CPU将检查这个字段,就如同检查CPU管脚,如果有中断,则进入中断执行过程。图3-2为单核系统使用PIC中断芯片下的虚拟中断过程。



图3-2 基于PIC的虚拟中断过程

#### 具体步骤如下:

1)虚拟设备向虚拟中断芯片PIC发送中断请求,虚拟PIC记录虚拟设备的中断信息。与物理的中断过程不同,此时并不会触发虚拟PIC芯片的中断评估逻辑,而是在VM entry时进行。

- 2)如果虚拟CPU处于睡眠状态,则唤醒虚拟CPU,即使虚拟CPU对应的线程进入了物理CPU的就绪任务队列。
- 3)当虚拟CPU开始运行时,在其切入Guest前一刻,KVM模块将检查虚拟PIC芯片,查看是否有中断需要处理。此时,KVM将触发虚拟PIC芯片的中断评估逻辑。
- 4)一旦经过虚拟中断芯片计算得出有需要Guest处理的中断,则将中断信息注入VMCS中的字段VM-entry interruption-information。
  - 5) 进入Guest模式后, CPU检查VMCS中的中断信息。
- 6)如果有中断需要处理CPU将调用Guest IDT中相应的中断服务处理中断。

PIC只能支持单处理器系统,对于多处理器系统,需要APIC支持。 对于虚拟化而言,显然也需要虚拟相应的APIC,但是其本质上与PIC基本相同,如图3-3所示。



图3-3 基于APIC的虚拟中断过程

与单处理器情况相比,多处理器的虚拟中断主要有两点不同:

1)在多处理器系统下,不同CPU之间需要收发中断,因此,每个CPU需要分别关联一个独立的中断芯片,这个中断芯片称为LAPIC。LAPIC不仅需要接收CPU之间的核间中断(Inter-Processor Interrupt, IPI),还需要接收来自外设的中断。外设的中断引脚不可能连接到每个LAPIC上,因此,有一个统一的I/O APIC芯片负责连接

外设,如果一个I/O APIC引脚不够用,系统中可以使用多个I/O APIC。LAPIC和I/O APIC都接到总线上,通过总线进行通信。所以在虚拟化场景下,需要虚拟LAPIC和I/O APIC两个组件。

2)在多处理器情况下,仅仅是唤醒可能在睡眠的虚拟CPU线程还不够,如果虚拟CPU是在另外一个物理CPU上运行于Guest模式,此时还需要向其发送IPI,使目的CPU从Guest模式退出到Host模式,然后在下一次VM entry时,进行中断注入。

Guest模式的CPU和虚拟中断芯片处于两个"世界",所以处于Guest模式的CPU不能检查虚拟中断芯片的引脚,只能在VM entry时由 KVM模块代为检查,然后写入VMCS。所以,一旦有中断需要注入,那么处于Guest模式的CPU一定需要通过VM exit退出到Host模式,这是一个很大的开销。

为了去除VM exit的开销,Intel在硬件层面对中断虚拟化进行了支持。典型的情况比如当Guest访问LAPIC的寄存器时,将导致VM exit。但是事实上,某些访问过程并不需要VMM介入,也就无须VM exit。我们知道,物理LAPIC设备上有一个页面大小的内存用于存储寄存器,这个页面称为APIC page,于是Intel实现了一个处于Guest模式的页面,称为virtual-APIC page。除此之外,Intel还在Guest模式下实现了部分中断芯片的逻辑,比如中断评估,我们将其称为虚拟中断逻辑。如此,在Guest模式下就有了状态和逻辑,就可以模拟很多中断

的行为,比如访问中断寄存器、跟踪中断的状态以及向CPU递交中断等。因此,很多中断行为就无须VMM介入了,从而大大地减少了VMexit的次数。当然,有些写中断寄存器的操作是具有副作用的,比如通过写icr寄存器发送IPI,此时仍然需要触发VMexit,由本地LAPIC向目标LAPIC发送IPI。

在硬件虚拟化支持下,当LAPIC收到中断时,不必再等到下一次VMentry时被动执行中断评估,而是主动向处于Guest模式的CPU告知信息,LAPIC首先将中断信息写入posted-interrupt descriptor。然后,LAPIC通过一个特殊的核间中断posted-interrupt notification通知目标CPU,目标CPU在Guest模式下借助虚拟中断逻辑处理中断。虚拟中断过程如图3-4所示。



图3-4 硬件虚拟化支持下的中断虚拟化过程

#### 3.2 PIC虚拟化

计算机系统有很多外设需要服务,显然,轮询的方式是非常浪费 CPU的计算资源的,尤其是对于那些并不是频繁需要服务的设备。因 此,工程师们设计了外设主动向CPU发起服务请求的方式,这种方式就 是中断。采用中断方式后,在没有外设请求时,CPU可以继续其他计算 任务,而不是进行很多不必要的轮询,极大地提高了系统的吞吐。在 每个指令周期结束后,如果CPU的状态标志寄存器中的IF(interrupt flag)位为1,那么CPU会去检查是否有中断请求,如果有中断请求, 则运行对应的中断服务程序,然后返回被中断的计算任务继续执行。

#### 3.2.1 可编程中断控制器8259A

CPU不可能为每个硬件都设计专门的管脚接收中断,管脚数量的限制、电路的复杂度、灵活度等方方面面都不允许,因此,计算机工程师们设计了一个专门管理中断的芯片,接收来自外围设备的请求,确定请求的优先级,并向CPU发出中断。1981年IBM推出的第一代个人电脑PC/XT使用了一个独立的8259A作为中断控制器,自此,8259A就成了单核时代中断芯片事实上的标准。因为中断控制器可以通过软件编程进行控制,比如当管脚收到设备信号时,可以编程控制其发出的中断向量号,所以中断控制器又称为可编程中断控制器(programmable interrupt controller),简称PIC。单片8259A可以连接8个外设的中断信号线,可以多片级联支持更多外设。

8259A的内部逻辑结构如图3-5所示。



图3-5 8259A的内部逻辑结构图

当中断源请求服务时,需要记录中断请求,8259A的中断请求寄存器IRR负责接收并锁存来自IRO~IR7的中断请求信号。

系统软件可以通过编程设置8259A的寄存器IMR来屏蔽中断,比如将IMR的第0位设置为1,那么8259A将不再响应IR0连接的外设的中断请求。与CPU通过cli命令关中断相比,这个屏蔽是彻底的屏蔽。当CPU通过cli命令关中断后,8259A还会将中断发送给CPU,只是CPU不处理中断而已,而如果设置了8259A屏蔽中断,那么8259A将忽略外设中断请求,更不会向CPU发送中断信号。

当CPU开始响应中断时,其将向8259A发送INTA信号,通知8259A中断处理开始了,8259A会在中断服务寄存器ISR中将CPU正在处理的中断记录下来。当CPU的中断服务程序处理完中断后,将向8259A发送E0I信号,告知8259A中断处理完毕,8259A会复位ISR中对应的位。8259A记录CPU正在服务的中断的目的之一是当后续收到新的中断时,8259A将比较新的中断和正在处理的中断的优先级,决定是否打断CPU正在服务的中断。如果8259A工作在AEOI模式,那么8259A会自动复位ISR。

在向CPU发送中断信号前,8259A需要从IRR中挑选出优先级最高的中断。如果CPU正在处理中断,那么还要与CPU正在处理的中断进行优先级比较。8259A中的中断优先级判别单元(priority resolver)负责完成以上任务。

8259A和CPU的连接如图3-6所示。



图3-6 8259A和CPU连接

片选和地址译码器相连,当CPU准备访问8259A时,需要向地址总 线发送8259A对应的地址,经过译码器后,译码器发现是8259A对应的 地址,因此会拉低与8259A的CS连接的管脚的电平,从而选中8259A。

8259A的D0~7管脚与CPU的数据总线相连。从CPU向8259A发送ICW和OCW,以及从8259A向CPU传送8259A的状态以及中断向量号,都是通过数据总线传递的。

当CPU向8259A发送ICW、OCW时,在将数据送上数据总线后,需要通知8259A读数据,CPU通过拉低WR管脚的电平的方式通知8259A。当8259A的WR管脚收到低电平后,读取数据总线的数据。类似的,CPU准备好读取8259A的状态时,拉低RD管脚,通知8259A向处理器发送数据。

8259A的管脚INTR(interrupt request)和INTA(interrupt acknowledge)分别与处理器的INTR和INTA管脚相连。8259A通过管脚INTR向CPU发送中断请求,CPU通过管脚INTA向PIC发送中断确认,告诉PIC其收到中断并且开始处理了。

操作系统会将中断对应的服务程序地址等信息存储在一个数组中,数组中的每一个元素对应一个中断。在实模式下,这个数组称为IVT(interrupt vector table)。在保护模式下,这个数组称为IDT(Interrupt descriptor table)。在响应中断时,CPU使用中断

向量从IVT/IDT中索引中断服务程序。但是,x86体系约定,前32个中断号(0~31)是留给处理器自己使用的,比如第0个中断号是处理器出现除0异常的,因此,外设的中断向量只能从32号中断开始。所以,在初始化8259A时,操作系统通常会设置8259A的中断向量从32号中断开始,因此当8259A收到管脚IR0的中断请求时,其将向CPU发出的中断向量是32,当收到管脚IR1的中断请求时,其将向CPU发出的中断向量是33,以此类推。在CPU初始化8259A时,通过第2个初始化命令字(ICW2)设置8259A起始中断向量号,下面代码中的变量irq\_base记录的就是起始中断向量号:

```
commit 85f455f7ddbed403b34b4d54bleaf0e14126a126
KVM: Add support for in-kernel PIC emulation
linux.git/drivers/kvm/i8259.c
static void pic_ioport_write(void *opaque, u32 addr, u32 val)
{
    ...
    switch (s->init_state) {
    ...
    case 1:
        s->irq_base = val & 0xf8;
    ...
    }
}
```

后来,随着APIC和MSI的出现,中断向量设置得更为灵活,可以为每个PCI设备设置其中断向量,这个中断向量存储在PCI设备的配置空间中。

```
commit 85f455f7ddbed403b34b4d54bleaf0e14126a126
KVM: Add support for in-kernel PIC emulation
struct kvm_kpic_state {
   u8 last_irr;    /* edge detection */
   u8 irr;    /* interrupt request register */
   u8 imr;    /* interrupt mask register */
   u8 isr;    /* interrupt service register */
   u8 isr;    /* interrupt service register */
   ...
};

struct kvm_pic {
   struct kvm_kpic_state pics[2];    /* 0 is master pic, 1 is slave pic*/
   irq_request_func *irq_request;
   void *irq_request_opaque;
   int output;    /* intr from master PIC */
   struct kvm_io_device dev;
};
```

一片8259A只能连接最多8个外设,如果需要支持更多外设,需要多片8259A级联。在结构体kvm\_pic中,我们看到有两片8259A: pic[0]和pic[1]。KVM定义了结构体kvm\_kpic\_state记录8259A的状态,其中包括我们之前提到的IRR、IMR、ISR等。

#### 3.2.2 虚拟设备向PIC发送中断请求

如同物理外设请求中断时拉高与8259A连接的管脚的电压一样,虚拟设备请求中断的方式是通过虚拟8259A芯片对外提供的一个API,以kvmtool中的virtio blk虚拟设备为例:

```
commit 4155ba8cda055b7831489e4c4a412b073493115b
kvm: Fix virtio block device support some more
kvmtool.git/blk-virtio.c
static bool blk_virtio_out(...)
{
    ...
    case VIRTIO_PCI_QUEUE_NOTIFY: {
        ...
        while (queue->vring.avail->idx != queue-
>last_avail_idx) {
        if (!blk_virtio_read(self, queue))
            return false;
        }
        kvm__irq_line(self, VIRTIO_BLK_IRQ, 1);
        break;
    }
    ...
}
```

当Guest内核的块设备驱动需要从块设备读取数据时,其通过写 I/O端口VIRTIO\_PCI\_QUEUE\_NOTIFY触发CPU从Guest模式切换到Host模式,KVM中的块模拟设备开始I/O操作,上述代码中的while循环就是处理I/O的,函数blk\_virtio\_read从保存Guest文件系统的镜像文件中读

取I/0数据。在这个提交中,块设备的I/0处理是同步的,也就是说,一直要等到虚拟设备I/0操作完成后,才会向Guest发送中断,返回Guest。显然,阻塞在这里是不合理的,更合理的方式是马上返回Guest,这样Guest可以执行其他任务,待虚拟设备完成I/0操作后,再通过中断通知Guest,kymtool后来已经改进为异步的方式。

virtio blk在处理完I/O后,调用函数kvm\_irq\_line向虚拟8259A 发送中断请求,其中VIRTIO BLK IRQ对应管脚号,第3个参数"1"代 表高电平,其代码如下:

```
commit 4155ba8cda055b7831489e4c4a412b073493115b
kvm: Fix virtio block device support some more
kvmtool.git/kvm.c
void kvm__irq_line(struct kvm *self, int irq, int level)
{
    struct kvm_irq_level irq_level;

    irq_level = (struct kvm_irq_level) {
        {
            .irq = irq,
        },
        .level = level,
    };

    if (ioctl(self->vm_fd, KVM_IRQ_LINE, &irq_level) < 0)
        die_perror("KVM_IRQ_LINE failed");
}</pre>
```

函数kvm\_irq\_line将管脚号和管脚电平信息封装到结构体kvm irq level中,传递给内核中的KVM模块:

KVM模块将kvmtoo1中组织的中断信息从用户空间复制到内核空间中,然后调用虚拟8259A的模块中提供的API kvm\_pic\_set\_irq,向8259A发出中断请求。

### 3.2.3 记录中断到IRR

当中断到来时,CPU可能正在处理其他中断,或者多个中断同时到来,需要排队依次请求CPU处理,因此,当外设中断请求到来时,8259A首先需要将它们记录下来,这个寄存器就是IRR(Interrupt Request Register),8259A用它来记录有哪些中断需要处理。

当KVM模块收到外设的请求,调用虚拟8259A的API kvm pic set irq时,其第一件事情就是将中断记录到IRR中:

```
commit 85f455f7ddbed403b34b4d54b1eaf0e14126a126
KVM: Add support for in-kernel PIC emulation
linux.git/drivers/kvm/i8259.c
01 void kvm pic set irg(void *opaque, int irg, int level)
02 {
03
     struct kvm pic *s = opaque;
04
    pic set irq1(&s->pics[irq >> 3], irq & 7, level);
05
06
07 }
08
09 static inline void pic set irq1(struct kvm kpic state
10 int irq, int level)
11 {
12
  int mask;
13 \quad \text{mask} = 1 \ll \text{irg};
if (s->elcr & mask) /* level triggered */
15
16
     else /* edge triggered */
17
      if (level) {
18
         if ((s->last irr \& mask) == 0)
19
          s->irr \mid = mask;
20
         s->last irr |= mask;
```

```
21     } else
22     s->last_irr &= ~mask;
23 }
```

信号有边缘触发和水平触发,在物理上可以理解为,8329A在前一个周期检测到管脚信号是0,当前周期检测到管脚信号是1,如果是上升沿触发模式,那么8259A就认为外设有请求了,这种触发模式就是边缘触发。对于水平触发,以高电平触发为例,当8259A检测到管脚处于高电平,则认为外设来请求了。

在虚拟8259A的结构体kvm\_kpic\_state中,寄存器elcr是用来记录8259A被设置的触发模式的,我们以边缘触发为例进行讨论,即代码第16~22行。参数1evel即相当于硬件层面的电信号,0表示低电平,1表示高电平。当管脚收到一个低电平时,即1evel的值为0,代码进入else分支,即代码第21、22行,结构体kvm\_kpic\_state中的字段last\_irr会清除该IRQ对应IRR的位,即相当于设置该中断管脚为低电平状态。当管脚收到高电平时,即1evel的值为1,代码进入if分支,即代码第17~20行,此时8259A将判断之前该管脚的状态,即代码第18行,也就是判断结构体kvm\_kpic\_state中的字段last\_irr中该IRQ对应IRR的位,如果之前管脚为低电平,而现在管脚是高电平,那么显然管脚电平有一个跳变,说明中断源发出了中断请求,8259A在字段irr中记录下中断请求。当然,同时需要在字段last\_irr记录下当前该管脚的状态。

#### 3.2.4 设置待处理中断标识

当8259A将中断请求记录到IRR中后,下一步就是开启一个中断评估(evaluate)过程,包括评估中断是否被屏蔽、多个中断请求的优先级等,最后将通过管脚INTA通知CPU处理外部中断。与物理8259A主动发起中断不同,虚拟中断的发起方式不再是由虚拟中断芯片主动发起,而是在每次准备切入Guest时,KVM查询中断芯片,如果有待处理的中断,则执行中断注入。模拟8259A在将收到的中断请求记录到IRR后,将设置一个变量"output",后面在切入Guest前KVM会查询这个变量:

```
commit 85f455f7ddbed403b34b4d54b1eaf0e14126a126
KVM: Add support for in-kernel PIC emulation
linux.git/drivers/kvm/i8259.c
void kvm_pic_set_irq(void *opaque, int irq, int level)
{
   struct kvm_pic *s = opaque;

   pic_set_irq1(&s->pics[irq >> 3], irq & 7, level);
   pic_update_irq(s);
}

static void pic_update_irq(struct kvm_pic *s)
{
   ...
   irq = pic_get_irq(&s->pics[0]);
   if (irq >= 0)
       s->irq_request(s->irq_request_opaque, 1);
   else
      s->irq_request(s->irq_request_opaque, 0);
}
```

```
static void pic_irq_request(void *opaque, int level)
{
  struct kvm *kvm = opaque;

  pic_irqchip(kvm)->output = level;
}
```

在函数vmx\_vcpu\_run中,在准备切入Guest之前将调用函数 vmx\_intr\_assist去检查虚拟中断芯片是否有等待处理的中断,相关代码如下:

```
commit 85f455f7ddbed403b34b4d54b1eaf0e14126a126
KVM: Add support for in-kernel PIC emulation
linux.git/drivers/kvm/vmx.c
static int vmx vcpu run(...)
    vmx intr assist(vcpu);
}
static void vmx intr assist(struct kvm vcpu *vcpu)
  has ext irg = kvm cpu has interrupt(vcpu);
  if (!has ext irq)
    return;
  interrupt window open =
    ((vmcs readl(GUEST RFLAGS) & X86 EFLAGS IF) &&
     (vmcs read32(GUEST INTERRUPTIBILITY INFO) & 3) ==
0);
  if (interrupt window open)
    vmx inject irq(vcpu, kvm cpu get interrupt(vcpu));
}
```

```
commit 85f455f7ddbed403b34b4d54b1eaf0e14126a126
KVM: Add support for in-kernel PIC emulation
linux.git/drivers/kvm/irq.c
int kvm_cpu_has_interrupt(struct kvm_vcpu *v)
{
   struct kvm_pic *s = pic_irqchip(v->kvm);

   if (s->output) /* PIC */
      return 1;
   return 0;
}
```

如果变量output非0,就说明有外部中断等待处理。然后接下来还需要判断Guest是否可以被中断,比如Guest是否正在执行一些不能被中断的指令,如果Guest可以被中断,则调用vmx\_inject\_irq完成中断的注入。其中,传递给函数vmx\_inject\_irq的第2个参数是函数kvm\_cpu\_get\_interrupt返回的结果,该函数获取需要注入的中断。这个过程就是中断评估过程,我们下一节讨论。

#### 3.2.5 中断评估

在上一节我们看到在执行注入前,vmx\_inject\_irq调用函数 kvm\_cpu\_get\_interrupt获取需要注入的中断。函数 kvm\_cpu\_get\_interrupt的核心逻辑就是中断评估,包括待处理的中断 有没有被屏蔽? 待处理的中断的优先级是否比CPU正在处理的中断优先 级高? 等等。代码如下:

```
commit 85f455f7ddbed403b34b4d54b1eaf0e14126a126
KVM: Add support for in-kernel PIC emulation
linux.git/drivers/kvm/irq.c
int kvm cpu get interrupt(struct kvm vcpu *v)
  vector = kvm_pic_read_irq(s);
  if (vector !=-1)
    return vector;
}
linux.git/drivers/kvm/i8259.c
int kvm pic read irq(struct kvm pic *s)
  int irq, irq2, intno;
  irq = pic get irq(&s->pics[0]);
  if (irq >= 0) {
      intno = s->pics[0].irq base + irq;
  } else {
  return intno;
}
```

kvm\_pic\_read\_irq调用函数pic\_get\_irq获取评估后的中断。根据由上面代码中黑体标识的部分,我们可以清楚地看到中断向量是在中断管脚的基础上叠加了一个irq\_base。这个irq\_base就是初始化8259A时通过ICW设置的,完成从IRn到中断向量的转换。

- 一个中断芯片通常连接多个外设,所以在某一个时刻,可能会有多个设备请求到来,这时就有一个优先处理哪个请求的问题,因此,中断就有了优先级的概念。8259A支持多种优先级模式,典型的有两种中断优先级模式:
- 1)固定优先级(fixed priority),即优先级是固定的,从IRO 到IR7依次降低,IRO的优先级永远最高,IR7的优先级永远最低。
- 2)循环优先级(rotating priority),即当前处理完的IRn优先级调整为最低,当前处理的下一个,即IRn+1,调整为优先级最高。比如,当前处理的中断是irq2,那么紧接着irq3的优先级设置为最高,然后依次是irq4、irq5、irq6、irq7、irq1、irq2、irq3。假设此时irq5和irq2同时来了中断,那么irq5会被优先处理。然后irq6被设置为优先级最高,接下来依次是irq7、irq1、irq2、irq3、irq4、irq5。

理解了循环优先级算法后,从8259A中获取最高优先级请求的代码就很容易理解了:

```
commit 85f455f7ddbed403b34b4d54b1eaf0e14126a126
KVM: Add support for in-kernel PIC emulation
linux.git/drivers/kvm/i8259.c
01 static int pic get irq(struct kvm kpic state *s)
02 {
03
     int mask, cur priority, priority;
04
05
    mask = s->irr \& \sim s->imr;
06
    priority = get_priority(s, mask);
07
    if (priority == 8)
08
      return -1;
09
10
   mask = s->isr;
11
12
    cur priority = get priority(s, mask);
13
    if (priority < cur priority)
14
15
        * higher priority found: an irg should be
generated
16
        * /
17
       return (priority + s->priority add) & 7;
18
     else
19
      return -1;
20 }
2.1
22 static inline int get priority(struct kvm kpic state
*s, int mask)
23 {
24 int priority;
25 if (mask == 0)
26
      return 8;
27 priority = 0;
28 while ((mask & (1 << ((priority + s->priority add) &
7))) == 0)
29
      priority++;
30
    return priority;
31 }
```

函数pic\_get\_irq分成两部分,第一部分是从当前待处理的中断中取得最高优先级的中断,需要过滤掉被屏蔽的中断,即第5、6行代码,mask中的值是去除掉IMR的IRR。第二部分是获取正在被CPU处理的

中断的优先级,即第10~12行代码,mask中的值就是ISR中记录的、CPU正在处理的中断。然后比较两个中断的优先级,见第13~17行代码,如果待处理的优先级高,那么就向上层调用者返回待处理的中断的管脚号。

我们再来看一下计算优先级的函数get\_priority,这是一个典型的循环优先级算法。其中变量priority\_add记录的是当前最高优先级中断对应的管脚号,所以逻辑上就是从当前的管脚开始,依次检查后面的管脚是否有pending的中断。比如当前处理的是IR4管脚的中断请求,priority\_add的值就是4,那么接下来就从紧接在IR4后面的管脚开始,按照顺序处理IR5、IR6,一直到IR3。在这个过程中,只要遇到管脚有中断请求,则跳出循环。如果IR5没有中断请求,但是IR6有中断请求,则priority累加后的值为2,函数get\_priority返回2。那么下一个需要处理的中断管脚就是4+2,即管脚IR6对应的中断。

#### 3.2.6 中断ACK

物理CPU在准备处理一个中断请求后,将通过管脚INTA向8259A发出确认脉冲。同样,软件模拟上也需要类似的处理。在完成中断评估后,准备向Guest注入中断前,KVM向虚拟8259A执行确认状态的操作。代码如下:

```
commit 85f455f7ddbed403b34b4d54b1eaf0e14126a126
KVM: Add support for in-kernel PIC emulation
linux.git/drivers/kvm/i8259.c
int kvm pic read irq(struct kvm pic *s)
  int irq, irq2, intno;
  irq = pic_get_irq(&s->pics[0]);
  if (irq >= 0) {
    pic intack(&s->pics[0], irq);
}
static inline void pic intack(struct kvm kpic state *s,
int irq)
  if (s->auto eoi) {
  } else
    s->isr |= (1 << irq);
   * We don't clear a level sensitive interrupt here
  if (!(s->elcr & (1 << irq)))
    s->irr &= ~(1 << irq);
}
```

函数kvm\_pic\_read\_irq获取评估的中断结果后,调用函数pic\_intack完成了中断确认的动作。在收到中断确认后,8259A需要更新自己的状态。因为中断已经开始得到服务了,所以要从IRR中清除等待服务请求。另外,如果8259A工作在非AEOI模式,那么还需要在ISR中记录CPU正在处理的中断。如果8259A工作在AEOI模式,那么就无须设置ISR了。

#### 3.2.7 关于E0I的处理

如果8259A工作在非AEOI模式,在中断服务程序执行的最后,需要向8259A发送EOI,告知8259A中断处理完成。8259A在收到这个EOI时,复位ISR,如果采用的是循环优先级,还需要设置变量priority\_add,使其指向当前处理IRn的下一个:

```
commit 85f455f7ddbed403b34b4d54b1eaf0e14126a126
KVM: Add support for in-kernel PIC emulation
linux.git/drivers/kvm/i8259.c
static void pic ioport write (void *opaque, u32 addr, u32
val)
{
      case 1: /* end of interrupt */
        priority = get priority(s, s->isr);
        if (priority != 8) {
          irq = (priority + s->priority add) & 7;
          s->isr &= ~(1 << irq);
          if (cmd == 5)
            s->priority add = (irq + 1) & 7;
          pic update irq(s->pics state);
        break;
}
```

如果8259A被设置为AEOI模式,不会再收到后续中断服务程序的EOI,那么8259A在收到ACK后,就必须立刻处理收到EOI命令时执行的逻辑,调整变量priority\_add,记录最高优先级位置:

```
commit 85f455f7ddbed403b34b4d54b1eaf0e14126a126
KVM: Add support for in-kernel PIC emulation
static inline void pic_intack(struct kvm_kpic_state *s,
int irq)
{
   if (s->auto_eoi) {
     if (s->rotate_on_auto_eoi)
        s->priority_add = (irq + 1) & 7;
   } else
   ...
}
```

### 3.2.8 中断注入

对于外部中断,CPU在每个指令周期结束后,将会去检查INTR是否有中断请求。那么对于处于Guest模式的CPU,如何知道有中断请求呢?Intel在VMCS中设置了一个字段:VM-entry interruption-information,在VM entry时CPU将会检查这个字段,其格式表3-1所示。

表3-1 VM-entry interruption-information格式 (部分)

| 位    | 内 容                                                                                                                                                                                                                                            |  |  |
|------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 7:0  | 中断或异常向量                                                                                                                                                                                                                                        |  |  |
| 10:8 | 中断类型: 0: 外部中断 (External interrupt) 1: 保留 (Reserved) 2: 不可屏蔽中断 (Non-maskable interrupt, NMI) 3: 硬件异常 (Hardware exception) 4: 软件中断 (Software interrupt) 5: 特权异常 (Privileged software exception) 6: 软件异常 (Software exception) 7: 其他 (Other event) |  |  |
| 31   | 是否有效                                                                                                                                                                                                                                           |  |  |

在VM entry前, KVM模块检查虚拟8259A, 如果有待处理的中断需要处理,则将需要处理的中断信息写入VMCS中的字段VM-entry interruption-information:

我们看到,中断注入是在每次VM entry时,KVM模块检查8259A是否有待处理的中断等待处理。这样就有可能给中断带来一定的延迟,典型如下面两类情况:

- 1) CPU可能正处在Guest模式,那么就需要等待下一次VM exit和 VM entry。
- 2) VCPU这个线程也许正在睡眠,比如Guest VCPU运行hlt指令时,就会切换回Host模式,线程挂起。

对于第1种情况,是多处理器系统下的一个典型情况。目标CPU正在运行Guest, KVM需要想办法触发Guest发生一次VM exit, 切换到Host。我们知道, 当处于Guest模式的CPU收到外部中断时, 会触发VM

exit,由Host来处理这次中断。所以,KVM可以向目标CPU发送一个IPI中断,触发目标CPU发生一次VM exit。

对于第2种情况,首先需要唤醒睡眠的VCPU线程,使其进入CPU就绪队列,准备接受调度。如果宿主系统是多处理器系统,那么还需要再向目标CPU发送一个"重新调度"的IPI中断,促使其尽快发生调度,加快被唤醒的VCPU线程被调度,执行切入Guest的过程,从而完成中断注入。

所以当有中断请求时,虚拟中断芯片将主动"kick"一下目标CPU,这个"踢"的函数就是kvm vcpu kick:

```
commit b6958ce44a11a9e9425d2b67a653b1ca2a27796f
KVM: Emulate hlt in the kernel
linux.git/drivers/kvm/i8259.c
static void pic_irq_request(void *opaque, int level)
{
    ...
    pic_irqchip(kvm)->output = level;
    if (vcpu)
        kvm_vcpu_kick(vcpu);
}
```

如果虚拟CPU线程在睡眠,则"踢醒"它;如果目标CPU运行在Guest模式,则将其从Guest模式"踢"到Host模式,在VMentry时完成中断注入。kick的手段就是我们刚刚提到的IPI,代码如下:

commit b6958ce44a11a9e9425d2b67a653b1ca2a27796f KVM: Emulate hlt in the kernel

```
linux.git/drivers/kvm/irq.c
void kvm_vcpu_kick(struct kvm_vcpu *vcpu)
{
  int ipi_pcpu = vcpu->cpu;

  if (waitqueue_active(&vcpu->wq)) {
    wake_up_interruptible(&vcpu->wq);
    ++vcpu->stat.halt_wakeup;
  }
  if (vcpu->guest_mode)
    smp_call_function_single(ipi_pcpu, vcpu_kick_intr, vcpu, 0, 0);
}
```

如果VCPU线程睡眠在等待队列上,则唤醒使其进入CPU的就绪任务队列。如果宿主系统是多处理器系统且目标CPU处于Guest模式,则需要发送核间中断,触发目标CPU发生VM exit,从而在下一次进入Guest时,完成中断注入。

事实上,由于目标CPU无须执行任何callback,也无须等待IPI返回,所以也无须使用smp\_call\_function\_single,而是直接发送一个请求目标CPU重新调度的IPI即可,因此后来KVM模块直接使用了函数smp\_send\_reschedule。函数smp\_send\_reschedule简单直接地发送了一个RESCHEDULE的IPI:

```
linux.git/arch/x86/kernel/smp.c
static void native_smp_send_reschedule(int cpu)
{
    ...
    apic->send_IPI_mask(cpumask_of(cpu), RESCHEDULE_VECTOR);
}
```

#### 3.3 APIC虚拟化

随着多核系统的出现,8259A不再能满足需求了。8259A只有一个INTR和INTA管脚,如果将其用在多处理器系统上,那么当中断发生时,中断将始终只能发送给一个处理器,并不能利用多处理器并发的优势。而且,CPU之间也需要发送中断。于是,随着多处理器系统的出现,为了充分利用多处理器的并行能力,Intel为SMP系统设计了APIC(Advanced Programmable Interrupt Controller),其可以将接收到的中断按需分发给不同的处理器进行处理。比如对于一个支持多队列的网卡而言,其可以将网卡的每个多列的中断发送给不同的CPU,从而提高中断处理能力,提高网络吞吐。APIC的架构如图3-7所示。



图3-7 APIC硬件架构

APIC包含两个部分: LAPIC和I/O APIC。LAPIC即local APIC, 位于处理器一侧,除接收来自I/O APIC的中断外,还用于处理器之间发

送核间中断IPI(Inter Processor Interrupt);I/O APIC一般位于南桥芯片上,响应来自外部设备的中断,并将中断发送给LAPIC,然后由LAPIC发送给对应的CPU。I/O APIC和LAPIC之间通过总线的方式通信,最初通过专用的总线连接,后来直接使用了系统总线,每增加一颗核,只是在总线上多挂一个LAPIC而已,不再受管脚数量的约束。

当I/O APIC收到设备的中断请求时,通过寄存器决定将中断发送给哪个LAPIC(CPU)。I/O APIC的寄存器如表3-2所示。

| 偏 移    | 助记符            | 寄存器名字                                           |
|--------|----------------|-------------------------------------------------|
| 00h    | IOAPICID       | I/O APIC ID                                     |
| 01h    | IOAPICVER      | I/O APIC Version                                |
| 02h    | IOAPICARB      | I/O APIC Arbitration ID                         |
| 10-3Fh | IOREDTBL[0:23] | Redirection Table (Entries 0-23) (64 bits each) |

表3-2 I/O APIC寄存器

其中,地址0x10到0x3F处,有24个64位的寄存器,对应着I/0 APIC的24个I/0 APIC的中断管脚,其中记录着管脚相关的中断信息。 这24个64位寄存器组成了中断重定向表(Redirection Table),每个表项的格式如图3-8所示。



图3-8 中断重定向表项格式

其中destination表示中断发送目标CPU,目标CPU可能是一个,也可能是一组,我们在设置中断负载均衡(中断亲和性)时,设置的就是destination字段。另外一个重要的字段就是interrupt vector,这个在讨论PIC时我们已经介绍了,就是中断向量,用于在IDT中索引中断服务程序。重定向表使用管脚号作为索引,比如说接在IRO号管脚的对应于第1个重定向表项。当中断发生时,I/O APIC将查询这个重定向表,将中断发往操作系统预先设置的目的CPU。操作系统内核初始化时会对I/O APIC编程,设置重定向表的各个表项。当然也可以在系统运

行时设置,通过proc文件系统设置中断的亲和性(affinity)时,也 会更新重定向表。

#### 3.3.1 外设中断过程

外设通过调用虚拟I/O APIC对外提供的接口向其发送中断请求。 在收到外设的中断请求后,虚拟I/O APIC将以中断请求号为索引,查 询中断重定向表,根据中断重定向表决定将中断分发给哪个或哪些 CPU。确定了目标CPU后,向目标CPU对应的虚拟LAPIC转发中断请求。 虚拟LAPIC也对外提供了接口,供虚拟I/O APIC向其发送中断。虚拟 LAPIC与虚拟PIC非常相似,当收到来自虚拟I/O APIC转发过来的中断 请求后,其首先设置IRR寄存器,然后或者唤醒正在睡眠的VCPU,或者 触发正在运行的Guest退出到Host模式,然后在下一次VM entry时评估 虚拟LAPIC中的中断,执行注入过程,整个过程如图3-9所示。

#### 1. 中断重定向表

当I/O APIC的某一个管脚收到来自设备的中断信号时,I/O APIC 需要查询中断重定向表,确定管脚的中断请求对应的中断向量,以及需要发送给哪个或哪些CPU。那么谁来负责填充这个表格呢?显然是I/O APIC的驱动。在系统初始化时,内核将调用I/O APIC的API设置中断重定向表。除了初始化时设置I/O APIC的中断重定向表外,用户也会在系统启动后动态地设置中断重定向表,比如典型的一个应用,在服务器启动后,用户会通过内核proc提供的接口将多队列网卡的每个队列的中断分别绑定一颗CPU,即设置网卡的中断亲和性。proc中的接

口通过调用I/O APIC模块的接口更新中断重定向表。下面就是Guest内核填充重定向表的相关代码:



图3-9 外设中断过程

```
commit 1fd4f2a5ed8f80cf6e23d2bdf78554f6a1ac7997
KVM: In-kernel I/O APIC model
linux.git/arch/x86/kernel/io_apic_64.c
static void __I/O APIC_write_entry(int apic, int pin,
struct IO_APIC_route_entry e)
{
   union entry_union eu;
```

```
eu.entry = e;
io_apic_write(apic, 0x11 + 2*pin, eu.w2);
io_apic_write(apic, 0x10 + 2*pin, eu.w1);
}

static inline void io_apic_write(unsigned int apic,
unsigned int reg, unsigned int value)
{
   struct io_apic __iomem *io_apic = io_apic_base(apic);
   writel(reg, &io_apic->index);
   writel(value, &io_apic->data);
}
```

函数io\_apic\_write的第2个参数是寄存器地址(相对于基址的偏移),第3个参数相当于写入的内容,eu.w1为entry的低32位,eu.w2为entry的高32位。0x10正是I/O APIC重定向表开始的地方,对于第1个管脚,pin值为0,0x10、0x11恰好是第1个entry;对于第2个管脚,pin值为1,0x12、0x13对应第2个entry,以此类推。

I/O APIC的中断重定向表中的这些entry,或者说寄存器,都是间接访问的。这些寄存器并不允许外部直接访问,而是需要通过其他寄存器来间接访问。这2个寄存器是IOREGSEL(I/O Register Select)和IOWIN(I/O Window),它们通过内存映射的方式映射到CPU的地址空间,处理器可以直接访问。其中IOREGSEL用来指定访问的目标寄存器,比如说,在向IOREGSEL写入0x10后,接下来向寄存器IOWIN写入的值将被写到中断重定向表的第1个entry的低32位,因为地址0x10是中断重定向表的第1个entry的低32位的地址。上面的代码中,io apic-

>index对应的就是寄存器IOREGSEL, io\_apic->data对应的就是寄存器IOWIN。

虚拟I/O APIC收到Guest内核I/O APIC填充中断重定向表的请求 后,将中断向量、目标CPU、触发模式等中断信息记录到中断重定向表 中,相关代码如下:

```
commit 1fd4f2a5ed8f80cf6e23d2bdf78554f6a1ac7997
KVM: In-kernel I/O APIC model
linux.git/drivers/kvm/ioapic.c
static void ioapic mmio write(struct kvm io device *this,
gpa t addr, int len, const void *val)
{
  switch (addr) {
  case IOAPIC REG SELECT:
    ioapic->ioregsel = data;
    break;
  case IOAPIC REG WINDOW:
    ioapic write indirect (ioapic, data);
    break;
  }
static void ioapic write indirect(struct kvm ioapic
*ioapic,
u32 val)
  unsigned index;
  switch (ioapic->ioregsel) {
  case IOAPIC REG VERSION:
    /* Writes are ignored. */
   break;
  default:
    index = (ioapic->ioregsel - 0x10) >> 1;
```

```
ioapic->redirtbl[index].bits |= (u64) val << 32;
...
}
</pre>
```

#### 2. 中断过程

虚拟I/O APIC将对外提供向其发送中断申请的接口,虚拟设备通过虚拟I/O APIC提供的对外接口向I/O APIC发送中断请求。虚拟I/O APIC收到虚拟设备的中断请求后,以管脚号为索引,从中断重定表中索引具体的表项,从表项中提取中断向量、目的CPU、触发模式等,然后将这些信息分发给目的CPU,当然了,本质上是分发给目的CPU对应的虚拟LAPIC。类似的,虚拟LAPIC也对外提供了接口,供虚拟I/O APIC或者其他虚拟LAPIC调用。虚拟LAPIC与虚拟PIC的逻辑基本完全相同,通过寄存器记录中断的状态、实现向Guest的中断注入等。

对于在用户空间虚拟的设备,将通过ioct1接口向内核中的KVM模块发送KVM IRQ LINE请求:

```
commit 8b1ff07e1f5e4f685492de9b34bec25662ae57cb
kvm: Virtio block device emulation
kvmtool.git/blk-virtio.c
static bool blk_virtio_out(...)
{
    ...
    kvm__irq_line(self, VIRTIO_BLK_IRQ, 1);
    ...
}
kvmtool.git/kvm.c
void kvm__irq_line(struct kvm *self, int irq, int level)
```

```
...
  if (ioctl(self->vm_fd, KVM_IRQ_LINE, &irq_level) < 0)
  ...
}</pre>
```

#### 虚拟APIC处理中断的代码如下:

```
commit 1fd4f2a5ed8f80cf6e23d2bdf78554f6a1ac7997
KVM: In-kernel I/O APIC model
linux.git/drivers/kvm/kvm main.c
01 static long kvm vm ioctl(...)
02 {
03
04
     case KVM IRQ LINE: {
05
06
       if (irqchip in kernel(kvm)) {
07
08
         kvm ioapic set irq(kvm->vioapic,
09
             irq event.irq, irq event.level);
10
11
12
13 }
linux.git/drivers/kvm/ioapic.c
14 static void ioapic deliver(struct kvm ioapic *ioapic,
int irq)
15 {
16
    u8 dest = ioapic->redirtbl[irq].fields.dest id;
    u8 dest mode = ioapic-
>redirtbl[irq].fields.dest mode;
18
     u8 delivery mode =
19
          ioapic->redirtbl[irq].fields.delivery mode;
20
     u8 vector = ioapic->redirtbl[irq].fields.vector;
21
22
     switch (delivery mode) {
23
     case dest LowestPrio:
24
       target = kvm apic round robin(ioapic->kvm, vector,
25
                    deliver bitmask);
26
       if (target != NULL)
27
         ioapic inj irq(ioapic, target, vector,
```

```
28
                   trig mode, delivery mode);
29
30
       case dest Fixed:
31
32
    }
33
34 }
35 static void ioapic inj irq(...)
36 {
37
38
     kvm apic set irq(target, vector, trig mode);
39 }
```

KVM模块收到来自用户空间的模拟设备的请求后,将调用虚拟I/0 APIC的接口kvm\_ioapic\_set\_irq向虚拟I/0 APIC发送中断请求,见代码第04~09行。对于在内核空间虚拟的设备,直接调用拟I/0 APIC的这个接口kvm\_ioapic\_set\_irq即可。这个过程相当于物理设备通过管脚向I/0 APIC设备发送中断请求。

虚拟I/O APIC收到中断请求后,以管脚号为索引,从中断重定向表中索引具体的表项,从表项中查询具体的信息,包括这个外设对应的中断号vector、目的CPU、发送模式等,见代码第16~21行。

I/O APIC支持多种发送模式(Delivery Mode),包括LowestPrio模式,见第23行代码,以及Fixed模式,见第30行代码。根据不同的模式,I/O APIC将会从目的CPU列表中选择最终的目的CPU,代码第24、25行就是确定LowestPrio模式下的最终目的CPU。

确定了目的CPU后,虚拟I/O APIC调用虚拟LAPIC的接口 kvm\_apic\_set\_irq向Guest注入中断,见代码第27、28行和第35~39 行。虚拟LAPIC向Guest注入中断的过程和前面讨论的虚拟PIC的机制本质上完全相同,我们简单回顾一下,当8259A收到外设发起中断,其首先在IRR寄存器中记录下来,然后再设置一个变量output表示有pending的中断,在下一次VM entry时,KVM发起中断评估等一系列过程,最终将中断信息写入VMCS中的字段VM-entry interruption—information。另外,因为目的CPU可能正处于Guest模式,或者承载VCPU的线程正处于睡眠状态,为减少中断延迟,需要虚拟LAPIC"踢"一下目标VCPU,要么将其从Guest模式踢出到Host模式,要么唤醒挂起的VCPU线程,代码如下:

```
commit 1fd4f2a5ed8f80cf6e23d2bdf78554f6a1ac7997
KVM: In-kernel I/O APIC model
linux.git/drivers/kvm/lapic.c
int kvm_apic_set_irq(struct kvm_lapic *apic, u8 vec, u8 trig)
{
   if (!apic_test_and_set_irr(vec, apic)) {
        ...
        kvm_vcpu_kick(apic->vcpu);
        ...
}
```

#### 3.3.2 核间中断过程

LAPIC有1个4KB大小的页面,Intel称之为APIC page,LAPIC的所有寄存器都存储在这个页面上。Linux内核将APIC page映射到内核空间,通过MMIO的方式访问这些寄存器,当内核访问这些寄存器时,将触发Guest退出到Host的KVM模块中的虚拟LAPIC。当Guest发送核间中断时,虚拟LAPIC确定目的CPU,向目的CPU发送核间中断,当然,这个过程实际上是向目的CPU对应的虚拟LAPIC发送核间中断,最后由目标虚拟LAPIC完成向Guest的中断注入过程,如图3-10所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图3-10 核间中断过程

当Guest通过MMIO方式写LAPIC的寄存器时,将导致VM exit,从而进入KVM中的虚拟LAPIC。虚拟LAPIC的处理函数为apic mmio write:

```
commit 97222cc8316328965851ed28d23f6b64b4c912d2
KVM: Emulate local APIC in kernel
linux.git/drivers/kvm/lapic.c
static void apic mmio write (...)
  case APIC ICR:
    /* No delay here, so we always clear the pending bit
* /
    apic_set_reg(apic, APIC_ICR, val & ~(1 << 12));</pre>
    apic send ipi(apic);
    break;
  case APIC ICR2:
    apic set reg(apic, APIC ICR2, val & 0xff000000);
    break;
}
static void apic send ipi(struct kvm lapic *apic)
  u32 icr low = apic get reg(apic, APIC ICR);
  u32 icr high = apic get reg(apic, APIC ICR2);
  unsigned int dest = GET APIC DEST FIELD(icr high);
  for (i = 0; i < KVM MAX VCPUS; i++) {
    vcpu = apic->vcpu->kvm->vcpus[i];
    if (vcpu->apic &&
       apic match dest(vcpu, apic, short hand, dest,
dest mode)) {
         apic accept irq(vcpu->apic, delivery mode,
              vector, level, trig mode);
    }
```

```
}
...
}
```

当Guest写的是LAPIC的ICR寄存器时,表明这个CPU向另外一个CPU 发送核间中断。ICR寄存器长度为64位,其第56~63位存储目标CPU, 上面的代码中,APIC\_ICR2对应的是ICR寄存器的高32位当Guest写ICR 寄存器的高32位时,虚拟LAPIC只是记下目标CPU的ID,实际上是目标 CPU关联的LAPIC的ID。当Guest写ICR寄存器的低32位才会触发虚拟 LAPIC向目标CPU发送核间中断。ICR寄存器的格式如图3-11所示。



图3-11 ICR寄存器格式

当Guest写寄存器ICR的低32位时,将触发LAPIC向目标CPU发送核间中断,代码中对应的函数是apic\_send\_ipi。函数apic\_send\_ipi首先从寄存器ICR中读取目标CPU,然后遍历虚拟机的所有VCPU,如果有VCPU匹配成功,则向其发送IPI中断,目标LAPIC调用函数\_\_apic\_accept\_irq接收中断:

```
commit 97222cc8316328965851ed28d23f6b64b4c912d2
KVM: Emulate local APIC in kernel
linux.git/drivers/kvm/lapic.c
static int __apic_accept_irq(struct kvm_lapic *apic, int
delivery_mode, int vector, int level, int trig_mode)
{
    ...
    switch (delivery_mode) {
    case APIC_DM_FIXED:
        case APIC_DM_LOWEST:
        ...
        if (apic_test_and_set_irr(vector, apic) && trig_mode)
{
        ...
        kvm_vcpu_kick(apic->vcpu);
        ...
}
```

函数\_\_apic\_accept\_irq的实现与虚拟LAPIC对外提供的接口kvm\_apic\_set\_irq的实现几乎完全相同,其首先在IRR寄存器中记录下中断信息,因为目标CPU可能正处于Guest模式,或者承载VCPU的线程正处于睡眠状态,为减少中断延迟,需要虚拟LAPIC"踢"一下目标VCPU,要么将其从Guest模式踢出到Host模式,要么唤醒挂起的VCPU线

程。在下一次VM entry时,KVM发起中断评估等一系列过程,最终将中断信息写入VMCS中的字段VM-entry interruption-information。

#### 3.3.3 IRQ routing

在加入APIC的虚拟后,当外设发送中断请求后,那么KVM模块究竟是通过8259A,还是通过APIC向Guest注入中断呢?我们看看KVM模块最初是如何处理的:

```
commit 1fd4f2a5ed8f80cf6e23d2bdf78554f6a1ac7997
KVM: In-kernel I/O APIC model
linux.git/drivers/kvm/kvm_main.c
static long kvm_vm_ioctl(...)
{
    ...
    case KVM_IRQ_LINE: {
        ...
        if (irq_event.irq < 16)
            kvm_pic_set_irq(pic_irqchip(kvm), ...);
            kvm_ioapic_set_irq(kvm->vioapic, ...);
        ...
}
```

我们看到,当管脚号小于16时,同时调用8259A的接口kvm\_pic\_set\_irq和I/O APIC的接口kvm\_ioapic\_set\_irq。这是因为8259A和APIC都支持小于16号的中断,但是KVM并不清楚Guest系统支持的是8259A还是APIC,所以索性两个虚拟芯片都进行调用。后面Guest支持哪个芯片,Guest就与哪个芯片继续交互。

显然这不是一个合理的实现,尤其是后面还要加入其他的中断方式,比如接下来的MSI方式。因此,KVM的开发者将代码重构了一下,

设计了IRQ routing方案,因代码变化较大,为了避免读者读起来感到困惑,我们简要介绍一下这种方案。IRQ routing包含一个表,表格中的每一项的结构如下:

其中有2个关键变量,1个是gsi,可以理解为管脚号,比如IRO、IR1等等,第2个就是函数指针set。当一个外设请求到来时,KVM遍历这个表格,匹配gsi,如果成功匹配,则调用函数指针set指向的函数,负责注入中断。对于使用PCI的外设,set指向虚拟PIC对外提供的发送中断的接口;对于使用APIC的外设,set指向虚拟I/O APIC对外提供的发送中断的接口;对于支持并启用了MSI的外设,set则指向为MSI实现的发送中断的接口。当KVM收到设备发来的中断时,不再区分PIC、APIC还是MSI,而是调用一个统一的接口kvm set irq,该函数遍

历IRQ routing表中的每一个表项,调用匹配的每个entry的set指向的函数发起中断,如此就实现了代码统一:

当创建内核中的虚拟中断芯片时,虚拟中断芯片会创建一个默认的表格。KVM为用户空间提供API以设置这个表格,用户空间的虚拟设备可以按需增加这个表格的表项。之前我们看到,因为不清楚Guest支持PIC还是APIC,所以对于管脚号小于16的,既调用了8259A注入接口,又调用了APIC的注入接口。根据新的数据结构,在这个表格中,每个小于16的管脚会创建两个entry,其中1个entry的函数指针set指

向8259A提供的中断注入接口,另外一个entry的函数指针set指向APIC 提供的中断注入接口,见下面default\_routing的定义:

```
commit 399ec807ddc38ecccf8c06dbde04531cbdc63e11
KVM: Userspace controlled irq routing
linux.git/virt/kvm/irq_comm.c
static const struct kvm_irq_routing_entry
default_routing[] = {
   ROUTING_ENTRY2(0), ROUTING_ENTRY2(1),
   ...
   ROUTING_ENTRY1(16), ROUTING_ENTRY1(17),
   ...
};

linux.git/virt/kvm/irq_comm.c
#define ROUTING_ENTRY1(irq) I/O APIC_ROUTING_ENTRY(irq)
#define ROUTING_ENTRY2(irq) \
   I/O APIC_ROUTING_ENTRY(irq), PIC_ROUTING_ENTRY(irq)
```

宏定义IOAPIC\_ROUTING\_ENTRY和PIC\_ROUTING\_ENTRY创建结构体 kvm\_irq\_routing\_entry中的entry,分别对应APIC和PIC。可以看到,当管脚号小于16时,在表格中为每个管脚创建了2个表项,一个是APIC的表项,另外一个是PIC的表项。当管脚号大于16时,只创建一个APIC的表项。根据创建具体表项的函数setup\_routing\_entry可见,如果中断芯片是PIC,则函数指针set指向8259A的接口kvm\_pic\_set\_irq,如果中断芯片是I/O APIC,则函数指针set指向I/O APIC的接口 kvm\_ioapic\_set\_irq:

commit 399ec807ddc38ecccf8c06dbde04531cbdc63e11
KVM: Userspace controlled irq routing
linux.git/virt/kvm/irq\_comm.c

```
int setup_routing_entry(...)
{
    ...
    switch (ue->u.irqchip.irqchip) {
        case KVM_IRQCHIP_PIC_MASTER:
        e->set = kvm_set_pic_irq;
    ...
        case KVM_IRQCHIP_IOAPIC:
            e->set = kvm_set_ioapic_irq;
    ...
    }
    ...
}
```

#### 3.4 MSI(X) 虚拟化

虽然APIC相比PIC更进了一步,但是我们看到,外设发出中断请求后,需要经过I/O APIC才能到达LAPIC(CPU)。如果中断请求可以从设备直接发送给LAPIC,而不是绕道I/O APIC,可以大大减少中断处理的延迟。事实上,在1999年PCI 2.2就引入了MSI。MSI全称是Message Signaled Interrupts,从名字就可以看出,第3代中断技术不再基于管脚,而是基于消息。在PCI 2.2时,MSI是设备的一个可选特性,到了2004年,PCIE规范发布,MSI就成为了PCIE设备强制要求的特性。在PCI 3.3时,又对MSI进行了一定的增强,称为MSI-X。相比MSI,MSI-X的每个设备可以支持更多的中断,并且每个中断可以独立配置。

除了减少中断延迟外,因为不再存在管脚的概念了,所以之前因为管脚有限而共享管脚的问题自然就消失了。之前当某个管脚有信号时,操作系统需要逐个调用共享这个管脚的中断服务程序去试探是否可以处理这个中断,直到某个中断服务程序可以正确处理。同样的道理,不再受管脚的数量约束,MSI能够支持的中断数也大大增加了。支持MSI的设备绕过I/O APIC,直接与LAPIC通过系统总线相连,如图3-12所示。



图3-12 MSI中断架构

从PCI 2.1开始,如果设备需要扩展某种特性,可以向配置空间中的Capabilities List中增加一个Capability,MSI利用的就是这个特性,将I/O APIC中的功能扩展到设备自身。MSI的Capability
Structure如图3-13所示。



图 3-13 32位MSI Capability Structure

为了支持多个中断,MSI-X的Capability Structure在MSI的基础上增加了table,其中字段Table Offset和BIR定义了table所在的位置,其中BIR为BAR Indicator Register,即指定使用哪个BAR寄存器,然后从指定的这个BAR寄存器中取出映射在CPU地址空间中的基址,加上Table Offset就定位了table的位置,如图3-14所示。



图 3-14 MSI-X Capability Structure

当外设准备发送中断消息时,其将从Capability Structure中提取相关信息。消息地址取自字段message address,其中bits 31-20是一个固定的值OFEEH。PCI总线根据消息地址,得知这是一个中断消息,会将其发送给Host-to-PCI桥,Host-to-PCI桥将其发送到目的CPU(LAPIC)。消息体取自message data,主要部分是中断向量。

#### 3.4.1 MSI(X) Capability数据结构

在初始化设备时,如果设备支持MSI,并且设备配置为启用MSI支持,则内核中将组织MSI Capability数据结构,然后通过MMIO的方式写到PCI设备的配置空间中。内核中的PCI公共层为驱动提供了接口pci enable msix配置MSI Capability数据结构:

```
commit 3395f880e871c3fdd31f774f93415b1ed38a768b
kvm tools: Add MSI-X support to virtio-net
linux.git/drivers/pci/msi.c
int pci enable msix(struct pci dev* dev, ...)
{
 status = msix capability init(dev, entries, nvec);
}
static int msix capability init (...)
  pci read config dword(dev, msix table offset reg(pos),
&table offset);
 bir = (u8) (table_offset & PCI MSIX FLAGS BIRMASK);
  table offset &= ~PCI MSIX FLAGS BIRMASK;
 phys addr = pci resource start (dev, bir) +
table offset;
  base = ioremap nocache(phys addr, nr entries *
PCI MSIX ENTRY SIZE);
  /* MSI-X Table Initialization */
  for (i = 0; i < nvec; i++) {
    entry = alloc msi entry(dev);
    entry->msi attrib.pos = pos;
    entry->mask base = base;
```

```
list_add_tail(&entry->list, &dev->msi_list);
}

ret = arch_setup_msi_irqs(dev, nvec, PCI_CAP_ID_MSIX);
...
}
```

代码中的变量bir和table\_offset是不是特别熟悉,没错,就是PCI配置空间header中的这两个字段: Table Offset和BIR。根据这两个变量,内核计算出table的位置,然后将配置空间中table所在位置,通过iomap的方式,映射到CPU的地址空间,后面就可以像访问内存一样直接访问这个table了。然后,在内存中组织MSI Capability数据结构,最后将组织好的MSI Capability数据结构,包括这个结构映射到地址空间中的位置,传给体系结构相关的函数arch\_setup\_msi\_irqs中构建消息,包括中断向量、目标CPU、触发模式等,写入设备的PCI配置空间。

当Guest内核侧设置设备的MSI的Capability数据结构,即写PCI设备的配置空间时,将导致VM exit,进入虚拟设备一侧。虚拟设备将Guest内核设置的MSI的Capability信息记录到设备的MSI的Capability结构体中。以虚拟设备virtio net为例,函数callback\_mmio接收Guest内核侧发来的配置信息,记录到设备的MSI的Capability数据结构中:

commit 3395f880e871c3fdd31f774f93415b1ed38a768b
kvm tools: Add MSI-X support to virtio-net

```
kvmtool.git/virtio/net.c
void virtio_net__init(const struct virtio_net_parameters
*params)
{
    ...
    ndev.msix_io_block = pci_get_io_space_block();
    kvm__register_mmio(params->kvm, ndev.msix_io_block,
0x100,
callback_mmio, NULL);
    ...
}

static void callback_mmio(u64 addr, u8 *data, u32 len, u8
is_write...)
{
    void *table = pci_header.msix.table;
    if (is_write)
        memcpy(table + addr - ndev.msix_io_block, data, len);
    else
        memcpy(data, table + addr - ndev.msix_io_block, len);
}
```

#### 3.4.2 建立IRQ routing表项

之前我们看到KVM模块为了从架构上统一处理虚拟PIC、虚拟APIC 以及虚拟MSI,设计了一个IRQ routing表。对于每个中断,在表格 irq\_routing中都需要建立一个表项,当中断发生后,会根据管脚信息,或者说gsi,索引到具体的表项,提取表项中的中断向量,调用表项中的函数指针set指向的函数发起中断。

所以,建立好虚拟设备中的MSI-X Capability Structure还不够,还需要将中断的信息补充到负责IRQ routing的表中。当然,虚拟设备并不能在建立好MSI-X Capability后,就自作主张地发起配置KVM模块中的IRQ routing表,而是需要由Guest内核的驱动发起这个过程,以Virtio标准为例,其定义了queue\_msix\_vector用于Guest内核驱动通知虚拟设备配置IRQ routing信息。以virtio驱动为例,其在配置virtioqueue时,如果确认虚拟设备支持MSI并且也启用了MSI,则通知虚拟设备建立IRQ routing表项:

```
commit 82af8ce84ed65d2fb6d8c017d3f2bbbf161061fb
virtio_pci: optional MSI-X support
linux.git/drivers/virtio/virtio_pci.c
static struct virtqueue *vp_find_vq(...)
{
    ...
    if (callback && vp_dev->msix_enabled) {
        iowrite16(vector, vp_dev->ioaddr +
VIRTIO MSI QUEUE VECTOR);
```

```
}
...
}
```

虚拟设备收到Guest内核驱动的通知后,则从MSI Capability结构体中提取中断相关信息,向内核发起请求,为这个队列建立相应的IRQ routing表项:

```
commit 3395f880e871c3fdd31f774f93415b1ed38a768b
kvm tools: Add MSI-X support to virtio-net
kvmtool.git/virtio/net.c
static bool virtio net pci io out (...)
{
  case VIRTIO MSI QUEUE VECTOR: {
    gsi = irq add msix route(kvm,
            pci header.msix.table[vec].low,
            pci header.msix.table[vec].high,
            pci header.msix.table[vec].data);
  }
kvmtool.git/irq.c
int irg add msix route(struct kvm *kvm, u32 low, u32
high,
    u32 data)
{
    int r;
    irq routing->entries[irq routing->nr++] =
        (struct kvm irq routing_entry) {
            .gsi = gsi,
            .type = KVM IRQ ROUTING MSI,
            .u.msi.address lo = low,
            .u.msi.address hi = high,
            .u.msi.data = data,
```

```
};

r = ioctl(kvm->vm_fd, KVM_SET_GSI_ROUTING,
irq_routing);
...
}
```

#### 3.4.3 MSI设备中断过程

对于虚拟设备而言,如果启用了MSI,中断过程就不需要虚拟I/O APIC参与了。虚拟设备直接从自身的MSI(-X)Capability Structure中提取目的CPU等信息,向目的CPU关联的虚拟LAPIC发送中断请求,后续LAPIC的操作与之前讨论的APIC虚拟化完全相同,整个过程如图3-15所示。



图3-15 启用MSI的虚拟设备的中断过程

在KVM设计了IRQ routing后,当KVM收到虚拟设备发来的中断时,不再区分是PIC、APIC还是MSI,而是调用一个统一的接口 kvm\_set\_irq,该函数遍历IRQ routing表中的每一个表项,调用匹配

的每个entry的set指向的函数发起中断,如此就实现了代码统一。set 指向的函数,负责注入中断,比如对于使用PCI的外设,set指向 kvm\_set\_pic\_irq;对于使用APIC的外设,set指向 kvm\_set\_ioapic\_irq;对于支持并启用了MSI的外设,则set指向为MSI 实现的发送中断的接口kvm\_set\_msi。

```
commit 79950e1073150909619b7c0f9a39a2fea83a42d8
KVM: Use irq routing API for MSI
linux.git/virt/kvm/irq_comm.c
int setup_routing_entry(...)
{
    ...
    case KVM_IRQ_ROUTING_IRQCHIP:
    ...
    switch (ue->u.irqchip.irqchip) {
    case KVM_IRQCHIP_PIC_MASTER:
        e->set = kvm_set_pic_irq;
    ...
    case KVM_IRQCHIP_IOAPIC:
        e->set = kvm_set_ioapic_irq;
    ...
    case KVM_IRQ_ROUTING_MSI:
    e->set = kvm_set_msi;
    ...
}
```

函数kvm\_set\_msi的实现,与I/O APIC的set函数非常相似。I/O APIC从中断重定向表提取中断信息,而MSI-X是从MSI-X Capability提取信息,找到目标CPU,可见,MSI-X就是将I/O APIC的功能下沉到外设中。最后,都是调用目标CPU关联的虚拟LAPIC的接口kvm\_apic\_set\_irq向Guest注入中断:

#### 3.5 硬件虚拟化支持

最初,虚拟中断芯片是在用户空间实现的,但是中断芯片密集地参与了整个计算机系统的运转过程,因此,为了减少内核空间和用户空间之间的上下文切换带来的开销,后来,中断芯片的虚拟实现在了内核空间。为了进一步提高效率,Intel从硬件层面对虚拟化的方方面面进行了支持,这一节,我们就来讨论Intel在硬件层面对中断虚拟化的支持。

在前面讨论完全基于软件虚拟中断芯片的方案中,我们看到,向 Guest注入中断的时机都是在VM entry那一刻,因此,如果要向Guest 注入中断,必须要触发一次VM exit,这是中断虚拟化的主要开销。因此,为了避免这次Host模式和Guest模式的切换,Intel在硬件层面从 如下3个方面进行了支持:

1) virtual-APIC page。我们知道,在物理上,LAPIC有一个4KB大小的页面APIC page,用来保存寄存器的值。Intel在CPU的Guest模式下实现了一个用于存储中断寄存器的virtual-APIC page。在Guest模式下有了状态,后面Guest模式下还有了中断逻辑,很多中断行为就无须VMM介入了,从而大大地减少了VM exit的次数。当然有些写中断寄存器的操作是具有副作用的,比如通过写ICR寄存器发送IPI中断,这时就需要触发VM exit。

- 2) Guest模式下的中断评估逻辑。Intel在Guest模式中实现了部分中断芯片的逻辑用于中断评估,当有中断发生时,CPU不必再退出到Host模式,而是直接在Guest模式下完成中断评估。
- 3) posted-interrupt processing。在软件虚拟中断的方案中,虚拟中断芯片收到中断请求后,会将信息保存到虚拟中断芯片中,在 VM entry时,触发虚拟中断芯片的中断评估逻辑,根据记录在虚拟中断芯片中的信息进行中断评估。但是当CPU支持在Guest模式下的中断评估逻辑后,虚拟中断芯片可以在收到中断请求后,将中断信息直接传递给处于Guest模式下的CPU,由Guest模式下的中断芯片的逻辑在 Guest模式中进行中断评估,向Guest模式的CPU直接递交中断。

#### 3.5.1 虚拟中断寄存器页面(virtual-APIC page)

在APIC中,物理LAPIC有一个页面大小的内存用来存放各寄存器的值,Intel称这个页面为APIC-access page,CPU采用mmap的方式访问这些寄存器。起初,一旦Guest试图访问这个页面,CPU将从Guest模式切换到Host模式,KVM负责完成模拟,将Guest写给LAPIC的值写入虚拟LAPIC的APIC page,或者从虚拟LAPIC的APIC page读入值给Guest。

但是很快开发者就发现,因为频繁地访问某些寄存器,导致Guest和Host之间频繁的切换,而这些大量的切换带来很大的性能损失。为了减少VM exit, Intel设计了一个所谓的virtual-APIC page来替代APIC-access page。CPU在Guest模式下使用这个virtual-APIC page来维护寄存器的状态,当Guest读寄存器时,直接读virtual-APIC page,不必再切换到Host模式。但是因为在写某些寄存器时,可能要伴随着一些副作用,比如需要发送一个IPI,所以在写寄存器时,还需要触发CPU状态的切换。

那么Guest模式下的CPU从哪里找到virtual-APIC page呢?显然,我们再次想到了VMCS。VMX在VMCS中设计了一个字段
VIRTUAL\_APIC\_PAGE\_ADDR,在切入Guest模式前,KVM需要将virtual-APIC page的地址记录在VMCS的这个字段中:

这个特性需要配置VMCS中的相应开关,VMX定义如表3-3所示。

#### 表3-3 Secondary Processor-Based VM-Execution Controls的定义

| 位名字                            | 描 述                       |
|--------------------------------|---------------------------|
| 8 APIC-register virtualization | 如果设置为 1, 处理器将虚拟化 APIC 寄存器 |

#### 打开这个配置的代码如下:

在开启这个特性之前,所有的访问LAPIC寄存器的处理函数,无论读和写都由函数handle\_apic\_access统一处理。但是,在打开这个特性后,因为读操作不再触发VM exit,只有写寄存器才会触发,因此我们看到又新增了一个专门处理写的函数handle\_apic\_write:

```
commit 83d4c286931c9d28c5be21bac3c73a2332cab681
x86, apicv: add APICv register virtualization support

linux.git/arch/x86/kvm/vmx.c
static int (*const kvm_vmx_exit_handlers[])
(struct kvm_vcpu *vcpu) = {
    ...
    [EXIT_REASON_APIC_ACCESS] = handle_apic_access,
    [EXIT_REASON_APIC_WRITE] = handle_apic_write,
    ...
};
```

写寄存器时,除了更新寄存器内容外,可能还会伴随其他一些动作,比如说下面代码中的发送核间中断的操作apic\_send\_ipi,所以这就是为什么写寄存器时依然要触发VM exit:

```
commit 83d4c286931c9d28c5be21bac3c73a2332cab681
x86, apicv: add APICv register virtualization support
linux.git/arch/x86/kvm/lapic.c
static int apic_reg_write(struct kvm_lapic *apic, u32 reg,
u32 val)
{
    ...
    case APIC_ICR:
    ...
    apic_send_ipi(apic);
```

} ...

#### 3.5.2 Guest模式下的中断评估逻辑

在没有硬件层面的Guest模式中的中断评估等逻辑支持时,我们看到,每次中断注入必须发生在VM entry时,换句话说,只有在VM entry时,Guest模式的CPU才会评估是否有中断需要处理。

如果当VM entry那一刻Guest是关闭中断的,或者Guest正在执行一些不能被中断指令,如sti,那么这时Guest是无法处理中断的,但是又不能让中断等待太久,导致中断延时过大,所以,一旦Guest打开中断,并且Guest又没有执行不能被中断的指令,CPU应该马上从Guest模式退出到Host模式,这样就能在下一次VM entry时,注入中断了。为此,VMX还提供了一种特性: Interrupt-window exiting,如表3-4所示。

表3-4 Primary Processor-Based VM-Execution Controls的定义

| 位 | 名 字                      | 描述                                                                           |
|---|--------------------------|------------------------------------------------------------------------------|
| 2 | Interrupt-window exiting | 如果设置为1,那么当 RFLAGS 中的 IF 设置为1,即 Guest 打开中断时,如果没有其他阻碍中断的指令在执行,则 CPU 触发 VM exit |

这个特性表示在任何指令执行前,如果RFLAGS寄存器中的IF位设置了,即Guest能处理中断,并且Guest没有运行任何阻止中断的操作,那么如果Interrupt-window exiting被设置为1,则一旦有中断在

等待注入,则Guest模式下的CPU需要触发VM exit。这个触发VM exit的时机,其实与物理CPU在指令之间去检查中断类似。

所以,我们看到,在每次VM entry时,KVM在执行中断注入时,会检查Guest是否允许中断,并且确认Guest是否在运行任何阻止中断的操作,也就是说检查中断窗口是否是打开的。如果中断窗口打开,则注入中断;如果中断窗口是关闭的,这时不能注入中断,则需要设置Interrupt—window exiting,告知CPU有中断正在等待处理,一旦Guest能处理中断了,请马上退出到Guest模式,代码如下:

```
commit 85f455f7ddbed403b34b4d54b1eaf0e14126a126
KVM: Add support for in-kernel PIC emulation
static void vmx intr assist(struct kvm vcpu *vcpu)
{
  interrupt window open =
    ((vmcs readl(GUEST RFLAGS) & X86 EFLAGS IF) &&
    (vmcs read32(GUEST INTERRUPTIBILITY INFO) & 3) == 0);
  if (interrupt window_open)
    vmx inject irq(vcpu, kvm cpu get interrupt(vcpu));
  else
    enable irq window(vcpu);
}
static void enable irq window(struct kvm vcpu *vcpu)
  u32 cpu based vm exec control;
  cpu based vm exec control =
vmcs read32(CPU_BASED_VM_EXEC_CONTROL);
  cpu based vm exec control |=
CPU BASED VIRTUAL INTR PENDING;
  vmcs write32 (CPU BASED VM EXEC CONTROL,
cpu based vm exec control);
```

当Guest模式下支持中断评估后,Guest模式的CPU就不仅仅在VMentry时才能进行中断评估了,其重大的不同在于运行于Guest模式的CPU也能评估中断,一旦识别出中断,在Guest模式即可自动完成中断注入,无须再触发VMexit。因为CPU具备在Guest模式下中断评估的能力,所以也有了后面的posted-interrupt processing机制,即虚拟中断芯片可以直接将中断注入正运行于Guest模式的CPU,而无须触发其发生VMexit。

Guest模式的CPU评估中断借助VMCS中的字段guest interrupt status。当Guest打开中断或者执行完不能被中断的指令后,CPU会检查VMCS中的字段guest interrupt status是否有中断需要处理,如果有中断pending在这,则调用Guest的内核中断handler处理中断。字段guest interrupt status长度为16位,存储在VMCS中的Guest Non-Register State区域。低8位称作Requesting virtual interrupt (RVI),这个字段用来保存中断评估后待处理的中断向量;高8位称作Servicing virtual interrupt (SVI),这个字段表示Guest正在处理的中断。

所以,当启用了Guest模式下的CPU的中断评估支持后,KVM在注入中断时,也需要进行适当修改,需要将注入的中断信息更新到字段 guest interrupt status。这样,即使Guest在VM entry一刻不能处理

中断,那么等到Guest模式可以处理中断时,就可以直接处理记录在字段guest interrupt status中的中断了,代码如下:

```
commit c7c9c56ca26f7b9458711b2d78b60b60e0d38ba7
x86, apicv: add virtual interrupt delivery support
linux.git/arch/x86/kvm/x86.c
static int vcpu enter guest(struct kvm vcpu *vcpu)
  if (kvm check request(KVM REQ EVENT, vcpu) ||
req int win) {
      if (kvm x86 ops->hwapic irr update)
        kvm x86 ops->hwapic irr update(vcpu,
          kvm lapic find highest irr(vcpu));
    }
  }
}
linux.git/arch/x86/kvm/vmx.c
static void vmx hwapic irr update(struct kvm vcpu *vcpu,
...)
{
  vmx set rvi(max irr);
static void vmx set rvi(int vector)
{
  if ((u8) vector != old) {
    status \&= ~0xff;
    status |= (u8) vector;
    vmcs write16(GUEST_INTR_STATUS, status);
  }
}
```

Guest模式下的CPU的中断评估支持默认是关闭的,如果使用这个特性,需要手动开启,KVM默认开启了这个特性:

#### 3.5.3 posted-interrupt processing

在Guest模式下的CPU支持中断评估后,中断注入再也无须经历低效的退出Guest模式的过程了,这种机制使得在Guest运行时中断注入成为可能。于是,Intel设计了posted-interrupt processing机制,在该机制下,当虚拟中断芯片需要注入中断时,其将中断的信息更新到posted-interrupt descriptor中。然后虚拟中断芯片向CPU发送一个通知posted-interrupt notification,处于Guest模式的CPU收到这个中断后,将在Guest模式直接响应中断。这个通知并不特殊,就是一个常规的IPI,但是核间中断向量是专有的,目的CPU在收到这个IPI后,将不再触发VM exit,而是去处理被虚拟中断芯片写在posted-interrupt descriptor中的中断。

下面我们概述一下启用了posted-interrupt processing后的几种典型情况的中断处理过程。图3-16展示的是中断来自虚拟设备的情况,当来自虚拟设备的中断到达虚拟LAPIC后,虚拟LAPIC将更新目标Guest的posted-interrupt descriptor,然后通知目的CPU评估并处理中断,目的CPU无须进行一次VM exit和VM entry。



图3-16 来自模拟设备中断的处理过程

图3-17展示的是外部中断在一个处于Guest模式的CPU,但是目标Guest是运行于另外一个CPU上的情况。来自外设的中断落在CPU0上,而此时CPU0处于Guest模式,将导致CPU0发生VM exit,陷入KVM。KVM中的虚拟LAPIC将更新目标Guest的posted-interrupt descriptor,然后通知目的CPU1评估并处理中断,目的CPU1无须进行一次VM exit和VM entry。

设备透传结合posted-interrupt processing机制后,中断重映射 硬件单元负责更新目标Guest的posted-interrupt descriptor,将不

再导致任何VM exit,外部透传设备的中断可直达目标CPU。图3-18展示了这一情况,我们将在"设备虚拟化"一章详细讨论。



图3-17 来自外设中断的处理过程



图3-18 来自透传设备中断的处理过程

posted-interrupt descriptor的长度为64位,其格式如表3-5所示。

表3-5 posted-interrupt processing格式

| 位       | 名 字                                    | 描述                           |
|---------|----------------------------------------|------------------------------|
| 255:0   | posted-interrupt requests              | 每1位对应一个中断向量。如果对应位设为1,表示有中断请求 |
| 256     | Outstanding notification               | 是否有中断需要通知                    |
| 511:257 | Reserved for software and other agents | 保留位                          |

0~255位用来表示中断向量,256位用来指示是否有中断。其地址记录在VMCS中,对应的字段是posted-interrupt descriptor address。类似的,CPU如何判断哪个中断是posted-interrupt notification呢?我们又想起了VMCS。没错,这个posted-interrupt notification的中断向量也记录在VMCS中:

```
commit 5a71785dde307f6ac80e83c0ad3fd694912010a1
KVM: VMX: Use posted interrupt to deliver virtual
interrupt
linux.git/arch/x86/kvm/vmx.c
static int vmx_vcpu_setup(struct vcpu_vmx *vmx)
{
    ...
    if (vmx_vm_has_apicv(vmx->vcpu.kvm)) {
        ...
        vmcs_write64(POSTED_INTR_NV, POSTED_INTR_VECTOR);
        vmcs_write64(POSTED_INTR_DESC_ADDR, __pa((&vmx->pi_desc)));
    }
    ...
}
```

根据前面的讨论,posted-interrupt processing机制核心就是完成两件事。一是向posted-interrupt descriptor中写入中断信息,二是通知CPU去处理posted-interrupt descriptor中的中断。下面代码中,函数pi\_test\_and\_set\_pir和pi\_test\_and\_set\_on分别设置posted-interrupt descriptor中的pir和notification,设置完posted-interrupt descriptor后,如果此时CPU处于Guest模式,那么发送专为posted-interrupt processing定义的核间中断POSTED\_INTR\_VECTOR;如果CPU不是处于Guest模式,那么就发送一个重新调度的核间中断,促使目标CPU尽快得到调度,在VM entry后马上处理posted-interrupt descriptor中的中断。代码如下:

```
else
    kvm_vcpu_kick(vcpu);
}
```

## 第4章 设备虚拟化

顾名思义,设备虚拟化就是系统虚拟化软件使用软件的方式呈现给Guest操作系统硬件设备的逻辑。设备虚拟化先后经历了完全虚拟化、半虚拟化,以及后来出现的硬件辅助虚拟化,包括将硬件直接透传(passthrough)给虚拟机,以及将一个硬件从硬件层面虚拟成多个子硬件,每个子硬件分别透传给虚拟机等。

所谓的完全虚拟化,就是按照硬件的规范,完完整整地模拟硬件的逻辑。这种方式对Guest是完全透明的,Guest操作系统无须做任何修改,这些虚拟的设备对于Guest内核中的驱动来讲与真实驱动别无二致。在本章中,我们将通过一个简单的串口设备的虚拟化,来展示设备完全虚拟化的原理。

由于完全虚拟化完完整整地模拟了硬件的逻辑,因此它也是I/0虚拟化中性能最差的一种方案,于是在软件层面,人们提出了一种简化的标准Virtio。在软件虚拟方案中,Virtio是性能非常好的一种方式,因此也占据着主流,我们将在"Virtio虚拟化"一章中完整地讨论Virtio虚拟化方案。

除了软件开发人员在软件层面的努力,芯片厂商们在硬件层面也 在进行不懈的努力,其中典型的是Intel的VT-d技术。最初,VT-d支持

将整个设备透传给一台虚拟机,但是这种方案无法在多虚拟机之间共享设备,不具备可扩展性,于是又演生出了SR-IOV方案。在本章中,我们将探讨SR-IOV虚拟化的原理。

#### 4.1 设备虚拟化模型演进

最先出现的设备虚拟化方案是,VMM按照硬件设备的规范,完完整整地模拟硬件设备的逻辑。完全虚拟化的优势是VMM对于Guest是完全透明的,Guest可以不加任何修改地运行在任何VMM上。起初,完全虚拟化的逻辑完全在用户空间实现,因为Guest的I/O操作触发CPU从Guest陷入Host内核中的KVM模块后,CPU还需要从内核空间切换到用户空间进行I/O模拟操作,其过程基本如图4-1所示。



图4-1 完全虚拟化

既然Guest因为I/O触发CPU切换到Host模式后首先进入的是内核中的KVM模块,为什么不在内核中完成设备的模拟动作,而是要切换到用户空间中模拟呢?因此,在有些场景下,设备虚拟更适合在内核空间进行,比如典型的中断虚拟化芯片的模拟。但是,有的设备模拟过程非常复杂,如果完全在内核中实现,除了会给内核中增加复杂度,也容易带来安全问题。于是,开发人员提出了一个折中的Vhost方案,将

模拟设备的数据处理相关部分(dataplane)搬到了内核空间,控制部分还保留在用户空间中,如图4-2所示。



图4-2 Vhost虚拟化

事实上,对于软件方式模拟的设备虚拟化来讲,完全没有必要生搬硬套硬件的逻辑,而是可以制定一个更高效、简洁地适用于驱动和模拟设备交互的方式,于是半虚拟化诞生了,Virtio协议是半虚拟化的典型方案之一。与完全虚拟化相比,使用Virtio标准的驱动和模拟设备交互不再使用寄存器等传统的I/0方式,而是采用了Virtqueue的方式来传输数据。这种设计降低了设备模拟实现的复杂度,去掉了很多CPU和I/0设备之间不必要的通信,减少了CPU在Guest模式和Host模式之间的切换,I/0也不再受数据总线宽度、寄存器宽度等因素的影响,提高了虚拟化的性能。

除了软件开发人员在软件虚拟方案上不断地更新迭代以外,芯片厂商在硬件层面也在提供支持,比如Intel提出了VT-d方式。VT-d最初支持将设备整个透传给虚拟机,但是这种方案不支持在多虚拟机之间共享设备,不具备可扩展性,于是又演生出了SR-IOV方案,如图4-3所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图4-3 SR-IOV虚拟化

事实上,相对于硬件虚拟化方式,设备采用软件虚拟有一些明显的优势,比如在可信计算方面,虚拟设备的绝大部分复杂代码都在用户空间实现,而特权操作则需要通过VMM完成。因此,为了提高硬件虚拟化方案的安全性,Intel花了很大力气加强VT-d方案的安全性,典型的方案包括DMA重映射、中断重映射。

#### 4.2 PCI配置空间及其模拟

PCI标准约定,每个PCI设备都需要实现一个称为配置空间(Configuration Space)的结构,该结构就是若干寄存器的集合,其大小为256字节,包括预定义头部(predefined header region)和设备相关部分(device dependent region),预定义头部占据64字节,其余192字节为设备相关部分。预定义头部定义了PCI设备的基本信息以及通用控制相关部分,包括Vendor ID、Device ID等,其中Vendor ID是唯一的,由PCI特别兴趣小组(PCI SIG)统一负责分配。在Linux内核中,PCI设备驱动就是通过Device ID和Vendor ID来匹配设备的。所有PCI设备的预定义头部的前16字节完全相同,16~63字节的内容则依具体的PCI设备类型而定。位于配置空间中的偏移0x0E处的寄存器Header Type定义了PCI设备的类型,00h为普通PCI设备,01h为PCI桥,02h为CardBus桥。图4-4为普通PCI设备的预定义头部。

| Device ID |                                                | Vendor ID             |                                  |  |
|-----------|------------------------------------------------|-----------------------|----------------------------------|--|
| Sta       | atus                                           | Com                   | Revision ID  Cacheline size      |  |
|           | Class Code                                     |                       | Revision ID                      |  |
| BIST      | Туре                                           | Latency Timer         | Cacheline size                   |  |
|           | Base Address                                   | Registers (BARs)      |                                  |  |
|           |                                                | CIS Pointer           |                                  |  |
|           | Cardbus                                        | CIS Pointer           |                                  |  |
| Subsys    | Cardbus<br>stem ID                             | CIS Pointer Subsystem | Vendor ID                        |  |
| Subsys    | Cardbus<br>stem ID                             | CIS Pointer           | Vendor ID                        |  |
| Subsys    | Cardbus<br>stem ID                             | CIS Pointer Subsystem | Vendor ID  Capabilities  Pointer |  |
| Subsys    | Cardbus<br>stem ID<br>Expansion RC<br>Reserved | CIS Pointer Subsystem | Capabilities                     |  |

#### 图4-4 PCI设备配置空间头

除了预定义头部外,从偏移64字节开始到255字节,共192字节为设备相关部分,比如存储设备的能力(Capabilities)。比如PCI设备支持的MSI(X)中断机制,就是利用PCI设备配置空间中设备相关部分来存储中断信息的,包括中断目的地址(即目的CPU),以及中断向量。操作系统初始化中断时将为PCI设备分配的中断信息写入PCI配置空间中的设备相关部分。系统初始化时,BIOS(或者UEFI)将把PCI设备的配置空间映射到处理器的I/0地址空间,操作系统通过I/0端口访问配置空间中的寄存器。后来的PCI Exepress标准约定配置空间从256字节扩展到了4096字节,处理器需要通过MMIO方式访问配置空间,当然前256字节仍然可以通过I/0端口方式访问。篇幅所限,我们不过多讨论PCI Exepress相关内容了。

除了配置空间中的这些寄存器外,PCI设备还有板上存储空间。比如PCI显卡中的frame buffer,用来存储显示的图像,板上内存可以划分为多个区域,这个frame buffer就属于其中一个区域;再比如网卡可能使用板上内存作为发送和接收队列。处理器需要将这些板上内存区域映射到地址空间进行访问,但是与同标准中预先约定好的配置空间相比,不同设备的板上内存大小不同,不同机器上的PCI设备也不同,这些都是变化的,处理器不可能预先为所有PCI设备制定一个地址空间映射方案。因此,PCI标准提出了一个聪明的办法,即各PCI设备

自己提出需要占据的地址空间的大小,以及板上内存是映射到内存地址空间,还是I/0地址空间,然后将这些诉求记录在配置空间的寄存器BAR中,每个PCI最多可以请求映射6个区域。至于映射到地址空间的什么位置,由BIOS(或者UEFI)在系统初始化时,访问寄存器BAR,查询各PCI设备的诉求,统一为PCI设备划分地址空间。

PCI设备配置空间和板上存储空间到处理器地址空间的映射关系如图4-5所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图4-5 PCI设备地址空间映射

了解了PCI设备的配置空间的基本结构后,在探讨VMM如何虚拟PCI设备的配置空间前,我们还需要知晓处理器是如何访问PCI设备的配置空间的。PCI总线通过PCI Host Bridge和CPU总线相连,PCI Host Bridge和PCI设备之间通过PCI总线通信。PCI Host Bridge内部有两个寄存器用于系统软件访问PCI设备的配置空间,一个是位于CF8h的CONFIG\_ADDRESS,另外一个是位于CFCh的CONFIG\_DATA。

当系统软件访问PCI设备配置空间中的寄存器时,首先将目标地址写入寄存器CONFIG\_ADDRESS中,然后向寄存器CONFIG\_DATA发起访问操作,比如向寄存器CONFIG\_DATA写入一个值。当PCI Host Bridge感知到CPU访问CONFIG\_DATA时,其根据地址寄存器CONFIG\_ADDRESS中的值,片选目标PCI设备,即有效连接目标PCI设备的管脚IDSEL(Initialization Device Select),然后将寄存器CONFIG\_ADDRESS中的功能号和寄存器号发送到PCI总线上。目标PCI设备在收到地址信息后,在接下来的时钟周期内与PCI Host Bridge完成数据传输操作。这个过程如图4-6所示。对于PCIe总线,图4-6中的PCI Host Bridge对应为Root Complex。



图4-6 CPU和PCI设备之间的拓扑关系

图4-6中特别画出了内存控制器,目的是协助读者理解系统是如何区分映射到内存地址空间的设备内存和真实物理内存,对于设备内存映射的内存地址,内存控制器会将其忽略,而PCI Host Bridge则会认领。在BIOS(或者UEFI)为PCI设备分配内存地址空间后,会将其告知PCI Host Bridge,所以PCI Host Bridge知晓哪些地址应该发往PCI设备。

根据PCI的体系结构可见,寻址一个PCI配置空间的寄存器,显然需要总线号(Bus Number)、设备号(Device Number)、功能号(Function Number)以及最后的寄存器地址,也就是我们通常简称的BDF加上偏移地址。如果是PCIe设备,还需要在总线号前面加上一个RC(Root Complex)号。因此,PCI Host Bridge中的寄存器CONFIG ADDRESS的格式如图4-7所示。

| 31 | 30 | 24 2     | 3          | 16 15       | 11 10 | 8 7        | 2 | 0 |
|----|----|----------|------------|-------------|-------|------------|---|---|
|    |    | reserved | BUS Number | Devi<br>Num |       | ction Regi |   |   |

图4-7 CONFIG\_ADDRESS中的地址格式

访问具体的PCI设备时,作为CPU与PCI设备之间的中间人PCI Host Bridge,还需要将系统软件发送过来的地址格式转换为PCI总线地址格

式,转换方式如图4-8所示。



图4-8 PCI总线地址翻译

由于PCI Host Bridge使用管脚IDSEL已经片选了目标PCI设备,因此PCI总线地址不再需要设备号了,只需要将功能号和寄存器号翻译到PCI总线地址即可。

下面以kvmtoo1为例讨论其是如何虚拟PCI设备配置空间的:

```
commit 06f4810348a34acd550ebd39e80162397200fbd9
kvm tools: MSI-X fixes
kvmtool.git/pci.c
01 static struct pci_device_header
*pci_devices[PCI_MAX_DEVICES];
02 static struct pci_config_address pci_config_address;
03
04 static void *pci config address ptr(u16 port)
```

```
05 {
06
           unsigned long offset;
07
           void *base;
80
09
                        = port - PCI CONFIG ADDRESS;
           offset
10
           base
                        = &pci config address;
11
12
           return base + offset;
13 }
14
15 static bool pci config address in(struct ioport
*ioport,
           struct kvm *kvm, u16 port, void *data, int
16
size)
17 {
18
       void *p = pci config address ptr(port);
19
20
       memcpy(data, p, size);
21
22
       return true;
23 }
24
25 static bool pci config data in(struct ioport *ioport,
           struct kvm *kvm, u16 port, void *data, int
26
size)
27 {
28
       unsigned long start;
29
       u8 dev num;
30
31
       start = port - PCI CONFIG DATA;
32
33
       dev num
                = pci config address.device number;
34
35
       if (pci device exists(0, dev num, 0)) {
36
           unsigned long offset;
37
38
           offset = start +
(pci config address.register number << 2);</pre>
39
           if (offset < sizeof(struct pci device header))</pre>
{
40
                void *p = pci devices[dev num];
41
42
               memcpy(data, p + offset, size);
43
           } else
44
               memset(data, 0x00, size);
```

```
45  } else
46          memset(data, 0xff, size);
47
48     return true;
49 }
```

kvmtool定义了一个数组pci\_devices,所有的PCI设备都会在这个数组中注册,这个数组的每个元素都是一个PCI设备配置空间头,见第1行代码。

kvmtool定义了变量pci\_config\_address,对应于PCI标准中约定的用于记录PCI设备寻址的寄存器CONFIG\_ADDRESS,见第2行代码。

当系统软件访问PCI设备的配置空间头信息时,其首先将向CONFIG\_ADDRESS写入目标PCI设备的地址信息,包括目标PCI的总线号、设备号以及访问的是配置空间中的哪一个寄存器。代码第15~23行就是当Guest向寄存器CONFIG\_ADDRESS写入将要访问的目标PCI设备的地址时,触发VM exit陷入VMM后,VMM进行模拟处理的过程。结合函数pci\_config\_address\_ptr的实现可见,kvmtool将Guest准备访问的目标PCI设备地址记录在变量pci\_config\_address中。

待Guest设置完将要访问的目标地址后,接下来将开启读写PCI配置空间数据的过程。Guest将通过访问寄存器CONFIG\_DATA读写PCI配置空间头的信息,Guest访问寄存器CONFIG\_DATA的这个I/O操作将触发VM

exit,处理过程进入KVM,代码第25~49行是KVM中对这个写寄存器CONFIG\_DATA过程的模拟。

kvmtool首先从寄存器CONFIG\_ADDRESS中取出目标PCI设备的设备号,见第33行代码,然后以设备号为索引,在数组pci\_devices中确认是否存在这个PCI设备。PCI标准规定,对于不存在的设备,寄存器CONFIG DATA的所有位都置为"1",表示无效设备,见第36行代码。

第38行代码从寄存器CONFIG\_ADDRESS取出寄存器号,寄存器号这个字段的单位是双字(DWORD),即4字节,所以代码中将register\_number左移2位,将双字转换为字节,即计算出目标寄存器在配置空间中的偏移。第40行代码以设备号为索引,从数组pci\_devices中取出目标PCI设备的配置空间的基址,然后加上寄存器的偏移,就计算出了最终的目标地址。最后调用memcpy将Guest写到配置空间的值存储到设备的配置空间中,见第42行代码。

第38行代码中有个变量start,用来处理Guest以非4字节对齐的方式访问PCI设备配置空间,类似的,函数pci\_config\_address\_ptr也考虑了这种情况。我们来看一下kvmtool早期只处理了4字节对齐的情况,可以看到寄存器的偏移仅仅是寄存器号乘以4字节:

commit 18ae021a549062a3a8bdac89a2040af26ac5ad2c
kvm, pci: Don't calculate offset twice
static bool pci\_config\_data\_in(struct kvm \*self, uint16\_t
port,

```
void *data, int size, uint32_t count)
{
    if (pci_device_matches(0, 1, 0)) {
        unsigned long offset;

        offset = pci_config_address.register_number
<< 2;

    if (offset < sizeof(struct pci_device_header)) {
        void *p = &virtio_device;

        memcpy(data, p + offset, size);
    } else
        memset(data, 0x00, size);
} else
    memset(data, 0xff, size);

return true;
}</pre>
```

探讨了通用的PCI设备配置空间的虚拟后,我们再通过一个具体的例子体会一下VMM是如何虚拟配置空间中的寄存器BAR的。下面是kvmtool中Virtio设备初始化相关的代码:

函数virtio\_pci\_\_init为virtio PCI设备准备了3块板上内存区间。寄存器bar[0]中的板上存储区间需要映射到Guest的I/0地址空间,起始地址为vpci->base\_addr;寄存器bar[1]中的板上存储空间需要映射到Guest的内存地址空间,起始地址为vpci->msix\_io\_block;寄存器bar[3]中的板上存储空间页需要映射到Guest的内存地址空间,起始地址为vpci->msix\_pba\_block。

kvmtool中为PCI设备分配内存地址空间的函数为pci\_get\_io\_space\_block。kvmtool从地址
KVM\_32BIT\_GAP\_START+0x1000000开始为PCI设备分配地址空间。每当PCI设备申请地址空间时,函数pci\_get\_io\_space\_block从这个地址处依次叠加:

commit 06f4810348a34acd550ebd39e80162397200fbd9
kvm tools: MSI-X fixes
kvmtool.git/pci.c

```
static u32 io_space_blocks = KVM_32BIT_GAP_START +
0x1000000;
u32 pci_get_io_space_block(void)
{
    u32 block = io_space_blocks;
    io_space_blocks += PCI_IO_SIZE;

    return block;
}
```

类似的, kvmtool为PCI设备分配I/0地址空间的函数为ioport register, 我们不再赘述。

在函数virtio\_pci\_\_init的最后,我们看到其调用pci\_\_register 在记录PCI设备的数组pci\_devices中注册了设备,这样Guest就可以枚 举这些设备了:

```
commit 06f4810348a34acd550ebd39e80162397200fbd9
kvm tools: MSI-X fixes
kvmtool.git/pci.c
void pci__register(struct pci_device_header *dev, u8
dev_num)
{
    ...
    pci_devices[dev_num] = dev;
}
```

#### 4.3 设备透传

设备虚拟化如果采用软件模拟的方式,则需要VMM参与进来。为了避免这个开销,Intel尝试从硬件层面对I/0虚拟化进行支持,即将设备直接透传给Guest,Guest绕过VMM直接访问物理设备,无须VMM参与I/0过程,这种方式提供了最佳的I/0虚拟化性能。Intel最初采用的方式是Direct Assignment,即将整个设备透传给某一台虚拟机,不支持多台VM共享同一设备。

对于一台多核的物理机,其上可以运行若干台虚拟机,如果外设只能分配给一台虚拟机使用,那么这种方案显然不具备扩展性。于是设备制造商们试图在硬件层面将一个物理设备虚拟出多个设备,每个设备可以透传给一台虚拟机,这样从硬件设备层面实现共享,而无须由VMM通过软件的方式支持多台虚拟机共享同一物理外设。为了使不同设备制造商的设备可以互相兼容,PCI-SIG制定了一个标准: Single Root I/O Virtualization and Sharing,简称SR-IOV。SR-IOV引入了两个新的Function类型,一个是Physical Function,简称PF;另一个是Virtual Function,简称VF。一个SR-IOV可以支持多个VF,每一个VF可以分别透传给Guest,如此,就从硬件角度实现了多个Guest分享同一物理设备,如图4-9所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图4-9 SR-IOV虚拟化

每个VF都有自己独立的用于数据传输的存储空间、队列、中断及命令处理单元等,但是这些VF的管理仍然在VMM的控制下,VMM通过PF管理这些VF。虚拟机可以直接访问这些VF,而无须再通过VMM中的模拟设备访问物理设备。PF除了提供管理VF的途径外,Host以及其上的应用仍然可以通过PF无差别地访问物理设备。对于那些没有VF驱动的Guest,虚拟机依然可以通过SR-IOV设备的PF接口共享物理设备。

#### 4.3.1 虚拟配置空间

通过将VF透传给Guest的方式,VF的数据访问不再需要通过VMM,大大提高了Guest的I/O性能。但是,如果Guest恶意修改配置空间中的信息,比如中断信息(MSI),则可能导致VF发出中断攻击。因此,出于安全方面的考虑,VF配置空间仍然需要VMM介入,而且后面我们会看到,有些信息,比如寄存器BAR中的地址,必须依照虚拟化场景进行虚拟。Guest不能直接修改设备的配置,当Guest访问VF的配置空间时,将会触发VM exit陷入VMM,VMM将过滤Guest对VF配置空间的访问并作为Guest的代理完成对VF设备的配置空间的操作。这个过程不会卷入数据传输中,因此不影响数据传输的效率。

前面在讨论PCI配置空间及其模拟时,我们看到kvmtool定义了一个数组pci\_devices,用来记录虚拟机所有的PCI设备,后来kvmtool将这个数组优化为一棵红黑树。当Guest枚举PCI设备时,kvmtool将以设备号为索引在这个数据结构中查找设备。因此,为了能够让Guest枚举到VF,kvmtool需要将VF注册到这个数据结构中,用户可以通过kvmtool的命令行参数"vfio-pci"指定将哪些VF透传给虚拟机:

```
commit 6078a4548cfdca42c766c67947986c90310a8546
Add PCI device passthrough using VFIO
kvmtool.git/vfio/pci.c
int vfio_pci_setup_device(...)
{
```

```
ret = device__register(&vdev->dev_hdr);
...
}
```

对于VF来说,在系统启动时,虽然Host的BIOS(或者UEFI)已经为VF划分好了内存地址空间并存储在了寄存器BAR中,而且Guest也可以直接读取这个信息。但是,因为Guest不能直接访问Host的物理地址,所以Guest并不能直接使用寄存器BAR中记录的HPA。所以,kvmtoo1需要对VF配置空间中寄存器BAR的内容进行虚拟,结合内存虚拟化原理,设备板上内存到Guest空间的映射关系如图4-10所示。



图4-10 设备板上内存到Guest虚拟地址空间的映射

结合图4-10, kvmtool需要完成两件事:一是将VF配置空间的BAR 寄存器中的地址信息修改为GPA,而不是HPA;二是保护模式下的CPU是 采用虚拟地址寻址的,所以PA还需要映射为VA,操作系统自身提供了mmap功能完成PA到VA的映射,因此,kvmtool只需要建立GPA到HVA的映射关系。相关代码如下:

```
commit 6078a4548cfdca42c766c67947986c90310a8546
Add PCI device passthrough using VFIO
kvmtool.git/vfio/pci.c
01 int vfio pci setup device(struct kvm *kvm, ...)
02 {
03
04
     ret = vfio pci configure dev regions(kvm, vdev);
05
06 }
07 static int vfio pci configure dev regions(struct kvm
08
               struct vfio device *vdev)
09 {
10
11
    ret = vfio pci parse cfg space(vdev);
12
     for (i = VFIO PCI BARO REGION INDEX;
13
           i <= VFIO PCI BAR5 REGION INDEX; ++i) {
14
15
16
      ret = vfio pci configure bar(kvm, vdev, i);
17
18
     }
19
20
     return vfio pci fixup cfg space(vdev);
21 }
```

普通的虚拟设备没有真实的配置空间,所以kvmtoo1需要从0开始组织虚拟设备的配置空间。而VF是有真实的配置空间的,kvmtoo1需要

做的是加工,所以kvmtool首先需要读取VF的配置空间,然后在这个原始数据的基础上进行加工,第11行代码就是读取VF的配置空间并进行解析。然后,kvmtool从Guest地址空间中为VF板上内存分配地址空间,并使用GPA更新寄存器BAR,第13~18行代码就是循环处理所有的寄存器BAR。最后,kvmtool将加工好的配置空间更新回VF真实的配置空间,见第20行代码。函数vfio\_pci\_parse\_cfg\_space读取VF配置空间,具体代码如下。VF中将配置空间分成很多区域,比如每256字节的配置空间是一个区域,每个BAR定义对应一个区域。代码中VFIO\_PCI\_CONFIG\_REGION\_INDEX对应的就是256字节的配置空间,对于PCIe设备,配置空间大小是4096字节。函数vfio\_pci\_parse\_cfg\_space首先通过ioctl获取配置空间在VF中的偏移,然后调用函数pread从这个偏移处读取配置空间:

```
commit 6078a4548cfdca42c766c67947986c90310a8546
Add PCI device passthrough using VFIO
kvmtool.git/vfio/pci.c
static int vfio_pci_parse_cfg_space(struct vfio_device
*vdev)
{
    ...
    info = &vdev-
>regions[VFIO_PCI_CONFIG_REGION_INDEX].info;
    *info = (struct vfio_region_info) {
        .argsz = sizeof(*info),
        .index = VFIO_PCI_CONFIG_REGION_INDEX,
    };

    ioctl(vdev->fd, VFIO_DEVICE_GET_REGION_INFO, info);
    ...
    if (pread(vdev->fd, &pdev->hdr, sz, info->offset) != sz)
{
```

} ..

接下来,kvmtool需要从Guest地址空间中为VF板上内存分配地址空间,并使用GPA更新配置空间中的寄存器BAR,这个逻辑在函数vfio\_pci\_configure\_bar首先通过ioctl从VF中读取BAR对应的区域的信息,然后根据获取的区域的大小(代码中的map\_size)调用函数pci\_get\_io\_space\_block从Guest的地址空间中分配地址区间。函数pci\_get\_io\_space\_block从变量io\_space\_blocks指定的地址空间处,依次为PCI设备在Guest的地址空间中分配地址。分配好了Guest的地址区间后,还需要将这个地址区间和Host的BIOS(或者UEFI)为VF分配的真实的物理地址区间一一映射起来,这就是vfio pci configure bar调用vfio map region的目的:

```
commit 6078a4548cfdca42c766c67947986c90310a8546
Add PCI device passthrough using VFIO
kvmtool.git/vfio/pci.c
static int vfio_pci_configure_bar(struct kvm *kvm,
struct vfio_device *vdev, size_t nr)
{
    ...
    region->info = (struct vfio_region_info) {
        .argsz = sizeof(region->info),
        .index = nr,
    };

    ret = ioctl(vdev->fd, VFIO_DEVICE_GET_REGION_INFO,
&region->info);
    ...
    region->guest_phys_addr =
pci_get_io_space_block(map_size);
...
```

```
ret = vfio_map_region(kvm, vdev, region);
...
}
```

函数vfio\_map\_region为GPA和HVA建立起映射关系。从内存虚拟化角度,其实就是Host为Guest准备一个内存条:

```
commit 8a7ae055f3533b520401c170ac55e30628b34df5
KVM: MMU: Partial swapping of guest memory
linux.git/include/linux/kvm.h
struct kvm_userspace_memory_region {
    ...
    __u64 guest_phys_addr;
    ...
    __u64 userspace_addr; /* start of the userspace ...*/
};
```

显然,对应我们现在的情况,变量guest\_phys\_addr就是kvmtool为BAR对应的区间在Guest地址空间中分配的地址。变量userspace\_addr就是Host的BIOS(或者UEFI)为VF在Host的地址空间分配的地址PA对应的VA,函数vfio\_map\_region中调用mmap函数就是为了得出VA。确定了变量guest\_phys\_addr和userspace\_addr后,vfio\_map\_region调用kvm\_register\_dev\_mem请求KVM模块为Guest注册虚拟内存条。当CPU发出对BAR对应的内存地址空间的访问时,EPT或者影子页表会将GPA翻译为VF在Host地址空间中的相应HPA,当这个HPA到达Host bridge时,内存控制器将忽略这个地址,PCI bost bridge或者Root Complex将认领这个地址。函数vfio\_map\_region的代码如下:

完成了BAR等寄存器的加工后,kvmtool将调用 vfio\_pci\_fixup\_cfg\_space将加工好的配置空间更新到VF的配置空间 中。比如下面的代码中,我们可以看到,寄存器BAR的信息是kvmtool 加工后的信息:

```
commit 6078a4548cfdca42c766c67947986c90310a8546
Add PCI device passthrough using VFIO
kvmtool.git/vfio/pci.c
static int vfio_pci_fixup_cfg_space(struct vfio_device
*vdev)
{
    ...
    for (i = VFIO_PCI_BARO_REGION_INDEX;
i <= VFIO_PCI_BAR5_REGION_INDEX; ++i) {
        struct vfio_region *region = &vdev->regions[i];
        u64 base = region->guest_phys_addr;
        ...
        pdev->hdr.bar[i] = (base & PCI_BASE_ADDRESS_MEM_MASK)
```

除了寄存器BAR的虚拟外,还有其他的一些虚拟,比如为了支持 MSI-X,需要虚拟配置空间中设备相关的Capability部分。这些逻辑都 比较直接,我们不再一一讨论了。

#### 4.3.2 DMA重映射

将设备直接透传给Guest后,为了提高数据传输效率,透传设备可以直接访问内存,但是如果Guest可以直接控制设备,那就需要防范恶意的Guest借助透传的设备访问其他Guest或者Host的内存。比如,Device A透传给了Guest-1,但是其有可能访问Guest-2和Host的内存; Device B透传给了Guest-2,但是其也有可能访问Guest-1和Host的内存,如图4-11所示。



图4-11 无隔离透传设备DMA

为此,芯片厂商设计了DMA重映射(DMA Remmaping)机制,在外设和内存之间增加了DMA硬件重映射单元,一个DMA重映射硬件可以为所有设备提供地址重映射服务,也可以有多个DMA重映射硬件,分别为一些外设提供服务。当VMM处理透传给Guest的外设时,VMM将请求内核为Guest建立一个页表,并将这个页表告知负责这个外设地址翻译的DMA重映射硬件单元,这个页表限制了外设只能访问这个页面覆盖的内存,从而限制外设只能访问其属于的虚拟机的内存。当外设访问内存时,内存地址首先到达DMA重映射硬件,DMA重映射硬件根据这个外设的总线号、设备号以及功能号,确定其对应的页表,查表得出物理内存地址,然后将地址送上总线。在虚拟化场景下,如果多个设备可以透传给同一个虚拟机,那么它们共享一个页表,如图4-12所示。



图4-12 DMA-Remmaping机制下的DMA

如同一台真实的物理计算机有多段用于不同用途的内存段一样,kvmtool将为Guest准备多段内存段,kvmtool将内存段称为memory bank。在为Guest准备好内存段之后,kvmtool将为每个内存段通过 ioctl向内核发送VFIO\_IOMMU\_MAP\_DMA命令,请求内核在DMA重映射单

元页表中为其建立好映射关系。相对于为CPU进行地址翻译的MMU, DMA 重映射硬件是为外设进行I/O地址翻译的, 所以也称为IOMMU。kvmtool中代码如下:

当为外设建立页表时,如果外设透传给的虚拟机尚未建立页表,则内核将创建根页表。在虚拟化的场景下,代码中的domain指代的就是一个虚拟机:

```
commit ba39592764ed20cee09aae5352e603a27bf56b0d
Intel IOMMU: Intel IOMMU driver
linux.git/drivers/pci/intel-iommu.c
static int domain_init(struct dmar_domain *domain, ...)
{
    ...
    domain->pgd = (struct dma_pte *)alloc_pgtable_page();
```

}

内核在通知外设进行DMA前,需要将DMA地址告知外设。虚拟地址是CPU使用的,设备并不知道这个概念,所以,内核的设备驱动需要将虚拟地址转换为物理地址。在设备透传场景下,设备和Guest之间不再有VMM的干预,外设接收的是GPA。留意上面代码中函数vfio\_map\_mem\_bank请求内核建立映射关系的参数dma\_map,其中这句代码是设置IOMMU的输入地址:

```
.iova = (u64)bank->guest_phys_addr,
```

我们看到,代码中将IOMMU的输入地址命名为iova,其他多处也使用了这个名字,那么为什么称其为iova呢?我们比照CPU的虚拟内存就很容易理解了,外设用这个地址发起DMA,就类似于CPU使用虚拟地址(VA)访存,然后给到MMU,所以,这里从设备发出的给到IOMMU的,也被称为VA,因为是用于I/O的,所以命名为iova。

函数vfio\_map\_mem\_bank中设置IOMMU翻译的目的地址的代码如下:

.vaddr = (unsigned long)bank->host\_addr,

显然,这里的vaddr是virtual address的缩写。但是事实上,需要IOMMU将GPA翻译为HPA,所以理论上dma\_map中应该使用物理地址paddr,而不是vaddr,那么,为什么使用虚拟地址呢?我们知道,kvmtool在用户空间中申请区间作为Guest的物理内存段,自然使用的是虚拟地址记录区间。但这不是问题,因为内核会在建立IOMMU的页表前,将虚拟地址转换为物理地址,最后IOMMU页表中记录的是GPA到HPA的映射。

内核中处理kvmtoo1发来的命令VFIO\_IOMMU\_MAP\_DMA的核心函数是domain\_page\_mapping,该函数完成IOMMU页表的建立。注意该函数的第3个参数,可见内核已经将kvmtoo1传入的HVA转换为HPA了。domain\_page\_mapping通过一个循环完成了一个内存段的地址映射,其根据GPA,即iova,从页表中找到具体的表项,然后将HPA写入表项中。具体代码如下:

```
commit ba39592764ed20cee09aae5352e603a27bf56b0d
Intel IOMMU: Intel IOMMU driver
linux.git/drivers/pci/intel-iommu.c
static int domain_page_mapping(struct dmar_domain *domain,
dma_addr_t iova, u64 hpa, size_t size, int prot)
{
    u64 start_pfn, end_pfn;
    struct dma_pte *pte;
    ...
    start_pfn = ((u64)hpa) >> PAGE_SHIFT_4K;
    end_pfn = (PAGE_ALIGN_4K(((u64)hpa) + size)) >>
PAGE_SHIFT_4K;
    index = 0;
    while (start_pfn < end_pfn) {
        pte = addr_to_dma_pte(domain, iova + PAGE_SIZE_4K *</pre>
```

```
index);
...
   dma_set_pte_addr(*pte, start_pfn << PAGE_SHIFT_4K);
   dma_set_pte_prot(*pte, prot);
   __iommu_flush_cache(domain->iommu, pte, sizeof(*pte));
   start_pfn++;
   index++;
}
return 0;
}
```

#### 4.3.3 中断重映射

当将设备直接透传给虚拟机时,有一个问题就不得不面对,那就是如何避免虚拟机对外设编程发送一些恶意的中断,对主机或其他虚拟机进行攻击。因此,硬件厂商引入了中断重映射(interrupt remapping)机制,在外设和CPU之间加了一个硬件中断重映射单元。当接收到来自外设的中断时,硬件中断重映射单元会对中断请求的来源进行有效性验证,然后以中断号为索引查询中断重映射表,代替外设向目标发送中断。中断重映射表由VMM而不是虚拟机进行设置,因此从这个层面确保了透传设备不会因虚拟机恶意篡改而向Host或者其他Guest发送具有攻击性目的的中断。中断重映射硬件提取接收到的中断请求的来源(PCI设备的Bus、Device和Function号等信息),然后根据不同设备所属的domain,将该中断请求转发到相应的虚拟机。

为了使VMM能够控制系统重要的资源,当CPU处于Guest模式,并探测到有外部设备中断到达时,将首先从Guest模式退出到Host模式,由VMM处理中断,然后注入中断给目标Guest。另外,在"中断虚拟化"一章中,我们看到,为了去掉中断注入时需要的VM exit,Intel设计了posted-interrupt机制,CPU可以在Guest模式直接处理中断。因此,当设备透传给Guest时,在有中断重映射提供安全保护作用的情况下,Intel将中断重映射和posted-interrupt结合起来实现了VT-d

posted-interrupt, 使外设中断直达虚拟机, 避免了VM exit, 不再需要VMM的介入。

为了支持中断重映射,还需要对中断源进行升级,包括I/O APIC 以及支持MSI、MSI-X的外设,使中断重映射硬件能从中断消息中提出中断重映射表的索引。为了向后兼容,对于那些只能发送经典的中断消息格式的外设,中断重映射单元就像不存在一样,不做任何干预,原封不动地将中断消息送上总线。可重映射的中断消息格式如图4-13所示。



图4-13 可重映射的中断消息格式

在Address消息中,第5~19位和第2位共同组成了16位的handle,并且在第3位SHV为1的情况下,Data消息的第0~15位包含了subhandle。中断重映射硬件将根据handle和subandle计算该中断在中断重映射表中的索引值,计算方法如下:

```
if (address.SHV == 0) {
interrupt_index = address.handle;
} else {
```

```
interrupt_index = (address.handle + data.subhandle);
}
```

VMM需要在初始化时在内存中为中断重映射表分配一块区域,并将该区域告知中断重映射硬件单元,即将该表的地址写到中断重映射表地址寄存器(Interrupt Remap Table Address Register):

```
commit 2ae21010694e56461a63bfc80e960090ce0a5ed9
x64, x2apic/intr-remap: Interrupt remapping infrastructure
linux.git/drivers/pci/intr remapping.c
static int setup intr remapping(struct intel iommu *iommu,
...)
  struct ir table *ir table;
  struct page *pages;
  pages = alloc pages(GFP KERNEL | GFP ZERO,
                          INTR REMAP PAGE ORDER);
  ir table->base = page address(pages);
  iommu set intr remapping(iommu, mode);
  return 0;
}
static void iommu set intr remapping(struct intel iommu
*iommu, ...)
  addr = virt to phys((void *)iommu->ir table->base);
  dmar_writeq(iommu->reg + DMAR IRTA REG,
    (addr) | IR X2APIC MODE(mode) |
INTR REMAP TABLE REG SIZE);
  /* Set interrupt-remapping table pointer */
  cmd = iommu->gcmd | DMA GCMD SIRTP;
  writel(cmd, iommu->reg + DMAR GCMD REG);
}
```

当中断重映射硬件单元工作在重映射中断(Remapped Interrupt)方式下,中断重映射单元根据中断请求中的信息计算出一个索引,然后从中断重映射表中索引到具体的表项IRTE,从IRTE中取出目的CPU、中断vector等,创建一个中断消息,发送到总线上,此时的中断重映射单元相当于一个代理。在这种方式下,除了外设或中断芯片和CPU之间多了一层中断重映射硬件单元外,在其他方面没有任何差异,从LAPIC看到的和来自外设或者I/O APIC的中断消息别无二致。这种方式的IRTE格式如图4-14所示。

在"中断虚拟化"一章中,我们讨论了Intel设计的posted-interrupt processing机制,在该机制下,假设虚拟设备运行在一颗CPU上,而VCPU运行在另外一颗CPU上,那么虚拟设备发出中断请求时,虚拟中断芯片将中断的信息更新到VCPU对应的posted-interrupt descriptor中,然后向VCPU发送一个通知posted-interrupt notification,即一个指定向量值的核间中断,处于Guest模式的CPU收到这个中断后,将不再触发VM exit,而是在Guest模式直接处理中断。



图4-14 重映射方式的IRTE的格式

那么对于设备透传模式,是否可以和Posted-interrupt结合起来,避免掉这些VM exit以及VMM的介入呢?于是,芯片厂商设计了Vt-d Posted-interrupt,在这种机制下,由中断重映射硬件单元完成posted-interrupt descriptor的填写,以及向目标CPU发送通知posted-interrupt notification,如图4-15所示。



图 4-15 VT-d Posted-Interrupts

当中断重映射硬件单元工作在Post-interrupt的方式下时,其中断重映射表项IRTE的格式如图4-16所示。与Remapped Interrupt方式

不同的是,IRTE中没有了目标CPU字段,取而代之的是posted-interrupt descriptor的地址。



图4-16 Posted-interrupt方式的IRTE的格式

那么在什么时机设置中断重映射表呢?我们以支持MSI(X)的设备为例,其中断相关的信息保存在配置空间的Capabilities list中,这些信息由操作系统内核设置。在虚拟化场景下,当Guest的内核设置VF配置空间中的MSI(X)信息时,将触发VM exit,CPU将陷入VMM中。此时,VMM除了代理Guest完成对VF配置空间的访问外,就可以通过Host

内核中的VFIO驱动,为透传设备分配、更新相应的中断重映射表项。 kvmtool中截获Guest设置配置空间中MSI(X)相关寄存器的处理函数是 vfio\_pci\_msix\_table\_access,代码如下:

vfio\_pci\_msix\_table\_access截获到Guest配置VF配置空间的 MSI(X)的操作后,调用vfio\_pci\_enable\_msis向Host内核中的VFIO模 块发起配置MSI(X)以及中断重映射相关的请求。内核收到用户空间的请求后,将初始化设备配置空间中的MSI(X)相关的capability,这个过程是由函数msi\_capability\_init来完成的,msi\_capability\_init 在做了一些通用的初始化后,将调用体系结构相关的函数 arch\_setup\_msi\_irqs完成体系结构相关的部分:

commit 75c46fa61bc5b4ccd20a168ff325c58771248fcd x64, x2apic/intr-remap: MSI and MSI-X support for

```
interrupt
remapping infrastructure
linux.git/drivers/pci/msi.c
static int msi_capability_init(struct pci_dev *dev)
{
    ...
    /* Configure MSI capability structure */
    ret = arch_setup_msi_irqs(dev, 1, PCI_CAP_ID_MSI);
    ...
}
```

对于x86架构,起初这个函数实现在I/O APIC相关的文件中,但是事实上这个函数是处理MSI中断的,只是开发者将其暂时实现在这个文件中,因此后来开发者将其独立到一个单独文件msi.c中。arch\_setup\_msi\_irqs最终会调用到函数msi\_compose\_msg设置中断消息的目的地(MSI的地址)、中断消息的内容(MSI的data)。注意msi\_compose\_msg这个函数的实现,可以清楚地看到在这个函数中为中断准备了中断重定向表项,并将其更新到中断重定向表中,相关代码如下:

```
commit 75c46fa61bc5b4ccd20a168ff325c58771248fcd
x64, x2apic/intr-remap: MSI and MSI-X support for
interrupt
remapping infrastructure
linux.git/arch/x86/kernel/io_apic_64.c
static int msi_compose_msg(..., unsigned int irq, ...)
{
    ...
    struct irte irte;
    ...
    irte.vector = cfg->vector;
    irte.dest_id = IRTE_DEST(dest);
    modify_irte(irq, &irte);
```

对于Post-interrupt方式的中断,需要在IRTE中记录posted-interrupt descriptor的地址,这样中断重映射单元才可以更新posted-interrupt descriptor。更新posted-interrupt descriptor相关的代码如下,其中pda\_h指的是Posted Descriptor高地址,pda\_1指的是Posted Descriptor低地址:

```
struct irte irte_pi;
...
   irte_pi.p_vector = vcpu_pi_info->vector;
   irte_pi.pda_l = (vcpu_pi_info->pi_desc_addr >>
        (32 - PDA_LOW_BIT)) & ~(-1UL << PDA_LOW_BIT);
   irte_pi.pda_h = (vcpu_pi_info->pi_desc_addr >> 32) &
        ~(-1UL << PDA_HIGH_BIT);

modify_irte(&ir_data->irq_2_iommu, &irte_pi);
...
}
```

#### 4.4 完全虚拟化

在这一节中,我们以串口为例探讨设备完全虚拟化的原理。早在还没有出现计算机的时候,就已经出现了一些设备,比如MODEM、电传打字机等,这些设备与其他设备之间的通信方式是串行的。它们有2根数据线,1根用于发送,1根用于接收。比如一个字符编码是8位,那么串行是1位1位地传,需要多个时钟周期才可以传输一个字符;而并行则可以多位同时传,假设有8根数据线,那么在一个时钟周期就可以把8位都送上数据总线。

当PC出现后,PC的总线都是并行的,因此,这些设备与PC相连就成了一个问题,于是,串口出现了,串口负责并行和串行的转换。串口和处理器通过地址总线、数据总线以及I/0控制总线相连。除此之外,还有一个中断线,串口收到数据时需要通知CPU,串口通过8259A向CPU发送中断请求。具体连接关系如图4-17所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

### 4.4.1 Guest发送数据

- 一般访问外设的内存或者寄存器有2种方式:一种是将外设的内存、寄存器映射到CPU的内存地址空间中,CPU访问外设如同访问自己的内存一样,这种方式称为MMIO(Memory-mapped I/O);另外一种方式是使用专用的I/O指令。CPU访问串口使用后者,处理器向串口发送数据的基本步骤如下:
- 1)处理器向地址总线写入串口地址,地址译码电路根据地址的3~9位,确定CPU意图访问哪个芯片,即片选,拉低对应的片选输出。
  - 2) 锁存器锁存A0~A2, 用来选择目的寄存器。
  - 3) 处理器将数据送上数据总线。
  - 4) 处理器拉低WR管脚,通知目标芯片读取数据。

### 1. Guest写串口

x86提供的向I/0端口输出数据的指令是out,格式如表4-1所示。

表4-1 x86 out指令格式

| 指令            | 描 述                              |
|---------------|----------------------------------|
| OUT imm8, AL  | 将 al 寄存器的内容写入 I/O 端口 imm8        |
| OUT imm8, AX  | 将 ax 寄存器的内容写人 I/O 端口 imm8        |
| OUT imm8, EAX | 将 eax 寄存器的内容写人 I/O 端口 imm8       |
| OUT DX, AL    | 将 al 寄存器的内容写人 dx 寄存器中记录的 I/O 端口  |
| OUT DX, AX    | 将 ax 寄存器的内容写人 dx 寄存器中记录的 I/O 端口  |
| OUT DX, EAX   | 将 eax 寄存器的内容写人 dx 寄存器中记录的 I/O 端口 |

out指令有2个操作数,第一个操作数是I/0端口地址,可以是立即数,也可以放在dx寄存器中,如果使用一个字节的立即数,那么端口地址范围只能在0~255。如果大于255,需要首先将端口地址写入dx寄存器,然后使用dx寄存器作为第一个操作数。第二个操作数是写给外设的值,根据值的大小,分别使用al、ax和eax寄存器。

了解了串口的基本原理后,我们写一个简单的向串口输出的 Guest,后面调试模拟串口设备使用:

```
// guest/kernel.S
.code16gcc
.text
.globl _start
.type _start, @function
_start:
    xorw %ax, %ax

1:
    mov $0x3f8, %dx
```

代码主体是一个简单的循环,每次循环Guest向串口输出一个字节。这个字节从0开始,每次循环后字节值自增1。因为端口地址0x3f8已经大于一个字节了,所以我们将0x3f8首先加载到dx寄存器,然后使用dx寄存器作为out指令的第一个操作数。out指令将完成前面提到的将地址送上地址总线、将数据送上数据总线、拉低WR等操作。小小的一个out指令,其背后隐藏着如此多的逻辑。

0x3f8是串口的I/0地址,由IBM的工程师为串口分配。IBM的工程师给第1个串口分配的I/0地址范围是0x3f8~0x3ff,给第2个串口分配的I/0地址范围是0x2f8~0x2ff。

串口内部有多个寄存器,包括tx/rx buffer、LCR(line control register)、LSR(line status register),MCR(modem control register)等,它们都连接在串口内部总线上,那么串口如何知晓CPU准备访问哪个寄存器呢?当I/0地址送上地址总线后,其中位3~9用来计算片选,比如地址0x3f8,其3~9位是1111111,那么第1个串口的片选将有效,如果地址是0x2f8,其3~9位是10111111,那么第2个串口的片选有效。余下的0~3位用来决定访问的是串口设备的哪个寄存器。

以地址0x3f8为例,后三位都是0,因此,对应RDR(receive data register)或者TDR(transmit data register)。那么如何区分是哪个寄存器呢?这个时候就需要借助控制总线了,即CPU的IOR/IOW管脚。对于out指令,当CPU将数据送上数据总线后,CPU将拉低管脚IOW,通知串口开始从数据总线读取数据,此时串口会将从数据总线读取的数据写入寄存器TDR。最后,串口会将TDR中的数据,按照串行编码要求,加上起始位、停止位等,组织成串行的格式,发送给连接的具体串口设备,比如说Modem。

### 2. KVM截获Guest的I/O信息

对于Guest写串口的操作,KVM需要截取到Guest向串口输出的信息,并且调用虚拟串口设备完成I/0操作。所以,KVM充当的角色之一类似地址译码电路,其需要根据out指令的I/0地址,判断出片选哪个外设。根据VMX的设计,当Guest进行I/0时,将触发CPU从Guest模式切换到Host模式,CPU控制权将从Guest首先流转到内核的KVM模块。此时,KVM模块可以截取I/0端口地址、读写的值、数据宽度等相关信息,并将这些信息传递给模拟设备,由模拟设备完成具体的I/0操作。

KVM是如何获取Guest的I/O信息呢?VMCS中定义了若干与VM exit相关的字段,即VM-EXIT INFORMATION FIELDS。CPU在从Guest模式退出到Host模式前,会填充这些字段,为Host判断是什么原因导致VM exit提供依据。这些退出信息相关的字段中,包括基本的退出原因,

比如是因为Guest执行了特殊的指令,还是因为进行I/O操作,或者是因为Guest访问了特殊的寄存器等。CPU会将Guest退出的原因记录到VMCS中的字段Exit reason中,所以,对于KVM来讲,第一步是从VMCS中读出VM exit的原因,然后调用对应的处理函数。处理因为I/O引起VM exit的函数是handle\_io:

仅仅知道Guest退出原因还是不够的,以I/O引起的退出为例,还需要知道I/O地址、I/O相关的值等。VMCS中有另外一个字段Exit qualification,会记录更具体的信息。对于不同退出原因,这个字段记录的内容是不同的,因此这个字段的解析需要根据退出原因按照VMX

的定义进行解释。对于因为I/O导致的VM exit, Exit qualification 中记录的信息关键字段包括:

- 1)第0~2位表示读写的数据宽度,0表示宽度是1个字节,1表示2个字节,3表示4个字节。
  - 2) 第3位表示是读还是写。
- 3)第4位表示这是一次普通的I/0,还是一个string I/0。普通 I/0一次传递1个size(0~2位表示的宽度)大小的字节,对应于x86的指令out、in; string I/0是一次传递多个size大小的字节,对应于x86的指令outs、ins。
  - 4) 第16~31位为访问的I/0地址。

可见,I/0所需的有用信息都在这个Exit qualification字段中,所以,函数handle\_io首先读取VMCS中的这个字段,获取I/0信息,为简洁起见,我们略去string I/0相关部分:

```
commit 6aa8b732ca01c3d7a54e93f4d701b8aabbe60fb7
[PATCH] kvm: userspace interface
linux.git/drivers/kvm/vmx.c
static int handle_io(struct kvm_vcpu *vcpu,
struct kvm_run *kvm_run)
{
    ...
    exit_qualification = vmcs_read64(EXIT_QUALIFICATION);
    ...
    if (exit_qualification & 8)
        kvm_run->io.direction = KVM_EXIT_IO_IN;
```

```
else
    kvm_run->io.direction = KVM_EXIT_IO_OUT;
kvm_run->io.size = (exit_qualification & 7) + 1;
kvm_run->io.string = (exit_qualification & 16) != 0;
...
kvm_run->io.port = exit_qualification >> 16;
if (kvm_run->io.string) {
    ...
} else
    kvm_run->io.value = vcpu->regs[VCPU_REGS_RAX]; /* rax
*/
return 0;
}
```

函数handle\_io首先读取VMCS中的Exit qualification字段,获取 I/0信息。我们看到大部分信息都从Exit qualification字段中读取,包括I/0地址、是读还是写等,但是注意I/0的值,为什么从rax读取呢? out指令有2个操作数,一个是I/0地址,可以是立即数,也可以放在dx寄存器中,依地址宽度而定;另外一个是输出的值,根据值的宽度分别保存在al、ax和eas/rax寄存器中。因此,在Guest执行I/0指令时,显然,写入给设备的值已经存放在al、ax或者eax/rax寄存器中了。而在CPU从Guest模式退出到Host模式的一刹那,KVM会将Guest的通用寄存器保存到结构体VCPU中的寄存器数组regs中。因此,函数handle\_io从结构体VCPU中的寄存器数组regs中读取寄存器rax的值,rax中记录的就是Guest准备写给设备的值。

### 3. 内核空间和用户空间之间的数据传递

KVM将截获的Guest的I/O相关的信息保存在了一个结构体kvm\_run 实例中,每个VCPU对应一个结构体kvm\_run的实例。如果I/O没有在内核空间得到处理,那么还需要切换到用户空间进行模拟。最初,KVM会在用户空间和内核空间采用复制的方式传递I/O信息。显然,复制不是最好的实现,于是后来又采用了内存映射的方式,即在创建VCPU时,为kvm\_run分配了一个页面,用户空间调用mmap函数把这个页面映射到用户空间。后来,因为在string I/O中包含Guest的虚拟地址等原因,KVM又进一步优化,内存映射区域从1个页面增加为2个页面,在kvm\_run页面之后增加了一个页面专门用于承载I/O数据。结构体kvm\_run的定义如下:

其中,字段direction表示是读还是写; size表示每次读写的宽度,比如1个字节,2个字节还是4个字节; port表示读写地址; count

记录string类型的I/0的长度;字段data\_offset用户记录I/0数据所在的地址相对于kvm run起始地址的偏移。

显然,我们的KVM用户空间实例需要把kvm\_run映射到用户空间才可以访问Guest的I/0数据:

### 4. 虚拟串口设备接收CPU数据

这一节我们通过实现虚拟串口接收CPU写给串口的数据来进一步体验I/0完全虚拟化的原理,为了简单,串口并没有将收到的数据发送给串口设备,只是简单地将收到的数据输出到了标准输出。具体代码如下:

```
// kvm.c
#include <stdint.h>

void serial_out(void *data) {
  fprintf(stdout, "tx data: %d\n", *(char *)data);;
```

```
}
void kvm emulate io (uint16 t port, uint8 t direction,
void *data) {
  if (port == 0x3f8) {
    if (direction == KVM EXIT IO OUT) {
      serial out(data);
  }
}
void run vm() {
  int ret = 0;
  while (1) {
    ret = ioctl(vm->vcpu[0]->fd, KVM RUN, 0);
    if (ret < 0) {
      fprintf(stderr, "failed to run kvm.\n");
      exit(1);
    }
    switch (vm->vcpu[0]->run->exit reason) {
      case KVM EXIT IO:
        kvm_emulate_io(vm->vcpu[0]->run->io.port,
            vm->vcpu[0]->run->io.direction,
             (char *) vm->vcpu[0]->run +
            vm->vcpu[0]->run->io.data offset);
        sleep(1);
        break;
      default:
        break;
    }
  }
}
```

函数kvm\_emulate\_io类似地址译码器,如果I/0地址是属于串口地址范围的,并且处理器是向串口写数据,则调用串口的out函数。为了简洁,代码中只处理了写I/0端口0x3f8的情况。值得注意的是,I/0数

据存储在kvm\_run后偏移data\_offset后地方,而data\_offset存储在kvm\_run中,所以,I/O数据存储的位置如下:

(char \*)vm->vcpu[0]->run + vm->vcpu->run->io.data\_offset

### 4.4.2 Guest接收数据

当串口收到串口设备的数据后,将向处理器向发送数据,基本步骤如下:

- 1) 串口通过8259A向处理器发起中断请求。
- 2) 处理器响应中断,向8259A发送确认信号,告诉8259A开始处理中断,调用串口对应的中断处理函数。
  - 3) 处理器将串口地址送上总线。
  - 4) 地址译码器执行片选逻辑,选中目标串口。
  - 5) 锁存器锁存A0~A2, 确定CPU访问串口的哪一个寄存器。
- 6)处理器拉低控制总线的RD管脚,通知串口处理器已经做好接收数据的准备了。
- 7)被选中的串口收到RD信号后,根据锁存器中的A0~A2,确定对应的寄存器,将寄存器内容送上数据总线。

那么当使用软件模拟串口时,首先,外设也需要向虚拟中断芯片发起中断请求。然后,虚拟中断芯片执行中断注入。Guest响应中断,发起读外设的操作,Guest的I/O操作将触发VM exit, CPU陷入KVM中。

KVM模块中的I/O处理函数根据I/O地址判断是访问串口设备的,于是调用模拟串口设备处理I/O。模拟串口设备根据AO~A3,确定处理器读取的寄存器,然后将寄存器内容写到保存I/O数据的页面。在下一次VMentry前,KVM将使用I/O页面中的数据覆盖VCPU中保存的Guest的rax寄存器,在切换瞬间,VCPU中保存的Guest的rax被加载到物理CPU的rax寄存器,完成整个模拟过程。

#### 1. 串口发送中断请求

当串口设备收到数据时,其需要通过中断通知CPU接收数据,为了能够响应中断,虚拟机需要具备中断芯片。需要特别注意的是,为虚拟机创建中断芯片的操作一定要在创建VCPU之前,否则创建的VCPU就不会有对应的虚拟中断芯片实例了,所以下面的代码中,我们在创建虚拟机实例后、创建VCPU前,马上创建了虚拟中断芯片:

```
// kvm.c
int setup_vm(struct vm *vm, int ram_size) {
  int ret = 0;

  // create vm
  if ((vm->vm_fd = ioctl(g_dev_fd, KVM_CREATE_VM, 0)) < 0)
{
   fprintf(stderr, "failed to create vm.\n");
   return -1;
}

// create irpchip
ret = ioctl(vm->vm_fd, KVM_CREATE_IRQCHIP);
if (ret < 0) {
   fprintf(stderr, "failed to create irqchip.\n");
}</pre>
```

} ..

我们略过串口设备接收数据的过程,假设数据已经存储到串口的接收寄存器(Receiver Data Buffer)中,接下来我们需要通过中断的方式向处理器发出通知。在"中断虚拟化"一章中我们讨论过,用户空间的模拟设备可以通过系统调用ioctl向虚拟中断芯片发起请求,具体的ioctl命令是KVM\_IRQ\_LINE。显然,虚拟串口需要告知中断芯片其连接在哪个中断线(IRn)上,IBM PC约定第一个串口连接8259A的IR4管脚。

物理设备通过管脚相连,所以8259A可以自己感知到哪个管脚收到了信号,并且知道信号是高电平还是低电平。但是软件模拟的方式没有物理线路连接,因此需要通过设计数据结构来定义物理世界。KVM设计了结构体kvm\_irq\_level来承载模拟设备和模拟中断芯片之间的中断信息的传递:

```
commit 85f455f7ddbed403b34b4d54b1eaf0e14126a126
KVM: Add support for in-kernel PIC emulation
linux.git/include/linux/kvm.h

struct kvm_irq_level {
    __u32 irq;
    __u32 level;
};
```

其中level表示管脚电平,0表示低电平,1表示高电平。irq表示外设接的是8259A的哪一个管脚。后来又增加了表示中断注入状态的字段status,用户空间可以通过这个字段获悉中断注入的状态:

```
commit 4925663a079c77d95d8685228ad6675fc5639c8e
KVM: Report IRQ injection status to userspace.
linux.git/include/linux/kvm.h
struct kvm_irq_level {
   union {
        __u32 irq;
        __s32 status;
   };
   __u32 level;
};
```

我们在模拟串口中设置了一个间隔1秒的定时器,模拟每隔1秒串口就会收到数据。定时器每隔1秒发出一个信号SIGALRM,处理信号SIGALRM的函数为serial\_int,serial\_int向内核中的虚拟中断芯片发送中断请求。IBM PC约定第一个串口使用的中断管脚是IR4,所以函数serial\_int传给函数kvm\_irq\_line的第1个参数是4,因为KVM中虚拟的8259A仅支持边沿出发,所以函数serial\_int调用kvm\_irq\_line两次,制造了一个电平跳变,代码如下所示:

```
// kvm.c
#include <signal.h>
#include <time.h>
#include <string.h>

void setup_timer()
{
   struct itimerspec its;
```

```
struct sigevent sev;
  timer t timerid;
 memset(&sev, 0, sizeof(sev));
  sev.sigev value.sival int = 0;
  sev.sigev notify = SIGEV SIGNAL;
  sev.sigev signo = SIGALRM;
  if (timer create(CLOCK REALTIME, &sev, &timerid) < 0)
    fprintf(stderr, "failed to create timer.\n");
  memset(&its, 0, sizeof(its));
  its.it value.tv sec = 1;
  its.it interval.tv sec = 1;
  if (timer settime(timerid, 0, &its, NULL) < 0)
    fprintf(stderr, "failed to set timer.\n");
}
void kvm irq line(int irq, int level)
  struct kvm irq level irq level;
  irq level = (struct kvm irq level) {
             = irq,
      .irq
    },
    .level
              = level,
  };
  if (ioctl(vm->vm fd, KVM IRQ LINE, &irq level) < 0) {
    fprintf(stderr, "failed to set kvm irq line.\n");
  }
}
void serial int(int sig) {
  kvm irq line(4, 0);
  kvm irq line(4, 1);
}
int main(int argc, char **argv) {
  load image();
  signal(SIGALRM, serial int);
  setup_timer();
```

```
run_vm();
...
}
```

因为信号的引入,切入Guest的函数也需要进行一点改造。在切入Guest之前,内核中的KVM模块将检查VCPU进程是否有信号需要处理,如果有pending的信号,则会跳转到信号处理函数,因此会导致切入Guest失败,所以这里增加了检查切入Guest失败的原因,如果切入失败是由信号导致的,则再次尝试切入Guest:

```
// kvm.c
#include <errno.h>

void run_vm() {
   int ret = 0;

while (1) {
    ret = ioctl(vm->vcpu[0]->fd, KVM_RUN, 0);
    if (ret == -1 && errno == EINTR) {
        continue;
    }
    if (ret < 0) {
        fprintf(stderr, "failed to run kvm.\n");
        exit(1);
    }
    ...
}</pre>
```

另外,因为使用了time相关的函数,编译时需要链接rt库:

```
// Makefile
$(KVM): $(KVM_OBJS)
```

#### 2. Guest初始化中断芯片以及设置中断处理函数

我们需要实现一个简单的Guest,这个Guest需要实现串口中断的服务函数,完成读取串口的操作。

每一颗8259A芯片都有两个I/O端口,开发人员可以通过它们对8259A进行编程。主8259A的端口地址是0x20、0x21,从8259A的端口地址是0xA0、0xA1。8259A有两种命令字:初始化命令字ICW(Initialization Command Word)和操作命令字OCW(Operation Command Word)。顾名思义,ICW用于初始化8259A芯片,而OCW可以用于8259A初始化之后的任何时刻。当8259A上电后,必须要向其发送初始化命令字,8259A才能进入工作模式。8259A的ICW包括4个:

1) ICW1 ICW1的格式如图4-18所示。

| D7 | D6       | D5 | D4 | D3   | D2 | D1   | D0  |
|----|----------|----|----|------|----|------|-----|
|    | Reserved |    | 1  | LTIM | 0  | SNGL | IC4 |

#### 图4-18 ICW1的格式

D4位必须设置为1,这是ICW1的标志。任何时候,只要向8259A的第一个端口写入的命令的第4位为1,那么8259A就认为这是一个ICW1。一旦8259A收到一个ICW1,他就认为一个初始化序列开始了。D0位指出是否在初始化过程中设置ICW4,如果IC4为0表示不写入ICW4,IC4为1表示写入ICW4。在80x86系统中必须设置ICW4,所以IC4必须设置为1。D1位表示使用单片还是级联方式,SNGL为1表示单片模式,SNGL为0表示级联模式。D2位在8086/8088系统中不起作用,设定为0。D3位表示触发模式,LTIM为0为边沿触发,LTIM1为水平触发。KVM中虚拟的8259A仅支持级联模式,不支持水平触发。综上,在x86系统上,ICW1被设置为二进制00010001=0x11。

#### 2) ICW2

ICW2用来设定起始中断向量, 其格式如图4-19所示。

| D7 | D6 | D5         | D4 | D3 | D2 | Dl         | D0 |
|----|----|------------|----|----|----|------------|----|
|    |    | Vector 7:3 |    |    |    | Vector 2:0 |    |

图4-19 ICW2的格式

x86的前32(0~31)个中断向量号是保留给处理器用的,因此, 其他设备的中断向量号应该从32开始。高5位D7~D3,由ICW2在初始化 编程时设定;低3位D2~D0则由8259A根据中断进入的引脚序号而自动 填入,从IRO~IR7依次为000~111。在本例中我们设置8259A的起始中 断向量是32,当IR0管脚收到请求时,8259A将发出的中断向量是 32+0;当IR1管脚收到请求时,8259A将发出的中断向量是32+1,以此 类推。

#### 3) ICW3

ICW3是设置级联相关的, 其格式如图4-20所示。

对于主8259A, ICW3表示哪些引脚接有从8259A, D0~D7分别对应 IRO~IR7。接有从片8259A的相应位置1, 否则置0。例如, 若IR2上接 有从8259A, 其他IR引脚未接有从8259A, 则ICW3为00000100。

对于从8259A,使用ICW3中的ID2~ID0表示本8259A接在主8259A的哪一个IR引脚上。与IRO~IR7分别对应的ID码为000~111。例如,若从8259A接在主8259A的IR2上,则从8259A的ICW3应设定为00000010。

| 1      | D0  | D1  | D2  | D3 | D4 | D5 | D6 | D7 |
|--------|-----|-----|-----|----|----|----|----|----|
| master | S0  | SI  | S2  | S3 | S4 | S5 | S6 | S7 |
| 1      | D0  | Dl  | D2  | D3 | D4 | D5 | D6 | D7 |
| slave  | ID0 | ID1 | ID2 | 0  | 0  | 0  | 0  | 0  |

图4-20 ICW3的格式

虽然我们不使用级联,但是KVM中虚拟的8259A仅支持级联模式, 所以还是要求设置ICW3,因此简单地将其设置为0。

#### 4) ICW4

ICW4的格式如图4-21所示。

| D7 | D6 | D5 | D4   | D3  | D2  | D1   | D0   |
|----|----|----|------|-----|-----|------|------|
| 0  | 0  | 0  | SFNM | BUF | M/S | AEOI | mode |

图4-21 ICW4的格式

D0位用来告知8259A工作于哪种系统,mode为0表示是8080/8085系统,mode为1表示是80x86及以上系统。D1位是设置8259A是否自动复位ISR寄存器。如果AEOI为1,那么8259A自动复位ISR,否则,中断处理程序在处理完中断后必须向8259A发送EOI,8259A收到EOI信号后执行复位ISR的动作。为了简单,本例中我们将8259A设置为工作在AEOI模式。BUF表示8259A工作于缓冲方式还是非缓冲方式,BUF=1为缓冲方式,BUF=0为非缓冲方式。M/S是配合BUF模式的。本例中设置非缓冲方式,所以BUF和M/S均设置为0。SFNM表示中断嵌套方式,SFNM=0表示全嵌套方式,SFNM=1表示特殊全嵌套方式,本例中设置SFNM为0,即普通的全嵌套方式。最终,ICW4设置为0x3。

初始化8259A后,我们还需要提供串口中断的处理函数。在实模式下,中断处理函数的地址保存在IVT中,IVT包含256个表项,每1个表项占据4个字节,高2个字节存储的是中断服务函数所在段的段地址,低2个字节存储的是中断处理函数在段内的偏移地址。IVT位于物理内

存的前1024字节处。IVT表中的第0~31项留给处理器,我们设置8259A的的IR0~IR7占据IVT表的第32~38项。IBM PC约定串口1连接8259A的IR4,所以,需要再留出4个表项给IR0~IR3,因此,串口1的中断处理函数占据IVT表中的位置是32×4+4×4。在本例中,串口的中断服务函数通过数据总线读取串口数据,然后将读到的数据又输出给串口。

一切设置完成后,Guest使用sti指令开启中断,进入一个无限循环,等待串口中断的到来。代码如下:

```
quest/kernel.S
#define IO PIC
#define IRQ OFFSET 32
  .code16gcc
  .text
  .globl start
  .type start, @function
start:
 xorw %ax, %ax
  xorw %di, %di
 movw %ax, %es
set pic:
 # ICW1
 mov $0x11, %al
 mov $(IO PIC), %dx
  out %al,%dx
  # ICW2
 mov $(IRQ OFFSET), %al
 mov \$(IO PIC+1), \$dx
  out %al, %dx
  # ICW3
 mov $0x00, %al
 mov $(IO_PIC+1), %dx
  out %al, %dx
  # ICW4
  mov $0x3, %al
```

```
mov $(IO PIC+1), %dx
  out %al, %dx
set uart handler:
 mov \$(IRQ OFFSET * 4 + 4 * 4), \$di
 movw $rx handler, %es:(%di)
 movw %cs, %es:2(%di)
  sti
# wait rx:
loop:
  1:
  pause
  jmp 1b
rx handler:
 pushaw
 pushfw
  xor %al, %al
  mov $0x3f8, %dx
  in %dx, %al
  out %al, %dx
  popfw
  popaw
  iretw
```

#### 3. 虚拟串口写数据到I/0数据页面

当串口中断服务函数执行in指令时,在时钟信号的控制下按如下步骤执行:

- 1) 处理器向地址总线送上端口地址。
- 2) 地址译码器根据端口地址片选相应的串口。

- 3)处理器有效IOR管脚,通知串口自己已经做好接收数据的准备了。
- 4) 串口根据地址总线锁存的A0~A3,确定处理器读取的寄存器, 然后将处理器读取的寄存器的内容送上数据总线。

在虚拟化场景下,当Guest执行in指令时,将触发处理器从Guest模式切换到Host模式,KVM根据in指令访问的I/0地址,确定Guest是读取模拟串口的数据,于是调用模拟串口的处理函数,模拟串口将收到的数据写到存储I/0数据的页面:

```
// kvm.c
void serial_in(char *data) {
   static int c = 0;
   *data = c++;
}

void kvm_emulate_io(uint16_t port, uint8_t direction,
void *data) {
   if (port == 0x3f8) {
      if (direction == KVM_EXIT_IO_OUT) {
        serial_out(data);
      } else {
        serial_in(data);
      }
   }
}
```

4. KVM将I/O数据页面的数据写入Guest

我们来回顾一下Guest的串口中断处理函数从串口读取数据的指

mov \$0x3f8,%dx
in %dx, %al

令:

in指令的格式如表4-2所示。

表4-2 x86 in指令格式

| 指令          | 描述                         |
|-------------|----------------------------|
| IN AL, imm8 | 读取 I/O 端口 imm8 的内容到 al 寄存器 |
| IN AX, imm8 | 读取 I/O 端口 imm8 的内容到 ax 寄存器 |

(续)

| 指 令          | 描述                               |
|--------------|----------------------------------|
| IN EAX, imm8 | 读取 I/O 端口 imm8 的内容到 eax 寄存器      |
| IN AL,DX     | 读取 dx 寄存器中记录的 I/O 端口的内容到 al 寄存器  |
| IN AX,DX     | 读取 dx 寄存器中记录的 1/O 端口的内容到 ax 寄存器  |
| IN EAX,DX    | 读取 dx 寄存器中记录的 I/O 端口的内容到 eax 寄存器 |

由表可见, in指令有2个操作数,第1个是I/0地址,从串口读取到的值保存在第2个操作数中,根据这个值的大小,第2个操作数分别可以是al、ax和eax。

对于每个VCPU,在其从Guest模式退出前,其Guest模式的寄存器将被保存在结构体kvm\_vcpu的数组regs中。然后在切入Guest时,KVM将数组regs中保存的Guest的寄存器的值恢复到物理CPU的寄存器中,从而恢复Guest状态。因此,在用户空间虚拟串口完成模拟并将写给处理器的数据写到kvm\_run页面后,在切入Guest前,只要将kvm\_run页面中的数据写到数组regs中记录rax的变量中,在处理器切换到Guest前一刻,KVM会将寄存器rax恢复到物理CPU的寄存器rax中,在切入Guest模式后,Guest就可以从寄存器rax中读出串口发送给处理器的值。下面是相关的代码:

```
commit 46fc1477887c41c8e900f2c95485e222b9a54822
KVM: Do not communicate to userspace through cpu registers
during PIO
linux.git/drivers/kvm/kvm main.c
static int kvm vcpu ioctl run(...)
{
  if (kvm run->io completed) {
    if (vcpu->pio pending)
      complete pio(vcpu);
    •••
    }
  }
  r = kvm arch ops->run(vcpu, kvm run);
}
static void complete pio(struct kvm vcpu *vcpu)
  struct kvm io *io = &vcpu->run->io;
  if (!io->string) {
    if (io->direction == KVM EXIT IO IN)
```

# 第5章 Virtio虚拟化

完全虚拟化的优势是VMM对于Guest是完全透明的,Guest可以不加任何修改地运行在任何VMM上。对于真实的物理设备而言,受限于物理设备的种种约束,I/O操作需要严格按照物理设备的要求进行。但是,对于通过软件方式模拟的设备虚拟化来讲,完全没有必要生搬硬套硬件的逻辑,而是可以制定一种更高效、简洁的适用于驱动和模拟设备交互的方式,于是半虚拟化诞生了,Virtio协议是半虚拟化的典型方案之一。

与完全虚拟化相比,使用Virtio协议的驱动和模拟设备的交互不再使用寄存器等传统的I/O方式,而是采用了Virtqueue的方式来传输数据。这种设计降低了设备模拟实现的复杂度,去掉了很多CPU和I/O设备之间不必要的通信,减少了CPU在Guest模式和Host模式之间的切换,I/O也不再受数据总线宽度、寄存器宽度等因素的影响,提高了虚拟化的性能。

### 5.1 I/0栈

半虚拟化需要对Guest中的驱动和Host中的模拟设备进行改造,需要将基于物理设备的数据传输方式按照Virtio协议进行组织。因此,我们只有非常了解I/0数据在I/0栈的各个层次中是如何表示的,才能更好地理解Guest中的Virtio驱动是如何将上层传递给其的数据按照Virtio协议组织并传递给模拟设备的,以及Host中的模拟设备是如何解析接收到的数据并完成模拟的。因此,这一节首先来讨论内核的I/0栈。

### 5.1.1 文件系统

I/0栈的第一层是文件系统,其向上需为应用程序提供面向字节流的访问接口,向下需负责字节流和底层块设备之间的转换。因为文件系统构建于块设备之上,所以通常文件系统也使用块作为存储数据的基本结构,这里的块指的是文件系统层面的数据结构,不是指物理磁盘上的块,在后面的"通用块层"一节中我们会具体讨论文件系统层面的块和物理磁盘扇区的关系。一个文件的内容存储在多个块中,为了可以动态调整文件大小,并且避免文件系统中产生碎片,一个文件内容所在的块并不是连续的。

Linux的ext系列文件系统使用inode代表一个文件,inode中存储了文件的元信息,比如文件的类型、大小、访问权限、访问日期等,记录了文件数据所在的数据块。下面代码是Linux 0.10版本中结构体inode的定义,其中数组i\_zone记录文件内容所在的块,i\_zone中的每一个元素存储一个块号:

```
linux-0.10/include/linux/fs.h

struct d_inode {
    ...
    unsigned short i_zone[9];
};
```

应用程序访问文件时,使用的是基于字节流的寻址方式,比如,读取文件从3272字节处起始的200个字节。以Linux 0.10版本为例,其文件系统的块大小为1024字节,那么字节地址到块之间的映射关系如图5-1所示。



图5-1 字节地址到块的映射

根据图5-1可见,文件的0~1023字节所属的块号存储于inode的块数组i\_zone的第0个元素中,1024~2047字节所在的块号存储于inode

的块数组i\_zone的第1个元素中,以此类推。以读取文件偏移3272字节处开始的200个字节为例:

- 1)文件系统首先计算应用程序访问的位置属于数组i\_zone的第几个元素。对于偏移位置3272,根据3272/1024=3可见,偏移3272处的数据存储于i\_zone[3]记录的数据块中。根据图5-1可见,i\_zone[3]记录的块号为786,因此,文件偏移3272处的内容记录在文件系统的第786个数据块中。
- 2) 其次,文件系统需要计算出应用程序访问的位置在数据块内的偏移。根据3272%1024=200可见,偏移3272在第786块数据块内的偏移200字节处。

文件系统是由多个文件组成的,而每个文件在文件系统中使用一个inode代表,因此,文件系统中需要有个区域存储这些inode,一般称这个区域为inode table。除此之外,文件系统中的主要部分就是数据块集合(data block)了。对于inode table和data block,还需要分别有相应的数据结构记录其是被占用还是可用。ext系列文件系统使用位图(bitmap)的方式,以inode bitmap为例,如果位100为1,那么就表示inode 100被占用了,如果位100为0,那么就表示inode 100是空闲的。显然,文件系统需要有个区域记录这些关键信息,这个区域就是超级块(super block)。Linux 0.10的超级块中记录的上述关键信息如下:

```
linux-0.10/include/linux/fs.h

struct d_super_block {
    ...
    unsigned short s_imap_blocks;
    unsigned short s_zmap_blocks;
    unsigned short s_firstdatazone;
    ...
};
```

为了避免"先有蛋还是先有鸡"的问题,显然,文件系统的超级块应该在一个众所周知的位置,这样内核中的文件系统模块才能知道从硬盘上的什么位置获取这些关键信息,进而操作文件系统。以经典的ext2文件系统为例,其约定超级块位于其所在分区的第1024字节处,大小为1024字节,所以block 1是超级块。block 0用于存储引导相关的信息,通常被称为引导块(boot block)。Linux 0.10的文件系统的块大小设置为1024字节,其布局如图5-2所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图5-2 Linux 0.10文件系统布局

紧邻在超级块之后的是记录inode使用情况的inode bitmap,超级块中的变量s\_imap\_blocks记录了inode bitmap占用的块数。在inode bitmap后,是记录data block使用情况的datablock bitmap,超级块中的变量s\_zmap\_blocks记录了datablock bitmap占用的块数。超级块中的变量s\_firstdatazone记录了数据块区域的起始位置。在 datablock bitmap和s\_firstdatazone之间的区域,就是存储inode的 inode table。文件系统的格式化工具在格式化文件系统之后将这些关键信息记录到超级块中。

除了常规文件外,文件系统中还有目录,用来组织文件的层级关系。目录也是一种文件,只不过和常规意义上的文件比,目录类型文件的内容是目录下包含的文件的信息,其中每个文件使用一个结构体dir\_entry来表示,包括文件名称及其对应的inode号,因此,目录文件的内容是多个结构体dir\_entry的实例:

```
linux-0.10/include/linux/fs.h

struct dir_entry {
    unsigned short inode;
    char name[NAME_LEN];
};
```

根据文件系统的组织结构可见,访问一个文件需要从根目录的 inode开始顺藤摸瓜,所以如同超级块需要在一个众所周知的位置,文件系统也需要预先约定好根目录inode的位置。根目录是文件系统的根,所以应该占据文件系统的第1个节点。早期,文件系统确实也使用第1个inode作为根目录的inode,但从ext2文件系统开始,第1个inode 用来存储文件系统的坏块,根目录使用第2个inode。Linux 0.10使用第1个inode作为根目录的inode:

```
linux-0.10/include/linux/fs.h
#define ROOT_INO 1
```

但是仅仅知道根目录的inode号还不够,还需要结合inode table 的位置,文件系统才能确定某个inode所在的文件块。而计算inode table的位置需要用到超级块中的信息,所以内核在挂载文件系统时,文件系统模块将从硬盘上读入超级块,并根据超级块中的信息,确定inode table的位置,读入根目录的inode,为后续文件访问打下基础。相关代码如下:

```
linux-0.10/fs/super.c

void mount_root(void)
{
    int i,free;
    struct super_block * p;
    struct m_inode * mi;
    ...
    if (!(p=read_super(ROOT_DEV)))
```

```
panic("Unable to mount root");
if (!(mi=iget(ROOT_DEV,ROOT_INO)))
    panic("Unable to read root i-node");
...
current->root = mi;
...
}
```

函数mount root调用read super从硬盘上读取超级块:

```
linux-0.10/fs/super.c

static struct super_block * read_super(int dev)
{
    struct super_block * s;
    struct buffer_head * bh;
    int i,block;

    if (!(bh = bread(dev,1))) {
        ...
        *((struct d_super_block *) s) =
              *((struct d_super_block *) bh->b_data);
        ...
}
```

函数read\_super调用通用块层提供的接口bread读取数据块,顾名思义,bread就是block read,其第2个参数就是读取的块号。Linux 0.10的文件系统将前1024字节,即块0留给了系统引导使用,超级块占据文件系统的第1块,所以函数read\_super给bread传入的第2个参数是1,表示读取第1个块,即超级块。为了减少I/0等待,内核并不是使用完一个文件块后就释放,而是只要内存够用,就会缓存在内存中。所以,bread首先从块的缓存中(buffer cache)中寻找块是否已经存

在,如果存在则直接返回,否则在内存中新分配一个块,然后从硬盘 读取数据到内存块中。其中结构体buffer\_head是内核中定义的代表文 件块的数据结构,该数据结构中的字段b\_data指向存储数据的内存。

读取了超级块后,函数mount root调用iget读取根目录的inode:

```
linux-0.10/fs/inode.c

struct m_inode inode_table[NR_INODE]={{0,},};

struct m_inode * iget(int dev,int nr)
{
    struct m_inode * inode, * empty;
    ...
    empty = get_empty_inode();
    ...
    inode=empty;
    inode->i_dev = dev;
    inode->i_num = nr;
    read_inode(inode);
    return inode;
}
```

Linux 0.10在内存中定义一个全局的数据结构inode\_table用来存储inode, 函数iget首先从inode\_table中获取一个空闲的inode, 然后调用read inode从硬盘上读取数据到这个inode:

```
linux-0.10/fs/inode.c

static void read_inode(struct m_inode * inode)
{
    struct super_block * sb;
    struct buffer_head * bh;
    int block;
```

文件系统是以块为基本单元从硬盘读取数据的,读取某个inode的本质其实是读取inode所属的文件块。所以函数read\_inode首先计算出inode所在的块,调用bread从硬盘读入数据,然后根据inode在文件块中的偏移及占据的内存大小,从块中将其复制到代表inode实例的m\_inode中。

我们具体看一下函数read\_inode如何计算inode所属的块。数字2表示两个块,分别是引导块和超级块。根据图5-2可见,在超级块之后是记录inode使用情况的inode bitmap,超级块中的字段s\_imap\_blocks记录了inode bitmap占据的块数。在inode bitmap之后,是记录数据块使用情况的datablock bitmap,超级块中的字段s\_zmap\_blocks记录了datablock bitmap占据的块数。代码中(inode->i\_num-1)/INODES\_PER\_BLOCK计算出指定inode在inode table中以块为单位的偏移。所有这些加起来,就得出了inode所在文件块的块号。细心的读者可能会发现,inode的序号i\_num减去了1,前面我们提到过,这是因为Linux 0.10的文件系统的根inode是从1开始计数的。

了解了文件系统的基本数据结构后,我们再以寻找目标文件的inode和写文件的过程为例,具体地了解一下文件系统。首先来看打开文件的过程,以访问文件/abc/test.txt为例,文件系统从根目录的inode开始,遍历根目录的inode的数组i\_zone中记录的数据块,从中找到目录abc对应的dir\_entry,读出dir\_entry中记录的目录abc的inode号,然后根据目录abc的inode号,从inode table中读取目录abc的inode,然后遍历目录abc的inode的数组i\_zone中记录的数据块,找到文件test.txt对应的dir\_entry,从中读出文件test.txt对应的inode号,从磁盘读取文件test.txt的inode,继而就可以通过inode中的数组i\_zone访问文件test.txt的内容了。Linux 0.10打开文件的代码如下:

```
linux-0.10/fs/open.c

int sys_open(const char * filename,int flag,int mode)
{
    struct m_inode * inode;
    ...
    if ((i=open_namei(filename,flag,mode,&inode))<0) {
        ...
}

linux-0.10/fs/namei.c

int open_namei(const char * pathname, int flag, int mode, struct m_inode ** res_inode)
{
    const char * basename;
    int inr,dev,namelen;
    struct m_inode * dir, *inode;
    struct buffer_head * bh;
    struct dir_entry * de;</pre>
```

```
if (!(dir = dir_namei(pathname, &namelen, &basename)))
...
bh = find_entry(&dir,basename,namelen, &de);
...
inr = de->inode;
dev = dir->i_dev;
...
if (!(inode=iget(dev,inr)))
...
}
```

之前我们看到过代表inode的结构体d\_inode,这里又看到了一个结构体m\_inode。d\_inode中记录的是inode最后需要存储到硬盘上的信息,因此,为了减少元信息占用的空间,结构体d\_inode中保存的信息应尽可能少,够用即可。而在系统运行时,需要记录一些运行时动态的信息,所以文件系统中又设计了一个m\_inode。d\_inode可以理解为disk inode, m\_inode可以理解为memory inode。

open\_namei首先调用函数dir\_namei获取最后一层目录的inode,以/abc/test.txt为例,传给dir\_namei的pathname是
"/abc/test.txt",函数dir\_namei将返回目录abc的inode,同时会解析出文件的名字并设置字符指针basename指向这个名字
"test.txt"。然后,open\_namei调用函数find\_entry遍历目录abc的数据块,即abc的inode中的数组i\_zone记录的数据块,找到文件test.txt对应的dir\_enry,并设置指针de指向test.txt的dir\_entry。最后open\_namei从test.txt的dir\_enry中取出文件test.txt的inode
号,调用函数iget从硬盘上读取文件test.txt的inode信息,至此,文

件系统就可以随意访问文件test.txt了。函数dir\_namei从根节点一直搜索到test.txt的过程与这个过程基本完全相同,我们不再赘述。

至此,我们已经了解了文件系统寻找目标文件inode的过程,接下来我们再来看一下文件系统是如何向文件写入数据的。Linux 0.10文件写操作的函数如下:

```
linux-0.10/fs/file dev.c
int file write(struct m inode * inode, struct file * filp,
char * buf, int count)
    off t pos;
    int block, c;
    struct buffer head * bh;
    char * p;
    int i=0;
    if (filp->f flags & O APPEND)
        pos = inode->i size;
    else
        pos = filp->f pos;
    while (i<count) {</pre>
        if (!(block = create block(inode,pos/BLOCK SIZE)))
        if (!(bh=bread(inode->i dev,block)))
            break;
        c = pos % BLOCK SIZE;
        p = c + bh -> b data;
        bh->b dirt = 1;
        c = BLOCK SIZE-c;
        if (c > count-i) c = count-i;
        pos += c;
        i += c;
        while (c-->0)
            *(p++) = get fs byte(buf++);
        brelse(bh);
    }
```

}

先解释下file\_write的几个参数: inode为写入文件的inode; filep代表文件的结构体,包含当前文件读写的位置,还有一些其他标识,比如追加写等; buf指向的是准备写入的数据; count是写入数据的字节数。

首先file\_write根据写入的位置pos,找出这个位置所在的块。我们知道,相比于CPU,I/O设备是个低速设备,尤其是需要移动磁头的机械硬盘,即使是使用固态硬盘,大家肯定也不想把大量的时间花在往复I/O上。所以在一般实现上,操作系统会在内存中缓存一部分块。当文件系统读取数据时,其首先查看数据所在的块是否已经存在于缓存了,如果存在,则直接从缓存中读取,没有缓存时才从块设备读入。

函数create\_block首先从块缓存中寻找指定的块,判断其是否已经存在。create\_block以pos/BLOCK\_SIZE为索引,尝试从inode的i\_zone数组获取数据块号,如果存在,直接返回这个块,否则申请一个新的块,并更新i\_zone数组。

对于写,则稍微要麻烦一点,上层是字节流式写,不会以块为单位整块地写,所以,为了避免破坏块中其他部分的数据,如果对应的数据块不在块缓存,那么写之前首先需要将整块数据从硬盘读入块缓

存,然后根据写入的位置,计算出块内偏移,仅仅覆盖掉块内对应部分,操作系统会在适当的时候将块缓存数据同步到硬盘。所以,在创建文件块之后,file\_write调用bread首先从硬盘上读取数据到内存的文件块中。当然,上层也可以主动发起同步操作,将写操作同步到硬盘。对于direct I/O的情况,应用程序程序自己管理缓存,不使用内核I/O栈中的缓存,依然也需要遵守块设备的以块为单位的读写规则。

然后函数file\_write根据pos%BLOCK\_SIZE计算出准备写入的位置 在块内的偏移,指针p指向这个偏移,后面在写入时使用p作为写入的 位置。因为写入后,缓存块中的数据与硬盘中的数据不同步了, file\_write将缓存块的标识b\_dirt设置为1,后续操作系统将根据这个 标识判断是否需要刷新块中数据到硬盘。

因为写入部分可能横跨多个块,而这些块在内存中是不连续的, 所以每次只能写入一个块。因此,一旦一次写入跨越了块的边界,则 只会写到此块的末尾为止,下次循环再找到下一个块处理。

最后,函数file\_write通过一个while循环将应用程序传递过来的buf中的数据逐字节地写到块中。之后,或者应用程序主动发起同步请求,或者操作系统在适当时候会将块缓存中的数据刷写到硬盘中。

综上,从寻找文件的inode到写入文件的过程如图5-3所示。



图5-3 定位inode和访问文件过程

#### 5.1.2 通用块层

事实上,无论是前面提到的文件块还是元数据,都是逻辑上的抽象,这些逻辑上的抽象最终都需要块设备的支持。所以,在文件系统之下,Linux设计了通用块层,通用块层完成了文件系统到块设备的映射关系。后续为了区分,我们以块(block)或者文件块指代文件系统层面的块,使用扇区(sector)指代物理硬盘层面的块。块和物理硬盘的扇区可以一一对应,也可以不一一对应,即一个块可以对应多个扇区。块没必要受物理设备扇区大小的限制,使用更大的块可能会带来更好的I/0吞吐。假设扇区大小为512字节,文件系统采用的块大小为1024字节,那么块和扇区的对应关系如图5-4所示。



图5-4 块和扇区的映射关系

磁盘分区工具在格式化磁盘时,需要预留存放OS引导程序、磁盘分区表等的空间,对于复杂的引导程序,还需要更大的空间。过去,DOS image要求不能跨柱面,因为一个柱面最多包含64个扇区,磁盘分区工具会在硬盘的起始位置为DOS预留一个柱面,这就是为什么有的硬盘的第一个分区是从第64个扇区开始。除了MBR外,OS引导程序也经常存储在这64个扇区里,比如Grub就会将其Stage 1.5的image存储在此。有些分区工具考虑磁盘的性能,采取了一些对齐的策略,比如从第2048个扇区开始。后来随着GPT和EFI的出现,这些预留的扇区又有了变化。

这些预留的扇区不属于文件系统,因此,将文件系统的块映射为物理磁盘的扇区时,需要把这些预留的扇区加上。假设第一个分区的起始扇区是start sector,那么第1块分区的block 0的起始磁盘扇区就是start sector+0,block 1的起始磁盘扇区为start sector+2,以此类推。

内核为文件系统的块设计了数据结构buffer\_head,下面代码是Linux 0.10版的结构体buffer\_head的定义,其中,b\_data指向存储数据的内存块,b\_blocknr为block的起始扇区号。根据字段b\_data后面的注释可见,Linux 0.10内核文件系统的块大小为1024字节:

linux-0.10/include/linux/fs.h
struct buffer head {

了解了块和扇区的关系后,接下来探讨通用块层是如何将上层文件系统的块组织为一个request传递给块设备驱动的。在前面讨论文件写操作时,我们看到file\_write调用了bread函数从块设备读取数据,函数bread就属于通用块层提供的功能,其第2个参数表示需要读取的块号:

```
linux-0.10/fs/buffer.c

struct buffer_head * bread(int dev,int block)
{
    struct buffer_head * bh;

    if (!(bh=getblk(dev,block)))
        panic("bread: getblk returned NULL\n");
    if (bh->b_uptodate)
        return bh;
    ll_rw_block(READ,bh);
    wait_on_buffer(bh);
    if (bh->b_uptodate)
        return bh;
    brelse(bh);
    return NULL;
}
```

前面我们提到,为了减少I/0等待,内核会在内存中缓存块,因此 bread调用函数getblk首先从块缓存中寻找块是否已经存在,如果存

在,直接返回指向块的指针,否则分配一个新的结构体buffer\_head的实例。对于新分配的块,显然其数据与磁盘上的不一致,所以块的标识b\_uptodata为0,bread还需要调用底层的函数11\_rw\_block从硬盘读取数据到块中,然后,bread调用wait\_on\_buffer将进程挂起,等待 I/0完成。11\_rw\_block的实现如下:

```
linux-0.10/kernel/blk_drv/ll_rw_blk.c

void ll_rw_block(int rw, struct buffer_head * bh)
{
    ...
    make_request(major,rw,bh);
}

static void make_request(int major,int rw, struct buffer_head * bh)
{
    struct request * req;
    ...
    req->cmd = rw;
    req->errors=0;
    req->sector = bh->b_blocknr<<1;
    req->nr_sectors = 2;
    req->buffer = bh->b_data;
    ...
    add_request(major+blk_dev,req);
}
```

通用块层需要使用底层的块设备驱动从设备上读取数据。因为块设备驱动层接受的协议是结构体request,因此函数11\_rw\_block调用make\_request将buffer\_head翻译为请求(request),其核心字段包括:

- 1) cmd字段。这个字段告知硬盘是从硬盘读取数据还是向硬盘写 入数据。
- 2) sector字段。这个字段告知硬盘是从哪个扇区开始读取或者写入。之前我们讨论过,块是文件系统层的概念,这里需要将其转换为扇区。在Linux 0.10中,1个块对应2个扇区,所以需要将块的数量乘以2转换为扇区。但是这还不够,分区前面还预留着用于其他目的的扇区,驱动层面会把这些扇区加上。
- 3) nr\_sectors字段。这个字段用于告知硬盘访问几个连续的扇区。因为1个文件块大小为2个扇区,所以nr\_sectors的值为2。
- 4) buffer字段。除了I/O操作的命令(读/写),以及读写的位置(sector)外,块设备驱动还需要知道将哪里的数据写入硬盘(写操作),或者将从硬盘读取的数据写入内存什么位置(读操作)。这个位置就是buffer head中负责指向内存区的b data了。

基于buffer\_head组织好request后,下一步就是将request加入队列了,如果有必要,还需要唤起块设备驱动处理request。
make request调用函数add request来完成上述操作:

```
linux-0.10/kernel/blk_drv/ll_rw_blk.c
static void add_request(struct blk_dev_struct * dev,
struct request * req)
{
```

```
struct request * tmp;
    req->next = NULL;
    cli();
    if (!(tmp = dev->current request)) {
        dev->current request = req;
        sti();
        (dev->request fn)();
    } else {
        for ( ; tmp->next ; tmp=tmp->next)
            if ((IN ORDER(tmp,req) | |
                !IN ORDER(tmp,tmp->next)) &&
                IN ORDER(req,tmp->next))
                break;
        req->next=tmp->next;
        tmp->next=req;
    }
    sti();
}
```

如果设备当前没有处理任何request,处于空闲状态,则将这个新的request设置为当前request,并立即调用块设备驱动的request处理函数,来处理这个新的request。

如果块设备处于忙碌状态,则仅仅将新request加入request队列。为了使硬盘磁头的移动距离最短,可使用电梯算法在队列中为新request查找合适的插入位置。

#### 5.1.3 块设备驱动

在上一节中我们看到通用块设备层已经将文件系统层的读写操作转换为request,这一节来看一下块设备驱动是如何处理request的。 硬盘的request处理函数是do\_hd\_request:

```
linux-0.10/kernel/blk_drv/hd.c
void do hd request(void)
    int i,r;
    unsigned int block, dev;
    unsigned int sec, head, cyl;
    unsigned int nsect;
    INIT REQUEST;
    dev = MINOR(CURRENT->dev);
    block = CURRENT->sector;
    block += hd[dev].start sect;
    dev /= 5;
     _asm__("divl %4":"=a" (block),"=d" (sec):"0"
(block), "\overline{1}" (0),
       "r" (hd_info[dev].sect));
      asm__("divl %4":"=a" (cyl),"=d" (head):"0"
(block),"1"(0),
        "r" (hd info[dev].head));
    sec++;
    nsect = CURRENT->nr sectors;
    if (CURRENT->cmd == WRITE) {
hd out(dev, nsect, sec, head, cyl, WIN WRITE, &write intr);
        for(i=0; i<3000 &&!
(r=inb p(HD STATUS) &DRQ STAT) ; i++)
            /* nothing */;
        if (!r) {
            reset hd (CURRENT DEV);
```

```
return;
}
    port_write(HD_DATA, CURRENT->buffer, 256);
} else if (CURRENT->cmd == READ) {

hd_out(dev,nsect,sec,head,cyl,WIN_READ,&read_intr);
} else
    panic("unknown hd-command");
}
```

以机械硬盘为例,其由若干盘片组成,每个盘片有两个盘面,每个盘面分别有一个磁头用来读取盘面上的数据。每个盘面分成若干个同心圆,每个同心圆就是磁道。不同盘片的相同编号的磁道形成了一个圆柱,因此称之为柱面。从圆心向外画直线,将磁道划分为若干个弧段,每个弧段为一个扇区,每个磁道内的扇区有自己的索引编号。扇区是磁盘的最小组成单元,不同磁盘扇区的大小可能不同,比较典型的如512、4096字节等。

request中记录的起始扇区号,其实是一个全局的单调递增的扇区号,也是一个逻辑块。早期的ATA标准不支持LBA(Logical Block Addressing,即使用逻辑扇区号直接寻址),而是需要将逻辑扇区号转换为具体在哪个盘面、磁道以及在磁道内的扇区索引号,即CHS(Cylinder Head Sector)寻址。因此,块设备驱动需要完成这项工作,代码中的两条内联汇编完成了从扇区号到CHS寻址的转换。request中记录的扇区号是相对于文件系统的,因此,需要将分区保留

的用于特定用途的物理扇区,即hd[dev].start\_sect也追加到request中,见图5-4。

在计算出CHS后,do\_hd\_request调用hd\_out向硬盘控制器发起I/O操作指令。如果是写操作,则一直循环查询硬盘控制器的状态寄存器中的位DRQ(Data Request Bit),确定是否已经写就绪,比如硬盘控制器中的buffer是否已经有足够的空间接收数据。一旦硬盘控制器准备好后,do\_hd\_request调用port\_write向硬盘控制器传输数据。如果是读操作,do\_hd\_request向硬盘控制器发送完读取指令后即返回了,硬盘控制器在收到硬盘发来的数据后将向CPU发送中断,内核中的硬盘中断函数完成从硬盘控制器读取数据到文件块的操作。

函数hd\_out、port\_write、port\_read都是PIO模式,即通过I/O端口而非DMA模式,直接操作硬盘端口的函数:

```
linux-0.10/kernel/blk_drv/hd.c

static void hd_out(unsigned int drive, unsigned int nsect,
unsigned int sect, unsigned int head, unsigned int cyl,
unsigned int cmd, void (*intr_addr)(void))
{
    register int port asm("dx");
    ...
    do_hd = intr_addr;
    outb(hd_info[drive].ctl, HD_CMD);
    port=HD_DATA;
    outb_p(hd_info[drive].wpcom>>2,++port);
    outb_p(nsect,++port);
    outb_p(sect,++port);
    outb_p(cyl,++port);
```

```
outb_p(cyl>>8,++port);
outb_p(0xA0|(drive<<4)|head,++port);
outb(cmd,++port);

#define port_read(port,buf,nr) \
    _asm__("cld;rep;insw"::"d" (port),"D" (buf),"c"
    (nr):"cx","di")

#define port_write(port,buf,nr) \
    _asm__("cld;rep;outsw"::"d" (port),"S" (buf),"c"
    (nr):"cx","si")</pre>
```

对于写操作,硬盘处理完收到的数据后,会向CPU发送中断。内核中的硬盘中断处理函数收到中断后,如果当前request还有数据尚未完全传输到硬盘,则继续传输数据,write\_intr把下一个扇区的数据传到控制器缓冲区中,然后再次等待控制器把数据写入驱动器后向CPU发送中断。如果当前request的所有数据都已经写入驱动器,则write\_intr调用函数end\_request唤醒相关等待进程、释放当前request并从链表中删除该request以及释放锁定的文件块,然后调用函数do\_hd\_request处理request队列中的下一个request:

```
linux-0.10/kernel/blk_drv/hd.c

static void write_intr(void)
{
    ...
    if (--CURRENT->nr_sectors) {
        CURRENT->sector++;
        CURRENT->buffer += 512;
        port_write(HD_DATA,CURRENT->buffer,256);
        return;
    }
    end_request(1);
```

```
do_hd_request();
}
```

读操作的过程与之类似,我们不再赘述。

#### 5.1.4 page cache

为了加快I/0访问,操作系统在文件系统和块设备之间使用内存缓存硬盘上的数据,即之前我们提到的块缓存。但是基于块的设计,文件系统层和块设备耦合得比较紧密,而且文件系统并不都是基于块设备的,比如内存文件系统、网络文件系统等。再加上内核使用页的方式管理内存,因此如果使用物理页面(page)缓存数据,支持上层文件系统,就可以和内核中的内存管理系统很好地结合。所以综合种种考虑,后来Linux使用页代替块支持文件系统,缓存硬盘数据。相对于buffer cache,这些页面的集合相应地称之为page cache,使用page cache后,文件、页面以及块之间的关系如图5-5所示。



图5-5 文件、页面以及块之间的关系

page cache使用hash表索引页面page, hash值基于inode和页面对应文件的偏移的组合计算,见图5-5,页面x对应文件偏移0,页面y对应文件偏移4096,页面z对应文件偏移8192。结构体page中的字段inode表示这个页面用于缓存哪个文件的内容,字段offset记录页面对应文件的偏移:

```
linux-1.3.53/include/linux/mm.h
typedef struct page {
```

```
unsigned long offset;
struct inode *inode;
...
} mem_map_t;
```

页面和底层块设备之间使用已有的块机制桥接起来。每个页面划分为若干个块,在为文件分配一个新的页面时,文件系统将调用函数create\_buffers为页面分配对应的块:

```
linux-1.3.53/fs/buffer.c

static struct buffer_head * create_buffers(unsigned long page,
  unsigned long size)
{
    struct buffer_head *bh, *head;
    unsigned long offset;

    head = NULL;
    offset = PAGE_SIZE;
    while ((offset -= size) < PAGE_SIZE) {
        bh = get_unused_buffer_head();
        ...
        bh->b_this_page = head;
        head = bh;
        bh->b_data = (char *) (page+offset);
        ...
    }
    ...
}
```

块和页面之间通过数据结构buffer\_head的字段b\_data关连。使用页面缓存后,块没有自己的数据区了,块的字段b\_data指向页内的偏移。在图5-5中,假设页面y的地址为A,那么第1个块的b\_data指向地

址A+0,第2个块的b\_data指向地址A+1024,等等。支撑同一个页面的块之间通过字段b\_this\_page链接起来。

支撑页面的块和硬盘扇区之间的对应关系依然通过访问位置计算,以ext2文件系统从硬盘读取一个页面到page cache的函数 ext2 readpage为例:

```
linux-1.3.53/fs/ext2/file.c
static int ext2 readpage(struct inode * inode,
unsigned long offset, char * page)
  int *p, nr[PAGE SIZE/512];
  int i;
  i = PAGE SIZE >> inode->i sb->s blocksize bits;
  offset >>= inode->i sb->s blocksize bits;
  p = nr;
  do {
    *p = ext2 bmap(inode, offset);
    offset++;
    p++;
  \} while (i > 0);
  return bread page ((unsigned long) page, inode->i dev,
nr,
      inode->i sb->s blocksize);
}
```

函数ext2\_readpage的第2个参数offset是应用程序读取文件内容的位置,第3个参数传递过来的是缓存文件内容的页面地址。函数ext2\_readpage定义了一个整型数组nr,这个数组就是用来存储文件从offset偏移开始的一个页面对应的硬盘上的扇区号。其中函数

ext2\_bmap结合offset和inode中的i\_zone数组计算offset对应的硬盘扇区号。计算出支撑页面的硬盘扇区号后,ext2文件系统就将访问块设备的操作交给了通用块层的函数bread\_page,除了将要读取的扇区号,ext2\_readpage也把page cache中用于储存数据的页面地址传递给了函数bread\_page。

在本节的最后,我们以基于page cache版本的ext2文件系统的读操作为例,更具体地了解一下文件、页面以及块之间的关系:

```
linux-1.3.53/fs/ext2/file.c
01 static int ext2 file read (struct inode * inode,
       struct file * filp, char * buf, int count)
02
03 {
04
    int read = 0;
05
    unsigned long pos;
    unsigned long addr;
06
07
    unsigned long cached page = 0;
08
     struct page *page;
09
10
    pos = filp->f pos;
11
12
    for (;;) {
13
14
       offset = pos & ~PAGE MASK;
15
      nr = PAGE SIZE - offset;
16
       if (nr > count)
17
          nr = count;
18
       page = find page(inode, pos & PAGE MASK);
19
20
      if (page)
21
        goto found page;
22
23
       if (!(addr = cached page)) {
2.4
        addr = cached page = get free page(GFP KERNEL);
25
26
       }
```

```
27
       inode->i op->readpage(inode, pos & PAGE MASK,
28
            (char *) addr);
29
30
       add page to hash queue (inode, page);
31
32 found page:
33
34
       addr = page address(page);
35
       memcpy tofs(buf, (void *) (addr + offset), nr);
36
37
    }
38
39 }
```

当读取文件时,虽然从上层看访问的区域是连续的,但是在底层,在使用了page cache后,文件的内容是以页面为单位的。所以,函数ext2\_file\_read需要判断读取的内容是否跨页了,如果读取的内容跨页了,那就要分开处理,每次处理一个页面,即当前循环仅仅读取到当前页的结尾,下一个循环再读取下一个页面上的内容。见14~17行代码。

函数ext2\_file\_read首先调用find\_page以inode和页面在文件内的偏移(即pos & PAGE\_MASK)的组合作为key在page cache中寻找页面,见第19~21行代码。如果页面已经在page cache中了,则跳转到标签found\_page处,调用memcpy\_tofs将页面中相应偏移处的内容复制到上层调用提供的buffer,见第35行代码。因为处理器使用虚拟地址访问内存,所以第34行代码调用page\_address将页面的物理地址转换为虚拟地址。然后更新相关变量,如果还有未读完的字节,则继续下一个循环。

如果应用程序读取的I/0数据尚未缓存,也就是在page cache中找不到相应的页面时,则ext2\_file\_read向内存管理子系统申请一个空闲页面,见23~26行代码。然后调用函数readpage,从块设备读取数据到这个页面,并将其加入page cache的hash表,见27~30行代码。然后,代码流程走到标签found\_page处,与前面相同,调用memcpy\_tofs复制页面内容,更新相关变量,继续下一个循环。

我们刚刚讨论过ext2文件系统的readpage函数ext2\_readpage,其调用函数ext2\_bmap结合访问位置和inode中i\_zone数组计算出从访问位置开始的一个页面对应的硬盘上的扇区号,存储在一个整型数组中,然后调用通用块层的函数bread\_page从硬盘读取数据到页面。我们来看一下函数bread\_page如何从硬盘读取数据到页面所属块的:

```
linux-1.3.53/fs/ext2/file.c
01 int bread page (unsigned long address, ..., int b[], int
size)
02 {
03
     struct buffer head *bh, *next,
*arr[MAX BUF PER PAGE];
     int block, nr;
04
05
06
     bh = create buffers(address, size);
07
     •••
08
     nr = 0;
09
     next = bh;
10
11
       struct buffer head * tmp;
12
       block = *(b++);
13
14
       tmp = get hash table(dev, block, size);
15
       if (tmp) {
```

```
16
         if (!buffer uptodate(tmp)) {
17
          ll rw block(READ, 1, &tmp);
18
           wait on buffer(tmp);
19
20
         memcpy(next->b data, tmp->b data, size);
21
         brelse(tmp);
22
         continue;
23
      }
24
       arr[nr++] = next;
25
       next->b dev = dev;
26
      next->b blocknr = block;
27
28
     } while ((next = next->b this page) != NULL);
29
30
     if (nr)
31
       read buffers(arr,nr);
32
33 }
34
35 static void read buffers(struct buffer head * bh[], int
nrbuf)
36 {
37
     11 rw block(READ, nrbuf, bh);
38
39 }
```

首先看第6行的函数create\_buffers,这个函数我们之前讨论过,其用来将每个页面需要划分为若干个块。然后函数bread\_page循环处理每一个块,同一个页面所属的块组成一个链表,使用结构体buffer\_head中的字段b\_this\_page相连,所以循环结束的条件就是当字段b\_this\_page为空时,如第28行代码所示。

对于每一个块,可能已经存在内存中了,所以函数bread\_page首先尝试从hash表中寻找这个块。如果找到了对应的块,检查其数据是

否和硬盘上的数据一致,如果不一致,则调用驱动层的接口从硬盘读取数据,然后将数据复制过来。见代码14~23行。

对于那些不在内存中的块,第26行代码设置块对应硬盘上的起始扇区号,第24行将块存储到数组arr中,组织好块后,第31行调用函数read\_buffers统一从硬盘读取数据。函数read\_buffers调用驱动层提供的接口11\_rw\_block请求硬盘控制器从硬盘读取数据。

#### 5. 1. 5 bio

在之前的讨论中,我们看到,最初Linux使用数据结构 buffer\_head作为基本的I/0单元的,但是随着raw I/0、direct I/0的 出现,尤其是后来又出现了复杂的LVM、MD、RAID,甚至是基于网络的 块设备,这时Linux需要一个更灵活的I/0数据结构,可以在这些复杂 的块设备的不同层次之间传递、分割、合并I/0数据等。所以,Linux 设计了更通用、更灵活的数据结构bio来作为基本的I/0单元:

```
linux-2.5.1/include/linux/bio.h

struct bio_vec {
    struct page *bv_page;
    unsigned int bv_len;
    unsigned int bv_offset;
};

struct bio {
    sector_t bi_sector;
    ...
    struct bio_vec *bi_io_vec; /* the actual vec list */
    ...
};
```

每个bio表示一段连续扇区,字段sector表示起始扇区号。由于对应于物理上连续扇区的数据可能存在于多个不连续的内存段中,因此结构体bio中使用一个数组bio\_vec来支持这种需求,数组bio\_vec中的

每个元素代表一段连续的内存,数组bio\_vec中存储多个不连续的内存段。

相应地, request中存储I/0数据的字段也从buffer\_head更新为bio:

之前使用buffer\_head创建request的方式也需要转变,buffer\_head需要转换为bio再传递给创建request的函数。以submit\_bh函数为例,在使用bio之前,其将buffer\_head传递给创建request的函数:

```
linux-2.5.0/drivers/block/ll_rw_blk.c

void submit_bh(int rw, struct buffer_head * bh)
{
    ...
    generic make request(rw, bh);
```

}

而使用bio后,buffer\_head需要首先转换为bio,然后再传递给创建request的函数:

```
linux-2.5.1/drivers/block/ll_rw_blk.c

int submit_bh(int rw, struct buffer_head * bh)
{
    struct bio *bio;
    ...
    bio = bio_alloc(GFP_NOIO, 1);

    bio->bi_sector = bh->b_blocknr * (bh->b_size >> 9);
    bio->bi_dev = bh->b_dev;
    bio->bi_io_vec[0].bv_page = bh->b_page;
    bio->bi_io_vec[0].bv_len = bh->b_size;
    bio->bi_io_vec[0].bv_offset = bh_offset(bh);
    ...
    return submit_bio(rw, bio);
}

int submit_bio(int rw, struct bio *bio)
{
    generic_make_request(bio);
}
```

#### 5.1.6 I/O调度器

假设硬盘某个磁头在86柱面,接下来的I/0 request依次在如下柱面: 160、52、122、10、135、68、178。如果我们按照FCFS(先来先服务)的策略来调度,则磁头移动的轨迹如图5-6所示。

我们看到磁头移动有很多迂回。为了提高I/0效率,通用块层引入了I/0调度,对硬盘访问进行优化。其中一种典型的I/0调度算法就是使用电梯调度算法对请求进行排队,减少磁头寻道的距离。采用电梯调度算法,磁头移动的轨迹变化如图5-7所示,可以看到,磁头移动的距离减少了很多。



图5-6 FCFS策略的磁头寻道



图5-7 电梯调度算法的磁头寻道

除了使用电梯调度算法对请求进行排队外,每当新请求到来时, I/0调度器还将查找新请求访问的扇区是否与request队列中已有的某 个request访问的扇区相邻,如果相邻,则将相应的bio合并到已有 request中,进一步减少磁头的移动距离。代码如下所示:

```
linux-2.5.1/drivers/block/ll rw blk.c
static int make request (request queue t *q, struct bio
*bio)
    el ret = elevator->elevator_merge_fn(q, &req, head,
bio);
    switch (el ret) {
        case ELEVATOR BACK MERGE:
            req->biotail->bi next = bio;
            req->biotail = bio;
            goto out;
        case ELEVATOR FRONT MERGE:
            bio->bi next = req->bio;
            req->bio = bio;
            goto out;
        case ELEVATOR NO MERGE:
            if (req)
                insert here = &req->queuelist;
    }
    req->bio = req->biotail = bio;
    req->rq dev = bio->bi dev;
    add request(q, req, insert here);
out:
```

}

函数\_\_make\_request首先调用电梯调度算法查看新的请求是否可以与请求队列中已有的请求合并,其实就是查看扇区号是否相邻,有3种可能:

- 1)可以合并到请求队列中某个请求的后面,见代码中的 ELEVATOR\_BACK\_MERGE分支。即新bio的起始扇区号和请求队列中某个 请求的biotail指向的bio的起始扇区号相邻。这种情况下,将新bio直接追加到己有请求的bio队列中。
- 2)可以合并到请求队列中某个请求的前面,见代码中的 ELEVATOR\_FRONT\_MERGE分支。即新bio的起始扇区号和请求队列中某个 请求的bio队列的头的起始扇区号相邻。这种情况下,将新bio直接作 为已有请求的bio队列头。
- 3)最后一种情况是没有相邻的情况。那么电梯算法会返回一个合适的位置,即代码中的insert\_here,然后申请一个新的请求,使用bio进行初始化后,调用add\_request插入请求队列中insert\_here指定的位置。

#### 5.2 Virtio协议

使用完全虚拟化,Guest不加任何修改就可以运行在任何VMM上,VMM对于Guest是完全透明的。但每次I/O都将导致CPU在Guest模式和Host模式间切换,在I/O操作密集时,这个切换是影响虚拟机性能的一个重要因素。对于通过软件方式模拟的虚拟化而言,完全可以制定一个更加高效简洁地适用于软件模拟环境下的驱动和模拟设备交互的标准,于是Virtual I/O(简称Virtio)诞生了。与完全虚拟化相比,使用Virtio标准的驱动和模拟设备的交互不再使用寄存器等传统的I/O方式,而是采用了Virtqueue的方式传输数据。这种设计降低了设备模拟实现的复杂度,I/O不再受数据总线宽度、寄存器宽度等因素的影响,一次I/O传递的数据量不受限制,减少了CPU在Guest模式和Host模式之间的切换,提高了虚拟化的性能。

最初,广泛使用的Virtio协议版本是0.9.5。在Virtio 1.0之后,Virtio将设备的配置部分做了些微调,但是Virtio的核心部分保持一致。比如PCI接口的Virtio,将原来放在第1个I/0区域内的配置拆分成几个部分,每一部分使用一个capability表示,包括Common configuration、Notifications、ISR Status、Device-specific configuration等,使设备的配置更灵活、更易扩展。

Virtio的核心数据结构是Virtqueue, 其是Guest内核中的驱动和VMM中的模拟设备之间传输数据的载体。后续如无特别指出, "Guest内核中的驱动"将简称为驱动, "VMM中的模拟设备"将简称为设备。一个设备可以只有一个Virtqueue, 也可以有多个Virtqueue。比如对于网络设备而言,可以有一个用于控制的Virtqueue, 然后分别有一个或多个用于发送和接收的Virtqueue。所以,很多变量、状态都是perqueue的。

Virtqueue主要包含三部分: 描述符表(Descriptor Table)、可用描述符区域(Available Ring)、已用描述符区域(Used Ring)。 Virtio 1.0之前的标准要求这三部分在一块连续的物理内存上, Virtio 1.0之后就没有这个规定了,只要求这三部分各自的物理内存连续即可。

#### 5.2.1 描述符表

描述符表是Virtqueue的核心,由一系列的描述符构成。每一个描述符指向一块内存,如果这块内存存放的是驱动写给设备的数据,我们将这个描述符称为out类型的;如果是驱动从设备读取的数据,我们称这个描述符为in类型的。在前面I/O栈部分探讨驱动时,我们看到,无论是读还是写,都是驱动侧负责管理存储区,同样的道理,Virtqueue的管理也是由Guest内核中的驱动负责,它会管理这些内存的分配和回收。即使是in类型的内存块,也是由驱动为设备分配的,设备仅仅是向其中写入驱动需要的数据,驱动读取数据后自行回收资源。

描述符包括如下几个字段:

- 1) addr。字段addr指向存储数据的内存块的起始地址,为了让模拟设备理解这个地址,Guest填充这个地址时,需要将GVA转换为GPA。
- 2) len。对于out、in两个方向,描述符中的字段len有不同意 义。对于out方向的,len表示驱动在这个内存块中准备了可供设备读 取的数据量。对于in方向的,len表示驱动为设备提供的空白的存储区 的尺寸及设备至多可以向里面写入的数据量。

- 3) flag。用来标识描述符的属性,例如,如果这个描述符只允许有in方向的数据,即只承载设备向驱动传递的数据,那么flag需要加上标识VRING\_DESC\_F\_WRITE。除此之外,flag还有一个重要的作用,后面会进行介绍。
- 4) next。驱动和设备的一次数据交互,可能需要用多个描述符来表示,多个描述符构成一个描述符链(descriptor chain)。那么当前描述符是否是描述链的最后一个,后面是否还有描述符,我们要根据flag字段来判别。如果字段flag中有标识VRING\_DESC\_F\_NEXT,则表示描述符中的字段next指向下一个描述符,否则,当前描述符就是描述符链的最后一个描述符。

驱动除了需要向设备提供I/O命令、写入的起始扇区和数据外,还需要知道设备的执行状态。因此,描述符链既包含out类型的描述符,承载驱动提供给设备的I/O命令和数据,也包含in类型的描述符,将命令的执行状态写在其中,让驱动了解设备处理I/O的状态。

以驱动向设备写数据为例,描述符链包括一个header,header指向的内存块记录I/0命令写及起始的扇区号,无须记录写的扇区总数,因为模拟设备会根据数据描述符中的长度计算。接下来是I/0数据相关的描述符,一个request中可能合并了多个I/0 request,即使单个I/0 request也可能包含多个不连续的内存块,而每个单独的内存块都需要

一个描述符描述,所以数据相关的描述符可能有多个。最后一个是状态描述符,它记录设备I/0执行的状态,比如I/0是否成功了等。

描述符链的组织如图5-8所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 5.2.2 可用描述符区域

驱动准备好描述符后,需要有个位置记录哪些描述符可用。为此,Virtqueue中就开辟了一块区域,我们称其为可用描述符区域,这个"可用"是相对设备而言的。可用描述符区域的主体是一个数组ring,ring中每个元素记录的是描述符链的第一个描述符的ID,这个ID是描述符在描述符表中的索引。

驱动每次将I/0 request转换为一个可用描述符链后,就会向数组ring中追加一个元素,因此,在驱动侧需要知道数组ring中下一个可用的位置,即未被设备消费的段之后的一个位置,在可用描述符区域中定义了字段idx来记录这个位置。

在CPU从Guest模式切换到Host模式后,模拟设备将检查可用描述符区域,如果有可用的描述符,就依次进行消费。因此,设备需要知道上次消费到哪里了。为此,设备侧定义了一个变量last avail idx,记录可以消费的起始位置。

最初,数组ring是空的,last\_avail\_idx和idx都初始化为0,即指向数组ring的开头。随着时间的推移,将形成如图5-9所示的常态,数组ring中位于last\_avail\_idx和idx-1之间的部分就是未被设备处理的,我们将数组ring中的这部分称为有效区域。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 5.2.3 已用描述符区域

与可用描述符类似,设备也需要将已经处理的描述符记录起来, 反馈给驱动。为此,Virtio标准定义了另一个数据结构,我们称其为 已用描述符区域,显然,这个"已用"也是相对驱动而言的。已用描述符区域的主体也是一个数组ring,与可用描述符区域中的数组稍有 不同,已用描述区域数组中的每个元素除了记录设备已经处理的描述 符链头的ID外,因为设备可能还会向驱动写回数据,比如驱动从设备 读取数据、设备告知驱动写操作的状态等,所以还需要有个位置能够 记录设备写回的数据长度。

设备每处理一个可用描述符数组ring中的描述符链,都需要将其追加到已用描述符数组ring中,因此,设备需要知道已用描述符数组ring的下一个可用的位置,这就是已用描述符区域中变量idx的作用。同理,在驱动侧定义了变量last\_used\_idx,指向当前驱动侧已经回收到的位置,位于last\_used\_idx和idx-1之间的部分就是需要回收的,我们称其为有效已用描述符区域,如图5-10所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 5.2.4 Virtio设备的PCI配置空间

Virtio设备可以支持不同的总线接口。有些嵌入式设备不支持PCI总线,而是使用MMIO的方式,一些如S/390的体系结构,既不支持PCI也不支持MMIO,而是使用channel I/O, Virito协议定义了对这些接口的支持。

因为PCI是最普遍的方式,所以这里以PCI为例进行讨论。基于PCI总线的Virtio设备有特殊的Vendor ID和Devcie ID,Vendor ID是0x1AF4,Device ID的范围从0x1000到0x103F。就像PCI设备都有自己的配置空间一样(配置空间就是一些支持PCI设备配置的寄存器集合),Virtio设备也有一些自己特殊的寄存器,包括一些公共的寄存器和与具体设备类型相关的寄存器。公共的寄存器在前,设备相关的紧跟其后,Virtio标准约定使用第1个BAR指向的I/0区域放置这些寄存器。公共的寄存器也称为Virtio header,包含如表5-1所示的寄存器。

表5-1 Virtio相关的配置空间

| 偏移 (Hex) | 寄存器             |  |
|----------|-----------------|--|
| 00       | Device Features |  |
| 04       | Guest Features  |  |
| 08       | Queue Address   |  |
| 0C       | Queue Size      |  |
| 0E       | Queue Select    |  |
| 10       | Queue Notify    |  |
| 12       | Device Status   |  |
| 13       | ISR Status      |  |

#### 其中:

- 1) Device Features寄存器是Virtio设备填写的,用来告诉驱动设备可以支持哪些特性。
- 2) Guest Features用来告知设备驱动支持哪些特性。通过Device Features和Guest Features这2个寄存器,Guest和Host之间就可以进行协商,做到不同版本驱动和设备之间的兼容。
- 3) Device Status表示设备的状态,比如Guest是否已经正确地驱动了设备等。
  - 4) ISR Status是中断相关的。

- 5) Queue Address表示Virtqueue所在的地址,这个地址由驱动分配,并告知设备。
- 6) Queue Size表示Virtqueue的描述符表中描述符的个数,设备端初始化队列时会设置。
- 7)因为一个Virtio设备可能有多个Virtqueue,当某个操作是针对某个Virtqueue时,驱动首先要指定针对哪个Virtqueue,这就是Queue Select寄存器的作用。
- 8)在某个Virtqueue准备好后,驱动需要通知设备进行消费, Virtio标准采用的方式就是对某个约定地址进行I/O,触发CPU从Guest 切换到Host,这个约定的I/O地址就是Queue Notify寄存器。

#### 5.3 初始化Virtqueue

在执行具体的I/O前,需要先搭建好承载数据的基础设施 Virtqueue。Virtio协议规定,Guest的内核驱动是Virtqueue的 owner。

在前面I/O栈部分探讨驱动时,我们看到,在向设备写数据时,驱动负责将cache中的数据写入硬盘的寄存器;从设备读取数据时,驱动负责从硬盘的寄存器读取数据,然后写入cache中对应的buffer。无论是读还是写,设备都不参与buffer的管理,所以从这个角度讲,Virtqueue更适合由Guest内核中的驱动管理。

从另外一个角度,从Guest一侧可以方便地将虚拟地址(GVA)转换为物理地址(GPA),VMM拿到GPA后,很容易将GPA转换为HPA。但是反过来,在VMM中分配一块地址,几乎不可能将HPA转换为Guest可以识别的虚拟地址(GVA)。

既然驱动是Virtqueue的owner,那么Virqueue的初始化就需要驱动来负责。我们在驱动一个真实的物理硬盘时,需要从硬盘获取具体的参数,比如硬盘的磁头、柱面等信息。Virtio协议也规定如Virtqueue的size等由模拟设备负责定义,而这些参数在设备的配置空间中,因此,驱动首先使用pci iomap函数将Virtio设备的配置映射到

内核,Virtio标准约定从第1个I/0区域的起始位置开始放置设备的配置,所以驱动传给pci\_iomap的第2个参数的值为0,即使用第一个bar,也就是第一个I/0区域。这样,驱动就可以访问Virtio header获取Virtqueue的各种参数了。接下来,驱动调用函数find\_vq开启Virtqueue的初始化过程:

设备可能有多个队列,例如典型的网络设备中可能有分别用于收发的队列,且每个收发也可能使用多个队列。因此,在初始化队列前,首先需要通知设备接下来的初始化过程是针对哪个队列的。以Virtio blk为例,其仅使用了一个队列,所以上面代码中传递给函数find\_vq的第2个参数是0,表示初始化第1个队列。驱动通过写Virtio

header中的Queue Select寄存器的方式通知设备后续的操作是针对哪个队列的:

```
commit 3343660d8c62c6b00b2f15324ef3fcb6be207bfa
virtio: PCI device
linux.git/drivers/virtio/virtio_pci.c
static struct virtqueue *vp_find_vq(struct virtio_device
*vdev,
unsigned index, void (*callback)(struct virtqueue *vq))
{
    ...
    iowrite16(index, vp_dev->ioaddr +
VIRTIO_PCI_QUEUE_SEL);
    ...
}
```

模拟设备收到驱动写寄存器VIRTIO\_PCI\_QUEUE\_SEL后,将记录下驱动操作的队列索引,后续驱动操作队列时,使用这次设置的索引去Virtqueue中索引对应的队列:

```
commit a2c8c69686be7bb224b278d4fd452fdc56b52c3c
kvm,virtio: add scatter-gather support
kvmtool.git/blk-virtio.c
static bool blk_virtio_out(struct kvm *self, uint16_t
port,
void *data, int size, uint32_t count)
{
    unsigned long offset;
    offset = port - IOPORT_VIRTIO;
    switch (offset) {
    ...
    case VIRTIO_PCI_QUEUE_SEL:
        device.queue_selector = ioport__read16(data);
        break;
    ...
}
```

接下来,驱动就需要为Virtqueue分配内存空间了。我们知道, Virtqueue的主体是描述符表,就像驱动一个真实的物理硬盘时,需要 从硬盘获取磁头、柱面等信息一样,Virtio驱动需要从设备读取描 Virtqueue的描述符信息:

模拟设备收到驱动写寄存器VIRTIO\_PCI\_QUEUE\_NUM后,将根据驱动之前选择的Virtqueue,将相应的队列的描述符数量返回给驱动:

```
offset = port - IOPORT_VIRTIO;
switch (offset) {
...
case VIRTIO_PCI_QUEUE_NUM:
    ioport__write16(data, VIRTIO_BLK_QUEUE_SIZE);
    break;
...
};
...
};
```

根据宏VIRTIO\_BLK\_QUEUE\_SIZE的定义可知, Virtio blk设备的 Virtqueue队列包含16个描述符。获得Virtqueue的描述符的的数量 后,就可以为Virtqueue分配内存了:

其中vring\_size是计算Virtqueue占用内存的函数:

```
commit 3343660d8c62c6b00b2f15324ef3fcb6be207bfa virtio: PCI device
```

```
linux.git/include/linux/virtio_ring.h

static inline unsigned vring_size(unsigned int num,
unsigned long pagesize)
{
    return ((sizeof(struct vring_desc) * num +
sizeof(__u16)
    * (2 + num) + pagesize - 1) & ~(pagesize - 1)) +
sizeof(__u16) * 2 + sizeof(struct vring_used_elem) * num;
}
```

#### 详细说明如下:

- 1)结构体为vring\_desc描述一个描述符,所以sizeof(struct vring\_desc)×num是num(VIRTIO\_BLK\_QUEUE\_SIZE)个描述符需要的内存。
  - 2) 可用描述符区域对应的结构体如下:

```
commit 3343660d8c62c6b00b2f15324ef3fcb6be207bfa
virtio: PCI device
linux.git/include/linux/virtio_ring.h

struct vring_avail
{
    __u16 flags;
    __u16 idx;
    __u16 ring[];
};
```

数组ring为可用描述符的集合,每个可用描述符占用2字节 (\_u16),当Virtqueue为空时,最多有num个可用描述符,加上变量

flags和idx,所以可用描述符区域需要的内存为num+2个\_\_u16,即 sizeof(u16)×(2+num)是可用描述符区域需要的内存。

3) 已用描述符区域对应的结构体如下:

```
commit 3343660d8c62c6b00b2f15324ef3fcb6be207bfa
virtio: PCI device
linux.git/include/linux/virtio_ring.h

struct vring_used_elem
{
    /* Index of start of used descriptor chain. */
    __u32 id;
    /* Total length of the descriptor chain which was used
(written to) */
    __u32 len;
};

struct vring_used
{
    __u16 flags;
    __u16 idx;
    struct vring_used_elem ring[];
};
```

数组ring为已用描述符的集合,每个已用描述符为一个结构体 vring\_used\_elem的实例,当Virtqueue为满时,最多将有num个已用描述符,加上变量flags和idx,所以可用描述符区域需要的内存为num个 sizeof(struct vring\_used\_elem),以及2个\_\_u16,即 sizeof(u16)×2+sizeof(struct vring used elem)×num。

分配好内存后,驱动需要按照Virtio的协议约定进行结构化:

```
commit 3343660d8c62c6b00b2f15324ef3fcb6be207bfa
virtio: PCI device
linux.git/drivers/virtio/virtio pci.c
static struct virtqueue *vp find vq(struct virtio device
unsigned index, void (*callback) (struct virtqueue *vq))
    vq = vring new virtqueue(info->num, vdev, info-
>queue,
                 vp notify, callback);
}
linux.git/drivers/virtio/virtio ring.c
struct virtqueue *vring new virtqueue (unsigned int num,
                      struct virtio device *vdev,
                      void *pages, ...)
{
    struct vring virtqueue *vq;
    vring init(&vq->vring, num, pages, PAGE SIZE);
    vq->num free = num;
    vq->free head = 0;
    for (i = 0; i < num-1; i++)
        vq->vring.desc[i].next = i+1;
}
linux.git/include/linux/virtio ring.h
static inline void vring init(struct vring *vr, unsigned
int num,
void *p, unsigned long pagesize)
    vr->num = num;
    vr->desc = p;
    vr->avail = p + num*sizeof(struct vring desc);
    vr->used = (void *)(((unsigned long)&vr->avail-
>ring[num]
```

```
+ pagesize-1) & ~(pagesize - 1));
}
```

初始状态,所有的描述符都是空闲的,所以可以看到free\_head指向第1个描述符,并且所有描述符都在free链表中。

结构体vring的字段desc指向字符描述符表,这里参数p指向的就是前面分配的内存区的起始位置。可用描述符区域位于num个描述符之后的位置,所以我们可以看到avail指向的是从p开始预留了num个描述符的位置。在可用描述符区域之后是已用描述符区域,所以used指向avail中数组ring的最后一个元素之后,而且是按照页面对齐的位置。

分配好Virtqueue的内存后,需要将Virtqueue的地址告知设备。 根据前面讨论的Virtio设备的配置空间可知,在Virtio header的偏移 0x8处,即Virtqueue地址寄存器VIRTIO\_PCI\_QUEUE\_PFN处,约定的是 Queue Address,所以驱动向这个寄存器中写入Virtqueue的地址:

设备侧收到驱动侧传递过来的Virtqueue的地址后,也将开启设备侧的Virtqueue的初始化工作,为后续基于Virtqueue的具体操作做好准备:

```
commit 258dd093dce7acc5abe7ce9bd55e586be01511e1
kvm: Implement virtio block device write support
kvmtool.git/blk-virtio.c
static bool blk virtio out(struct kvm *self, uint16 t
void *data, int size, uint32 t count)
    unsigned long offset;
    offset
            = port - IOPORT VIRTIO;
    switch (offset) {
    case VIRTIO PCI QUEUE PFN: {
        struct virt queue *queue;
        void *p;
        queue =
&device.virt queues[device.queue_selector];
        queue->pfn = ioport read32(data);
        p = guest_flat_to_host(self, queue->pfn << 12);</pre>
        vring init(&queue->vring, VIRTIO BLK QUEUE SIZE,
p, 4096);
        break;
    }
    ...
    };
}
```

设备首先根据之前驱动设置的队列索引queue\_selector选择对应的队列。

然后读取驱动侧为Virtqueue分配的地址。驱动传递过来的是以页面尺寸为单位的地址,这里首先通过queue->pfn<<12将其转换为线性地址,转换后的线性地址是Guest的物理地址,即GPA,所以还需要将GPA转换为Host的虚拟地址,即HVA。转换逻辑非常直接,即从kvmtool为Guest分配的"物理内存"起始,加上这个线性偏移即可,函数guest\_flat\_to\_host就是用来完成这个转换的:

```
commit 258dd093dce7acc5abe7ce9bd55e586be01511e1
kvm: Implement virtio block device write support
kvmtool.git/include/kvm/kvm.h

static inline void *guest_flat_to_host(struct kvm *self,
unsigned long offset)
{
    return self->ram_start + offset;
}
```

最后设备按照Virtio标准的约定,调用函数vring\_init分别计算并设置了描述符区域、可用描述符区域、已用描述符区域的地址。vring\_init与我们前面讨论的驱动侧的代码一致,不再赘述。至此,驱动侧和设备侧协商好了传递数据的基础设施Virtqueue。

#### 5.4 驱动根据I/0请求组织描述符链

当驱动准备向设备传输数据时,其首先将需要传输的数据组织到一个或者多个描述符链中,每个描述符链可能包含一项或多项描述符。每填充一个描述符链,会将描述符链表中的第1项描述符的ID追加到可用描述符区域中的ring数组中。

我们来简单回忆一下前面探讨的内核的I/0栈。在I/0栈中,通用 块设备层将来自文件系统的bio组织到请求中,然后I/0调度层负责将 请求排入队列,为了减少磁头的寻道次数,其会按照电梯调度算法进 行排队,可能还伴随着merge等操作。然后块设备驱动会处理请求队列 中的请求,对于Virtio blk来讲,这个处理请求的函数是 do\_virtblk\_request,对于真实的物理设备,处理请求的函数将向物 理设备发起I/0操作,而对于使用Virtio协议的模拟设备, do\_virtblk\_request的使命是将请求组织为可用描述符区域的一段可 用描述符链:

```
commit 3343660d8c62c6b00b2f15324ef3fcb6be207bfa
virtio: PCI device
linux.git/drivers/block/virtio_blk.c

static int virtblk_probe(struct virtio_device *vdev)
{
    ...
    vblk->disk->queue =
blk_init_queue(do_virtblk_request,
```

```
&vblk->lock);
static void do virtblk request(struct request queue *q)
    while ((req = elv next request(q)) != NULL) {
        if (!do req(q, vblk, req)) {
    }
    •••
}
static bool do req(struct request queue *q, struct
virtio blk
*vblk, struct request *req)
    unsigned long num, out, in;
    struct virtblk req *vbr;
    vbr->req = req;
    if (blk fs request(vbr->req)) {
        vbr->out hdr.type = 0;
        vbr->out hdr.sector = vbr->req->sector;
        vbr->out hdr.ioprio = vbr->req->ioprio;
    } else if (blk pc request(vbr->req)) {
    sg init table(vblk->sg, VIRTIO MAX SG);
    sg set buf(&vblk->sg[0], &vbr->out hdr,
 sizeof(vbr->out hdr));
    num = blk rq map sg(q, vbr->req, vblk->sg+1);
    sg set buf(&vblk->sg[num+1], &vbr->in hdr,
 sizeof(vbr->in hdr));
    if (rq data dir(vbr->req) == WRITE) {
        vbr->out_hdr.type |= VIRTIO BLK T OUT;
        out = 1 + num;
        in = 1;
        vbr->out hdr.type |= VIRTIO BLK T IN;
        out = 1;
        in = 1 + num;
    }
```

```
if (vblk->vq->vq_ops->add_buf(vblk->vq, vblk->sg,
out, in, vbr)) {
    ...
}
```

在请求处理函数do\_virtblk\_request中,调用I/0调度层的函数 elv\_next\_request从请求队列逐个读取请求,然后调用函数do\_req处 理请求,do\_req的主要任务就是将请求组织为描述表链。我们简单回 顾一下I/0请求,一个请求代表对硬盘一段连续扇区的访问,但是内存中存储数据的部分可能是不连续的多段,一个I/0请求中的主要部分包括:

- 1) I/O命令,读或者写。
- 2) I/0访问的起始扇区。
- 3) I/O操作的扇区总数。
- 4)存储数据的内存区域,如果内存区域是不连续的,则包括多段内存区。

函数do\_req需要将request中的这些数据,组织到一个描述符链的多个描述符中。request包含一个bio链表,每个bio中可能还包含多个bio\_vec,内核中借用了一个数据结构scatterlist,来将这个立体的数据结构转换为一个平面的数据结构,scatterlist中的每一项对应一个bio\_vec,具体的转换函数为通用I/0层的blk\_rq\_map\_sg。事实上,

从语义上看,一个描述符链表就是一个scatterlist。所以函数do\_req 也借助数据结构scatterlist,将request中的各个部分组织到一个 scatterlist中,然后调用函数add\_buf将scatterlist填充到一个描述 符链表中。

我们看到,第一个描述符,或者说scatterlist的第一项,存放的是I/O request对应的命令、访问的起始扇区等,我们将其称为header描述符,其协议格式如下:

```
commit 3343660d8c62c6b00b2f15324ef3fcb6be207bfa
virtio: PCI device
linux.git/include/linux/virtio_blk.h

struct virtio_blk_outhdr
{
    /* VIRTIO_BLK_T* */
    __u32 type;
    /* io priority. */
    __u32 ioprio;
    /* Sector (ie. 512 byte offset) */
    __u64 sector;
};
```

但是请注意,与前面块设备驱动一节相比,这其中没有传递访问的扇区总数。实际上,对于Virtio协议来讲,没有必要显示传递总的扇区数。每个描述符中都包含一个len字段,用来记录描述符中I/0数据的长度。有了起始扇区号,又知道每个描述符读写的I/0数据长度,而且每个request读写的是连续的磁盘扇区,所以模拟设备处理每个描

述符时,基于起始扇区,依次叠加I/0的长度即可知道每个描述符对应的磁盘物理扇区数,具体细节我们在模拟设备一侧探讨。

在header之后就是数据块,do\_req调用通用I/0层的函数 blk\_rq\_map\_sg将request的bio链表,以及每个bio中的bio\_vec组织为 scatterlist项,每个scatterlist项对应一个bio\_vec,追加到 scatterlist中。

最后,设备需要将操作是否成功反馈给驱动I/0。对于写操作,增加了1个in方向的用于设备向驱动反馈I/0执行状态的描述符状态描述符;对于读操作,则是在num个in方向的用于承载数据的描述符后,额外加上了1个in方向状态描述符。状态描述符中的内容仅仅是一个I/0的执行状态:

```
commit 3343660d8c62c6b00b2f15324ef3fcb6be207bfa
virtio: PCI device
linux.git/include/linux/virtio_blk.h

struct virtio_blk_inhdr
{
   unsigned char status;
};
```

准备好scatterlist后,do\_req调用函数add\_buf组织可用描述符链:

```
commit 3343660d8c62c6b00b2f15324ef3fcb6be207bfa
virtio: PCI device
linux.git/drivers/virtio/virtio ring.c
static int vring add buf(struct virtqueue * vq,
             struct scatterlist sq[],
             unsigned int out,
             unsigned int in,
             void *data)
{
    struct vring virtqueue *vq = to_vvq(_vq);
    unsigned int i, avail, head, uninitialized var(prev);
    vq->num free -= out + in;
    head = vq->free head;
    for (i = vq->free head; out; i = vq-
>vring.desc[i].next,
out--) {
        vq->vring.desc[i].flags = VRING DESC F NEXT;
        vq->vring.desc[i].addr = sg phys(sg);
        vq->vring.desc[i].len = sg->length;
        prev = i;
        sg++;
    for (; in; i = vq->vring.desc[i].next, in--) {
        vq->vring.desc[i].flags =
 VRING DESC F NEXT | VRING DESC F WRITE;
        vq->vring.desc[i].addr = sg phys(sg);
        vq->vring.desc[i].len = sq->length;
        prev = i;
        sg++;
    /* Last one doesn't continue. */
    vq->vring.desc[prev].flags &= ~VRING DESC F NEXT;
    /* Update free pointer */
    vq->free head = i;
    /* Set token. */
    vq->data[head] = data;
    avail = (vq->vring.avail->idx + vq->num added++) %
 vq->vrinq.num;
    vq->vring.avail->ring[avail] = head;
```

函数vring\_add\_buf从free的描述符链表头部取出一段长度为out+in个描述符的描述符链作为可用描述符链。然后使用scatterlist中的每一项逐个去设置可用描述符链中的每个描述符。对于in方向的描述符,其flags字段中包含VRING\_DESC\_F\_WRITE,表示这是一个设备写给驱动I/0执行状态的反馈。

需要留意的是描述符的字段addr,为了使模拟设备能够识别,不能使用存储数据区的GVA,而是需要使用GPA。所以就是为什么调用函数sg phys获取scatterlist中的项的物理地址的原因。

新增加的这段描述符链将被追加到ring数组的末尾。由于request 队列可能有多个request,所以一次处理可能追加多个描述符链,因此 队列中有个字段num\_added用来计算追加的可用描述符链的个数,每追加一个,变量num\_added增1,每次从驱动侧切换到设备侧时变量 num\_added复位。avail中的idx+vq->num\_added就是当前ring数组的 末尾空闲的元素。head指向的就是新增这段可用描述符链的头部,所以新增加的项指向head开头的这段描述符链。

除了组织request对应的可用描述符链,需要特别指出的是这条语句:

这条赋值语句的右值data是函数do\_req传递给do\_req的最后一个参数,即封装了I/0 request的virtblk\_req。这条语句的意义是以可用描述符链的header对应的ID为索引,在结构体vring\_virtqueue中的数组data中,记录了这个可用描述符链对应的virtblk\_req,本质上,就是记录了描述符链对应的I/0 request。为什么需要记录这个request呢?在设备侧处理完可用描述符链后,其会将已处理的描述符链的header ID记录到已用描述符数组中,这样,当切回到Guest侧后,驱动以已用描述符述数字中记录的ID为索引,在vring\_virtqueue中的数组data中索引到相应的I/0 request,对I/0 request进行收尾工作,比如唤醒阻塞在这个I/0上的任务。

#### 5.5 驱动通知设备处理请求

在完全模拟的场景下,Guest的I/O操作很自然地就会被VMM捕捉到,因为Guest一旦进行I/O操作,将触发CPU从Guest模式切换到Host模式。但是使用了Virtio后,Guest进行I/O时,是利用Virtqueue传输数据,并不会进行如完全模拟那样的I/O操作,CPU不会执行如out或者outs这样的I/O指令,因此不会触发CPU从Guest模式切换到Host模式。

因此,对于使用Virtio标准的设备,不能再依靠I/O指令自然地触发VM exit了,而是需要驱动主动触发CPU从Guest模式切换到Host模式。为此,Virtio标准在Virtio设备的配置空间中,增加了一个Queue Notify寄存器,驱动准备好Virtqueue后,向Queue Notify寄存器发起写操作,从而触发CPU从Guest模式切换到Host模式,KVM拿到控制权后,根据触发I/O的地址,知道是Guest已经准备好Virtqueue了,设备应该开始I/O了。

回到Virtio blk驱动,驱动遍历了request队列后,如果有request,在将request组织为可用描述符链后,驱动将触发CPU从Guest模式向Host模式切换,代码如下:

commit 3343660d8c62c6b00b2f15324ef3fcb6be207bfa

virtio: PCI device

linux.git/drivers/block/virtio blk.c

```
static void do virtblk request(struct request queue *q)
    while ((req = elv next request(q)) != NULL) {
    }
        vblk->vq->vq ops->kick(vblk->vq);
}
linux.git/drivers/virtio/virtio ring.c
static void vring kick(struct virtqueue * vq)
    vq->vring.avail->idx += vq->num added;
    vq->num added = 0;
    if (!(vq->vring.used->flags &
VRING USED F NO NOTIFY))
        /* Prod other side to tell it about changes. */
        vq->notify(&vq->vq);
}
linux.git/drivers/virtio/virtio pci.c
static void vp notify(struct virtqueue *vq)
    iowrite16(info->queue index, vp dev->ioaddr +
VIRTIO PCI QUEUE NOTIFY);
}
```

在函数vring\_kick中,在触发切换前,驱动更新了可用描述符链中的变量idx,其中num\_added是处理的request的数量,也是增加的可用描述符链的数量。驱动同时也向notify寄存器写入了队列的索引,告知设备侧可以处理哪个队列的request了。

### 5.6 设备处理I/0请求

CPU从Guest切换到Host后,VMM根据寄存器地址,发现是驱动通知模拟设备开始处理I/0,则将请求转发给具体的模拟设备,以Virtioblk为例,其根据写入的队列索引,找到具体的队列,并开始处理驱动的I/0 request:

```
commit a2c8c69686be7bb224b278d4fd452fdc56b52c3c
kvm, virtio: add scatter-gather support
kvmtool.git/blk-virtio.c
struct virt queue {
   uint16 t last avail idx;
};
static bool blk virtio out(struct kvm *self, uint16 t
void *data, int size, uint32 t count)
   unsigned long offset;
    offset = port - IOPORT VIRTIO;
    switch (offset) {
    case VIRTIO PCI QUEUE NOTIFY: {
        struct virt queue *queue;
        uint16 t queue index;
        queue index = ioport read16(data);
        queue
&device.virt queues[queue index];
        while (queue->vring.avail->idx != queue-
```

```
>last_avail_idx) {
            if (!blk_virtio_request(self, queue))
                return false;
        }
        kvm__irq_line(self, VIRTIO_BLK_IRQ, 1);
        break;
    }
    ...
}
```

其中结构体avail中的idx指向有效可用描述符区域的头部,设备侧在队列的结构体中定义了一个变量last\_avail\_id用来记录已经消费的位置,也就是有效可用描述符区域的尾部。函数blk\_virtio\_out从notify寄存器中读出驱动写的队列索引,找到对应的队列,遍历其可用描述符区域,直到队列为空。blk\_virtio\_out调用函数blk\_virtio\_request处理每个可用描述符链。

模拟设备还要在消费完成后负责告知驱动可以进行回收了。因此,设备需要将消费完的描述符链填充到已用描述符区域。设备将消费的描述符链的第1个描述符的ID追加到已用描述符区域的数组ring中,已用描述符数组下标由已用描述符区域的变量idx标识。除了标识设备处理的是哪一个描述链之外,设备还需要更新设备处理的数据长度,以读操作为例,驱动需要知道成功读入了多少数据。

通常情况下,一个可用描述符链包含一个用于描述I/0基本信息的描述符,包括header区域,包括I/0命令(写还是读)、I/0的起始扇

区,多个存储I/0数据的数据描述符,接下来我们可以看到代码中使用了一个循环处理数据描述符,以及一个I/0执行的结果的状态描述符。 具体处理每个可用描述符链的代码在函数blk\_virtio\_request中:

```
commit a2c8c69686be7bb224b278d4fd452fdc56b52c3c
kvm, virtio: add scatter-gather support
kvmtool.git/blk-virtio.c
static bool blk virtio request(struct kvm *self,
struct virt queue *queue)
    struct vring used elem *used elem;
    struct virtio blk outhdr *req;
    uint16 t desc block last;
    struct vring desc *desc;
    uint16 t desc status;
    uint16 t desc block;
   uint32 t block len;
   uint32 t block cnt;
   uint16 t desc hdr;
   uint8 t *status;
   void *block;
   int err;
    int err cnt;
    /* header */
    desc hdr = queue->vring.avail->ring[
queue->last avail idx++ % queue->vring.num];
                    = &queue->vring.desc[desc hdr];
    desc
            = guest flat to host(self, desc->addr);
   req
    /* status */
    desc status = desc hdr;
    do {
        desc block last = desc status;
        desc status = queue-
>vring.desc[desc status].next;
    } while (queue->vring.desc[desc status].flags &
 VRING DESC F NEXT);
```

```
desc
                  = &queue->vring.desc[desc status];
             = guest flat to host(self, desc-
    status
>addr);
    /* block */
   desc_block = desc_hdr;
block_cnt = 0;
                 = 0;
   err cnt
   do {
        desc block = queue->vring.desc[desc block].next;
       desc = &queue->vring.desc[desc_block];
       block = guest flat to host(self, desc-
>addr);
       block len = desc->len;
        switch (req->type) {
        case VIRTIO BLK T IN:
           err = disk image read sector(self-
>disk image,
req->sector, block, block len);
           break;
        case VIRTIO BLK T OUT:
           err = disk image write sector(self-
>disk image,
 req->sector, block, block len);
           break;
        }
        if (err)
           err cnt++;
        req->sector += block len >> SECTOR SHIFT;
       block cnt += block len;
        if (desc block == desc block last)
           break;
    } while (true);
    *status = err cnt ? VIRTIO BLK S IOERR :
```

```
VIRTIO_BLK_S_OK;

   used_elem = &queue->vring.used->ring[
queue->vring.used->idx++ % queue->vring.num];
   used_elem->id = desc_hdr;
   used_elem->len = block_cnt;

   return true;
}
```

对于当前处理的队列,首先需要确认上次设备消费结束的位置。这个位置记录在队列的结构体变量last\_avail\_idx中。函数blk\_virtio\_request从队列的结构体中取出变量last\_avail\_idx,以其为索引,取出准备处理的可用描述符链的头,即第1个描述符。同时,变量last\_avail\_idx增加了1,也就是说,这个描述符链已经被从有效描述符区域中移除了。描述符中指向存储数据的地址addr为GPA,还需要将GPA转换为Host的虚拟地址HVA,函数guest\_flat\_to\_host就是用来完成这个转换的。

在处理描述符中的数据描述符前,函数blk\_virtio\_request将记录状态的内存地址也取了出来,最后会将I/0执行的状态写入这个地址。状态描述符位于描述符链的最后,所以会在代码中一直遍历到最后一个描述符。同样的,也需要调用函数guest\_flat\_to\_host将存储状态的地址的GPA转换为HVA。

接下来,代码中循环处理数据描述符。对于每个数据描述符,取出其存储数据的地址,并调用函数guest\_flat\_to\_host将存储数据的

地址GPA转换为HVA,并取出I/O数据的长度。然后调用虚拟机磁盘镜像相关的函数,根据I/O命令,将数据写入磁盘镜像文件,或者从磁盘镜像文件读入数据。然后更新下一次I/O访问的扇区,即代码中的req->sector。由于数据描述符中记录数据长度的变量是以字节为单位的,所以需要转换为以扇区为单位。一旦下一个描述符是状态描述符,则结束数据描述符的处理。

最后,根据I/0处理的结果,填充状态描述符。至此,一个可用描述符链处理完成。

同时,函数blk\_virtio\_request将这个刚刚处理完的描述符链,记录到已用描述符区域,当CPU从Host切换回Guest后,驱动可以知道哪些I/O request已经被设备处理完成。

#### 5.7 驱动侧回收I/0请求

当设备处理完I/O request后,需要通过向驱动发送中断的方式通知Guest。事实上,还存在一种驱动阻塞在虚拟机切出的位置同步等待从Host返回的方式,这种方式对于设备可以快速处理的场景,在延迟方面要比中断方式有优势,在这节的结尾我们会用一个代码片段进行展示。

设备侧在处理完I/O request后,将调用kvm\_irq\_line向Guest发起中断:

驱动收到设备通知后,继续后续的操作,比如,之前发起I/0 request的任务可能挂起等待数据的到来,对于这种情况,驱动需要唤醒等待读数据的任务。为此,通用块层提供了函数 end\_dequeued\_request来执行这些I/0操作的收尾工作,由于函数 end\_dequeued\_request的高版本比较复杂,我们以低版本为例,逻辑一目了然:

```
linux-0.10/kernel/blk_drv/blk.h

extern inline void end_request(int uptodate)
{
    if (CURRENT->bh) {
        CURRENT->bh->b_uptodate = uptodate;
        unlock_buffer(CURRENT->bh);
    }
    ...
    wake_up(&CURRENT->waiting);
    ...
}
```

基本上,在收到设备发送的I/0中断后,驱动侧需要做2件事:

- 1)找到设备已经处理完的I/O request,传递给通用块层的end\_dequeued\_request通知上层任务。
- 2) 既然I/O request已经处理完了, request对应的描述符链也就需要退出历史舞台了, 因此, 从已用描述符区域清除描述符链, 将其归还到空闲描述符链中。

vp\_interrupt会调用具体的Virtio设备提供的具体的中断处理函数。比如, Virtio blk驱动注册的中断处理函数为blk done:

```
...
}
end_dequeued_request(vbr->req, uptodate);
...
}
```

函数blk\_done遍历已用描述符区域,处理每个已用描述符链。对于每个已经消费的I/0 request,blk\_done检查其I/0是否执行成功,这里的status就是设备负责填充的in方向的状态描述符。然后blk\_done调用通用块层的end\_dequeued\_request唤醒等待I/0的任务。函数vring\_get\_buf从有效已用描述符区域的尾部开始,结构体vring\_virtqueue中的变量last\_used\_idx记录有效已用描述符区域的尾部。在每个已用描述符中,记录了已经处理的描述符链头的ID。之前在驱动根据I/0 request组织描述符链时,已经以描述符链头的ID为索引,在结构体vring\_virtqueue的数组data中记录了描述符链对应的I/0 request。所以,这里获取描述符链头的ID后,以其为索引,可以在结构体vring\_virtqueue的数组data中索引到具体的I/0 request:

```
commit 3343660d8c62c6b00b2f15324ef3fcb6be207bfa
virtio: PCI device

linux.git/drivers/virtio/virtio_ring.c

static void *vring_get_buf(struct virtqueue *_vq,
unsigned int *len)
{
    struct vring_virtqueue *vq = to_vvq(_vq);
    void *ret;
    unsigned int i;
    ...
```

```
i = vq->vring.used->ring[vq->last_used_idx%vq-
>vring.num].id;
...
    ret = vq->data[i];
    detach_buf(vq, i);
    vq->last_used_idx++;
    END_USE(vq);
    return ret;
}
```

vring\_get\_buf将索引到的I/0 request返回给上层,自增 last\_used\_idx, 去掉这个处理完的已用描述符, 然后调用detach\_buf 将处理完的这个I/0 request对应的描述符链归还到空闲的描述符链的 头部:

```
commit 3343660d8c62c6b00b2f15324ef3fcb6be207bfa
virtio: PCI device
linux.git/drivers/virtio/virtio ring.c
static void detach buf(struct vring virtqueue *vq,
unsigned int head)
    unsigned int i;
    i = head;
    while (vq->vring.desc[i].flags & VRING DESC F NEXT) {
        i = vq->vring.desc[i].next;
        vq->num free++;
    }
    vq->vring.desc[i].next = vq->free_head;
    vq->free head = head;
    /* Plus final descriptor */
    vq->num free++;
}
```

我们刚刚提及了还有不通过设备发送中断的情况,比如网络设备的一些简单命令请求,模拟设备可以很快执行完成。对于Guest来讲,在向设备发出request后,静待设备完成的代价要小于进程上下文切换的代价,因此适合使用同步回收方式。也就是说,Guest发出request后,一直轮询设备是否执行完毕,而不是切换到其他任务运行。

如果模拟设备端的操作是长耗时的,采用同步的方式会导致Guest中的其他任务长时间得不到执行,这样显然不合适。对于这种情况,采用异步的方式更为合理。也就是说,Guest向设备发出request后,不再是当前任务霸占CPU轮询设备是否处理完request,而是把CPU让给其他任务,切换到其他任务运行,直到收到设备的中断,才进行回收。下面是同步等待设备处理request的例子:

```
commit 2a41f71d3bd97dde3305b4e1c43ab0eca46e7c71
virtio_net: Add a virtqueue for outbound control commands
linux.git/drivers/net/virtio_net.c

static bool virtnet_send_command(...)
{
    ...
    vi->cvq->vq_ops->kick(vi->cvq);
    ...
    while (!vi->cvq->vq_ops->get_buf(vi->cvq, &tmp))
        cpu_relax();
    ...
}
```

#### 5.8 设备异步处理I/0

前面讨论的模拟设备中的I/O处理都是同步的,也就是说,当驱动发起I/O通知VIRTIO\_PCI\_QUEUE\_NOTIFY后,触发VM exit,在控制权从Guest转换到kvmtool中的模拟设备后,一直要等到模拟设备处理完I/O,模拟设备才调用kvm\_\_irq\_line向Guest发送中断,CPU才会从模拟设备返回到Guest系统。可见,在模拟设备进行I/O时,Guest系统是被block住的,如图5-11所示。



图5-11 设备同步处理I/O

而在真实的块设备中,操作系统只是挂起发起I/O的任务,继续运行其他就绪任务,而不是把整个系统都block住。所以,模拟设备的 I/O处理过程也完全可以抽象为另外一个线程,和VCPU这个线程并发执行。在单核系统上,I/O处理线程和VCPU线程可以分时执行,避免 Guest系统长时间没有响应;在多核系统上,I/O处理线程和VCPU线程 则可以利用多核并发执行。在异步模式下,VCPU这个线程只需要告知

一下模拟设备开始处理I/0,然后可以迅速地再次切回到Guest。在模拟设备完成I/0处理后,再通过中断的方式告知Guest I/0处理完成了。这个过程如图5-12所示。



图5-12 设备异步处理I/O

起初, Virtio blk使用了一个单独的线程处理I/0,后来, kvmtool增加了一个线程池。每当I/0来了之后,会在队列中挂入线程

池,然后唤醒线程处理任务。线程池的实现我们就不详细介绍了,我们仅关注Virtio blk设备处理I/0逻辑的变迁:

```
commit fb0957f29981d280fe890b7aadcee4f3df95ca65
kvm tools: Use threadpool for virtio-blk
kvmtool.git/virtio-blk.c
static bool virtio blk pci io out(struct kvm *self,
uint16 t port,
void *data, int size, uint32 t count)
    case VIRTIO PCI QUEUE PFN: {
        blk device.jobs[blk device.queue selector] =
          thread pool add jobtype (self, virtio blk do io,
queue);
        break;
    }
    case VIRTIO PCI QUEUE NOTIFY: {
        uint16 t queue index;
        queue index = ioport_read16(data);
thread pool signal work(blk device.jobs[queue index]);
        break;
    }
}
static void virtio blk do io(struct kvm *kvm, void *param)
    struct virt queue *vq = param;
    while (virt queue available(vq))
        virtio blk do io request(kvm, vq);
    kvm irq line(kvm, VIRTIO BLK IRQ, 1);
}
```

当Guest中的Virtio blk驱动初始化Virtqueue时,在将Virtqueue的地址告知模拟设备,即写I/O地址VIRTIO\_PCI\_QUEUE\_PFN时,我们看到模拟设备将创建一个job,job的callback函数就是之前同步处理部分的代码逻辑。每当Guest中的驱动通知设备处理I/O request,模拟设备会将这个job添加到线程池的队列,然后唤醒线程池中的线程处理这个job。通过这种方式,函数virtio\_blk\_pci\_io\_out不必再等待I/O处理完成,而是马上再次进入内核空间,切入Guest。在线程池中的某个线程处理完这个job,即函数virtio\_blk\_do\_io的最后,将调用kvm\_\_irq\_line向Guest注入中断,告知Guest设备已经处理完了I/O。使用异步的方式,即使执行长耗时I/O,Guest也不会被block,也不会出现不反应的情况,而且对于多核系统,可以充分利用多核的并发,处理I/O的线程和VCPU(Guest)分别在不同核上同时运行。

#### 5.9 轻量虚拟机退出

I/O处理异步化后,模拟设备中的I/O处理将不再阻塞Guest的运行。现在我们再仔细审视一下这个过程,寻找进一步优化的可能。事实上,无论I/O是同步处理,还是异步处理,每次Guest发起I/O request时,都将触发CPU从Guest切换到Host的内核空间(ring 0),然后从Host的内核空间切换到Host的用户空间(ring 3),唤醒 kvmtool中的I/O thread,然后再从Host的用户空间,切换到Host的内核空间,最后进入Guest。

我们知道,内核空间和用户空间的切换是有一定开销的,而切换到用户空间后就是做了一次简单的唤醒动作,那么这两次用户空间和内核空间的上下文切换,是否可以避免呢? KVM模块是否可以直接在内核空间唤醒用户空间的I/0处理任务呢?于是KVM的开发者们基于eventfd设计了一个ioeventfd的概念。eventfd是一个文件描述符,目的是快速、轻量地通知事件,可用于内核空间和用户空间,或者用户空间的任务之间的轻量级的通知。

在具体实现上,kvmtool中的模拟设备将创建一个eventfd文件, 并将这个文件描述符告知内核中的KVM模块,然后将监听在eventfd 上。当Guest因为I/O导致vm exit时,vm exit处理函数将不再返回到 用户空间,而是直接唤醒阻塞监听在eventfd等待队列上的kvmtool中

的监听线程,然后马上切回到Guest。使用eventfd后,CPU的状态流转过程简化为从Guest到Host的内核空间,然后马上再次流转到Guest,如图5-13所示。



图5-13 轻量虚拟机退出

下面,我们就具体探讨一下各过程的实现。

#### 5.9.1 创建eventfd

以Virtio blk为例,其为每个Virtqueue创建了一个eventfd,并将eventfd和设备及设备中的具体Virtqueue关联起来:

```
commit ec75b82fc0bb17700f09d705159a4ba3c30acdf8
kvm tools: Use ioeventfd in virtio-blk
kvmtool/virtio/blk.c
void virtio blk init(struct kvm *kvm, struct disk image
*disk)
{
  for (i = 0; i < NUM VIRT QUEUES; i++) {
    ioevent = (struct ioevent) {
      .io_addr = blk dev base addr +
VIRTIO PCI QUEUE NOTIFY,
      .io len = sizeof(u16),
      .fn = ioevent callback,
      .fd = eventfd(0, 0),
    };
        ioeventfd add event(&ioevent);
    }
}
```

其中,fd是kvmtool向内核申请创建的用于KVM内核模块和kvmtool进行通信的eventfd文件描述符,io\_addr是一个I/O地址,用来告诉内核当Guest写的I/O地址为VIRTIO\_PCI\_QUEUE\_NOTIFY时,唤醒睡眠在这个eventfd等待队列上的任务,fn是kvmtool中等待内核信号的线程,

被唤醒后,调用这个回调函数处理I/O。创建好eventfd后,kvmtool调用函数ioeventfd\_add\_event将eventfd以及与其关联的I/O地址等告知KVM内核模块:

```
commit ec75b82fc0bb17700f09d705159a4ba3c30acdf8
kvm tools: Use ioeventfd in virtio-blk

kvmtool/ioeventfd.c

void ioeventfd__add_event(struct ioevent *ioevent)
{
    ...
    if (ioctl(ioevent->fn_kvm->vm_fd, KVM_IOEVENTFD, &kvm_ioevent) != 0)
    ...
}
```

KVM模块收到用户空间发来的KVM\_IOEVENTFD命令后,将在内核空间创建一个I/0设备,并将其挂到I/0总线上。这个I/0设备相当于kvmtool中的模拟设备在内核空间的一个代理,其记录着I/0地址和eventfd实例的关联:

```
commit d34e6b175e61821026893ec5298cc8e7558df43a
KVM: add ioeventfd support
linux.git/virt/kvm/kvm_main.c
static long kvm_vm_ioctl(...)
{
    ...
    case KVM_IOEVENTFD: {
        ...
        r = kvm_ioeventfd(kvm, &data);
        break;
```

```
}
...
}
linux.git/virt/kvm/eventfd.c
int kvm_ioeventfd(struct kvm *kvm, struct kvm_ioeventfd *args)
{
    ...
    return kvm_assign_ioeventfd(kvm, args);
}
static int kvm_assign_ioeventfd(struct kvm *kvm, ...)
{
    ...
    kvm_iodevice_init(&p->dev, &ioeventfd_ops);
    ret = __kvm_io_bus_register_dev(bus, &p->dev);
    ...
}
```

当Guest发起地址为VIRTIO\_PCI\_QUEUE\_NOTIFY的I/O操作时,KVM模块中的VM exit处理函数将根据地址VIRTIO\_PCI\_QUEUE\_NOTIFY找到这个代理I/O设备,调用代理I/O设备的写函数,这个写函数将唤醒睡眠在代理设备中记录的与这个I/O地址对应的eventfd等待队列的kvmtool中的任务,处理I/O:

```
static int ioeventfd_write(struct kvm_io_device *this, ...)
{
    ...
    eventfd_signal(p->eventfd, 1);
    return 0;
}
linux.git/fs/eventfd.c

int eventfd_signal(struct eventfd_ctx *ctx, int n)
{
    ...
        wake_up_locked_poll(&ctx->wqh, POLLIN);
    ...
}
```

### 5.9.2 kvmtool监听eventfd

在创建好eventfd后,kvmtool创建了一个线程,调用epoll\_wait 阻塞监听eventfd,接受来自内核KVM模块的事件:

```
commit ec75b82fc0bb17700f09d705159a4ba3c30acdf8
kvm tools: Use ioeventfd in virtio-blk
kvmtool/ioeventfd.c
void ioeventfd add event(struct ioevent *ioevent)
    if (epoll ctl(epoll fd, EPOLL CTL ADD, event,
&epoll event) != 0)
}
static void *ioeventfd thread(void *param)
  for (;;) {
    int nfds, i;
    nfds = epoll wait(epoll fd, events,
IOEVENTFD MAX EVENTS, -1);
    for (\overline{i} = \overline{0}; i < nfds; i++) {
      ioevent->fn(ioevent->fn kvm, ioevent->fn ptr);
  }
}
```

当有POLLIN事件时,对应的callback将被执行(callback函数是ioevent\_callback)。ioevent\_callback就是用来通知线程池处理I/0

```
commit ec75b82fc0bb17700f09d705159a4ba3c30acdf8
kvm tools: Use ioeventfd in virtio-blk

kvmtool/virtio/blk.c

static void ioevent_callback(struct kvm *kvm, void *param)
{
   struct blk_dev_job *job = param;

   thread_pool__do_job(job->job_id);
}
```

#### 5.9.3 VM exit处理函数唤醒I/0任务

根据KVM内核模块的主体函数\_\_vcpu\_run中的while循环可见,如果函数vcpu\_enter\_guest返回0,那么代码逻辑将跳出循环,返回到用户空间发起运行虚拟机的指令。如果vcpu\_enter\_guest返回1,那么将再次进入while循环执行vcpu\_enter\_guest,直接返回Guest,即所谓的轻量级虚拟机退出:

```
commit d34e6b175e61821026893ec5298cc8e7558df43a
KVM: add ioeventfd support
linux.git/arch/x86/kvm/x86.c
static int vcpu run(...)
    r = 1;
    while (r > 0) {
        if (vcpu->arch.mp state == KVM MP STATE RUNNABLE)
            r = vcpu enter guest(vcpu, kvm run);
    }
static int vcpu enter guest(struct kvm vcpu *vcpu, ...)
{
    kvm x86 ops->run(vcpu, kvm run);
    r = kvm x86 ops->handle exit(kvm run, vcpu);
out:
    return r;
}
```

据函数vcpu\_enter\_guest的代码可见,vcpu\_enter\_guest的返回值就是vm exit handler的返回值。vm exit handler返回0或者1,完全依赖于vm exit handler是否可以在Host内核态处理VM exit。如果在内核态能处理,那么vm exit handler就返回1,函数\_\_vcpu\_run中的while循环就再次进入下一个循环,重新进入Guest;如果需要返回用户空间借助kvmtool处理,那么vm exit handler就返回0,函数\_\_vcpu\_run中的while循环终止,CPU返回到用户空间的kvmtool。

当Guest准备好Virtuqeue中的可用描述符链后,将通知设备处理 I/O request,通知的方式就是写I/O地址VIRTIO\_PCI\_QUEUE\_NOTIFY。 对于因I/O触发的VM exit,其handler是handle\_io。handle\_io将首先 调用函数kernel\_io看看这个I/O是否可以在内核空间处理完成:

```
commit d34e6b175e61821026893ec5298cc8e7558df43a
KVM: add ioeventfd support

linux.git/arch/x86/kvm/vmx.c

static int handle_io(struct kvm_vcpu *vcpu, ...)
{
    ...
    return kvm_emulate_pio(vcpu, kvm_run, in, size, port);
}

linux.git/arch/x86/kvm/x86.c

int kvm_emulate_pio(struct kvm_vcpu *vcpu, struct kvm_run *run, ...)
{
    ...
    if (!kernel_pio(vcpu, vcpu->arch.pio_data)) {
```

```
complete pio(vcpu);
        return 1;
    return 0;
}
static int kernel pio(struct kvm vcpu *vcpu, void *pd)
    int r;
    if (vcpu->arch.pio.in)
        r = kvm io bus read(&vcpu->kvm->pio bus,
             vcpu->arch.pio.port, vcpu->arch.pio.size,
pd);
    else
        r = kvm io bus write(&vcpu->kvm->pio bus,
 vcpu->arch.pio.port,vcpu->arch.pio.size, pd);
    return r;
linux.git/virt/kvm/kvm main.c
int kvm io bus write(struct kvm io bus *bus, gpa t addr,
...)
    int i;
    for (i = 0; i < bus->dev count; i++)
        if (!kvm iodevice write(bus->devs[i], addr, len,
val))
            return 0;
    return -EOPNOTSUPP;
}
linux.git/virt/kvm/iodev.h
static inline int kvm iodevice write(struct kvm io device
*dev,...)
    return dev->ops->write ? dev->ops->write(dev, addr,
1, v)
 : -EOPNOTSUPP;
```

前面,为kvmtool中的Virtio blk设备在KVM模块中注册代理设备时,其write函数为ioeventfd\_write,当调用这个函数时,在唤醒等待在eventfd的等待队列上的任务后,其返回了0,所以kvm\_iodevice\_write返回0,接着函数kvm\_io\_bus\_write返回0,进而函数kernel\_pio返回1,函数kvm\_emulate\_pio返回1,所以handle\_io返回值也为1。所以函数vcpu\_enter\_guest也将返回1,那么函数\_\_vcpu\_run将再次进入下一次while循环,CPU从Host的内核态直接切回Guest,节省了CPU上下文切换的开销。

# 第6章 网络虚拟化

云计算的蓬勃发展对网络需求发生了翻天覆地的变化。云服务提供商的数据中心承载着成千上万的不同租户的应用,租户希望快速地部署应用,应用对计算和存储资源的需求按需扩展、弹性伸缩,这意味着连接计算和存储的网络拓扑不断地发生变化。显然,传统网络技术是不可能满足这个需求的。云计算厂商需要以更加高效灵活的方式向租户提供动态变化的网络服务。

为了达到这个目的,需要在通用计算硬件的基础上,使用软件的方式虚拟专用的网络设备,组建虚拟网络提供给租户。每个租户得到的虚拟网络是相互独立、完全隔离的,通过云服务商提供的控制平台,租户可随意配置、管理自己的网络。

本章中,我们首先介绍了基于Overlay的虚拟网络的基本原理。然后,基于一个典型的Overlay网络的部署方案,我们从虚拟机访问外部主机、外部主机访问虚拟机两个方向,分别探讨了计算节点、网络节点上的网络虚拟化技术。

### 6.1 基于Overlay的虚拟网络方案

在云环境下,多租户共享一个物理网络,因此需要实现多租户网络隔离。我们可以使用VLAN技术实现在一个平坦网络结构中的隔离,但受限于VLAN标准中定义的VLAN ID的位数,最多只能分配4096个子网。另外,这种平坦的大二层网络,虚拟机和宿主机在相同的网段,无法为虚拟机划分私有的子网,因此限制了用户自定义网络的能力。基于Overlay网络,可以使网络拓扑变得立体,虚拟机网络可以基于IDC的物理网络,任意组建与物理机没有任何关系的子网,虚拟机的网络包作为宿主机网络包的payload,由物理机所在网络承载着在IDC网络内穿行。图6-1展示了一个典型的1台网络节点和2台计算节点的网络拓扑结构。



图6-1 基于Overlay网络的虚拟网络方案

在这个例子中,为了展示得典型一些,我们创建了2个子网,vm1和vm2属于一个子网,vm3属于另外一个子网,后面我们将基于这个环境进行讨论:

网络节点ip: 10.73.189.17/25 计算节点1: 10.76.36.36/25 计算节点2: 10.76.34.32/25

2个子网采用完全相同网段: 192.168.0.0/16

第1个子网的router和dhcp namespace: qdhcp-50f681b4-08a2-4915-a22c-d2de968d4928 qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92

第2个子网的router和dhcp namespace: qdhcp-2794f06c-98f2-45d4-8fd5-edd50b78c534 qrouter-a9da6c36-8aca-41d4-8ce6-2aa18feaccfc

vm1属于子网1,private ip:192.168.0.3 floating ip:10.75.234.7 vm2属于子网1,private ip:192.168.0.2 floating ip:10.75.234.3 vm3属于子网2,private ip:192.168.0.4 floating ip:10.75.234.26

### 6.1.1 计算节点

和局域网内的多台计算机需要连接到一台交换机一样,一个计算节点上可能有多个虚拟机属于一个局域网,彼此之间需要通信。而且,这些虚拟机还需要通过宿主机上的网络接口与外部通信,因此,需要有一个交换机将这些虚拟机和宿主机上的网卡连接起来。这里我们通过Open vSwitch (OVS) 创建了一个integration bridge,简称br-int。

在网络包传给虚拟机前,宿主机需要对网络包进行过滤。早期 Open vSwitch的实现不支持内核中的netfilter,无法通过iptables配置防火墙。而Linux内核中实现的桥支持netfilter,云计算中通常称 netfilter规则的集合为安全组(security group)。我们的示例采用了Linux桥方案,即在虚拟机和br-int之间增加一个Linux桥。为了连接Linux桥和OVS桥br-int,计算节点创建了veth类型的网络设备,一端添加到Linux桥,另外一端添加到OVS桥br-int。这两个桥不是OVS同类型的桥,所以不能使用连接OVS桥的patch类型的接口。较新的Open vSwitch在openflow层面支持了防火墙的功能。

那么为什么OVS不支持netfilter呢?软件虚拟的交换机的原理, 是在安装其上的网络设备的接收路径上安插了一个hook,从而将接收

到的网络包劫持到网桥中,而不是向上进入3层协议栈。下面是0VS在网络设备上安插hook的代码:

```
commit 58264848a5a7b91195f43c4729072e8cc980288d
openvswitch: Add vxlan tunneling support.
linux.git/net/openvswitch/vport-netdev.c
static struct vport *netdev_create(...)
{
    ...
    err = netdev_rx_handler_register(netdev_vport->dev,
netdev_frame_hook, vport);
    ...
}

static rx_handler_result_t netdev_frame_hook(...)
{
    ...
    netdev_port_receive(vport, skb);
    ...
}

static void netdev_port_receive(struct vport *vport, ...)
{
    ...
    ovs_vport_receive(vport, skb);
}
```

我们看到,函数netdev\_frame\_hook将调用ovs\_vport\_receive,进入Open vSwitch处理流程,在skb中提取信息,进行流表匹配等处理流程,之后并没有再次调用NF\_HOOK函数,从而避开了netfilter,也就绕开了iptables设置的这些规则。但是Linux桥则不是这样,在其执行网桥的逻辑时,会继续应用NF\_HOOK,因此,通过iptables设置的netfiler规则依然会生效:

如果使用的是平坦网络,那么网络包经过Open vSwitch桥br-int 后,就可以进入计算节点的网络协议栈,如同一个正常的网络包一样查找路由表,通过宿主机的物理网络接口进行发送。如果使用的是Overlay网络,那么就需要再增加一个Open vSwitch桥br-tun,负责完成隧道封装的功能。因为br-int桥和br-tun桥都属于Open vSwitch桥,为了传输更加高效,Open vSwitch实现了用于连接Open vSwitch桥的patch类型的接口。综上,计算节点2的网络部署方案如图6-2所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图6-2 计算节点的网络部署

我们看到很多网络设备命名都以字母q开头,比如qvb-xxx、qvo-xxx、qrouter-xxx、qdhcp-xxx,这是因为在Openstack的Havana版之前,网络项目的代号(code name)为Quantum,q就来自这里。但是,由于Quantum与一个基于磁带的数据备份系统的商标有冲突,于是项目代号改为现在的Neutron。qbr中的br,就是bridge的简写。qvb和qvo是一对veth设备,名字中的v就来自veth,b表示接在Linux桥这一侧,o表示接在Open vSwitch桥一侧。在网络节点上还会看到qr和qg开头的名字,其中r表示router一侧,字母g表示gateway一侧。

#### 1. 虚拟机和网桥的连接

从宿主机的角度,虚拟机就是一个普通的进程,那么如何将这个普通进程发出的网络包送到Linux桥呢?内核中实现了一个TUN/TAP模块,其为用户空间的程序提供一种虚拟网卡,类似于物理网卡,但是物理网卡是通过从网线收发数据包,而TUN/TAP虚拟的网络接口收发来自用户空间程序的网络包。这个模块的内部实现了两种类型的接口,一种是文件类型的接口,与用户空间程序交互;另外一种是网络设备类型的接口,与内核协议栈交互:

commit 58264848a5a7b91195f43c4729072e8cc980288d
openvswitch: Add vxlan tunneling support.
linux.git/drivers/net/tun.c
static int init tun init(void)

```
...
  ret = misc_register(&tun_miscdev);
  ...
}
static int tun_set_iff(struct net *net, struct file *file,
...)
{
    ...
    err = register_netdevice(tun->dev);
    ...
}
```

TUN/TAP模块注册的网络设备可以分别工作在2层和3层模式。对于我们这里的情景,虚拟机发出的是2层以太网包,因此TUN/TAP这个虚拟网卡需要工作在2层,即TAP模式。如果读者留意过传给Qemu的命令行参数,就会发现下面的参数,其目的就是设置TUN/TAP设备工作在2层模式:

-netdev tap

当VM所在的进程通过TAP的普通文件接口向TAP写入以太网包时,TAP模块如同从网卡收到以太网包一样处理,创建并组织接收数据的sk\_buffer,然后调用内核协议栈的接口netif\_rx\_ni向协议栈发送这个sk\_buffer。显然,这里需要将网络包装扮为attach在Linux桥上的TAP设备接收到的,这样才能在向上层协议栈传递时,进入Linux桥的hook函数的处理逻辑。那么如何做到这一点呢?秘密就在设置skb中的dev字段,见下面代码中的函数eth\_type\_trans:

```
commit 58264848a5a7b91195f43c4729072e8cc980288d
openvswitch: Add vxlan tunneling support.
linux.git/drivers/net/tun.c
static ssize t tun chr aio write(struct kiocb *iocb, ...)
  result = tun get user(tun, tfile, NULL, iv, ...);
static ssize t tun get user(struct tun struct *tun, ...)
  skb = tun alloc skb(tfile, align, copylen, linear,
noblock);
  case TUN TAP DEV:
    skb->protocol = eth type trans(skb, tun->dev);
 netif rx ni(skb);
linux.git/net/ethernet/eth.c
 be16 eth type trans(struct sk buff *skb, struct
net device *dev)
  skb->dev = dev;
}
```

### 2. br-int桥上不同子网虚拟机的隔离

运行于同一计算节点上的虚拟机可能属于不同的租户,或者属于同一个租户的不同子网,而不同子网可能使用相同的网段,比如两个子网都使用192.168.1.0/24。在这种情况下,可能会出现不同子网的虚拟机IP相同的情况,为了避免IP冲突,需要采用技术手段对子网进

行隔离。从br-int的角度看,这是一个平坦网络,需要使用VLAN隔离不同的子网。VLAN是802.1Q的标准定义的,格式如图6-3所示。



图6-3 VLAN Tag(802.1Q)格式

802. 1Q定义Tag安插在源MAC和Ethertype之间,Tag中0~11位作为 VLAN ID,可见,一个VLAN最多可以有4096个子网,4096个子网显然是 不足以支撑云计算这种拥有大量租户的环境,但是在一个计算节点范围内,我们可以使用其作为隔离方案。事实上,这个802. 1Q Tag应用于控制层面,0VS在控制面进行转发逻辑判断时使用,0VS内核的 datapath中并不会在数据包中安插802. 1Q Tag。

#### 3. br-tun桥上Overlay网络实现

如果使用的是平坦网络,那么经过Open vSwitch桥br-int后,就可以进入计算节点的网络协议栈,如同一个正常的网络包一样,查找路由表,通过物理网络设备进行发送。如果使用的是Overlay网络,那么就要再增加一个Open vSwitch桥,负责完成隧道的封装。

br-tun桥只是一个载体,依据采用GRE方案或者是VXLAN方案,向br-tun上添加相应类型的端口,由这个端口完成实际的隧道封装。我们的示例中使用的是VXLAN方案。VXLAN标准定义了一个所谓的MAC-in-UDP封装,即在原来子网的2层以太网帧外层,增加一个VXLAN头,然后作为UDP的payload,如图6-4所示。



图6-4 VXLAN封装格式

IANA(The Internet Assigned Numbers Authority)已经为 VXLAN分配了端口号4789,所以UDP头中的目的端口需要设置为4789。

VXLAN头使用了4个字节来表示VXLAN Network ID, 所以最多可以表示 16M个子网。下面是计算节点1(10.76.36.36)中br-tun桥上的一个 VXLAN端口的信息:

根据VXLAN端口vxlan-Oa49bdll信息可见,其将在计算节点 1 (10.76.36.36)和网络节点 (10.73.189.17)之间建立起一条隧道,虚拟机的以太网数据包作为隧道的payload,在其上传输。计算节点1 (10.76.36.36)和网络节点 (10.73.189.17)的br-tun桥上的 VXLAN端口可以看作是VXLAN Tunneling Endpoint,简称VTEP,完成网络包的封装与解封。

#### 4. VLAN ID和VXLAN ID的转换

br-int桥是一个平坦网络,使用VLAN方式隔离子网。br-tun桥是一个Overlay网络,使用VXLAN隔离。VLAN是宿主机范围的,VXLAN是全局范围的。因此网络包在br-int和br-tun之间穿行时,需要转换一下VLAN ID和VXLAN ID。那么VLAN ID和VXLAN ID是怎么映射的呢?假设

VXLAN ID5001~5010落在同一计算节点,那么只需要10个VLAN ID就足够了,比如分配VLAN ID 1对应VXLAN ID 5001, VLAN ID 10对应VXLAN ID 5010。下面就是计算节点2(10.76.34.32)上的br-tun桥上的部分流表片段:

```
[root@10.76.34.32 ~]# ovs-ofctl dump-flows br-tun
...
cookie=0x0, duration=5140243.744s, table=20,
n_packets=3170864, n_bytes=256569702, idle_age=0,
hard_age=65534,
priority=2,dl_vlan=1,dl_dst=fa:16:3e:d0:4d:04
actions=strip_vlan,set_tunnel:0x3,output:2
...
cookie=0x0, duration=2077502.190s, table=20,
n_packets=902, n_bytes=84648, idle_age=65534,
hard_age=65534,
priority=2,dl_vlan=3,dl_dst=fa:16:3e:69:9a:50
actions=strip_vlan,set_tunnel:0x4,output:2
...
```

根据流表可见,对于同样通过VXLAN端口2转发的数据包,对于VLAN ID是1的网络包,即d1\_vlan=1,设置其VXLAN ID为3,即set\_tunnel:0x3;对于VLAN ID是3的网络包,即d1\_vlan=3,设置其VXLAN ID为4,即set\_tunnel:0x4。

#### 5. UDP socket-4789

从虚拟机向外发送网络包时,经过br-tun上的VXLAN端口进行隧道包装后,网络包摇身一变,就如同宿主机发出的网络包一样,可以任由其在网络世界中穿行。那么对于宿主机接收的网络包,如何将其引

入br-tun桥?注意创建VXLAN端口的函数vxlan\_tnl\_create,当创建 VXLAN端口时,其创建了一个端口号为4789的UDP socket,这个socket 就是为接收网络包准备的。vxlan\_tnl\_create设置这个socket的回调 函数为vxlan\_rcv,当端口收到网络包时,其将调用VXLAN模块中实现 的回调函数vxlan\_rcv处理网络包,而vxlan\_rcv最终调用 ovs\_vport\_receive将接收到的网络包传递给OVS的datapath进行处 理,从而将宿主系统协议栈中收到的网络包劫持进了OVS交换机,网络包从此开始向目标虚拟机进发:

```
commit 58264848a5a7b91195f43c4729072e8cc980288d
openvswitch: Add vxlan tunneling support.
linux.git/net/openvswitch/vport-vxlan.c
const struct vport_ops ovs_vxlan_vport_ops = {
    .type = OVS_VPORT_TYPE_VXLAN,
    .create = vxlan_tnl_create,
    ...
};
static struct vport *vxlan_tnl_create(...)
{
    ...
    vs = vxlan_sock_add(net, htons(dst_port), vxlan_rcv, ...);
    ...
}
static void vxlan_rcv(struct vxlan_sock *vs, ...)
{
    ...
    ovs_vport_receive(vport, skb, &tun_key);
}
```

### 6.1.2 网络节点

虚拟机所在子网和外部网络之间属于不同网段,不同网段之间通信需要有一个路由器。所以,对于每个虚拟机所在的子网,在网络节点上需要为其创建一个软件模拟的路由器。这个路由器有2个网络接口,一面对接虚拟机子网,一面对接外网。在对接外网一侧,路由器接口(以qg开头)和网络节点的物理网卡连接在一个交换机br-ex上,虚拟机向外网发送的数据包可以直接经由宿主机的网络接口发送出去。在对接虚拟机子网一侧,路由器接口(以qr开头)连接在交换机br-int上。除了router,虚拟网络还需要为每个虚拟机子网提供DHCP服务器,DHCP服务器也连接在br-int桥上。虚拟机的网络数据包封装在隧道中,所以,对接虚拟机一侧,在br-int之后,还需要一个br-tun,其上创建了VXLAN端口,负责隧道的封装、解封操作。综上,网络节点上虚拟网络组件如图6-5所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 1. 网络命名空间

每个子网有自己的路由器和DHCP服务器,因此,我们在网络节点上分别创建了2个路由器和2个DHCP服务器。不同子网使用的可能是相同的网段,因此为了避免网段冲突,将路由器和DHCP服务器都放在单独的网络命名空间中以达到隔离的目的。在这个示例网络中,我们故意将2个子网配置为相同的网段192.168.0.0/16,这2个子网的网关都是192.168.0.1,如果不使用网络命名空间进行隔离,同一个协议栈内2个不同的网络设备不允许配置相同的网络地址。类似的,如果不使用网络命名空间进行隔离,在同一个网络中存在2个提供同一网段的DHCP服务器也会发生冲突。下面就是这2个子网的网关和DHCP服务器所在的网络命名空间:

[root@10.73.189.17 ~]# ip netns
qdhcp-2794f06c-98f2-45d4-8fd5-edd50b78c534
qrouter-a9da6c36-8aca-41d4-8ce6-2aa18feaccfc

qdhcp-50f681b4-08a2-4915-a22c-d2de968d4928 qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92

网络命名空间的思想很像面向对象。我们可以把协议栈比作一个 类,基于这个类可以实例化很多对象,每个对象是一个网络命名空 间,每个命名空间有自己的网络设备、路由表、netfilter规则等。一

个典型的例子是,因为各虚拟机子网对应的网关需要支持转发,所以 网关所在的命名空间打开了IP转发,而网络节点本身则不必打开IP转 发。下面是网络节点本身的转发设置,我们可以看到,其网络转发是 关闭的:

```
[root@10.73.189.17 ~]# cat /proc/sys/net/ipv4/ip_forward 0 vm1和vm2所在的子网的网关的设置如下,可见,其网络转发是打开的: [root@10.73.189.17 ~]# ip netns exec \ qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92 cat \ /proc/sys/net/ipv4/ip_forward 1
```

#### 2. Floating IP

采用Overlay方式部署的网络,虚拟机所在的子网是不能和外部进行通信的。为了解决这个问题,出现了Floating IP,即为虚拟机分配一个IDC网络中真实存在的IP,当虚拟机访问外部网络时,网关将网络数据包的源IP替换为Floating IP;而当外网访问虚拟机时,在通过网关时,网关将目的IP从Floating IP替换为虚拟机的私有IP,也称为Fixed IP。因此,网关需要具备SNAT/DNAT功能。

对于一个真实配置在某个网络设备上的IP,如果有ARP请求询问其对应的MAC地址,那么其所在的网络设备会进行ARP应答。但是,对于分配给虚拟机的Floating IP,其并没有一个真实对应的网络设备,那么谁来负责应答Floating IP的ARP请求?我们换个角度思考这个问

题,发往虚拟机子网的网络数据包,都需要发到虚拟路由器连接在brex桥上的qg接口,这也就意味着qg接口需要对其管辖的虚拟机子网的全部Floating IP的ARP请求做出ARP应答。我们可以通过设置qg接口的辅IP(Secondary IP),将所有属于其管辖的子网内的虚拟机的Floating IP全部配置到qg设备上,下面就是虚拟机vm1和vm2所在子网网关qg接口辅IP的设置:

```
[root@10.73.189.17 ~]# ip netns exec \
qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92 ip a
...
17: qg-2181253a-17: <BROADCAST,MULTICAST,UP,LOWER_UP> mtu
...
    link/ether fa:16:3e:58:f4:93 brd ff:ff:ff:ff:ff:ff
    inet 10.75.234.6/23 brd 10.75.235.255 scope global ...
    inet 10.75.234.7/32 brd 10.75.234.7 scope global ...
    inet 10.75.234.26/32 brd 10.75.234.26 scope global ...
...
```

当其他主机通过ARP询问Floating IP 10.75.234.7的MAC地址时,ARP广播包通过网络节点的xgbe0进入br-ex桥,qg-2181253a-17就会给出ARP应答。因此,为了使虚拟路由器上的qg接口可以收到ARP包,需要将宿主机的物理网络接口设置为混杂模式(promiscuous mode),将流经其的网络数据包照单全收,而不管网络包的目的MAC是否指向自身。这也是为什么将网络接口的物理网络接口、虚拟路由器的qg接口都连接在br-ex桥上的原因。

#### 3. br-ex桥上的内部接口br-ex

除了开启网络节点物理网卡(xgb0)的混杂模式外,还需要移除 xgb0的IP,否则从虚拟机子网发往本机的数据包将不能正确地进入本 机协议栈。当xgbe0安插到br-ex上后,会被0VS赋予一个钩子函数 rx\_hander(即netdev\_frame\_hook),当xgbe0收到网络包并向上层协议栈传递数据包前,将会首先调用这个rx\_nandler。 netdev\_frame\_hook收到包后,将截取数据包再次进入br-ex桥的转发流程,因为数据包的目的MAC是xgbe0,所以br-ex会将数据包转发到 xgbe0所在的端口,进而通过xgbe0南辕北辙地将数据包发送出去。那

么谁来负责将虚拟机发来的、通过物理机网卡xgbe0进入交换机br-ex

的数据包送达网络节点的VTEP,也就是VXLAN端口呢?在我们的示例方

案中,在br-ex上增加了一个OVS internel类型的接口br-ex:

 $[root@10.73.189.17 \sim] # ip a$ 

4: xgbe0: <BROADCAST,MULTICAST,UP,LOWER\_UP> mtu 1500 ...
link/ether 00:25:90:8b:6e:9e brd ff:ff:ff:ff:ff:
inet6 fe80::225:90ff:fe8b:6e9e/64 scope link
 valid\_lft forever preferred\_lft forever

7: br-ex: <BROADCAST, MULTICAST, UP, LOWER\_UP> mtu 1500 ... link/ether 00:25:90:8b:6e:9e brd ff:ff:ff:ff:ff:ff inet 10.73.189.17/25 brd 10.73.189.127 scope global ...

我们看到internal类型的端口br-ex几乎具备了物理网卡的全部属性,IP、MAC等都配置到了端口br-ex上。如此,当ARP请求通过物理网卡xgbe0进入br-ex桥时,端口br-ex将对发往网络节点的数据包做出应

答。换句话说,即通过xgbe0进入br-ex桥的数据包,如果目的IP是网络节点的,都将转发到端口br-ex。Open vSwitch不会为internal类型的接口设置rx\_handler,所以这样就避免xgbe0南辕北辙的问题。internel类型的接口并没有注册钩子函数,所以在调用netif\_rx向上层传递时,网络包将会顺利地进入上层协议栈。

#### 4. 虚拟机访问外部网络

图6-6展示了从虚拟机来的网络包如何经过网络节点发送到外部网络,这里展示的是控制层面逻辑意义上的网络包的流动,后面我们会看到,实际上在OVS的数据面不是这样一板一眼地转发的,所以图6-6中使用了虚线。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图6-6 虚拟机访问外部网络

来自虚拟机方面的网络包到达网络节点网卡xgbe0, br-ex桥将其转发到端口br-ex。这个OVS interne1类型的端口br-ex调用3层(网络层)的接收函数向本机协议栈传递网络数据包。

因为外层隧道是UDP协议,并且目标UDP端口是4789,所以经过3层后,网络包将进入UDP层的VXLAN端口。VXLAN端口的回调函数xlan\_rcv将网络包送到0VS的数据面。

br-tun桥通过连接br-int和br-tun的patch类型的接口,将网络包送到br-int桥。br-int桥将接收自patch-tun端口的网络包转发到端口qr,网络包进入vrouter。vrouter执行SNAT操作,即使用Floating IP修改网络包的源IP,然后通过qg接口将网络包发送到br-ex桥。br-ex将网络包转发到xgbe0,此后,虚拟机的网络包将按需发送到外网或IDC网络的其他子网。

#### 5. 外部网络访问虚拟机

图6-7展示了从外部来的网络包如何经过网络节点发往虚拟机,与图6-6类似,这里展示的也是控制层面逻辑意义上的网络包的流动,所以图中也使用了虚线。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图6-7 外部网络包访问虚拟机

来自外部的网络包到达网络节点的网卡xgbe0后,br-ex桥将其转发到端口qg,从而进入vrouter。vrouter进行DNAT操作,即使用fixed IP修改网络包的目的IP,然后通过接口qr将网络包送上br-int桥。br-int桥通过连接br-int和br-tun的patch类型的接口,将网络包送到br-tun桥。br-tun桥将网络包转发到vxlan端口,vxlan端口对虚拟机的网络包进行隧道封装。封装后的网络包目的IP就是目的虚拟机所在宿主机的IP地址,因此网络包摇身一变,成为普通IDC中的网络包,通过网络节点的协议栈向外发送就可以了。因为br-ex桥上的内部类型接口br-ex现在配置的是原xgbe0的IP,因此,网络节点的3层协议栈将选择br-ex接口向外发送网络包。br-ex桥将来自br-ex接口的网络包转发给xgbe0,网络包将进入IDC机房的物理交换机,最终到达目标虚拟机所在的计算节点。

### 6.1.3 Open vSwitch

在虚拟网络中,我们使用了多种技术支持软件定义网络架构,其中有一个核心的组件就是Open vSwitch。Open vSwitch可以分为2部分,一部分是用户空间的控制面,另外一个是内核空间的数据面,如图6-8所示。



图6-8 Open vSwitch架构

当Open vSwitch内核中的datapath收到数据包后,首先检查内核中的flow cache中是否已经有针对这类数据包的处理规则,如果没

有,那么则将这个包传递给用户空间的控制面,请求控制面做出逻辑决策。控制面解析数据包,进行流表匹配等工作,决策出如何处理这个数据包,比如增加或者移除VLAN Tag,封装、解封隧道头部信息,通过哪个端口转发等。然后将决策再下发到内核中的datapath,由datapath根据控制面的决策处理数据包。同时,datapath会在内核中的flow cache中缓存下决策逻辑,后续同类型的数据包到达时,就不必再传递到用户空间的控制面进行决策,而是直接在内核的datapath中直接处理。

#### 1. OpenFlow协议

起初,2层交换机采用MAC Learning的方式控制包的转发,决策逻辑和转发过程都烧写到交换机硬件中。然后,对外提供一些工具或协议可以进行控制,但大都只是一些基础配置而已。如果要进行功能的开发和升级,要么更换交换机,要么重新烧写软件,成本高昂,而且极不灵活。

随着云计算的发展,对于SDN的要求越来越高,人们已经不再满足于可配置的交互机制,而是需要根据需求对交换机进行编程,此时传统的交换机已经无法满足要求了。于是,交换机的开发者们将交换机的复杂逻辑,即控制逻辑,从交换机中剥离出来,通过软件实现,解决了新增功能的开发和升级问题,只将转发功能,即数据面,留在交换机中。为了支持控制面和数据面分离,出现了OpenFlow交换协议。

OpenFlow协议支持决策逻辑和数据包转发分离,控制逻辑完全运行在软件中,做出决策后,下发到交换机中的数据平面,控制数据包的转发。

OpenFlow的核心数据结构是流表(flow tables)。顾名思义,流表就是一系列表项的组合,每一个流表项包含2个主要部分,一个是匹配项(match fields),如源MAC、目的MAC、VLAN ID、VXLAN ID等;另外一个是匹配成功后采取的动作,OpenFlow的Spec中称为instructions或Action,如重定向到某个表项继续进行匹配、修改VXLAN ID,或者转发到某个端口等。此外,还有一些辅助信息,如优先级信息,当多个流表项存在时,按优先级的顺序进行匹配;以及统计信息,例如这个流表已经命中了多少个包等。

#### 2. Open vSwitch控制面

我们以Open vSwitch控制面的流表项为例,直观地认识一下:

```
1.cookie=0x0, duration=3643751.681s, table=20,
n_packets=977844, n_bytes=94666091, idle_age=0,
hard_age=65534,
priority=2,dl_vlan=6,dl_dst=fa:16:3e:69:9a:50
actions=strip_vlan,set_tunnel:0x4,output:2
2.cookie=0x0, duration=612965.595s, table=20, n_packets=0,
n_bytes=0, hard_timeout=300, idle_age=65534, hard_age=0,
priority=1,vlan_tci=0x0006/0x0fff,dl_dst=fa:16:3e:69:9a:50
actions=load:0->NXM_OF_VLAN_TCI[],load:0x4-
>NXM_NX_TUN_ID[],output:2
```

我们故意列出了这2条流表项,它们大同小异,实现的功能完全相同,第1项是通过控制平面直接添加的,第2项是通过0pen vSwitch中的1earn动作自学习的。但是,因为优先级不同,第1项的优先级priority=2,而第2项的优先级priority=1,所以第1项优先匹配,匹配成功后的动作是通过端口2转发出去,所以第2项不会匹配成功,根据第2个流表项的n packets=0和n bytes=0也可见这一点。

流表项中的dl\_vlan=6, dl\_dst=fa:16:3e:69:9a:50是属于匹配部分,表示如果数据包的VLAN ID是6,并且目的MAC是fa:16:3e:69:9a:50,则执行的动作是actions=strip\_vlan,set\_tunnel:0x4,output:2,即移除数据包中的VLAN字段,添加VXLAN字段,并设置VXLAN ID是4,然后通过端口2转发出去。

其余的是一些辅助信息,cookie表示传给控制平面的参数; duration表示这条流表持续的时间;table=20表示这条项目属于第20 张流表;n\_packets和n\_bytes表示分别命中了多少个包和多少个字 节;idle\_age表示流表项已经有多久没有命中数据包了;hard\_age表示该流表项被添加或者修改已经过去了多少秒。

以图6-9的网络拓扑为例,当数据包从端口qvo-a进入时,控制平面的决策过程如图所示。

#### 3. Open vSwitch数据面

以图6-9为例,如果真实的物理交换机如此连接,那么数据包从端口qvo进入,从端口vxlan-cny发送出去的过程中,数据包依次经过端口patch-tun、patch-int,最后到达vxlan-nnx。但是,如果是在软件实现的2个交换机中,实际上数据包毫无必要经过端口patch-tun和patch-int。数据包从端口qvo-a进入后,应该直接由端口vxlan-cny转发出去。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图6-9 控制平面的决策过程

软件定义网络的方式显然要比硬件灵活得多,控制面为了决策,必须要经过一步一步推理,而在决策结果出来后,完全可以更简单直接一点。因此,最终Open vSwtich的决策结果如图6-10所示。



Java吧 【www.java8.com】 海量Java资源免费获取,无任何套路!

#### 图6-10 数据面的转发路径

下面是截取自计算节点1(10.76.36.36)上的Open vSwitch的 datapath中的flow table cache片段:

```
[root@10.76.36.36 ~] # ovs-dpctl dump-flows
...
recirc_id(0),in_port(5),eth(src=fa:16:3e:1c:bd:25,dst=fa:16:3e:69:9a:50),eth_type(0x0800),ipv4(dst=0.0.0.0/1.0.0.0,tos=0/0x3,frag=no), packets:379, bytes:37142, used:0.443s, actions:set(tunnel(tun_id=0x4,src=10.76.36.36,dst=10.73.189.17,ttl=64,flags(df|csum|key))),6
...
```

### 结合Open vSwitch的datapath的port:

```
[root@10.76.36.36 ~]# ovs-dpctl show
system@ovs-system:
...
port 5: qvo03247d72-8f
port 6: vxlan sys 4789 (vxlan)
```

我们看到,在datapath缓存的流表中,确实是从端口qvo进来的数据包,直接转发到端口VXLAN,根本没有经过patch-tun和patch-int端口。类似的,当数据包从端口VXLAN进入,从qvo发出时,决策过程和决策结果也类似如上过程。

数据面的flow的actions稍微晦涩一点,我们解释一下:

actions:set(tunnel(tun\_id=0x4,src=10.76.36.36,dst=10.73.18 9.17,ttl=64,flags(df| csum|key))),6

这个actions包含两个动作:一是设置隧道封装,即set这个动作;另外一个就是output,不像控制层面的flow,在port前会有个output关键字,比如output: 6,数据层面的flow没有output这个关键字。从实现角度来讲,output这个动作就是调用最终port的发送函数。

为了提升数据包交换的效率,业界其实一直在迭代探索,一种方案是把转发的逻辑下沉到硬件中,提升效率,解放CPU算力;二是把转发逻辑实现在用户空间,绕开内核,减少用户空间和内核空间的切换开销,比如典型的ovs-dpdk,网卡的收发、交换全部在用户空间完成,如图6-11所示。



图6-11 数据面下沉和上浮

### 6.2 虚拟机访问外部主机

我们以从vm1访问外部主机10.48.33.67/24,探讨从虚拟机访问 IDC中的主机的过程。因为有些表,比如FDB、arp中的条目会老化,所以,要持续从虚拟机访问外部主机,比如笔者在虚拟机vm1中持续ping IDC中的主机10.48.33.67/24,读者在实践中也请注意这点。

### 6.2.1 数据包在计算节点Linux网桥中的处理

虚拟机的网络模拟设备通过tap设备连接到Linux网桥上。前面我们已经讨论了,因为Open vSwitch的收包路径绕过了内核的netfiler模块,所以需要在Open vSwitch桥和虚拟机之间增加一个Linux桥,来支持安全组功能。在计算节点1(10.76.36.36)上,为了简洁,笔者仅创建了一台虚拟机vm1,因此计算节点上也只创建了一个Linux桥:

Linux桥的名字是qbr03247d72-8f。显然,tap03247d72-8f是连接虚拟机vml的tap设备。为了连接Linux桥和0pen vSwitch网桥,计算节点创建了一对veth网络设备:

```
[root@10.76.36.36. ~]# ip -d link show
59: qvo03247d72-8f@qvb03247d72-8f: <BROADCAST,...
master ovs-system ...
    link/ether 9a:1d:7e:da:99:08 brd ff:ff:ff:ff:ff
    veth
60: qvb03247d72-8f@qvo03247d72-8f: <BROADCAST,...
master qbr03247d72-8f ...
    link/ether 8a:c0:5e:a0:63:09 brd ff:ff:ff:ff:ff:ff</pre>
```

qvb03247d72-8f和qvo03247d72-8f是一对veth设备,

qvb03247d72-8f连接Linux桥一侧, qvo03247d72-8f连接Open vSwitch 桥br-int一侧。命令ip的输出也可以看到这一点, qvb03247d72-8f的 master设备是qbr03247d72-8f, qvo03247d72-8f的master设备是ovs-system。

Linux桥是标准的交换机模式,因此,其转发模式也是传统的交换机转发模式,根据学习到的MAC和端口的对应关系进行转发,即当从一个端口X发来一个包时,假设包的源MAC为MAC1,那么就将MAC1地址和端口号X的映射关系记录下来。当从其他端口,比如端口Y来的网络包,如果目的MAC是MAC1,那么将从端口Y发来的包转发到端口X即可,记录这个MAC和端口的映射关系的表就是MAC learning table,也称为forwarding database,简写为FDB。

因为虚拟机和外部主机在不同的子网,所以毫无疑问,访问外部 主机的网络包将会发到虚拟机所在子网的网关,我们看一下虚拟机所 在子网的网关的MAC地址:

[root@vm2 ~] # arp -n 192.168.0.1

Address HWtype HWaddress Flags Mask

Iface

192.168.0.1 ether fa:16:3e:69:9a:50 C

eth0

事实上,在网络节点(10.73.189.17)上的vm1所在的子网的网关中,也可以看到连接虚拟机所在子网一侧网络接口的MAC地址:

### 结合Linux桥的FDB:

```
[root@10.76.36.36 ~] # brctl showmacs qbr03247d72-8f
port no mac addr
                             is local? ageing timer
  1
         8a:c0:5e:a0:63:09
                                             0.00
                              yes
         fa:16:3e:0d:14:18
                                             0.05
                              no
        fa:16:3e:1c:bd:25
                                            0.05
                              no
         fa:16:3e:69:9a:50
                                             0.78
                             no
                                             0.32
         fa:16:3e:b1:ed:13
                              no
```

可见,发往网关的数据包,即目的MAC是fa:16:3e:69:9a:50的数据包将被Linux网桥qbr03247d72-8f转发到端口1,这个端口是qvb03247d72-8f:

因为qvb03247d72-8f是veth类型的设备,因此,Linux网桥qbr03247d72-8f转发给端口qvb03247d72-8f的数据包自然就到达了veth类型设备的另外一端qvo03247d72-8f。而qvo03247d72-8f是连接在0VS桥br-int上的:

```
[root@10.76.36.36 ~] # ovs-vsctl show
    Bridge br-int
    ...
    Port "qvo03247d72-8f"
        tag: 6
        Interface "qvo03247d72-8f"
    ...
```

至此,数据包从Linux网桥qbr03247d72-8f进入了Open vSwitch网桥br-int。

### 6.2.2 数据包在计算节点的Open vSwitch中的处理

在这一小节中,我们探讨计算节点上的Open vSwitch中数据包的处理过程。我们首先从Open vSwitch的控制层面探讨数据包处理的决策过程,然后从数据层面观察一下最终的转发决策结果。

#### 1. br-int桥中的决策过程

前面,Linux网桥将虚拟机发送的数据包转发到qvb03247d72-8f,这是一个veth类型的设备,所以数据包自然就到达了veth设备另外一端qvo03247d72-8f。qvo03247d72-8f连接在Open vSwitch桥br-int上,因此,数据包进入br-int桥。数据包从端口qvo03247d72-8f进入时,会给这个数据包打上这个端口对应的VLAN Tag。一是为了隔离连接在同一个交换机br-int上不同子网的虚拟机。二是为了在到达br-tun桥后,根据VLAN ID转换为对应的VXLAN ID。

如果是同一子网的不同虚拟机,都连接在br-int桥上,那么它们通过br-int桥即可进行互访。但是如果是发往外部主机或者其他计算节点上的虚拟机的数据包,那就需要将数据包送达负责封装隧道的br-tun桥。

Open vSwitch实现了patch类型的接口,用于连接Open vSwitch桥 之间的互联,patch类型的接口类似Linux系统中的veth类型的设备,

也是一个peer类型的设备。在我们示例的部署方案中,Open vSwitch 桥br-int和br-tun即使用patch类型的接口连接起来,patch-tun一端 连接在br-int桥上,另一端patch-int连接在br-tun桥上,从而将2个 Open vSwitch交换机连接起来:

因此,对于br-int桥来讲,其转发决策就很明了了,就是将通过qvo端口进来的数据包转发到端口patch-tun。我们观察br-tun桥的流表:

```
[root@10.76.36.36 ~]# ovs-ofctl dump-flows br-int cookie=0x0, duration=4674730.339s, table=0, n_packets=8, n_bytes=648, idle_age=65534, hard_age=65534, priority=0 actions=NORMAL cookie=0x0, duration=4668443.712s, table=0, n_packets=22260582, n_bytes=2088361378, idle_age=0, hard_age=65534, priority=1 actions=NORMAL
```

```
cookie=0x0, duration=4668443.693s, table=128,
n_packets=0,
n_bytes=0, idle_age=65534, hard_age=65534, priority=0
actions=drop
```

可见,除了不能处理的数据包被丢弃外,其他流表项的动作都是NORMAL,这个NORMAL表示桥的控制平面使用传统的2层交换机的MAC和端口映射的方式进行包转发的决策。我们来看一下br-int桥的转发数据库FDB:

根据br-int的FDB可见,发往vm1所在子网的网关的数据包,即目的MAC是fa:16:3e:69:9a:50的数据包,转发到端口1,而端口1对应的正是端口patch-tun:

state: 0 speed: 0 Mbps now, 0 Mbps max

至此,数据包将转发进入处理与隧道相关的br-tun桥,我们将在下一节讨论。

#### 2. br-tun桥中的决策过程

我们先来直观地感受一下br-tun桥,尤其留意其上与隧道相关的那些VXLAN端口:

```
[root@10.76.36.36 ~] # ovs-vsctl show
   Bridge br-tun
        Port patch-int
            Interface patch-int
                type: patch
                options: {peer=patch-tun}
        Port "vxlan-0a49bd11"
            Interface "vxlan-0a49bd11"
                type: vxlan
                options: {csum="true", in key=flow,
local_ip="10.76.36.36", out key=flow,
remote ip="10.73.189.17"}
        Port "vxlan-0a4c2220"
            Interface "vxlan-0a4c2220"
                type: vxlan
                options: {csum="true", in key=flow,
local ip="10.76.36.36", out key=flow,
remote ip="10.76.34.32"}
        Port "vxlan-0a4c221d"
            Interface "vxlan-0a4c221d"
                type: vxlan
                options: {csum="true", in key=flow,
local ip="10.76.36.36", out key=flow,
remote ip="10.76.34.29"}
```

除连接br-int桥的端口patch-tun外,我们看到br-tun桥上的端口基本都是VXLAN类型的。对于从虚拟机访问外部主机这个场景来说,数据包需要通过虚拟机所在子网的网关进入外部网络,因为网关在网络节点上,所以,发往子网网关的数据包应该发往网络节点10.73.189.17,即转发到端口vxlan-0a49bd11。当然,对于虚拟机发往与其属于同一子网的其他计算节点的虚拟机的场景,比如vm1发往位于计算节点2(10.76.34.32)上的vm2的数据包,br-tun桥应该将数据包转发到端口vxlan-0a4c2220。

通过上面的讨论,我们可以看出,数据包转发到哪里,完全依赖 其目的MAC。如果目的MAC是子网网关,那么就转发到对应网络节点的 VXLAN端口;如果目的MAC是vm2,那么就转发到对应计算节点 2(10.76.34.32)的VXLAN端口。这就是br-tun的转发数据包的决策逻辑。那么,Open vSwitch的流表怎么知道哪个MAC在哪个节点?与普通的2层交换机完全相同,即通过ARP广播。

br-tun桥数据包转发的决策是基于流表的,接下来我们就结合流表来探讨这个决策过程。在查看具体的流表前,我们还需要做一个准备,查看与涉及的流表项有关的端口对应的端口号:

[root@10.76.36.36  $\sim$ ]# ovs-ofctl show br-tun

1(patch-int): addr:56:71:ea:11:76:48

config: 0
state: 0

speed: 0 Mbps now, 0 Mbps max

回到我们的这个场景,vm1所在子网网关连接虚拟机一侧的网络接口的MAC是fa:16:3e:69:9a:50,也就是说,用于进行转发决策的输入条件,即数据包的目的MAC是fa:16:3e:69:9a:50。而子网网关在网络节点,对应br-tun上的VXLAN端口是vxlan-0a49bd11。结合起来,br-tun的决策逻辑就是:从端口1,即patch-int,进来的目的MAC是fa:16:3e:69:9a:50的数据包应该转发到端口2,即vxlan-0a49bd11。下面,我们结合br-tun的流表,具体讨论一下这个决策过程:

```
[root@10.76.36.36 ~]# ovs-ofctl dump-flows br-tun
T0-1)cookie=0x0, duration=3441611.456s, table=0,
n_packets=6877290, n_bytes=651167124, idle_age=0,
hard_age=65534, priority=1,in_port=1 actions=resubmit(,1)
...
T1-1)cookie=0x0, duration=3441611.418s, table=1,
n_packets=6877000, n_bytes=651137036, idle_age=0,
hard_age=65534, priority=0,dl_dst=00:00:00:00:
00:00/01:00:00:00:00:00 actions=resubmit(,20)
T1-2)cookie=0x0, duration=3441611.399s, table=1,
n_packets=290, n_bytes=30088, idle_age=65534,
hard_age=65534,
priority=0,dl_dst=01:00:00:00:00/01:00:00:00:00:00
actions=resubmit(,21)
...
T20-1)cookie=0x0, duration=2770796.333s, table=20,
```

```
n packets=4579276, n bytes=457703304, idle age=10,
hard age=65534,
priority=15, ip, dl vlan=6, nw dst=169.254.169.254
actions=strip vlan, mod dl dst:fa:16:3e:0d:14:18, set tunnel
:0x4, output:2
T20-2) cookie=0x0, duration=2770796.333s, table=20,
n packets=1330540, n bytes=109233792, idle age=9,
hard age=65534,
priority=2,dl vlan=6,dl dst=fa:16:3e:0d:14:18
actions=strip vlan, set tunnel:0x4, output:2
T20-3) cookie=0x0, duration=2770796.332s, table=20,
n packets=81214, n bytes=8456007, idle age=0,
hard age=65534,
priority=2, dl vlan=6, dl dst=fa:16:3e:69:9a:50
actions=strip vlan, set tunnel:0x4, output:2
T20-4) cookie=0x0, duration=1657157.999s, table=20,
n packets=29, n bytes=2506, idle age=65534,
hard age=65534,
priority=2,dl vlan=6,dl dst=fa:16:3e:b1:ed:13
actions=strip vlan, set tunnel:0x4, output:5
T20-5) cookie=0x0, duration=1468511.296s, table=20,
n packets=0, n bytes=0, hard timeout=300, idle age=65534,
hard age=9,
priority=1, vlan tci=0x0006/0x0fff,dl dst=fa:16:3e:0d:14:18
actions=load:0->NXM OF VLAN TCI[],load:0x4-
>NXM NX TUN ID[],output:2
T20-6) cookie=0x0, duration=64785.453s, table=20,
n packets=0, n bytes=0, hard timeout=300, idle age=64785,
hard age=0,
priority=1, vlan tci=0x0006/0x0fff,dl dst=fa:16:3e:69:9a:50
actions=load:0->NXM OF VLAN TCI[],load:0x4-
>NXM NX TUN ID[], output:2
T20-7) cookie=0x0, duration=3441611.326s, table=20,
n packets=0, n bytes=0, idle age=65534, hard age=65534,
priority=0 actions=resubmit(,21)
```

从端口patch-int进来的数据包,从第0个流表的第1条规则开始匹配。因为patch-int为br-tun上的1号端口即"in\_port=1",所以表0

的第1条规则T0-1匹配成功, 匹配成功后的动作是到表1继续进行处理。

我们在表20中搜索目的MAC地址为fa:16:3e:69:9a:50的流表项,有2条流表项匹配成功,分别是T20-3和T20-6。仔细观察这2个流表项,其表达的功能完全相同,只不过T20-3更接近自然语言,T20-6更形式化一些。为什么会有2条同样的流表项?因为这2条流表项中,有1条是多余的。其中T20-6是br-tun自己学来的,T20-3是通过控制层面下发的。那为什么下发呢?我们所建的环境是控制层面为了避免OpenvSwitch因为种种原因而学习失败,所以云平台管理层面主动下发了流表项。我们看一下匹配成功的流表项的action,包括以下三项。

· strip\_vlan或者load:0->NXM\_OF\_VLAN\_TCI[]: VLAN Tag在交换机br-int中隔离子网的任务已经完成,所以应该将以太网帧头中额外安插的802.1Q的4字节剥离。

· set\_tunnel:0x4或者load:0x4->NXM\_NX\_TUN\_ID[]: 根据虚拟机属于的子网,为其设置VXLAN ID,对于vm1来说,其子网对应的

#### VXLAN ID是4。

· output:2:转发到端口2,即vxlan-0a49bd11,也就是使用到网络节点隧道承载。

我们再以更典型的计算节点2(10.76.34.32)为例,其上有两台 vm: vm2和vm3。vm2和vm3分属于不同的子网,vm2与vm1属于同一子 网,VXLAN ID是4,vm2属于另一子网,VXLAN ID是3,但是它们都通过一条隧道,即计算节点2(10.76.34.32)和网络节点(10.73.189.17)之间的隧道,到达网络节点。到达网络节点后,由 同一个VXLAN端口接收。显然,因为不同子网完全可能使用相同的网段,因此,VXLAN端口不可能通过数据包的IP来区分,而只能通过VLAN ID来区分数据包属于哪个虚拟机。下面就是计算节点 2(10.76.34.32)上的br-tun桥上的部分流表片段:

```
[root@10.76.34.32 ~]# ovs-ofctl dump-flows br-tun
...
cookie=0x0, duration=5140243.744s, table=20,
n_packets=3170864,
    n_bytes=256569702, idle_age=0, hard_age=65534,
    priority=2,dl_vlan=1,dl_dst=fa:16:3e:d0:4d:04
    actions=strip_vlan,set_tunnel:0x3,output:2
...
cookie=0x0, duration=2077502.190s, table=20,
n_packets=902,
n_bytes=84648, idle_age=65534, hard_age=65534,
priority=2,dl_vlan=3,dl_dst=fa:16:3e:69:9a:50
actions=strip_vlan,set_tunnel:0x4,output:2
...
```

根据流表可见,对于同样通过VXLAN端口2转发的数据包,会根据这个虚拟机属于的子网,设置其对应的VXLAN ID,对于VLAN ID是1的网络包,即d1\_v1an=1,设置其VXLAN ID是3,即set\_tunne1:0x3;对于VLAN ID是3的网络包,即d1\_v1an=3,设置其VXLAN ID是4,即set\_tunne1:0x4。

对于广播的包,对于基于流表的br-tun桥也与传统的2层交换机使用的泛洪的方式类似,在br-tun桥中对于目的MAC是广播类型的数据包,需要向与发出广播的虚拟机所在子网的全部虚拟机和网关广播。以计算节点2(10.76.34.32)为例,下面是其广播相关部分的流表:

```
[root@10.76.34.32 ~]# ovs-ofctl dump-flows br-tun
...
T1-1)cookie=0x0, duration=5958258.954s, table=1,
n_packets=331, n_bytes=31942, idle_age=65534,
hard_age=65534,
priority=0,dl_dst=01:00:00:00:00:00/01:00:00:00:00:00
actions=resubmit(,21)
...
T21-1)cookie=0x0, duration=5947867.432s, table=21,
n_packets=184, n_bytes=18068, idle_age=65534,
hard_age=65534, dl_vlan=1
actions=strip_vlan,set_tunnel:0x3,output:2,output:5,
output:4,output:7,output:6
T21-2)cookie=0x0, duration=2885050.118s, table=21,
n_packets=34, n_bytes=3144, idle_age=65534,
hard_age=65534, dl_vlan=3
actions=strip_vlan,set_tunnel:0x4,output:3,output:2
...
```

我们看到,对于来自VLAN ID是1的虚拟机,广播包被发往了端口2、5、4、7、6端口。对于来自VLAN ID是3的虚拟机,广播包则被发往了端口3、2。也就是说,2、5、4、7、6这几个端口对应的VTEP中,有与VLAN ID是1的虚拟机属于同一子网的虚拟机。而端口3、2对应VTEP中,有与VLAN ID是3的虚拟机属于同一子网的虚拟机。因为这2个子网的网关都在端口2对应的VTEP,即网络节点,所以它们的广播"域"中都包括这个端口。

#### 3. VXLAN端口进行隧道封装

显然,br-tun上的VXLAN端口充当了一个VTEP(VXLAN tunnel endpoint)的角色,其需要对准备通过隧道的数据包进行封装和解封。Open vSwitch的隧道部分的实现为基于flow的(Flow-based Tunneling),即仅创建一个通用的VXLAN端口,这个端口不与具体的隧道绑定,而是根据当前传输的flow的信息,进行灵活控制,比如QoS、分片等。对应到我们的场景,每个虚拟机即对应一个flow。在Open vSwitch的数据层面,可以清楚地看到VXLAN类型的端口只创建了一个:

[root@10.76.36.36  $\sim$ ]# ovs-dpctl show system@ovs-system:

port 6: vxlan\_sys\_4789 (vxlan)

•••

Open vSwitch的内核模块为每个流抽象了一个保存隧道相关信息的数据结构,包括VXLAN的各种封装信息,以及tun\_flags、ipv4\_tos、ipv4\_ttl等对流进行控制的信息: Open vSwitch用户空间程序负责提取隧道相关信息并下发给内核中的datapath,datapath将缓存这些信息并用于对包进行封装以及流控。

当流表项动作为output时,其对应的处理函数do\_output将调用端口的send函数将数据包从指定接口发送出去。IP头部封装完成后,就是一个标准的IP包了,同本地数据一样,进行选路,由2层协议封装以太网头部。对于我们这个场景来说,外层IP头部的目的IP是网络节点的IP,即10.73.187.40,源IP是本计算节点的,封装后的包从外面看就是一个IDC网络中的包,由IDC的网络负责传输。

如果虚拟机访问的不是外部主机,而是访问同一子网中的运行在 其他计算节点上的虚拟机,那么将另外一台计算节点作为VTEP即可, 无须绕道网络节点的网关。比如从vm1访问位于计算节点 2(10.76.34.32)上的虚拟机vm2,那么br-tun就不会转发到端口 vxlan-0a49bd11了,而是转发到端口vxlan-0a4c2220;

#### 4.0VS最终决策结果

在前面的分析过程中,我们看到,一个数据包从qvo端口进入br-int桥,经过patch-tun、patch-int到达br-tun桥,然后被转发到VXLAN端口。但是如果我们从纷繁复杂的流表匹配过程中跳出来,是否可以发现,数据包完全没必要经过patch-tun、patch-int,而是直接由qvo到达VXLAN端口,包括其间在br-int桥上打上以及删除VLANTag。显然,如果是两个真实的物理交换机如此连接,那么数据包如果从端口qvo进入,从端口VXLAN发送出去,那么只能一板一眼地依次经过端口patch-tun、patch-int,最后到达端口VXLAN。但是,软件实现的交换机可以做到,这就是SDN的魅力。

回到我们具体的场景,vm1在br-int桥上对应的qvo端口是qvo03247d72-8f,即从qvo03247d72-8f进来的数据,我们希望0penvSwitch直接转发到VLAN端口。观察datapath中的流表项,可以发现有下面一条规则:

[root@10.76.36.36 ~]# ovs-dpctl dump-flows

```
recirc_id(0),tunnel(),in_port(5),eth(src=fa:16:3e:1c:bd:25
,dst=fa:16:3e:69:9a:
50),eth_type(0x0806), packets:0, bytes:0, used:never,
actions:set(tunnel
(tun_id=0x4,src=10.76.36.36,dst=10.73.189.17,ttl=64,flags(df|csum|key))),6
...
```

而输入端口5和输出端口6正是qvo03247d72-8f和VXLAN端口在0pen vSwitch的datapath上的端口号:

这个流表项表示,从端口5,即qvo03247d72-8f进入的虚拟机的数据包,如果目的IP是fa:16:3e:69:9a:50,即发往其所在子网的网关的,那么赋予其隧道相关的信息,包括VTEP的IP、VXLAN ID等,直接送达VXLAN端口进行封装。

### 6.2.3 数据包在网络节点的Open vSwitch中的处理

#### 1. br-ex桥中的处理过程

网络节点是虚拟机子网与外部世界互通的枢纽,除了对内需要暴露VTEP的IP外,还需要对外宣称自己是那些Floating IP的endpoint,因此,网络节点上建立一个Open vSwitch桥br-ex,将qg开头的设备和xgbeO都连接起来。

之前我们讨论过,br-ex桥上有一个桥同名的internal类型的端口br-ex,其internal几乎具备了物理网卡的全部属性,IP、MAC等都配置到了端口br-ex上。如此,发往网络节点的,即目的IP是10.73.189.17的包,当ARP请求通过物理网卡xgbe0进入br-ex桥时,端口br-ex将做出应答。换句话说,即通过xgbe0进入br-ex桥的数据包,如果目的IP是网络节点的,都将转发到端口br-ex:

[root@10.73.189.17 ~]# ip a

4: xgbe0: <BROADCAST,MULTICAST,UP,LOWER\_UP> mtu 1500 ... link/ether 00:25:90:8b:6e:9e brd ff:ff:ff:ff:ff:ff inet6 fe80::225:90ff:fe8b:6e9e/64 scope link valid\_lft forever preferred\_lft forever

7: br-ex: <BROADCAST, MULTICAST, UP, LOWER\_UP> mtu 1500 ... link/ether 00:25:90:8b:6e:9e brd ff:ff:ff:ff:ff: inet 10.73.189.17/25 brd 10.73.189.127 scope global ...

•••

#### 我们查看一下br-ex桥的FDB:

观察FDB中的最后一条,其MAC地址00:25:90:8b:6e:9e正是xgbe0的MAC地址。也就是说,br-ex桥会将发往网络节点的数据包将会转发到端口LOCAL,而这个LOCAL正是br-ex桥上的internal类型的br-ex端口:

```
[root@10.73.189.17 ~]# ovs-ofctl show br-ex
1(xgbe0): addr:00:25:90:8b:6e:9e
    config:
                0
    state:
               10GB-FD FIBER
    current:
    advertised: 10GB-FD FIBER
    supported: 10GB-FD FIBER
    speed: 10000 Mbps now, 10000 Mbps max
2(qg-a22ee26a-fb): addr:00:00:00:00:00
    config:
                PORT DOWN
                LINK DOWN
    state:
    speed: 0 Mbps now, 0 Mbps max
LOCAL(br-ex): addr:00:25:90:8b:6e:9e
    confiq:
    state:
    speed: 0 Mbps now, 0 Mbps max
```

最后再来看一下Open vSwitch的datapath中的流表项:

```
[root@10.73.189.17 ~]# ovs-dpctl dump-flows
...
recirc_id(0),in_port(3),eth(src=14:14:4b:74:a4:9c,dst=00:
25:90:8b:6e:9e),
eth_type(0x0800),ipv4(frag=no), packets:940342582,
bytes:177368552722, used:0.004s, flags:SFPR., actions:2
recirc_id(0),in_port(3),eth(src=00:25:90:8b:f1:61,dst=00:
25:90:8b:6e:9e),eth_type(0x0800),ipv4(frag=no),
packets:153, bytes:112263, used:0.772s, flags:P.,
actions:2
...
```

结合xgbe0和端口br-ex在datapath上对应的端口号:

可见,凡是发往网络节点的数据包,即目的MAC是 00:25:90:8b:6e:9e的数据包,从物理网卡xgbe0进入br-ex桥后,都转 发给了internal类型的端口br-ex,通过端口br-ex向本机上层协议栈 传递。

### 2. VXLAN解封隧道

为了进行封装、解封VXLAN数据包, Open vSwitch在br-tun桥上创建VXLAN类型的端口, 我们在Open vSwitch的datapath中可以看到这个VXLAN端口:

```
[root@10.73.189.17 ~]# ovs-dpctl show
system@ovs-system:
    ...
    port 6: vxlan_sys_4789 (vxlan)
    ...
```

Open vSwitch的内核模块在创建VXLAN类型的端口时,将会为这个端口创建一个端口号为4789的UDP socket用于VXLAN数据包的收发。当收到网络包后,4789 socket会将解封后的网络包送达OVS的数据平面,从而进入br-tun桥。

#### 3. br-tun桥中的决策过程

经过VXLAN端口剥离隧道信息后,br-tun桥需要将VXLAN ID转换为VLAN ID,然后将虚拟机的数据包转发到端口patch-tun,通过patch类型的接口,送达br-int桥。总结起来,br-tun主要做两件事,一是将VXLAN ID转换为VLAN ID; 二是将数据包转发到端口patch-int。

我们先来直观地认识一下br-tun桥以及其上的端口:

其中,patch-int是patch类型的端口,用来连接br-int桥。 vxlan-0a4c2424是对应于计算节点1(10.76.36.36)的VXLAN端口。 vxlan-0a4c2220是对应于计算节点2(10.76.34.32)的VXLAN端口。当 网络节点收的数据包源IP是10.76.36.36,就认为其是从端口vxlan-0a4c2424接收的。如果源IP是10.76.34.32,那么就认为这个数据包接收自端口vxlan-0a4c2220。这几个端口对应的端口号如下:

```
[root@10.73.189.17 ~] # ovs-ofctl show br-tun
1 (patch-int): addr:ba:fc:0a:cc:b6:1b
     confiq:
                 0
     state:
                0
     speed: 0 Mbps now, 0 Mbps max
 2(vxlan-0a4c2220): addr:26:d1:6b:f5:a1:86
     confiq:
                0
     state:
     speed: 0 Mbps now, 0 Mbps max
 3(vxlan-0a4c2424): addr:aa:a2:4e:43:e6:ad
     confiq:
                 0
     state:
     speed: 0 Mbps now, 0 Mbps max
```

下面我们就以vm1访问外部主机的场景为例,结合br-tun桥的流表来探讨br-tun桥的决策过程:

```
[root@10.73.189.17 ~] # ovs-ofctl dump-flows br-tun
T0-1) cookie=0x0, duration=1987772.639s, table=0,
n packets=12456597, n bytes=1359781655, idle age=1,
hard age=65534, priority=1, in port=1 actions=resubmit(,1)
T0-2) cookie=0x0, duration=888456.366s, table=0,
n packets=1184288, n bytes=104362655, idle age=1,
hard age=65534, priority=1, in port=3 actions=resubmit(,3)
T3-1) cookie=0x0, duration=1977444.567s, table=3,
n packets=13727824, n bytes=1207738324, idle age=1,
hard age=65534, priority=1, tun id=0x3
actions=mod vlan vid:1,resubmit(,10)
T3-2) cookie=0x0, duration=31930.668s, table=3,
n packets=60152, n bytes=5770292, idle age=1,
priority=1, tun id=0x4
actions=mod vlan vid:3, resubmit(,10)
T10-1) cookie=0x0, duration=1987772.517s, table=10,
n packets=13787976, n bytes=1213508616, idle age=1,
hard age=65534, priority=1
actions=learn(table=20, hard timeout=300, priority=1, NXM OF
VLAN TCI[0..11], NXM OF ETH DST[]=NXM OF ETH SRC[], load:0
->NXM OF VLAN TCI[], load:NXM NX TUN ID[]-
>NXM NX TUN ID[],output:NXM OF IN PORT[]),output:1
```

因为vm1运行在计算节点1(10.76.36.36),因此网络节点收到的数据包的源IP是10.76.36.36,对应的VXLAN端口是vx1an-0a4c2424,端口号是port 3,即in\_port=3,所以流表0的流表项T0-2匹配成功,其对应的动作是到流表3中继续匹配。

因为vm1所在的子网的VXLAN ID是4,即tun\_id=0x4,所以流表3中的流表项T3-2匹配成功,其采取的动作是将VXLAN ID为4的数据包打上VLAN Tag 3,即mod\_vlan\_vid:3,然后送到流表10继续匹配。类似的,对于vm3所在的子网的VXLAN ID是3,我们看到这个VXLAN ID在这个网络节点上对应的VLAN Tag是1。

在流表项10中,核心的一件事就是将数据包送往1号端口,也就是patch-int端口,目的是将数据包送往br-int桥,从而进入各自的网关。除此之外,在table 10中我们看到流表还进行了学习,将学习到的规则添加到table 20。这个过程类似常规的2层交换机的MAC学习过程,即记录VXLAN端口和MAC的映射关系,等到反向发送时,根据目的MAC就可以知道转发到哪个VXLAN端口。

### 4. br-int桥中的决策过程

虚拟机所在子网的网关通过网络接口qr连接到br-int桥上:

```
[root@10.73.189.17 ~]# ovs-vsctl show
    Bridge br-int
    Port "qr-81529ce9-49"
        tag: 1
        Interface "qr-81529ce9-49"
            type: internal
    Port "qr-db4752ad-ef"
        tag: 3
        Interface "qr-db4752ad-ef"
            type: internal
```

根据br-int桥上各个qr端口的VLAN Tag可见,端口qr-db4752ad-ef的VLAN Tag是3,因此是连接虚拟机vm1和vm2的,端口qr-81529ce9-49的VLAN Tag是1,因此是连接虚拟机vm3的。

如果br-int桥使用流表控制数据包的转发,那么流表项就可以这样设计:根据数据包的VLAN Tag转发到对应的qr端口,比如将VLAN Tag是3的数据包转发到端口qr-db4752ad-ef,将VLAN Tag是1的数据包转发到端口qr-81529ce9-49。

在我们的这个场景中,br-int桥使用的是传统2层交换机的MAC学习方式,即根据数据包的目的MAC进行转发,对于vm1访问IDC中的主机10.48.33.67/24的场景,其数据包的目的MAC是vm1所在子网网关的MAC是fa:16:3e:69:9a:50,这个前面我们已经看到过了:

```
[root@10.73.189.17 ~]# ip netns exec \
qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92 ip a
...
16: qr-db4752ad-ef: <BROADCAST,MULTICAST,UP,LOWER_UP> mtu
...
    link/ether fa:16:3e:69:9a:50 brd ff:ff:ff:ff:ff:
    inet 192.168.0.1/16 brd 192.168.255.255 scope ...
...
```

那么我们就来看一下br-int桥中,MAC地址fa:16:3e:69:9a:50对 应的转发端口是哪一个:

而编号为7的端口正是通往虚拟机vm1所在子网网关的网络接口qr-db4752ad-ef:

#### 5.0VS最终决策结果

让我们来回顾一下数据包在br-tun桥和br-int桥中的决策过程:数据包从VXLAN端口进入br-tun桥,然后通过patch类型的接口进入br-int桥。但是事实上,数据包完全没有必要经过端口patch-int、patch-tun,也完全没有必要进行打上或删除VLAN Tag的操作,而是直接由VXLAN端口转发到qr端口。好在br-tun桥和br-int桥由软件实现,完全可以由br-tun桥的VXLAN端口解封外层隧道封装后,直接转发到br-int桥的qr端口。以虚拟机vml访问IDC中的主机为例,将从VXLAN端口进来的数据,直接转发到qr-db4752ad-ef,结合它们在datapath上的端口号:

### 以及datapath中的流表,可以发现有下面一条流表项:

```
[root@10.73.189.17 ~]# ovs-dpctl dump-flows
...
recirc_id(0),tunnel(tun_id=0x4,src=10.76.36.36,dst=10.73.
189.17,ttl=59,flags(-df
+csum+key)),in_port(6),skb_mark(0),eth(src=fa:16:3e:1c:bd:25,dst=fa:16:
3e:69:9a:50),eth_type(0x0800),ipv4(frag=no),
packets:89079, bytes:8729742, used:0.974s, actions:10
...
```

这个流表项表示,从计算节点1(10.76.36.36)发往网络节点(10.73.189.17)的VXLAN封装的数据包,如果VXLAN ID是4,并且目的MAC是fa:16:3e:69:9a:50,直观上讲,就是vm2发到网关的,那么直接转发到端口10,即qr-db4752ad-ef。

### 6. 数据包在网关中的处理

我们的例子中创建了3台虚拟机,分属于2个子网,这2个子网分别有自己的网关、DHCP服务器,下面就是这2个子网的网关和DHCP服务器所在的网络命名空间:

```
[root@10.73.189.17 ~] # ip netns
qdhcp-2794f06c-98f2-45d4-8fd5-edd50b78c534
qrouter-a9da6c36-8aca-41d4-8ce6-2aa18feaccfc
qdhcp-50f681b4-08a2-4915-a22c-d2de968d4928
qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92
```

当来自vm1的数据包被转发到qr设备后,数据包就进入了vm1所在 子网的网关qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92,我们 先来直观地认识一下这个网关:

```
[root@10.73.189.17 ~] # ip netns exec \
qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92 ip a
1: lo: <LOOPBACK,UP,LOWER_UP> mtu 65536 qdisc noqueue ...
    link/loopback 00:00:00:00:00 brd 00:00:00:00:00:00
    inet 127.0.0.1/8 scope host lo ...
16: qr-db4752ad-ef: <BROADCAST,MULTICAST,UP,LOWER_UP> mtu
...
    link/ether fa:16:3e:69:9a:50 brd ff:ff:ff:ff:ff
    inet 192.168.0.1/16 brd 192.168.255.255 scope ...
17: qg-2181253a-17: <BROADCAST,MULTICAST,UP,LOWER_UP> mtu
...
    link/ether fa:16:3e:58:f4:93 brd ff:ff:ff:ff:ff
    inet 10.75.234.6/23 brd 10.75.235.255 scope ...
    inet 10.75.234.7/32 brd 10.75.234.7 scope ...
    inet 10.75.234.7/32 brd 10.75.234.7 scope ...
}
```

其中,1o是个1oopback设备,我们忽略它。另外2个网络设备,从其IP地址就可以判断出其功用了,显然,qr是连接虚拟机子网一侧的网络接口,qg是连接IDC网络一侧的网络接口。

因为IDC网络并不识别虚拟机所在的子网,因此,虚拟机进入IDC 网络前,需要将源IP替换为从IDC网络中为其分配的Floating IP。这

种替换数据包源IP的技术称为SNAT,是在内核的netfilter模块中进行的,我们看一下vm1所在子网网关的netfilter中的与vm1相关的SNAT规则:

```
[root@10.73.189.17 ~]# ip netns exec \
qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92 iptables-
save
...
-A neutron-l3-agent-float-snat -s 192.168.0.3/32 -j SNAT
--to-source 10.75.234.7
...
```

根据netfilter中的规则可见, 当源IP为192.168.0.3的数据包进入网关后,将其源IP从192.168.0.3替换为Floating IP 10.75.234.7。SNAT完成后,根据网关的路由表:

```
[root@10.73.189.17 ~]# ip netns exec \
qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92 route -n
Destination Gateway Genmask ... Iface
0.0.0.0 10.75.234.1 0.0.0.0 ... qg-
2181253a-17
10.75.234.0 0.0.0.0 255.255.254.0 ... qg-2181253a-
17
192.168.0.0 0.0.0.0 255.255.0.0 ... qr-
db4752ad-ef
```

虚拟机发往IDC的数据包将会通过连接IDC网络的接口qg-2181253a-17发送出去。

### 7. 再次光顾br-ex桥

当虚拟机的数据包进入qg接口后,因为qg设备是连接在br-ex桥上的,所以数据包再次光顾br-ex桥。虚拟机的数据包第1次是带着隧道封装从xgbe0进入br-ex桥的,br-ex桥将其转发到intenal类型的端口br-ex,通过这个端口数据包向上层协议栈传递,一直到到位于4层的UDP VXLAN socket,VXLAN端口解封数据包后,将其转发到qr端口,从而进入网关。网关在对数据包进行SNAT后,数据包通过网关的网络接口qg再次来到br-ex桥。

显然,qg接口接收的发往IDC的包需要通过物理网络接口xgbe0发送出去。br-ex桥使用传统的MAC和端口映射的方式进行转发决策,根据前面网关的路由表,对于从vm1发往IDC主机的数据包首先需要发送到10.75.234.1,其MAC地址如下:

也就是说,目的MAC是14:14:4b:74:a4:9c。我们看一下br-ex桥的FDB,根据FDB可见,目的MAC是14:14:4b:74:a4:9c的网络包转发到br-ex桥上的端口1:

```
[root@10.73.189.17 ~]# ovs-appctl fdb/show br-ex port VLAN MAC Age

...

1 0 14:14:4b:74:a4:9c 0

...

而端口1正是物理网络接口xgbe0在br-ex桥上对应的端口:

[root@10.73.189.17 ~]# ovs-ofctl show br-ex 1(xgbe0): addr:00:25:90:8b:6e:9e
...
```

### 6.3 外部主机访问虚拟机

前面我们探讨了从虚拟机访问IDC中的主机的过程,在这一节中,我们以10.48.33.67/24访问vm1为例,探讨从IDC中的主机访问虚拟机的过程。

### 6.3.1 数据包在网关中的处理过程

来自IDC主机的数据包通过物理网卡xgbe0将到达网络节点的负责对外的br-ex桥,我们先来直观地认识一下它:

前面我们已经看到,虚拟机vm1所在的子网网关连接IDC网络一侧的网络接口是qg-2181253a-17,因此,通过物理网络接口xgbe0进来的发往虚拟机vm1的数据包应该转发给端口qg-2181253a-17。

对于一个真实配置在某个网络设备上的IP,如果有ARP请求询问其对应的MAC地址,那么其所在的网络设备会进行ARP应答。但是,对于分配给虚拟机的Floating IP,其并没有一个真实对应的网络设备,那么问题来了,谁来负责应答Floating IP的ARP请求?显然,从IDC中的主机访问vm1的数据包都应该发往qg-2181253a-17。事实上,不仅是访

问vm1,凡是访问vm1所在子网的数据包都应该发往qg-2181253a-17,因此,这就要求qg-2181253a-17负责其所在子网的所有Floating IP的ARP应答。为达到这个目的,就应该将所有的Floating IP都配置到qg-2181253a-17上:

```
[root@10.73.189.17 ~]# ip netns exec \
qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92 ip a
...
17: qg-2181253a-17: <BROADCAST,MULTICAST,UP,LOWER_UP> mtu
...
    link/ether fa:16:3e:58:f4:93 brd ff:ff:ff:ff:ff:ff:inet 10.75.234.6/23 brd 10.75.235.255 scope global ...
    inet 10.75.234.7/32 brd 10.75.234.7 scope global ...
    inet 10.75.234.26/32 brd 10.75.234.26 scope global ...
...
```

我们看到接口qg-2181253a-17上配置了多个Floating IP,这些IP 也称为网卡的辅IP (Secondary ip)。比如IDC中的主机通过ARP询问 Floating IP 10.75.234.7的MAC地址时,当ARP广播包通过网络节点的 xgbe0进入br-ex桥后,qg-2181253a-17就会给出ARP应答。qg-2181253a-17的MAC是fa:16:3e:58:f4:93,因此,凡是发往vm1所在子 网的虚拟机的,数据包的目的MAC都是fa:16:3e:58:f4:93。我们具体 看一下br-ex桥的FDB:

#### 而编号4正是qg-2181253a-17所在的端口:

可见,从xgbe0进来的访问vm1所在子网的数据包确实是被转发到了端口qg-2181253a-17,这是一个interna1类型的端口,Open vSwitch中interna1类型的接口不会注册rx\_hander,所以向上层协议 栈传递时也不会遇到钩子函数,数据包将顺利的传递到上层协议。

进入网关的数据包的目的IP是Floating IP, 因此需要替换为虚拟 机的private IP, 即DNAT。vml的网关所在的网络命名空间的 netfilter的DNAT规则如下:

```
[root@10.73.189.17 ~]# ip netns exec \
qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92 iptables-
save
...
-A neutron-l3-agent-OUTPUT -d 10.75.234.7/32 -j DNAT
--to-destination 192.168.0.3
-A neutron-l3-agent-PREROUTING -d 10.75.234.7/32 -j DNAT
--to-destination 192.168.0.3
...
```

vm1的网关所在的网络命名空间的netfilter将数据包的目的IP 10.75.234.7替换为vm1的private IP 192.168.0.3。然后网关通过查找路由表:

```
[root@10.73.189.17 ~]# ip netns exec \
qrouter-b7daa3e4-a906-4c60-9b48-cef7c88f6f92 route -n
             Gateway Genmask
Destination
                                      ... Iface
           10.75.234.1
                          0.0.0.0 ... qg-2181253a-17
0.0.0.0
10.75.234.0
               0.0.0.0
                             255.255.254.0 ... qg-
2181253a-17
192.168.0.0
            0.0.0.0
                             255.255.0.0 ... qr-
db4752ad-ef
```

通过网络接口qr-db4752ad-ef转发出去,因为qr-db4752ad-ef连接在br-int桥,因此,数据包将到达网络节点的br-int桥。

### 6.3.2 数据包在网络节点的Open vSwitch中的处理

### 1. br-int桥中的决策过程

当数据包到达br-int桥后,首先需要为其打上VLAN ID,这样到达br-tun桥后,才能根据VXLAN ID为其赋予其所属子网的VXLAN ID。虚拟机vm1所在子网在br-int桥上的VLAN ID为3:

打完VLAN Tag后,即可通过转发到patch-tun端口,从而通过patch类型的接口到达br-tun桥。br-int桥基于传统的MAC和端口映射的方式进行转发决策,从网关中可以看到发往虚拟机vm1的数据包的MAC地址:

### 结合br-int桥的FDB:

可见, br-int桥会将发往vm1的数据包转发到端口是1, 而编号1的端口正是patch-tun:

### 2. br-tun桥中的决策过程

我们先来直观地看一下br-tun桥:

```
remote_ip="10.76.36.36"}
...
```

虚拟机vm1运行在计算节点1(10.76.36.36),因此,从端口patch-int进来的,发往虚拟机vm1的,即VLAN ID 3,目的MAC是fa:16:3e:1c:bd:25的数据包,应该通过vx1an端口vx1an-0a4c2424进行封装后发往计算节点1(10.76.36.36)。端口patch-int和vx1an-0a4c2424对应的端口号如下:

下面我们就结合br-tun桥具体的流表看一下其是如何选定3号端口,即vxlan-0a4c2424转发的,br-tun桥的流表如下:

```
[root@10.73.189.17 ~]# ovs-ofctl dump-flows br-tun
T0-1)cookie=0x0, duration=3208303.243s, table=0,
n_packets=32518890, n_bytes=3186293924, idle_age=0,
hard_age=65534, priority=1,in_port=1 actions=resubmit(,1)
...
T1-1)cookie=0x0, duration=3208303.202s, table=1,
n_packets=32518136, n_bytes=3186260384, idle_age=0,
hard_age=65534,
priority=0,dl_dst=00:00:00:00:00:00/01:00:00:00:00:00
```

```
actions=resubmit(,20)
...
T20-1)cookie=0x0, duration=3197919.252s, table=20,
n_packets=6054644, n_bytes=552271264, idle_age=1,
hard_age=65534,
priority=2,dl_vlan=1,dl_dst=fa:16:3e:16:6c:db
actions=strip_vlan,set_tunnel:0x3,output:2
...
T20-2)cookie=0x0, duration=1248740.256s, table=20,
n_packets=2370088, n_bytes=216175296, idle_age=0,
hard_age=65534,
priority=2,dl_vlan=3,dl_dst=fa:16:3e:1c:bd:25
actions=strip_vlan,set_tunnel:0x4,output:3
...
```

因为patch-int端口号是1,因此,Table 0的第1条流表项T0-1即 匹配上了,数据包转到table 1继续进行匹配。

因为是单播,所以table 1的第1条流表项T1-1匹配成功,动作是转到表20继续进行匹配。

table 20的第1条流表项T20-1匹配失败,显然这条流表项是为另外一个子网准备的。沿着table20继续匹配。table 20中的第2条流表项T20-2继续匹配,因为d1\_vlan=3,d1\_dst=fa:16:3e:1c:bd:25,所以匹配成功。匹配成功后,br-tun桥做了2件事:一是将数据包的VXLAN ID设置为4;二是通过端口3发送出去,而3号端口正是vxlan-0a4c2424。

VXLAN端口将数据包封装后,将进入3层协议栈,按照正常的发送 流程发送。但是现在发往vm1的数据包,已经进行了一层封装,外层的

目的IP已经不是vm1的192.168.0.3了,而是vm1所在的计算节点1的IP 10.76.36.36了。

### 3.0VS最终决策结果

让我们来回顾一下数据包在br-int桥和br-tun桥中的决策过程:数据包从qr端口进入br-int桥,然后通过patch类型的接口进入br-tun桥,最终通过VXLAN端口封装后进入3层协议栈,按照正常网络发包流程处理。但是事实上,数据包完全没有必要经过端口patch-tun、patch-int,也完全没有必要进行打上或删除VLAN Tag的操作,而是直接到达VXLAN端口。结合从IDC中访问vm1的场景,就是从端口qr-db4752ad-ef直接转发到端口vxlan-0a4c2424,在数据层面,这2个端口对应的端口号如下:

```
[root@10.73.189.17 ~]# ovs-dpctl show
system@ovs-system:
    ...
    port 6: vxlan_sys_4789 (vxlan)
    ...
    port 10: qr-db4752ad-ef (internal)
    ...
```

### 我们来看一下控制面下发给数据面的最终的转发决策:

```
[root@10.73.189.17 ~]# ovs-dpctl dump-flows
...
recirc_id(0),in_port(10),eth(src=fa:16:3e:69:9a:50,dst=fa:16:3e:1c:bd:25),
```

```
eth_type(0x0800),ipv4(tos=0/0x3,frag=no), packets:68401,
bytes:6703250, used:0.055s,
actions:set(tunnel(tun_id=0x4,src=10.73.189.17,dst=10.76.
36.36,ttl=64,flags(df|csum|key))),6
...
```

显然,从10号端口qr-db4752ad-ef进来的,发往vm1的,即目的MAC是fa:16:3e:1c:bd:25的数据包,确实是直接转发到了6号VXLAN端口。

### 4. br-ex桥中的处理过程

发送给vm1的数据包,经过VXLAN端口的封装,就进入了网络节点的IP层走正常的发包过程了。我们看一下网络节点的路由表:

因为vm1所在的计算节点1(10.76.36.36/25)与网络节点(10.73.189.17/25)不在同一网段,所以封装后的数据包将发往网关10.73.189.1,路由表中的br-ex是br-ex桥上的internal类型的同名端口:

显然,从internal类型的br-ex进来的数据包,应该通过物理网络接口xgbe0发送到真正的物理网络上去。br-ex桥采用传统的MAC和端口的映射进行转发决策,换句话说,发往网络节点的网关10.73.189.1的数据包应该转发到xgbe0所在的端口,我们来看一下10.73.189.1的MAC地址:

### 结合br-ex桥的FDB:

可见,网络节点发往其网关的数据包,即目的MAC为 14:14:4b:74:a4:9c的数据包,将转发到端口1,而端口1正是物理网络接口xgbe0所在的端口:

我们从数据层面也可以看到这个转发决策,端口br-ex和xgbe0在 datapath中对应的端口号如下:

### 结合datapath中的流表:

```
[root@10.73.189.17 ~]# ovs-dpctl dump-flows
...
recirc_id(0),in_port(2),eth(src=00:25:90:8b:6e:9e,dst=14:
14:4b:74:a4:9c),
eth_type(0x0800),ipv4(frag=no), packets:1034558420,
bytes:173198413784, used:0.003s, flags:SFPR., actions:3
...
```

可以清楚地看到,从端口2,即端口br-ex进来的包,通过端口3,即xgbe0转发出去。

### 6.3.3 数据包在计算节点的Open vSwitch中的处理

### 1. br-tun桥中的决策过程

当VXLAN封装的数据包达到计算节点后,位于2层的网卡驱动接收,然后沿着网络协议栈一路向北,通过3层,到达4层的UDP协议,进入VXLAN对应的4789号UDP socket。4789这个socket的接收函数vxlan\_rcv会将网络包送达0VS的数据平面处理。br-tun桥需要将数据包的VXLAN ID映射为对应的VLAN ID,然后就可以将数据包转发到端口patch-int,送达br-int桥了。我们先来看一下br-tun桥上的相关端口:

```
[root@10.76.36.36 ~] # ovs-vsctl show
    Bridge br-tun
        Port patch-int
            Interface patch-int
                type: patch
                options: {peer=patch-tun}
        Port "vxlan-0a4c2220"
            Interface "vxlan-0a4c2220"
                type: vxlan
                options: {csum="true", in key=flow,
local ip="10.76.36.36", out key=flow,
remote ip="10.76.34.32"}
        Port "vxlan-0a49bd11"
            Interface "vxlan-0a49bd11"
                type: vxlan
                options: {csum="true", in key=flow,
local ip="10.76.36.36", out key=flow,
remote ip="10.73.189.17"}
```

与网络节点对应的VTEP是vxlan-0a49bdll,从这个端口进来的数据包经过剥离外层封装、打上VLAN Tag后,应该转发到端口patch-int。这2个端口对应的端口号是:

### 结合br-tun桥的流表:

```
[root@10.76.36.36 ~] # ovs-ofctl dump-flows br-tun
T0-1) cookie=0x0, duration=1954692.650s, table=0,
n packets=3627410, n bytes=338751653, idle age=6,
hard age=65534, priority=1, in port=1 actions=resubmit(,1)
T0-2) cookie=0x0, duration=1954183.439s, table=0,
n packets=3231014, n bytes=293384410, idle age=6,
hard age=65534, priority=1, in port=2 actions=resubmit(,3)
T3-1) cookie=0x0, duration=1283877.800s, table=3,
n packets=2438798, n bytes=222448880, idle age=6,
hard age=65534, priority=1,tun id=0x4
actions=mod vlan vid:6, resubmit(,10)
T10-1) cookie=0x0, duration=1954692.539s, table=10,
n packets=3231374, n bytes=293425782, idle age=6,
hard age=65534, priority=1
actions=learn(table=20, hard timeout=300, priority=1, NXM OF
VLAN TCI[0..11], NXM OF ETH DST[]=NXM OF ETH SRC[], load:0
->NXM OF VLAN TCI[], load:NXM NX TUN ID[]-
```

```
>NXM_NX_TUN_ID[],output:NXM_OF_IN_PORT[]),output:1 ...
```

vxlan-0a49bdll的端口号是2,所以table 0的第2条流表项T0-2匹配成功,数据包给到table 3继续匹配。

看table3的第1条流表项T3-1,这条流表项负责从VXLAN ID转换为 VLAN ID。vm1所在的子网的VXLAN ID是4,根据执行的动作 mod\_vlan\_vid:6可见,将为数据包打上VLAN ID 6,然后给到table 10继续匹配。

table10的第1条流表项T10-1匹配成功,其核心操作就是将数据包送往1号端口,即patch-int端口,目的是将数据包送往br-int桥。除此之外,在table 10中我们看到流表还进行了学习,将学习到的规则添加到table 20。这个过程类似常规的2层交换机的MAC学习过程,即记录VXLAN端口和MAC的映射关系,等到反向发送时,根据目的MAC就可以知道转发到哪个VXLAN端口。

事实上,从同一个隧道端口进来的数据包可能属于不同子网的虚拟机,以另外一台计算节点2(10.76.34.32)为例:

...

```
[root@10.76.34.32 ~]# ovs-ofctl dump-flows br-tun
...
T0-1)cookie=0x0, duration=5939578.460s, table=0,
n_packets=22276798, n_bytes=2027362163, idle_age=0,
hard_age=65534, priority=1,in_port=2 actions=resubmit(,3)
T3-1)cookie=0x0, duration=5145100.683s, table=3,
n_packets=12577949, n_bytes=1143810253, idle_age=4,
hard_age=65534, priority=1,tun_id=0x3
actions=mod_vlan_vid:1,resubmit(,10)
T3-2)cookie=0x0, duration=2082283.237s, table=3,
n_packets=4097103, n_bytes=374568367, idle_age=0,
hard_age=65534, priority=1,tun_id=0x4
actions=mod_vlan_vid:3,resubmit(,10)
...
```

我们看到,同样从2号VXLAN端口进来的数据包,有属于到VXLAN ID是4的子网,也有属于VXLAN ID是3的子网的。因此,需要针对不同的VXLAN ID, 打上相应的VLAN ID。

### 2. br-int桥中的决策过程

打着VLAN Tag的数据包通过patch-tun,从br-tun桥进入了br-int桥。br-int桥需要根据VLAN ID和数据包的MAC将其送往正确的qvo端口。数据包到达br-int桥时,数据包的外层封装已经被剥离,其目的MAC就是虚拟机网卡的MAC地址。虚拟机vm1的网卡的MAC是fa:16:3e:1c:bd:25,我们结合br-int桥的FDB,看一下其被转发到哪个端口:

可见,目的MAC为fa:16:3e:1c:bd:25的数据包转发到编号是13的端口,这个端口正是qvo03247d72-8f:

### 观察br-int桥上的端口,其VLAN ID也的确是6:

qvo是一个veth设备,其另外一端qvb连接着一个Linux网桥,因此 转发到qvo的数据包将会被转发到Linux网桥。

### 3.0VS最终决策结果

让我们来回顾一下数据包在br-tun桥和br-int桥中的决策过程:数据包从VXLAN端口进入br-tun桥,然后通过patch类型的接口进入br-int桥。但是事实上,数据包完全没有必要经过端口patch-int、patch-tun,也完全没有必要进行打上或删除VLAN Tag的操作,而是直接由VXLAN端口转发到qvo端口。结合从IDC中访问vm1的场景,就是从端口vxlan-0a49bd11直接转发到端口qvo03247d72-8f。在数据面,这2个端口对应的端口号如下:

### 观察datapath中的流表,可以发现有下面一条流表项:

```
[root@10.76.36.36 ~] # ovs-dpctl dump-flows
...
recirc_id(0), tunnel(tun_id=0x4, src=10.73.189.17, dst=10.76
.36.36, ttl=59, flags(-df
+csum+key)), in_port(6), skb_mark(0), eth(src=fa:16:3e:69:9a
:50, dst=fa:16:3e
:1c:bd:25), eth type(0x0800), ipv4(frag=no),
```

packets:700873, bytes:68685318, used:0.251s, flags:S,
actions:5

•••

这个流表项表示,从网络节点(10.73.189.17)发往计算节点 1(10.76.36.36)的VXLAN封装的数据包,如果VXLAN ID是4,并且目的MAC是fa:16:3e:1c:bd:25,即发往vm1的数据包,那么直接转发到端口5,即qvo03247d72-8f。

### 6.3.4 数据包在Linux网桥中的处理

在上一节,我们看到,发往vm1的数据包转发到了端口qvo03247d72-8f。qvo03247d72-8f是一个veth设备,其另外一端是qvb03247d72-8f:

```
[root@10.76.36.36 ~]# ip link
...
59: qvo03247d72-8f@qvb03247d72-8f: <BROADCAST,MULTICAST,...
master ovs-system ...
60: qvb03247d72-8f@qvo03247d72-8f: <BROADCAST,MULTICAST,...
master qbr03247d72-8f ...
...</pre>
```

qvb03247d72-8f连接在Linux网桥qbr03247d72-8f上:

- ... interfaces
- ... qvb03247d72-8f tap03247d72-8f

我们看到Linux网桥qbr03247d72-8f上还有另外一个设备 tap03247d72-8f, 这个设备就是连接虚拟机虚拟网络设备的。Linux网 桥qbr03247d72-8f需要做的就是将端口qvb03247d72-8f进来的数据包 转发到端口tap03247d72-8f。看一下Linux网桥上qbr03247d72-8f的 FDB:

```
[root@10.76.36.36 ~] # brctl showmacs qbr03247d72-8f port no mac addr is local? ageing timer 1 8a:c0:5e:a0:63:09 yes 0.00 2 fa:16:3e:1c:bd:25 no 0.84 ...
```

至此,漫长的旅途终于结束了,数据包从IDC中的主机到达了虚拟机vml,对应的tap设备和vhost-net线程交互完成数据包的接收。