

# GBee



## Trabajo Fin de Máster

Autor:

Ángel Jesús Terol Martínez

Tutor:

Luis Lucas Ibáñez



## GBee

#### Emulador de GameBoy para dispositivos Android

#### Autor

Ángel Jesús Terol Martínez

#### Tutor

Luis Lucas Ibáñez Tecnología Informática y Computación



Máster Universitario en Desarrollo de Software para Dispositivos Móviles





### Preámbulo

Este Trabajo Final de Máster (TFM) surge de la motivación por aprender cómo desarrollar un programa que emule el funcionamiento completo de una consola, integrando los conocimientos adquiridos durante el curso. Además de ser un reto personal y técnico, este proyecto permite explorar áreas clave como la arquitectura de sistemas, la optimización de recursos y la interacción con hardware virtualizado.

El objetivo es crear una aplicación capaz de funcionar en dispositivos móviles, permitiendo a amigos, familiares y otros usuarios revivir una experiencia nostálgica de la infancia. Desde un punto de vista técnico, la emulación representa un desafío complejo, ya que involucra aspectos como la sincronización de hardware, la gestión de ciclos de reloj, el manejo de gráficos y la interpretación precisa de código máquina. El resultado no solo será un aporte académico significativo, sino también una oportunidad para compartir una parte importante de la historia de los videojuegos con las nuevas generaciones.

## **Agradecimientos**

Este máster en Desarrollo de Software para dispositivos móviles ha sido una experiencia enriquecedora, llena de aprendizaje y crecimiento a lo largo de los últimos dos años.

Quisiera expresar mi más sincero agradecimiento a mi familia, por su constante apoyo y aliento a lo largo de este viaje. A mi pareja, Carla, cuyo respaldo y motivación fueron esenciales para continuar en los momentos más difíciles. A mis amigos, Jose Malagón y Raquel González, compañeros de grado y amigos entrañables, con quienes he mantenido una valiosa amistad. A mis compañeros de trabajo, por su paciencia y apoyo en la tarea de compaginar estudios y empleo. Finalmente, un especial agradecimiento a mi tutor, Luis Lucas Ibáñez, por su interés en mi trabajo y su constante guía a lo largo del desarrollo de este proyecto.

 $El \ \'exito \ consiste \ en \ hacer \ lo \ que \ amas \\ y \ amar \ lo \ que \ haces.$ 

Satoru Iwata.

## **Índice** general

| 1 | Resi                     | umen            |                                           | 1                |
|---|--------------------------|-----------------|-------------------------------------------|------------------|
| 2 | Obje                     | etivos          |                                           | 3                |
| 3 | Terr                     | ninolog         | ía                                        | 5                |
| 4 | Met<br>4.1<br>4.2<br>4.3 | Metod<br>Estruc | ía y Planificación lología Aplicada       | 7<br>7<br>7<br>8 |
| 5 | Esta                     | ido del         | Arte                                      | 9                |
|   | 5.1                      | Game            | Boy                                       | 9                |
|   |                          | 5.1.1           | Especificaciones Técnicas                 | 10               |
|   |                          | 5.1.2           | Mapa de Memoria                           | 11               |
|   |                          |                 | 5.1.2.1 ROM: [0x0000 - 0x7FFF]            | 11               |
|   |                          |                 | 5.1.2.2 VRAM: [0x8000 - 0x9FFF]           | 12               |
|   |                          |                 | 5.1.2.3 RAM Externa: [0xA000 - 0xBFFF]    | 12               |
|   |                          |                 | 5.1.2.4 Work RAM: [0xC000 - 0xDFFF]       | 12               |
|   |                          |                 | 5.1.2.5 Echo RAM: [0xE000 - 0xFDFF]       | 12               |
|   |                          |                 | 5.1.2.6 OAM: [0xFE00 - 0xFE9F]            | 12               |
|   |                          |                 | 5.1.2.7 No utilizable: [0xFEA0 - 0xFEFF]  | 12               |
|   |                          |                 | 5.1.2.8 I/O: [0xFEA0 - 0xFEFF]            | 13               |
|   |                          |                 | 5.1.2.9 HRAM: [0xFF80 - 0xFFFE]           | 13               |
|   |                          |                 | 5.1.2.10 IE: 0xFFFF                       | 13               |
|   |                          | 5.1.3           | CPU                                       | 13               |
|   |                          |                 | 5.1.3.1 Diferencias                       | 13               |
|   |                          |                 | 5.1.3.2 Registros                         | 14               |
|   |                          |                 | 5.1.3.3 Opcodes                           | 16               |
|   |                          |                 | 5.1.3.3.1 Categorías                      | 16               |
|   |                          |                 | 5.1.3.3.2 Listado                         | 18               |
|   |                          |                 | 5.1.3.4 Ciclos                            | 19               |
|   |                          |                 | 5.1.3.4.1 Ciclos de Máquina               | 19               |
|   |                          |                 | 5.1.3.4.2 Ciclos de Reloj                 | 19               |
|   |                          | 5.1.4           | Secuencia de Arranque                     | 19               |
|   |                          |                 | 5.1.4.1 DMG / MGB                         | 20               |
|   |                          |                 | 5.1.4.2 CGB / AGB                         | 20               |
|   |                          | 5.1.5           | Cabecera del Cartucho                     | 21               |
|   |                          |                 | 5 1 5 1 0v0100 - 0v0103: Punto de entrada | 21               |

12 ÍNDICE GENERAL

|   |     | 5.1.5.2       | 0x0104 - 0x0133: Nintendo logo              | <br> |  | 21 |
|---|-----|---------------|---------------------------------------------|------|--|----|
|   |     | 5.1.5.3       | 0x0134 - 0x0143: Título                     | <br> |  | 22 |
|   |     | 5.1.5.4       | 0x013F - 0x0142: Código de fabricante       | <br> |  | 22 |
|   |     | 5.1.5.5       | 0x0143: CGB Flag                            | <br> |  | 22 |
|   |     | 5.1.5.6       | 0x0144 - 0x0145: Nuevo código de licencia . |      |  | 23 |
|   |     | 5.1.5.7       | 0x0146: SGB Flag                            | <br> |  | 25 |
|   |     | 5.1.5.8       | 0x0147: Tipo de cartucho                    | <br> |  | 25 |
|   |     | 5.1.5.9       | 0x0148: Tamaño de ROM                       | <br> |  | 26 |
|   |     | 5.1.5.10      | 0x0149: Tamaño de RAM                       | <br> |  | 26 |
|   |     | 5.1.5.11      | 0x014A: Destino                             | <br> |  | 27 |
|   |     | 5.1.5.12      | 0x014B: Antiguo código de licencia          | <br> |  | 27 |
|   |     | 5.1.5.13      | 0x014C: Número de versión de ROM            | <br> |  | 31 |
|   |     | 5.1.5.14      | 0x014D: Checksum                            | <br> |  | 31 |
|   |     | 5.1.5.15      | 0x014E - 0x014F: Checksum global            | <br> |  | 31 |
|   |     | 5.1.6 MBCs    |                                             | <br> |  | 31 |
| _ | _   |               |                                             |      |  |    |
| 6 |     | arrollo       |                                             |      |  | 33 |
|   | 6.1 | ,             | ructura del Proyecto                        |      |  | 33 |
|   | 6.2 |               |                                             |      |  | 34 |
|   |     |               | os                                          |      |  | 34 |
|   |     |               | 8                                           |      |  | 36 |
|   |     |               | 5.2.2.0.1 Funciones comunes:                |      |  | 37 |
|   |     |               | 5.2.2.0.2 Carga - LD:                       |      |  | 38 |
|   |     |               | 5.2.2.0.3 Aritméticas y Lógicas:            |      |  | 38 |
|   |     |               | 5.2.2.0.4 Control de flujo:                 |      |  | 41 |
|   |     |               | 3.2.2.0.5 Rotación y desplazamiento:        |      |  | 45 |
|   |     |               | 3.2.2.0.6 Manipulación de bits:             |      |  | 47 |
|   |     |               | 5.2.2.0.7 Especiales de sistema:            |      |  | 50 |
|   |     |               | 5.2.2.0.8 Con pila:                         |      |  | 50 |
|   | 6.3 | -             |                                             |      |  | 52 |
|   |     |               | / Escritura                                 |      |  | 53 |
|   |     |               | ia de Arranque                              |      |  | 54 |
|   | 6.4 |               |                                             |      |  | 57 |
|   |     |               | de ROM                                      |      |  | 58 |
|   |     | 6.4.2 Lectura | /Escritura en ROM                           | <br> |  | 64 |

## Índice de figuras

| 4.1 | Tabla Trello - Iteración 0                               | 8  |
|-----|----------------------------------------------------------|----|
| 5.1 | Game Boy                                                 | 9  |
| 5.2 | Versiones DMG, MGB, GBL y CGB de Game Boy                | 10 |
| 5.3 | Set de Instrucciones                                     | 18 |
| 5.4 | Set de Instrucciones Extendidas                          | 18 |
| 5.5 | Decodificación del logo de Nintendo                      | 22 |
| 6.1 | Selección de archivo desde la memoria SD del dispositivo | 59 |

## Índice de tablas

| 5.1  | Especificaciones técnicas de la Game Boy                     | 11 |
|------|--------------------------------------------------------------|----|
| 5.2  | Mapa de memoria de Game Boy                                  | 11 |
| 5.3  | Comparación de opcodes entre Z80 y Sharp LR35902             | 14 |
| 5.4  | Función de los bits del registro F o Flags                   | 15 |
| 5.5  | Resumen de las variaciones de las secuencias de arranque     | 20 |
| 5.6  | Código de licencia y su editor                               | 25 |
| 5.7  | Tipos de mapeadores (MBC) y sus códigos                      | 26 |
| 5.8  | Tamaño y número de bancos de ROM según el valor especificado | 26 |
| 5.9  | Tamaño de SRAM según el código del cartucho.                 | 26 |
| 5.10 | Antiguos códigos de licencia y su editor                     | 30 |

## Índice de Códigos

| 5.1  | Nintendo Logo - Mapa de Bits                           |
|------|--------------------------------------------------------|
| 6.1  | Declaración de Registros                               |
| 6.2  | Ejemplo de Opcode                                      |
| 6.3  | Actualización de Flags                                 |
| 6.4  | Identificación de Opcode                               |
| 6.5  | Operaciones comunes                                    |
| 6.6  | Operaciones LD                                         |
| 6.7  | Operaciones ADD y ADC                                  |
| 6.8  | Operaciones INC y DEC                                  |
| 6.9  | Operación XOR                                          |
| 6.10 | Operación CALL                                         |
| 6.11 | Operaciones JR y JP                                    |
| 6.12 | Operaciones RET y RETI                                 |
| 6.13 | Operación CP                                           |
|      | Operación CPL                                          |
|      | Operación CCF                                          |
|      | Operación DAA                                          |
|      | Operación SCF                                          |
|      | Operaciones RL y RR                                    |
|      | Operaciones RLC y RRC                                  |
|      | Operaciones SLA, SRA y SRL                             |
|      | Operación SWAP                                         |
|      | Operación BIT                                          |
|      | Operación RES                                          |
|      | Operación SET                                          |
|      | Operación NOP                                          |
|      | Operaciones DI, EI                                     |
| 6.27 | Operaciones PUSH, POP                                  |
|      | Operaciones I/O                                        |
|      | Declaraciones iniciales de Memoria                     |
|      | Métodos de lectura y escritura en memoria              |
|      | Secuencia de arranque y logo de Nintendo               |
|      | Copiado del Boot en memoria                            |
|      | Abrir archivos binarios en un Activity                 |
|      | Obtener EXTRA de un Intent en Android                  |
|      | Carga de ROM y manejo de errores durante el proceso    |
|      | Carga de ROM y manejo de errores durante el proceso 60 |
| 6.37 | Valores obtenidos tras la carga de ROM                 |

| 18 | Í | NDICE DE | Códigos |
|----|---|----------|---------|
|    |   |          |         |

### 1 Resumen

GBee es una aplicación que funciona como emulador de Game Boy, desarrollado específicamente de forma nativa para dispositivos Android. Los usuarios podrán cargar sus ROMs, guardar el estado de sus partidas, y configurar a su gusto la interfaz gráfica.

El proyecto nace de la curiosidad por entender los aspectos técnicos y arquitectónicos de una consola, y cómo estos pueden ser emulados en un entorno moderno. A lo largo del trabajo, se abordan temas clave como la gestión de la Unidad Central de Procesamiento (CPU), la Unidad de Procesamiento de Gráficos (PPU), y la sincronización de ciclos para garantizar una emulación precisa.

### **Abstract**

**GBee** is an application that functions as a **Game Boy emulator**, developed natively for **Android** devices. Users can load their ROMs, save their game states, and customize the graphical interface to their liking.

The project stems from a curiosity to understand the technical and architectural aspects of a console, and how these can be emulated in a modern environment. Throughout the development, key topics such as the management of the Central Processing Unit (CPU), the Graphics Processing Unit (PPU), and cycle synchronization are addressed to ensure accurate emulation.

## 2 Objetivos

Un **ingeniero** debe ser capaz en todo momento de **resolver los problemas** que se le planteen por si mismo y no basarse en buscar la solución de alguien anónimo.

Las arquitecturas de las máquinas actuales son **complejas y muy potentes** para que una persona les pueda sacar todo el potencial en un corto período de tiempo. Por ello, lo ideal es empezar por una consola más antigua como punto de partida, como lo puede ser la propia **Game Boy**.

La razón de escogerla como la consola sobre la que desarrollar este proyecto ha sido **subjetiva** debido al afecto que le tengo. Perfectamente podría haber escogido cualquier otra como la *NES* o la *Master System*. Por otro lado, con la documentación de esta memoria pretendo **ser de ayuda para más personas** que se propongan en un futuro realizar un juego para dicha consola.

A grandes rasgos, los objetivos serían los siguientes:

- Entender y replicar el funcionamiento interno de la consola Game Boy.
- Desarrollar una aplicación nativa en Android.
- Analizar librerías y frameworks existentes.
- Comprender y aplicar la integración de un emulador con las interfaces gráficas de Android.

Objetivos secundarios:

• Publicar la aplicación en la Play Store.

## 3 Terminología

A lo largo del documento se van a utilizar varias nomenclaturas para hacer la lectura más sencilla:

- **GB:** Game Boy.
- **GBC:** Game Boy Color.
- CGB: Forma alternativa de referirse a la Game Boy Color.
- SNES: Super Nintendo Entertainment System.
- SGB: Super Game Boy. Accesorio para la SNES.
- SGB2: Versión mejorada de la Super Game Boy.
- MGB: Mini Game Boy. Forma alternativa de referirse a la Game Boy Pocket.
- **GBL:** Game Boy Light.
- **DMG:** Dot Matrix Game. Abreviatura oficial del modelo original de la Game Boy. Hace referencia a la pantalla de matriz de puntos que utilizaba la consola.
- AGB: Game Boy Advance.
- AGS: Game Boy Advance SP.
- **N64:** Nintendo 64.
- Bit: Unidad mínima de información empleada en informática.
- MSB: Most Significant Bit. El bit de mayor valor en un número binario. Es el bit 7, que representa el valor más alto (128 en decimal).
- LSB: Least Significant Bit. El bit de menor valor en un número binario. Es el bit 0, que representa el valor más bajo (1 en decimal).
- Nibble: Unidad de información equivalente a la mitad de un byte (4 bits).
- Byte: Unidad de información equivalente a 8 bits.
- **KiB:** Unidad de información conocida como Kibibyte, equivalente a 2<sup>10</sup> bytes.
- CPU: Central Processing Unit. Hardware que interpreta las instrucciones del programa.
- GPU: Graphics Processing Unit. Hardware dedicado al procesamiento de gráficos.

6 Terminología

- PPU: Picture Processing Unit. Otra manera de nombrar la GPU.
- RAM: Random-Access Memory. Memoria de trabajo donde almacenamos nuestras variables.
- SRAM: Static Random-Access Memory.
- ROM: Read Only Memory. Zona de memoria donde se almacena el código del programa.
- APU: Unidad de Procesamiento de Audio.
- VRAM: Video RAM. Zona de memoria utilizada por el controlador gráfico para representar información de manera visual por pantalla.
- HRAM: High RAM. Zona de memoria accesible en el proceso DMA.
- **DMA:** Direct Memory Access. Característica de ciertos sistemas informáticos que permite acceder a RAM a un subsistema, indepentientemente de la CPU.
- **OAM:** Object Attribute Memory. Espacio de memoria en el que se almacenan los atributos de los sprites.
- PC: Program Counter. Almacena la dirección de la próxima instrucción a ejecutar.
- SP: Stack Pointer. Apunta a la última dirección usada en la pila.
- Sprite: Elemento visual activo en pantalla.
- Tile: Conjunto de pixeles de tamaño 8x8.
- MBC: Memory Bank Controller. Circuito que permite gestionar la memoria de los cartuchos de Game Boy.
- Opcode: Instrucción de máquina que indica la operación que debe realizar el procesador.
- Activity: Componente de Android que representa una pantalla con la que los usuarios pueden interactuar.
- BCD: Binary-Coded Decimal. Sistema de representación numérica que utiliza cuatro bits para codificar cada dígito decimal, permitiendo así que los números decimales se almacenen y manipulen de manera más sencilla en sistemas digitales.
- **FIFO:** First In, First Out. Estructura de datos que organiza elementos de manera que el primero en entrar es el primero en salir, garantizando un orden de procesamiento basado en la secuencia de llegada.
- URI: Uniform Resource Identifier. Es una cadena de carácteres que identifican un recurso online o local.
- Intent: objeto en Android que se utiliza para comunicar componentes.

## 4 Metodología y Planificación

#### 4.1 Metodología Aplicada

La metodología adoptada para la planificación del proyecto es ágil, un enfoque que, si bien es comúnmente utilizado en proyectos colaborativos, resulta igualmente eficaz en proyectos individuales. La clave de esta metodología radica en la gestión eficiente del tiempo, permitiendo que cada tarea sea ejecutada dentro de un plazo bien definido, con el objetivo de maximizar los resultados y cumplir con los plazos establecidos.

#### 4.2 Estructura del Proyecto

El proyecto está dividido en distintas etapas o iteraciones, cada una de las cuales ofrece la oportunidad de aprender y aplicar nuevos conocimientos relacionados con la emulación y el desarrollo. Al final de cada iteración, se lleva a cabo una revisión exhaustiva del progreso, lo que permite identificar áreas de mejora o posibles errores, minimizando así el tiempo perdido en futuras fases del desarrollo.

Durante el proceso de desarrollo, las tareas y objetivos están en constante evolución, dado que se parte de una base de conocimientos limitada que se incrementa a medida que avanza el proyecto. Este enfoque implica que, en muchas ocasiones, lo que en un inicio parecía correctamente implementado debe ser revisado o incluso reestructurado, conforme se adquiere una comprensión más profunda de los desafíos técnicos involucrados.

El proyecto se ha dividido en las siguientes etapas/iteraciones:

#### • Diseño

Antes de iniciar el desarrollo del emulador, es fundamental tener claridad sobre los objetivos y el alcance del proyecto. Se realizará un análisis preliminar de diversos emuladores existentes, lo cual permitirá obtener una visión más sólida y concreta de las funcionalidades y desafíos que se enfrentarán durante la implementación.

#### Aprendizaje

En esta fase inicial, el enfoque será comprender en profundidad las especificaciones técnicas de la consola Game Boy, desde su CPU y PPU hasta la gestión de ciclos y sus interacciones con los componentes de hardware. Se realizarán pruebas exploratorias, cuyo propósito será construir una base sólida para el desarrollo posterior del emulador.

#### Desarrollo

Esta es la etapa central y más intensiva del proyecto. Durante el desarrollo del emulador, se implementarán las funcionalidades principales como la emulación de la CPU, la gestión de gráficos, la sincronización de ciclos, y la integración con las interfaces gráficas en Android. Al mismo tiempo, se generará la documentación técnica detallada para acompañar el progreso y justificar las decisiones tomadas durante la implementación.

#### • Revisión y Maquetación

La fase final se centrará en la revisión exhaustiva tanto del emulador como de la documentación. Se corregirán posibles errores detectados, se optimizará el rendimiento del emulador, y se pulirá la maquetación de la memoria, asegurando que todo el trabajo cumpla con los estándares de calidad requeridos.

Las herramientas principales que se van a utilizar son Trello y Toggl. Además, como herramienta de control de versiones, se va a hacer uso de Git.

En Trello se ha creado una tabla con la que poder visualizar de manera sencilla qué tareas están pendientes de realizar, tanto del producto como de la memoria. Todas estas tareas pasarán a la fase de revisión y, una vez dado el visto bueno, terminarán en el estado de finalizado.

Figura 4.1: Tabla Trello - Iteración 0

#### 4.3 Mínimo Producto Viable

Lo normal en todo proyecto es que ocurran imprevistos que hagan al programador perder más tiempo en una tarea o incluso paralizar por completo el proyecto. Además, esto se junta con el hecho de que aquí no hay nadie que pueda ocupar nuestro puesto mientras ese problema se soluciona. Por esta razón, es importante tener en mente un **producto mínimo viable**, con el cual obtener un producto usable de en el tiempo disponible.

#### 5.1 Game Boy

La **Game Boy** es una consola portátil de **8 bits** desarrollada y fabricada por Nintendo, lanzada al mercado el **21 de abril de 1989 en Japón**, tres meses después en América y el 28 de septiembre de 1990 en Europa. Fue la segunda consola portátil de la compañía, sucesora de la familia Game & Watch.



Figura 5.1: Game Boy

Entre sus características técnicas, la Game Boy incluía un procesador Z80, una pantalla LCD monocromática con ajuste de contraste, un pad direccional de 8 direcciones, dos botones de acción (A y B) y dos botones de control (Start y Select).

A pesar de recibir críticas por el tamaño de su pantalla y su limitada paleta de colores, la Game Boy logró un rotundo éxito comercial. Su éxito se atribuye principalmente a su bajo consumo energético, ya que funcionaba con cuatro pilas AA que ofrecían una gran autonomía en comparación con consolas rivales, como la Game Gear de SEGA. Además, la consola fue lanzada junto al exitoso juego Tetris, lo que contribuyó a su popularidad tanto entre niños como entre adultos.

La longevidad de la Game Boy en el mercado se debe en gran parte al modelo de negocio que Nintendo continúa aplicando hoy en día, basado en la introducción de revisiones compatibles con versiones anteriores en lugar de lanzar consolas completamente nuevas. Entre estas revisiones destacan la Game Boy Pocket en 1996, así como la Game Boy Light y la Game Boy Color en 1998.



Figura 5.2: Versiones DMG, MGB, GBL y CGB de Game Boy

#### 5.1.1 Especificaciones Técnicas

Cuando pensamos en programar un emulador que simule una máquina en concreto lo primero que debemos hacer es conocer exáctamente **cómo es por dentro y cómo funciona**. En la siguiente tabla quedan reflejadas todas las **características técnicas de la Game Boy**:

| Características                 | Game Boy                                                               | Game Boy Poc-           | Super Game                                         | Game Boy                                                                                              |  |  |  |  |
|---------------------------------|------------------------------------------------------------------------|-------------------------|----------------------------------------------------|-------------------------------------------------------------------------------------------------------|--|--|--|--|
|                                 | (DMG)                                                                  | ket (MGB)               | Boy (SGB)                                          | Color (CGB)                                                                                           |  |  |  |  |
| CPU                             | 8-bit 8080                                                             | SM83 core)              |                                                    |                                                                                                       |  |  |  |  |
| Frecuencia                      | 4.194                                                                  | 304 MHz                 | Depende de la                                      | Hasta<br>8.388608                                                                                     |  |  |  |  |
| CPU                             |                                                                        |                         | revisión                                           | MHz                                                                                                   |  |  |  |  |
| Work RAM                        |                                                                        | 8 KiB                   |                                                    | $\begin{array}{ c c c c c c }\hline 32 \text{ KiB } (4+7\\ \times 4 \text{ KiB}) \\\hline\end{array}$ |  |  |  |  |
| Video RAM                       |                                                                        | 8 KiB                   |                                                    | 16 KiB (2 × 8<br>KiB)                                                                                 |  |  |  |  |
| Pantalla                        | $\begin{array}{c} \text{LCD } 4.7 \times 4.3 \\ \text{cm} \end{array}$ | $LCD~4.8 \times 4.4~cm$ | CRT TV                                             | $\begin{array}{ccc} \text{TFT } 4.4 \times 4 \\ \text{cm} \end{array}$                                |  |  |  |  |
| Resolución                      | 160                                                                    | × 144                   | $160 \times 144$ dentro de $256 \times 224$ border | 160 × 144                                                                                             |  |  |  |  |
| Sprites (OBJ)                   | 8×8 o                                                                  | 8×16; máximo 40 p       | or pantalla, 10 po                                 | r línea                                                                                               |  |  |  |  |
| Paletas                         | BG: 1 × 4                                                              | 1, OBJ: 2 × 3           | BG/OBJ: $1 + 4 \times 3$ , border: $4 \times 15$   | BG: 8 × 4,<br>OBJ: 8 × 33                                                                             |  |  |  |  |
| Colores                         | 4 tonos de ver-<br>de                                                  | 4 tonos de gris         | 32768 colores                                      | (15-bit RGB)                                                                                          |  |  |  |  |
| Sincronización<br>horizontal    | 9.198 KHz Complicad                                                    |                         | Complicado <sup>1</sup>                            | 9.198 KHz                                                                                             |  |  |  |  |
| Sincronización<br>vertical      | 59.                                                                    | Complicado <sup>1</sup> | 59.73 Hz                                           |                                                                                                       |  |  |  |  |
| Continúa en la siguiente página |                                                                        |                         |                                                    |                                                                                                       |  |  |  |  |

5.1. Game Boy 11

| Características | Game Boy         | Game Boy Poc- | Super Game             | Game Boy                        |  |
|-----------------|------------------|---------------|------------------------|---------------------------------|--|
| Caracteristicas | (DMG)            | ket (MGB)     | Boy (SGB)              | Color (CGB)                     |  |
| Sonido          | 4 canales con sa | lida estéreo  |                        | 4 canales con<br>salida estéreo |  |
| Energía         | DC 6V, 0.7 W     | DC 3V, 0.7 W  | Alimentado<br>por SNES | DC 3V, 0.6 W                    |  |

Tabla 5.1 – Continúa de la página anterior

Tabla 5.1: Especificaciones técnicas de la Game Boy.

#### 5.1.2 Mapa de Memoria

La Game Boy dispone de 64 Kb de memoria y utiliza direcciones de memoria de 16 bits, lo que le da la posibilidad de utilizar el rango de 0x0000 hasta 0xFFFF (65.535 bytes en total). Además, esta memoria se organiza en diferentes áreas para que el procesador pueda acceder a recursos clave como el código del juego, la memoria de video, la RAM y los registros de control. Cada una de estas áreas tiene una función específica, y algunas de ellas están sujetas a restricciones o condiciones de acceso durante la ejecución del sistema.

| Inicio | Fin  | Descripción                                     |
|--------|------|-------------------------------------------------|
| 0000   | 3FFF | 16 KiB Banco ROM 00                             |
| 4000   | 7FFF | 16 KiB Banco ROM 01–NN                          |
| 8000   | 9FFF | 8 KiB RAM de Vídeo (VRAM)                       |
| A000   | BFFF | 8 KiB RAM Externa                               |
| C000   | CFFF | 4 KiB Work RAM (WRAM)                           |
| D000   | DFFF | 4 KiB Work RAM (WRAM)                           |
| E000   | FDFF | Echo RAM (espejo de C000–DDFF)                  |
| FE00   | FE9F | Memoria de atributos de objetos (OAM)           |
| FEA0   | FEFF | No usable                                       |
| FF00   | FF7F | Registros de entrada/salida (I/O)               |
| FF80   | FFFE | High RAM (HRAM)                                 |
| FFFF   | FFFF | Registro de habilitación de interrupciones (IE) |

**Tabla 5.2:** Mapa de memoria de Game Boy

#### 5.1.2.1 ROM: [0x0000 - 0x7FFF]

En las primeras direcciones del mapa de memoria (0x0000–0x7FFF) se encuentran los bancos de memoria ROM, que almacenan el código del juego cargado desde el cartucho. La sección entre 0x0000 y 0x3FFF es el banco fijo de 16 KiB que se carga automáticamente al encender la consola. Por último, la sección entre 0x4000 y 0x7FFF corresponde a bancos

<sup>&</sup>lt;sup>1</sup>La SGB ejecuta dos consolas de forma simultánea: la Game Boy dentro del cartucho y la SNES. La SNES captura y muestra los gráficos de la Game Boy, pero las velocidades de fotogramas de ambas no se sincronizan completamente, lo que provoca duplicados y/o eliminados

de ROM adicionales que pueden ser intercambiados (si el tipo de cartucho lo permite) para ofrecer acceso a más de 32 KiB de memoria.

#### 5.1.2.2 VRAM: [0x8000 - 0x9FFF]

La VRAM es una memoria de 8 KiB que se utiliza para almacenar datos gráficos, como los sprites y tiles que se dibujan en pantalla. En los modelos CGB, esta sección de la memoria tiene dos bancos, con la posibilidad de intercambiarlos entre ellos y almacenar gráficos adicionales.

#### 5.1.2.3 RAM Externa: [0xA000 - 0xBFFF]

Algunos cartuchos incluyen RAM adicional que se usa principalmente para guardar datos o estados del juego, como partidas guardadas. Esta RAM externa, que varía en tamaño según el cartucho, se puede acceder a través de esta región de memoria.

#### 5.1.2.4 Work RAM: [0xC000 - 0xDFFF]

La WRAM es un área de memoria utilizada por el sistema para almacenar variables temporales, datos en proceso, y otra información necesaria para la ejecución de los programas. Está dividida en dos secciones de 4 KiB cada una. En los modelos CGB, la segunda parte (0xD000–0xDFFF) también puede ser conmutada entre diferentes bancos para aumentar la capacidad de almacenamiento.

#### 5.1.2.5 Echo RAM: [0xE000 - 0xFDFF]

Esta es una copia exacta de la WRAM en las direcciones 0xC000-0xDDFF. Aunque se puede acceder a ella de la misma forma que la RAM original, Nintendo prohíbe su uso, ya que podría causar errores de sincronización o conflictos de acceso.

#### 5.1.2.6 OAM: [0xFE00 - 0xFE9F]

La OAM es un pequeño bloque de memoria dedicado a almacenar información sobre los sprites que aparecen en pantalla, como su posición, prioridad y patrones de color. Puede contener hasta un total de 40 sprites, cada uno de 8x8 u 8x16 píxeles. Sin embargo, por limitaciones de hardware, solamente se pueden mostrar 10 sprites por scanline.

#### 5.1.2.7 No utilizable: [0xFEA0 - 0xFEFF]

Esta pequeña área de memoria no se utiliza y está reservada. Cualquier intento de leer o escribir en esta región puede provocar comportamientos inesperados en el sistema.

Si se intenta acceder a la región, devolverá un valor 0xFF cuando el OAM está bloqueado, y de lo contrario, dependerá de la revisión del hardware:

• En DMG, MGB, SGB y SGB2, las lecturas durante el bloqueo de OAM provocan corrupción de OAM. De otra forma devolverán 0x00.

5.1. Game Boy 13

• En la revisión E de CGB, y los modelos AGB, AGS y GBP, devuelve el nibble alto del byte de la dirección inferior dos veces; por ejemplo, 0xFFA0 devuelve 0xAA, 0xFFB1 devuelve 0xBB, y así sucesivamente.

• En el resto de revisiones de CGB (0-D), la región es una sección de RAM única, pero enmascarada con un valor específico.

#### 5.1.2.8 I/O: [0xFEA0 - 0xFEFF]

Estos registros se utilizan para controlar diferentes aspectos del hardware de la Game Boy, como la pantalla, los botones de entrada, el sonido y otros componentes del sistema. Acceder a estos registros permite al software interactuar directamente con el hardware.

#### 5.1.2.9 HRAM: [0xFF80 - 0xFFFE]

La HRAM es un pequeño bloque de memoria de alta velocidad que contiene datos críticos que el procesador necesita acceder de manera rápida y frecuente.

#### 5.1.2.10 IE: 0xFFFF

Registro de habilitación de interrupciones (Interrupt Enable), que permite activar o desactivar interrupciones específicas del sistema, cruciales para el manejo de eventos como temporizadores o actualizaciones gráficas.

#### 5.1.3 CPU

También conocida como la Unidad Central de Procesamiento, que constituye el núcleo principal del sistema. Es la encargada de ejecutar los opcodes, que definen el comportamiento del software en la consola original.

#### 5.1.3.1 Diferencias

LA Game Boy cuenta con un procesador único conocido como Sharp LR35902 y, como viene indicado en su nombre, fue desarrollado por la empresa Sharp Corporation. Esta CPU era una mezcla entre la conocida Zilog Z80 y el Intel 8080, a la cual se añadieron y eliminaron distintas instrucciones. Una diferencia importante, es que la Sharp no tiene instrucciones propias de I/O, a diferencia de las otras dos. En este caso, se puede acceder a los puertos de entrada/salida mediante comandos simples de carga (LD).

A continuación se muestra una tabla con las diferencias existentes en el abanico de instrucciones:

| Opcode | <b>Z</b> 80                  | Sharp LR35902 |
|--------|------------------------------|---------------|
| 08     | EX AF,AF                     | LD (nn),SP    |
| 10     | DJNZ PC+dd                   | STOP          |
| 22     | LD (nn),HL                   | LDI (HL),A    |
| 2A     | LD HL,(nn)                   | LDI A,(HL)    |
| 32     | LD (nn),A                    | LDD (HL),A    |
| 3A     | LD A,(nn)                    | LDD A,(HL)    |
| D3     | OUT (n),A                    | -             |
| D9     | EXX                          | RETI          |
| DB     | IN A,(n)                     | -             |
| DD     | <ix>prefix</ix>              | -             |
| E0     | RET PO                       | LD (FF00+n),A |
| E2     | JP PO,nn                     | LD (FF00+C),A |
| E3     | EX (SP),HL                   | -             |
| E4     | CALL P0,nn                   | -             |
| E8     | RET PE                       | ADD SP,dd     |
| EA     | JP PE,nn                     | LD (nn),A     |
| EB     | EX DE,HL                     | -             |
| EC     | CALL PE,nn                   | -             |
| ED     | <pre><prefix></prefix></pre> | -             |
| F0     | RET P                        | LD A,(FF00+n) |
| F2     | JP P,nn                      | LD A,(FF00+C) |
| F4     | CALL P,nn                    | -             |
| F8     | RET M                        | LD HL,SP+dd   |
| FA     | JP M,nn                      | LD A,(nn)     |
| FC     | CALL M,nn                    | -             |
| FD     | <iy>prefix</iy>              | -             |
| CB 3X  | SLL r/(HL)                   | SWAP r/(HL)   |

Tabla 5.3: Comparación de opcodes entre Z80 y Sharp LR35902

Los opcodes que se indican con un "-" significan que han sido eliminados. Si intentáramos utilizar los originales, la Game Boy simplemente se congelaría y habría que reiniciar el sistema.

#### 5.1.3.2 Registros

Un registro es una pequeña unidad de almacenamiento en un procesador utilizada para guardar temporalmente datos o instrucciones durante la ejecución de operaciones. Los registros que se emplean son: A, F, B, C, D, E, H y L, cada uno capaz de almacenar 1 byte de información. Estos registros también pueden agruparse en pares para manejar 2 bytes: AF, BC, DE y HL. Adicionalmente, los registros SP (Stack Pointer) y PC (Program Counter) desempeñan funciones específicas dentro de la CPU.

El primer registro a destacar es el registro A, conocido como el Acumulador, donde se almacena la mayoría de los datos procesados por la CPU. Es un registro al que se le pueden

5.1. Game Boy 15

asignar valores de forma directa, al igual que ocurre con los registros B, C, D, E, H y L.

Los registros B y C son comúnmente utilizados como contadores, mientras que los registros D y E se suelen emplear en pares para almacenar direcciones de memoria, facilitando operaciones de copia de datos. Sin embargo, el uso de estos registros no está limitado a estos propósitos; su aplicación depende de las necesidades y la conveniencia del programador.

El registro F o Flags es responsable de almacenar el estado actual del procesador, y es de solo lectura. Aunque no se puede modificar directamente, su combinación con el registro A es clave para realizar diversas operaciones. Su principal utilidad radica en la evaluación de los resultados de la instrucción anterior, siendo esencial para la toma de decisiones en la ejecución del programa.

En la siguiente tabla podemos ver el desglose del valor atribuido a cada bit del registro F:

| Bit | Nombre | Definición                                              |  |  |  |  |  |  |  |
|-----|--------|---------------------------------------------------------|--|--|--|--|--|--|--|
| 7   | Z      | Zero: indica si el resultado de la operación previa ha  |  |  |  |  |  |  |  |
|     |        | dado como resultado 0.                                  |  |  |  |  |  |  |  |
| 6   | N      | Substraction: indica si la operación previa ha sido     |  |  |  |  |  |  |  |
|     |        | una resta.                                              |  |  |  |  |  |  |  |
| 5   | Н      | Semi-Carry: indica si se ha producido un acarreo        |  |  |  |  |  |  |  |
|     |        | desde el nibble bajo al alto en la operación de suma o  |  |  |  |  |  |  |  |
|     |        | resta anterior.                                         |  |  |  |  |  |  |  |
| 4   | C o CY | Carry: indica si se ha producido un acarreo en el bit   |  |  |  |  |  |  |  |
|     |        | más significativo, es decir, el resultado ha sido mayor |  |  |  |  |  |  |  |
|     |        | de 0xFF.                                                |  |  |  |  |  |  |  |
| 3-0 | -      | No se utilizan.                                         |  |  |  |  |  |  |  |

Tabla 5.4: Función de los bits del registro F o Flags

Por su parte, los registros H y L se utilizan para el acceso indirecto a una dirección de memoria. Este acceso indirecto se refiere al valor de 16 bits contenido en la pareja de registros HL, y resulta especialmente útil para recorrer arrays o acceder secuencialmente a posiciones de memoria.

El registro SP (Stack Pointer) señala la posición de memoria que se utiliza durante las llamadas a subrutinas. Al ejecutar una instrucción call, la pila aumenta, y al realizar un ret, la pila disminuye, permitiendo mantener el control del flujo de ejecución.

Finalmente, el registro PC (Program Counter) indica la dirección de memoria donde se encuentra la próxima instrucción que será ejecutada por la CPU, siendo esencial para el flujo de control del programa.

#### **5.1.3.3 Opcodes**

Los opcodes (códigos de operación) son las instrucciones que un procesador entiende y ejecuta directamente. Representan la parte de una instrucción de máquina que especifica la operación a realizar, como cargar datos en un registro, realizar una operación matemática o mover datos entre la memoria y el procesador. Cada opcode tiene un formato específico y puede estar compuesto por varios bytes que definen tanto la operación como los operandos involucrados.

**5.1.3.3.1 Categorías** En total, existen 510 instrucciones diferentes, las cuales pueden ser agrupadas en las siguientes categorías:

#### • Operaciones de carga (LD)

- LD A, (HL): Carga el valor de la dirección de memoria en el registro A.
- LD (HL), B: Carga el valor del registro B en la memoria apuntada por HL.

#### • Operaciones aritméticas y lógicas

- ADD A, B: Suma el contenido de B al registro A.
- AND A: Realiza una operación lógica AND en el registro A.
- SUB A, B: Resta el valor de B del registro A.
- XOR A: Realiza una operación XOR entre el registro A consigo mismo, lo que siempre da como resultado 0. Este comando se utiliza para limpiar o reiniciar el registro A.
- OR A: Realiza una operación OR del registro A consigo mismo, dejando el valor de A sin cambios. No afecta el valor, pero puede modificar los flags.
- CP A: Compara el valor del registro A con el valor de otro registro o inmediato, estableciendo los flags según el resultado de la comparación. La operación es similar a una resta (A - valor) y no modifica el contenido de A.
- CPL: Complementa el valor del registro A, invirtiendo todos sus bits. Esta operación afecta el flag de medio acarreo (H) y establece el flag de negativo (N).
- CCF: Cambia el estado del flag de acarreo (C). Si el flag de acarreo está establecido, se limpia; si está limpio, se establece. Esta operación no afecta a los demás flags.
- DAA: Ajusta el contenido del registro A para que represente un valor decimal válido, teniendo en cuenta el estado de los flags de acarreo (C) y medio acarreo (H). Esta operación es útil después de realizar operaciones aritméticas en el modo BCD.
- SCF: Establece el flag de acarreo (C) y limpia el flag de acarreo (H). Esta operación no afecta a los demás flags y es útil para preparar operaciones que requieren un estado de acarreo conocido.

#### • Operaciones de control de flujo

- JP nn: Salta a la dirección de memoria nn.

5.1. Game Boy 17

- CALL nn: Llama a una subrutina en la dirección nn.
- RET: Retorna de una subrutina.

#### • Operaciones de rotación y desplazamiento

- RL A: Rota los bits del registro A hacia la izquierda a través del carry.
- SLA B: Desplaza los bits de B hacia la izquierda.
- RR A: Rota los bits del registro A hacia la derecha a través del carry, trasladando el bit menos significativo al carry y el carry al bit más significativo.
- RLC A: Rota los bits del registro A hacia la izquierda, desplazando el bit más significativo al carry y reiniciando el bit más significativo con el valor original del carry.
- RC A: Rota los bits del registro A hacia la derecha, moviendo el bit menos significativo al carry y llenando el bit más significativo con el valor del carry.
- SRA B: Desplaza los bits de B hacia la derecha, manteniendo el bit más significativo (signo) constante y colocando el bit menos significativo en el carry.
- SWAP B: Intercambia los cuatro bits más significativos con los cuatro menos significativos del registro B.
- SRL B: Desplaza los bits de B hacia la derecha, moviendo el bit menos significativo al carry y rellenando el bit más significativo con 0.

#### • Operaciones de manipulación de bits

- BIT 0, A: Prueba si el bit 0 de A está establecido.
- SET 1, (HL): Establece el bit 1 en la dirección de memoria HL.
- RES 0, A: Reinicia (pone a 0) el LSB del registro A, dejando los demás bits sin cambios.

#### • Operaciones especiales de sistema

- NOP: No realiza ninguna operación.
- DI: Deshabilita interrupciones.
- EI: Habilita interrupciones.

#### • Operaciones con pila

- PUSH BC: Empuja el contenido del registro BC en la pila.
- POP AF: Restaura el contenido de AF desde la pila.

#### • Operaciones I/O

- LD (FF00+n), A: Carga el valor de A en la dirección de I/O FF00+n.
- LD A, (FF00+C): Carga el valor de la dirección FF00+C en A.

**5.1.3.3.2 Listado** Para poder empezar a implementar todos los opcodes, debemos hacer uso de la documentación (oficial o no) que nos indique qué Byte hace referencia a qué opcode. Las siguientes tablas suelen ser de gran ayuda para verlo de forma clara y concisa:

|      | ×θ              | ×1              | ×2              | x3              | ×4              | x5              | ×6                 | ×7              | ×8              | x9         | xA              | ×В              | ×C              | xD              | ×Ε                 | ×F              |
|------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|--------------------|-----------------|-----------------|------------|-----------------|-----------------|-----------------|-----------------|--------------------|-----------------|
|      | NOP             | LD BC.d16       | LD (BC),A       | INC BC          | INC B           | DEC B           | LD B.d8            | RLCA            | LD (a16).SP     | ADD HL.BC  | LD A, (BC)      | DEC BC          | INC C           | DEC C           | LD C.d8            | RRCA            |
| 0×   | 1 4             | 3 12            | 1 8             | 1 8             | 1 4             | 1 4             | 2 8                | 1 4             | 3 20            | 1 8        | 1 8             | 1 8             | 1 4             | 1 4             | 2 8                | 1 4             |
|      |                 |                 |                 |                 | Z 0 H -         | Z 1 H -         |                    | 9 9 9 C         |                 | - 0 H C    |                 |                 | Z 0 H -         | Z 1 H -         |                    | 000C            |
|      | STOP 0          | LD DE,d16       | LD (DE),A       | INC DE          | INC D           | DEC D           | LD D,d8            | RLA             | JR r8           | ADD HL, DE | LD A, (DE)      | DEC DE          | INC E           | DEC E           | LD E,d8            | RRA             |
| 1×   | 2 4             | 3 12            | 1 8             | 1 8             | 1 4             | 1 4             | 2 8                | 1 4             | 2 12            | 1 8        | 1 8             | 1 8             | 1 4             | 1 4             | 2 8                | 1 4             |
| 2000 |                 | 2222            | 272.000         |                 | Z 0 H -         | Z 1 H -         |                    | 9 9 9 C         |                 | - 0 H C    | 0.000           |                 | Z 9 H -         | Z 1 H -         |                    | 000C            |
|      | JR NZ,r8        | LD HL,d16       | LD (HL+),A      | INC HL          | INC H           | DEC H           | LD H,d8            | DAA             | JR Z,r8         | ADD HL,HL  | LD A, (HL+)     | DEC HL          | INC L           | DEC L           | LD L,d8            | CPL             |
| 2x   | 2 12/8          | 3 12            | 1 8             | 1 8             | 1 4             | 1 4             | 2 8                | 1 4             | 2 12/8          | 1 8        | 1 8             | 1 8             | 1 4             | 1 4             | 2 8                | 1 4             |
|      |                 |                 |                 |                 | Z 0 H -         | Z 1 H -         |                    | Z - 0 C         |                 | - 0 H C    |                 |                 | Z 0 H -         | Z 1 H -         |                    | - 11 -          |
|      | JR NC,r8        | LD SP,d16       | LD (HL-),A      | INC SP          | INC (HL)        | DEC (HL)        | LD (HL),d8         | SCF             | JR C,r8         | ADD HL,SP  | LD A, (HL-)     | DEC SP          | INC A           | DEC A           | LD A,d8            | CCF             |
| 3×   | 2 12/8          | 3 12            | 1 8             | 1 8             | 1 12            | 1 12            | 2 12               | 1 4             | 2 12/8          | 1 8        | 1 8             | 1 8             | 1 4             | 1 4             | 2 8                | 1 4             |
|      |                 |                 |                 |                 | Z 0 H -         | Z 1 H -         |                    | -001            |                 | - 0 H C    |                 |                 | Z 9 H -         | Z 1 H -         |                    | - 0 0 C         |
| -    | LD B,B          | LD B,C          | LD B,D          | LD B,E          | LD B,H          | LD B,L          | LD B,(HL)          | LD B,A          | LD C,B          | LD C,C     | LD C,D          | LD C,E          | LD C,H          | LD C,L          | LD C,(HL)          | LD C,A          |
| 4×   | 1 4             | 1 4             | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             | 1 4             | 1 4        | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             |
|      |                 | LD D,C          | LD D,D          | LD D.E          |                 |                 | LD D, (HL)         |                 |                 | LD E.C     | LD E.D          | LD E.E          |                 | LD E.L          | LD E,(HL)          |                 |
| 5×   | LD D,B<br>1 4   | 1 4             | 1 4             | 1 4             | LD D,H          | LD D,L          | 1 8                | LD D,A          | LD E,B          | 1 4        | 1 4             | 1 4             | LD E,H          | 1 4             | 1 8                | LD E,A<br>1 4   |
| 34   | . 1.7.          |                 |                 | 0.00            |                 |                 |                    | 0.00            |                 |            |                 |                 |                 |                 | 1                  |                 |
|      | LD H,B          | LD H,C          | LD H.D          | LD H,E          | LD H,H          | LD H,L          | LD H, (HL)         | LD H,A          | LD L,B          | LD L,C     | LD L,D          | LD L,E          | LD L,H          | LD L,L          | LD L,(HL)          | LD L,A          |
| 6x   | 1 4             | 1 4             | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             | 1 4             | 1 4        | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             |
| 2000 | (B) 136         |                 |                 |                 |                 |                 |                    |                 |                 |            |                 |                 |                 |                 |                    |                 |
|      | LD (HL),B       | LD (HL),C       | LD (HL),D       | LD (HL),E       | LD (HL),H       | LD (HL),L       | HALT               | LD (HL),A       | LD A.B          | LD A,C     | LD A,D          | LD A,E          | LD A.H          | LD A.L          | LD A.(HL)          | LD A,A          |
| 7×   | 1 8             | 1 8             | 1 8             | 1 8             | 1 8             | 1 8             | 1 4                | 1 8             | 1 4             | 1 4        | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             |
|      |                 |                 |                 |                 |                 |                 |                    |                 |                 |            |                 |                 |                 |                 |                    |                 |
|      | ADD A,B         | ADD A,C         | ADD A,D         | ADD A,E         | ADD A,H         | ADD A,L         | ADD A, (HL)        | ADD A,A         | ADC A,B         | ADC A,C    | ADC A,D         | ADC A,E         | ADC A,H         | ADC A,L         | ADC A, (HL)        | ADC A,A         |
| 8×   | 1 4             | 1 4             | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             | 1 4             | 1 4        | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             |
|      | ZOHC               | ZOHC            | ZOHC            | ZOHC       | Z O H C         | ZOHC            | ZOHC            | ZOHC            | ZOHC               | ZOHC            |
|      | SUB B           | SUB C           | SUB D           | SUB E           | SUB H           | SUB L           | SUB (HL)           | SUB A           | SBC A,B         | SBC A,C    | SBC A,D         | SBC A,E         | SBC A,H         | SBC A,L         | SBC A, (HL)        | SBC A,A         |
| 9x   | 1 4             | 1 4             | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             | 1 4             | 1 4        | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             |
|      | Z 1 H C         | Z 1 H C         | Z 1 H C         | Z 1 H C         | Z 1 H C         | Z 1 H C         | Z 1 H C            | Z 1 H C         | Z 1 H C         | Z 1 H C    | Z 1 H C         | Z 1 H C         | Z 1 H C         | Z 1 H C         | Z 1 H C            | Z 1 H C         |
|      | AND B           | AND C           | AND D           | AND E           | AND H           | AND L           | AND (HL)           | AND A           | XOR B           | XOR C      | XOR D           | XOR E           | XOR H           | XOR L           | XOR (HL)           | XOR A           |
| Ax   | 1 4             | 1 4             | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             | 1 4             | 1 4        | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             |
|      | Z 0 1 0<br>OR B | Z 0 1 0<br>OR C | Z 0 1 0<br>OR D | Z 0 1 0<br>OR E | Z 0 1 0<br>OR H | Z 0 1 0<br>OR L | Z 0 1 0<br>OR (HL) | Z 0 1 0<br>OR A | Z 0 0 0<br>CP B | Z 0 0 0    | Z 0 0 0<br>CP D | Z 0 0 0<br>CP E | Z 0 0 0<br>CP H | Z 0 0 0<br>CP L | Z 0 0 0<br>CP (HL) | Z 0 0 0<br>CP A |
| Bx   | 1 4             | 1 4             | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             | 1 4             | 1 4        | 1 4             | 1 4             | 1 4             | 1 4             | 1 8                | 1 4             |
| D.A. | Z 0 0 0         | Z 0 0 0         | Z 0 0 0         | Z 0 0 0         | Z 0 0 0         | Z 0 0 0         | Z 0 0 0            | Z 0 0 0         | Z 1 H C         | Z 1 H C    | Z 1 H C         | Z 1 H C         | ZIHC            | ZIHC            | ZIHC               | ZIHC            |
|      | RET NZ          | POP BC          | JP NZ.a16       | JP a16          | CALL NZ,a16     | PUSH BC         | ADD A,d8           | RST 00H         | RET Z           | RET        | JP Z,a16        | PREFIX CB       | CALL Z,a16      | CALL a16        | ADC A,d8           | RST Ø8H         |
| Cx   | 1 20/8          | 1 12            | 3 16/12         | 3 16            | 3 24/12         | 1 16            | 2 8                | 1 16            | 1 20/8          | 1 16       | 3 16/12         | 1 4             | 3 24/12         | 3 24            | 2 8                | 1 16            |
|      |                 |                 |                 |                 |                 |                 | ZOHC               |                 |                 |            |                 |                 |                 |                 | ZOHC               |                 |
|      | RET NC          | POP DE          | JP NC,a16       |                 | CALL NC,a16     | PUSH DE         | SUB d8             | RST 10H         | RET C           | RETI       | JP C,a16        |                 | CALL C,a16      |                 | SBC A,d8           | RST 18H         |
| Dx   | 1 20/8          | 1 12            | 3 16/12         |                 | 3 24/12         | 1 16            | 2 8                | 1 16            | 1 20/8          | 1 16       | 3 16/12         |                 | 3 24/12         |                 | 2 8                | 1 16            |
|      | 2.222           |                 | 1111            |                 | 1000            |                 | Z 1 H C            | 0.000           | 0.000           | 2 2 2 2    |                 |                 | 1000            |                 | Z 1 H C            | 2222            |
|      | LDH (a8),A      | POP HL          | LD (C),A        |                 |                 | PUSH HL         | AND d8             | RST 20H         | ADD SP,r8       | JP (HL)    | LD (a16),A      |                 |                 |                 | XOR d8             | RST 28H         |
| Ex   | 2 12            | 1 12            | 2 8             |                 |                 | 1 16            | 2 8                | 1 16            | 2 16            | 1 4        | 3 16            |                 |                 |                 | 2 8                | 1 16            |
|      |                 |                 |                 |                 |                 |                 | Z 0 1 0            |                 | 0 0 H C         |            | 100000          |                 |                 |                 | Z 0 0 0            |                 |
|      | LDH A, (a8)     | POP AF          | LD A,(C)        | DI              |                 | PUSH AF         | OR d8              | RST 30H         | LD HL,SP+r8     | LD SP,HL   | LD A, (a16)     | EI              |                 |                 | CP d8              | RST 38H         |
| Fx   | 2 12            | 1 12            | 2 8             | 1 4             |                 | 1 16            | 2 8                | 1 16            | 2 12            | 1 8        | 3 16            | 1 4             |                 |                 | 2 8                | 1 16            |
|      |                 | ZNHC            |                 |                 |                 |                 | Z 0 0 0            |                 | 0 0 H C         |            |                 |                 |                 |                 | Z 1 H C            |                 |

Figura 5.3: Set de Instrucciones



Figura 5.4: Set de Instrucciones Extendidas

Con estas tablas obtenemos las siguientes características de cada instrucción:

- Byte asignado.
- Ciclos de reloj.

5.1. Game Boy 19

- Flags a ignorar, actualizar o resetear.
- Categoría, agrupados por colores.
- Longitud, es decir, los bytes que la instrucción va a ocupar en memoria.

#### 5.1.3.4 Ciclos

Los ciclos de CPU son unidades de tiempo en las que se realizan instrucciones. Son utilizadas para saber con exactitud cuánto tiempo dura la ejecución de una instrucción concreta en el hardware original. Hay dos conceptos distintos en este contexto: ciclos de máquina y ciclos de reloj.

Cada componente, como la CPU, la memoria, el PPU y el APU, opera en función de los ciclos de reloj. La coordinación precisa entre estos módulos asegura que las instrucciones se ejecuten en el momento adecuado y que los datos se transfieran de manera eficiente.

Por ejemplo, el procesador necesita esperar que el PPU complete la renderización de un cuadro antes de actualizar la pantalla, lo que implica un control cuidadoso del tiempo. Si un módulo se desincroniza, puede resultar en fallos gráficos, sonido entrecortado o un rendimiento general deficiente. Por lo tanto, la medición de ciclos de reloj permite establecer un ritmo de operación coherente, asegurando que todos los componentes funcionen armónicamente, lo que es fundamental para la experiencia de juego fluida y efectiva que caracteriza a la Game Boy.

Para la Game Boy, 1 ciclo de máquina equivale a 4 ciclos de reloj.

**5.1.3.4.1 Ciclos de Máquina** Los ciclos de máquina se refieren a la cantidad de ciclos de CPU necesarios para ejecutar una instrucción específica. Cada instrucción puede requerir un número diferente de ciclos de máquina, dependiendo de su complejidad.

**5.1.3.4.2 Ciclos de Reloj** Los ciclos de reloj, por otro lado, son las unidades de tiempo que marcan el ritmo del funcionamiento del procesador. Cada ciclo de reloj representa un pulso generado por un oscilador interno en el procesador, que sincroniza las operaciones del mismo. La frecuencia del reloj, medida en hertzios (Hz), determina cuántos ciclos de reloj se producen por segundo.

#### 5.1.4 Secuencia de Arranque

Existe una secuencia de arranque, conocido como **Boot ROM**, guardado dentro de la propia CPU. Esta secuencia de arranque comienza su ejecución en la dirección de memoria 0x000, y no en la oficial de 0x100. Este programa es responsable de la animación de arranque que se reproduce antes de que el control sea transferido a la ROM del cartucho, además de inicializar distintos registros y direcciones de memoria.

Existen en total 9 programas de boot (conocidos hasta la fecha):

20 Estado del Arte

| Nombre | Tamaño (bytes) |
|--------|----------------|
| DMG0   | 256            |
| DMG    | 256            |
| MGB    | 256            |
| SGB    | 256            |
| SGB2   | 256            |
| CGB0   | 256 + 1792     |
| CGB    | 256 + 1792     |
| AGB0   | 256 + 1792     |
| AGB    | 256 + 1792     |

Tabla 5.5: Resumen de las variaciones de las secuencias de arranque

## 5.1.4.1 DMG / MGB

Lo primero que hacen es leer el logo desde el cartucho, descomprimirlo en VRAM y comenzar a desplazarlo lentamente hacia abajo. Dado que las lecturas de un cartucho ausente generalmente devuelven 0xFF, esto explica por qué, al encender la consola sin un cartucho, aparece un cuadro negro desplazándose. Además, conexiones defectuosas o sucias pueden hacer que los datos leídos se corrompan, lo que resulta en un logo desordenado.

Una vez que el logo ha terminado de desplazarse, la boot ROM reproduce el famoso sonido "ba-ding!" y vuelve a leer el logo, esta vez comparándolo con una copia almacenada en ROM. También calcula el checksum del encabezado y lo compara con el checksum almacenado en el encabezado. Si alguna de estas verificaciones falla, la boot ROM se bloquea y nunca se transfiere el control a la ROM del cartucho.

Finalmente, la boot ROM escribe en el registro BANK en 0xFF50, lo que desasigna la boot ROM.

Las diferencias con DMG0 (algunos primeros modelos de DMG), es que al fallar el checksum, la pantalla empieza a parpadear a la hora de bloquear la ROM, y que el logo de Nintendo no tiene el símbolo ®.

## 5.1.4.2 CGB / AGB

Estas secuencias de arranque son mucho más complejas, en especial por su comportamiento de retro-compatibilidad.

La ROM de arranque es más grande. Aún debe ser mapeada comenzando en 0x0000, ya que es donde comienza la CPU, pero también debe acceder al encabezado del cartucho en 0x0100-0x014F. Por lo tanto, la ROM de arranque se divide en dos partes: una de 0x0000-0x00FF y otra de 0x0200-0x08FF.

Primero, las ROMs de arranque descomponen el logo de Nintendo en VRAM, al igual que los modelos antiguos, y copian el logo a un búfer en HRAM al mismo tiempo.

5.1. Game Boy 21

Luego, el logo se lee y descomprime nuevamente, pero sin redimensionamiento, lo que produce un logo mucho más pequeño colocado debajo del gran "GAME BOY". La ROM de arranque luego configura las paletas de compatibilidad, como se describe más adelante, y reproduce la animación del logo con el sonido de "ba-ding!".

Durante la animación del logo, se permite al usuario elegir una paleta para anular la seleccionada para compatibilidad (con distintas secuencias de botones). Cada nueva elección evita que la animación termine durante 30 fotogramas, lo que retrasa el checksum y la transición final.

Finalmente, la ROM de arranque desvanece todas las paletas de Background a blanco y establece el hardware en modo de compatibilidad (recordemos que existen juegos como Pokémon Oro/Plata que son de GBC pero se pueden jugar en DMG). En función del valor del byte de compatibilidad CGB, los valores a insertar en distintos registros de CGB variarán.

#### 5.1.5 Cabecera del Cartucho

Todos los cartuchos de Game Boy contienen una cabecera ubicada en el rango de direcciones 0x100-0x14F. Esta cabecera contiene información esencial para el funcionamiento del juego y del sistema, permitiendo a los desarrolladores configurar diversos parámetros que describen las características del cartucho. Entre estos parámetros se incluyen el título del juego, el código de licencia, el tipo de cartucho (que define si utiliza RAM, batería, o expansión como MBC), y otros datos relevantes. A continuación, se detallan los registros presentes en este rango de direcciones:

#### 5.1.5.1 0x0100 - 0x0103: Punto de entrada

Después de mostrar el logotipo de Nintendo, el PC salta a la dirección 0x0100, para a posterior saltar al inicio del programa del juego. La mayoría de los desarrolladores llenan esta área de 4 bytes con una instrucción NOP seguida de un JP 0x0150.

#### 5.1.5.2 0x0104 - 0x0133: Nintendo logo

Esta área contiene una imagen en mapa de bits que se muestra cuando se enciende la consola. Debe coincidir con el siguiente volcado (en hexadecimal); de lo contrario, la ROM de arranque no permitirá que el juego se ejecute:

```
Código 5.1: Nintendo Logo - Mapa de Bits

CE ED 66 66 CC OD 00 0B 03 73 00 83 00 0C 00 0D

00 08 11 1F 88 89 00 0E DC CC 6E E6 DD DD D9 99

BB BB 67 63 6E 0E EC CC DD DC 99 9F BB B9 33 3E
```

La forma en la que estos bytes se decodifican es la siguiente:

• Los bytes en el rango 0x104-0x011B representan la mitad superior del logo, mientras que los del rango 0x11C-0x133 representan la mitad inferior.

22 Estado del Arte

• Por cada byte, cada nibble codifica 4 píxeles. Un pixel está encendido si su bit correspondiente tiene un valor de 1.

• Cada dos bytes componen un grupo, el cual representa una parte (inferior o superior) de una letra del logo.

Figura 5.5: Decodificación del logo de Nintendo

El procedimiento de arranque de la Game Boy primero muestra el logo y luego verifica que coincida con el volcado anterior (conocido como *checksum*). Si no coincide, la ROM de arranque se bloquea.

Los modelos a partir del CGB solo verifican la mitad superior (los primeros 18 bytes).

#### 5.1.5.3 0x0134 - 0x0143: Título

Esta región de bytes contienen el título del juego, con carácteres ASCII y completamente en mayúsculas. Si el título tiene menos de 16 carácteres, el resto de bytes deberán rellenarse con 0x00's.

En versiones posteriores de los cartuchos, partes de esta área tienen un significado diferente, lo que reduce el tamaño real a 15 u 11 carácteres (siempre empezando en la dirección 0x134).

## 5.1.5.4 0x013F - 0x0142: Código de fabricante

En los cartuchos más antiguos, estos bytes formaban parte del título. En los cartuchos más nuevos, contienen un código de fabricante de 4 caracteres (en mayúsculas ASCII). Se desconoce su propósito.

## 5.1.5.5 0x0143: CGB Flag

Este byte, al igual que con el código de fabricante, formaba parte del título. Los modelos CGB y posteriores lo interpretan para decidir si habilitan el modo Color ("Modo CGB") o si retroceden al modo de compatibilidad monocromático ("Modo no CGB").

5.1. Game Boy 23

Los valores más típicos son:

• 0x00: No indicaría nada realmente, lo que implica que el juego solamente funciona en modelos DMG/MGB.

- 0x80: Indica que el juego admite mejoras propias del modelo CGB, pero es retrocompatible con modelos anteriores (DMG, MGB, etc...).
- 0xC0: El juego solamente funciona en CGB.

Valores que tengan activados los bits 7, 3 o 2, activarán un estado poco utilizado, conocido como "Modo PGB" (Pseudo Game Boy Mode). Es una especie de modo intermedio que brinda compatibilidad con juegos diseñados para el Game Boy Color cuando se ejecutan en un Game Boy original o en un Super Game Boy, pero con mejoras visuales muy limitadas en comparación con el modo CGB completo.

Hay poca información al respecto de este modo y varias fuentes agradecen su estudio y documentación.

## 5.1.5.6 0x0144 - 0x0145: Nuevo código de licencia

Esta región contiene un código representado por dos carácteres ASCII, el cual indica el editor/desarrollador del juego. Solamente se utiliza en caso de que el antiguo código de licencia tenga un valor de 0x33 (suele ser el caso para los juegos publicados después de la salida de SGB).

Los códigos son los siguientes:

| Código | Editor                               |
|--------|--------------------------------------|
| 00     | Ninguno                              |
| 01     | Nintendo Research & Development 1    |
| 08     | Capcom                               |
| 13     | EA (Electronic Arts)                 |
| 18     | Hudson Soft                          |
| 19     | B-AI                                 |
| 20     | KSS                                  |
| 22     | Oficina de Planificación WADA        |
| 24     | PCM Complete                         |
| 25     | San-X                                |
| 28     | Kemco                                |
| 29     | SETA Corporation                     |
| 30     | Viacom                               |
| 31     | Nintendo                             |
| 32     | Bandai                               |
| 33     | Ocean Software/Acclaim Entertainment |

24 Estado del Arte

| 34 | Konami                               |
|----|--------------------------------------|
| 35 | HectorSoft                           |
| 37 | Taito                                |
| 38 | Hudson Soft                          |
| 39 | Banpresto                            |
| 41 | Ubi Soft                             |
| 42 | Atlus                                |
| 44 | Malibu Interactive                   |
| 46 | Angel                                |
| 47 | Bullet-Proof Software                |
| 49 | Irem                                 |
| 50 | Absolute                             |
| 51 | Absolute Acclaim Entertainment       |
| 52 |                                      |
| 53 | Activision                           |
| 54 | Sammy USA Corporation Konami         |
| 55 | 2 21                                 |
| 56 | Hi Tech Expressions                  |
| 57 | LJN<br>Matchbox                      |
|    |                                      |
| 58 | Mattel                               |
| 59 | Milton Bradley Company               |
| 60 | Titus Interactive                    |
| 61 | Virgin Games Ltd.                    |
| 64 | Lucasfilm Games                      |
| 67 | Ocean Software                       |
| 69 | EA (Electronic Arts)                 |
| 70 | Infogrames                           |
| 71 | Interplay Entertainment              |
| 72 | Broderbund                           |
| 73 | Sculptured Software                  |
| 75 | The Sales Curve Limited              |
| 78 | THQ                                  |
| 79 | Accolade                             |
| 80 | Misawa Entertainment                 |
| 83 | lozc                                 |
| 86 | Tokuma Shoten                        |
| 87 | Tsukuda Original                     |
| 91 | Chunsoft Co.                         |
| 92 | Video System                         |
| 93 | Ocean Software/Acclaim Entertainment |
| 95 | Varie                                |
| 96 | Yonezawa/s'pal                       |
| 97 | Kaneko                               |

5.1. Game Boy 25

| 99 | Pack-In-Video      |
|----|--------------------|
| 9H | Bottom Up          |
| A4 | Konami (Yu-Gi-Oh!) |
| BL | MTO                |
| DK | Kodansha           |

Tabla 5.6: Código de licencia y su editor.

# 5.1.5.7 0x0146: SGB Flag

Especifica si el juego es compatible con funciones del modelo SGB. El SGB ignorará cualquier transferencia de datos si el valor de este byte no es 0x03.

# 5.1.5.8 0x0147: Tipo de cartucho

Especifica qué tipo de hardware está presente en el cartucho (para ser más especifico, su mapper).

Los mappers son los siguientes:

| Código | Tipo                    |
|--------|-------------------------|
| 0x00   | ROM ONLY                |
| 0x01   | MBC1                    |
| 0x02   | MBC1+RAM                |
| 0x03   | MBC1+RAM+BATTERY        |
| 0x05   | MBC2                    |
| 0x06   | MBC2+BATTERY            |
| 0x08   | ROM+RAM                 |
| 0x09   | ROM+RAM+BATTERY         |
| 0x0B   | MMM01                   |
| 0x0C   | MMM01+RAM               |
| 0x0D   | MMM01+RAM+BATTERY       |
| 0x0F   | MBC3+TIMER+BATTERY      |
| 0x10   | MBC3+TIMER+RAM+BATTERY  |
| 0x11   | MBC3                    |
| 0x12   | MBC3+RAM                |
| 0x13   | MBC3+RAM+BATTERY        |
| 0x19   | MBC5                    |
| 0x1A   | MBC5+RAM                |
| 0x1B   | MBC5+RAM+BATTERY        |
| 0x1C   | MBC5+RUMBLE             |
| 0x1D   | MBC5+RUMBLE+RAM         |
| 0x1E   | MBC5+RUMBLE+RAM+BATTERY |
| 0x20   | MBC6                    |

26 Estado del Arte

| 0x22 | MBC7+SENSOR+RUMBLE+RAM+BATTERY |
|------|--------------------------------|
| 0xFC | POCKET CAMERA                  |
| 0xFD | BANDAI TAMA5                   |
| 0xFE | HuC3                           |
| 0xFF | HuC1+RAM+BATTERY               |

Tabla 5.7: Tipos de mapeadores (MBC) y sus códigos

#### 5.1.5.9 0x0148: Tamaño de ROM

Indica el tamaño de ROM en el cartucho. En la mayoría de casos, se calcula como 32KiB\*(1 << valor). Los valores conocidos son:

| Valor | Tamaño  | Número de bancos |
|-------|---------|------------------|
| 0x00  | 32 KiB  | 2                |
| 0x01  | 64 KiB  | 4                |
| 0x02  | 128 KiB | 8                |
| 0x03  | 256 KiB | 16               |
| 0x04  | 512 KiB | 32               |
| 0x05  | 1 MiB   | 64               |
| 0x06  | 2 MiB   | 128              |
| 0x07  | 4 MiB   | 256              |
| 0x08  | 8 MiB   | 512              |

Tabla 5.8: Tamaño y número de bancos de ROM según el valor especificado.

#### 5.1.5.10 0x0149: Tamaño de RAM

Indica el tamaño de RAM (si lo hay). Si el tipo de cartucho no incluye "RAM" en su nombre, el valor de este registro debe ser 0x00.

Los posibles tamaños son los siguientes:

| Código | Tamaño de SRAM | Comentario                  |
|--------|----------------|-----------------------------|
| 0x00   | 0              | Sin RAM                     |
| 0x01   | _              | No utilizado                |
| 0x02   | 8 KiB          | 1 banco                     |
| 0x03   | 32 KiB         | 4 bancos de 8 KiB cada uno  |
| 0x04   | 128 KiB        | 16 bancos de 8 KiB cada uno |
| 0x05   | 64 KiB         | 8 bancos de 8 KiB cada uno  |

Tabla 5.9: Tamaño de SRAM según el código del cartucho.

El valor 0x01 aparece en algunos documentos no oficiales con un tamaño de 2KiB. Sin

5.1. Game Boy 27

embargo, jamás se llegó a utilizar un chip de RAM con este tamaño. Algunas ROMs de dominio público utilizan este valor, aunque en su código no hacen uso de ningún tipo de RAM de cartucho.

#### 5.1.5.11 0x014A: Destino

Especifica si el juego está destinado a ser vendido en Japón o en cualquier otro lugar del mundo. Existen dos posibles valores:

- 0x00: Japón. Se puede vender en el extranjero.
- 0x01: Solamente en el extranjero.

# 5.1.5.12 0x014B: Antiguo código de licencia

Utilizado en cartuchos anteriores al lanzamiento del SGB. Al igual que el nuevo (0x0144-0x0145), especifica el editor/publisher. Si el valor es 0x33, se deberán utilizar los nuevos códigos.

A continuación la lista de códigos y sus editores:

| Código | Editor                                    |
|--------|-------------------------------------------|
| 00     | Ninguno                                   |
| 01     | Nintendo                                  |
| 08     | Capcom                                    |
| 09     | НОТ-В                                     |
| 0A     | Jaleco                                    |
| 0B     | Coconuts Japan                            |
| 0C     | Elite Systems                             |
| 13     | EA (Electronic Arts)                      |
| 18     | Hudson Soft                               |
| 19     | ITC Entertainment                         |
| 1A     | Yanoman                                   |
| 1D     | Japan Clary                               |
| 1F     | Virgin Games Ltd.3                        |
| 24     | PCM Complete                              |
| 25     | San-X                                     |
| 28     | Kemco                                     |
| 29     | SETA Corporation                          |
| 30     | Infogrames5                               |
| 31     | Nintendo                                  |
| 32     | Bandai                                    |
| 33     | Se debe usar el nuevo código de licencia. |
| 34     | Konami                                    |
| 35     | HectorSoft                                |

28 ESTADO DEL ARTE

| 38 | Capcom                           |
|----|----------------------------------|
| 39 | Banpresto                        |
| 3C | Entertainment Interactive (stub) |
| 3E | Gremlin                          |
| 41 | Ubi Soft1                        |
| 42 | Atlus                            |
| 44 | Malibu Interactive               |
| 46 | Angel                            |
| 47 | Spectrum HoloByte                |
| 49 | Irem                             |
| 4A | Virgin Games Ltd.3               |
| 4D | Malibu Interactive               |
| 4F | U.S. Gold                        |
| 50 | Absolute                         |
| 51 | Acclaim Entertainment            |
| 52 | Activision                       |
| 53 | Sammy USA Corporation            |
| 54 | GameTek                          |
| 55 | Park Place13                     |
| 56 | LJN                              |
| 57 | Matchbox                         |
| 59 | Milton Bradley Company           |
| 5A | Mindscape                        |
| 5B | Romstar                          |
| 5C | Naxat Soft14                     |
| 5D | Tradewest                        |
| 60 | Titus Interactive                |
| 61 | Virgin Games Ltd.3               |
| 67 | Ocean Software                   |
| 69 | EA (Electronic Arts)             |
| 6E | Elite Systems                    |
| 6F | Electro Brain                    |
| 70 | Infogrames5                      |
| 71 | Interplay Entertainment          |
| 72 | Broderbund                       |
| 73 | Sculptured Software6             |
| 75 | The Sales Curve Limited7         |
| 78 | THQ                              |
| 79 | Accolade15                       |
| 7A | Triffix Entertainment            |
| 7C | MicroProse                       |
| 7F | Kemco                            |
| 80 | Misawa Entertainment             |

5.1. Game Boy 29

| 83 | LOZC G.                      |
|----|------------------------------|
| 86 | Tokuma Shoten                |
| 8B | Bullet-Proof Software2       |
| 8C | Vic Tokai Corp.16            |
| 8E | Ape Inc.17                   |
| 8F | I'Max18                      |
| 91 | Chunsoft Co.8                |
| 92 | Video System                 |
| 93 | Tsubaraya Productions        |
| 95 | Varie                        |
| 96 | Yonezawa19/S'Pal             |
| 97 | Kemco                        |
| 99 | Arc                          |
| 9A | Nihon Bussan                 |
| 9B | Tecmo                        |
| 9C | Imagineer                    |
| 9D | Banpresto                    |
| 9F | Nova                         |
| A1 | Hori Electric                |
| A2 | Bandai                       |
| A4 | Konami                       |
| A6 | Kawada                       |
| A7 | Takara                       |
| A9 | Technos Japan                |
| AA | Broderbund                   |
| AC | Toei Animation               |
| AD | Toho                         |
| AF | Namco                        |
| В0 | Acclaim Entertainment        |
| B1 | ASCII Corporation or Nexsoft |
| B2 | Bandai                       |
| B4 | Square Enix                  |
| В6 | HAL Laboratory               |
| В7 | SNK                          |
| В9 | Pony Canyon                  |
| BA | Culture Brain                |
| BB | Sunsoft                      |
| BD | Sony Imagesoft               |
| BF | Sammy Corporation            |
| C0 | Taito                        |
| C2 | Kemco                        |
| C3 | Square                       |
| C4 | Tokuma Shoten                |

30 Estado del Arte

| C5 | Data East                        |
|----|----------------------------------|
| C6 | Tonkin House                     |
| C8 | Koei                             |
| C9 | UFL                              |
| CA | Ultra Games                      |
| СВ | VAP, Inc.                        |
| CC | Use Corporation                  |
| CD | Meldac                           |
| CE | Pony Canyon                      |
| CF | Angel                            |
| D0 | Taito                            |
| D1 | SOFEL (Software Engineering Lab) |
| D2 | Quest                            |
| D3 | Sigma Enterprises                |
| D4 | ASK Kodansha Co.                 |
| D6 | Naxat Soft14                     |
| D7 | Copya System                     |
| D9 | Banpresto                        |
| DA | Tomy                             |
| DB | LJN                              |
| DD | Nippon Computer Systems          |
| DE | Human Ent.                       |
| DF | Altron                           |
| E0 | Jaleco                           |
| E1 | Towa Chiki                       |
| E2 | Yutaka                           |
| E3 | Varie                            |
| E5 | Epoch                            |
| E7 | Athena                           |
| E8 | Asmik Ace Entertainment          |
| E9 | Natsume                          |
| EA | King Records                     |
| EB | Atlus                            |
| EC | Epic/Sony Records                |
| EE | IGS                              |
| F0 | A Wave                           |
| F3 | Extreme Entertainment            |
| FF | LJN                              |

Tabla 5.10: Antiguos códigos de licencia y su editor.

5.1. Game Boy 31

#### 5.1.5.13 0x014C: Número de versión de ROM

Este byte especifica el número de versión del juego. Generalmente es 0x00. Puede ser útil para los desarrolladores y emuladores, por ejemplo, para aplicar parches o actualizaciones específicas que se hayan diseñado para esa versión (importante en juegos que recibieron revisiones).

#### 5.1.5.14 0x014D: Checksum

Este byte contiene una suma de verificación de 8 bits calculada a partir de los bytes de cabecera del cartucho 0x0134-0x014C. Si el byte en este registro no coincide con los 8 bits inferiores de la suma de verificación, la ROM de arranque se bloqueará y el programa en el cartucho no se ejecutará.

# 5.1.5.15 0x014E - 0x014F: Checksum global

Estos bytes contienen una suma de verificación de 16 bits que se calcula simplemente como la suma de todos los bytes de la ROM del cartucho (excepto estos dos bytes).

Solamente se ha llegado a utilizar en Pokémon Stadium (N64) para detectar errores del Transfer Pak con los Pokémon Verde/Rojo/Azul/Amarillo (DMG) y Plata/Oro/Cristal (CGB).

## 5.1.6 MBCs

El desarrollo del emulador se estructura en diversas fases que abordan los principales componentes de la consola, comenzando por la CPU, continuando con la gestión de gráficos (GPU/PPU) y memoria (RAM/ROM), y concluyendo con la implementación de las interfaces de entrada y salida (I/O). Cada uno de estos módulos es fundamental para asegurar una emulación fiel al hardware original, por lo que se prestará especial atención a la precisión y al rendimiento.

La primera fase se centrará en la implementación de la CPU, que es responsable de ejecutar las instrucciones del juego. Cada paso del desarrollo irá acompañado de pruebas y validaciones para garantizar que el emulador reproduzca el comportamiento de la consola original de manera eficiente. Esto último se conseguirá mediante la implementación de pruebas unitarias que verifiquen el correcto comportamiento de los opcodes.

# 6.1 Módulos / Estructura del Proyecto

El emulador que se va a implementar constará de distintos módulos, cada uno con una función específica y clara, lo que facilitará tanto su comprensión como el desarrollo de cada uno de los aspectos del emulador. A continuación, se describen brevemente los módulos principales del proyecto:

- Emulator: Este módulo centraliza la gestión de los otros componentes, coordinando su interacción y asegurando que el ciclo de emulación se ejecute correctamente. Controla el flujo general del programa.
- **CPU**: Responsable de la ejecución de las instrucciones. Se encarga de la implementación del conjunto de instrucciones de la Game Boy y la simulación de los registros, el Program Counter (PC), el Stack Pointer (SP) y las operaciones con la ALU.
- Memory: Gestiona el acceso a la memoria principal del sistema. Proporciona una interfaz para leer y escribir datos en las distintas áreas de la memoria del emulador, incluyendo ROM, RAM y áreas de E/S.
- ROM: Módulo encargado de cargar y gestionar la memoria ROM, que contiene el código del juego o programa a emular. Lee los datos directamente desde el archivo del juego y los pone a disposición del emulador.
- RAM: Controla la memoria de acceso aleatorio del sistema, donde se almacenan temporalmente datos durante la ejecución del programa. Es volátil y se borra cada vez que se reinicia el sistema.

• PPU (Pixel Processing Unit): Se encarga de la representación gráfica. Simula la unidad de procesamiento de píxeles de la consola, manejando la creación y renderización de sprites y fondos en pantalla.

- Timer: Simula los temporizadores de la consola, necesarios para sincronizar eventos y gestionar interrupciones relacionadas con el tiempo, como el reloj del sistema y los temporizadores de la CPU.
- Interrupt: Maneja las interrupciones generadas por los eventos del sistema, como teclas presionadas, cambios en el PPU o eventos de temporización. Se encarga de priorizarlas y derivarlas a las funciones correspondientes.
- IO (Input/Output): Administra las interacciones de entrada y salida, como las pulsaciones de los botones del usuario y la comunicación con dispositivos externos.
- **DMA**: Permite la transferencia de datos entre la memoria de vídeo y la memoria principal sin la intervención del CPU. Facilita la copia eficiente de gráficos y sprites, optimizando el rendimiento al liberar al CPU para otras tareas durante las transferencias de datos.
- FifoFetcher: Gestiona la recuperación de datos de píxeles de la memoria de video, utilizando una estructura FIFO para almacenar temporalmente la información de tiles y atributos. Su función principal es asegurar una carga eficiente de píxeles para la representación gráfica en pantalla.
- Audio: Genera y manipula sonidos en la Game Boy, gestionando canales de audio como ondas de pulso y ruido. Controla la frecuencia, duración y mezcla de los sonidos.

## 6.2 CPU

El desarrollo comienza con la implementación de la Unidad Central de Procesamiento. Debido a su papel fundamental en la correcta reproducción del funcionamiento del sistema, esta etapa se centra en implementar todas las instrucciones para asegurar que el emulador pueda procesar cada byte de información con precisión.

## 6.2.1 Registros

Para definirlos en nuestro programa, utilizaremos el tipo Byte o UByte de Kotlin. En mi caso por desconocimiento del segundo tipo, comencé a programarlo con Byte. La diferencia entre ambos es que Byte utiliza el rango de [-128:128] y UByte el de [0:255] (igual que la GB). Podemos hacer uso de cualquiera de los dos mientras tengamos en mente que, si el primero lo convertimos a Integer, será un valor distinto al original. En cuanto a PC y SP, optaremos por utilizar Integers, ya que son valores de 2 bytes y siempre contienen una dirección de memoria.

```
Código 6.1: Declaración de Registros

var A: Byte = 0

var F: Byte = 0 // Contains the 4 flags (11110000 -> ZNHC0000)

var B: Byte = 0
```

6.2. CPU 35

```
var C: Byte = 0
var D: Byte = 0
var E: Byte = 0
var H: Byte = 0
var L: Byte = 0

var L: Byte = 0

var D: Byte = 0
var D: Byte = 0
var D: Byte = 0
var D: Byte = 0

// 16 bits registers
var SP: Int = 0xFFFE // Stack Pointer
var PC: Int = 0 // Program Counter
```

Para operar con ellos a nivel de byte, deberemos pasarlos a Integer, aplicarles una operación AND con el valor 0xFF (para eliminar el signo en caso de se utilice el tipo Byte originalmente), se ejecutarían las operaciones necesarias y al resultado se le aplicaría el mismo AND, para justo después volver a convertirlo a Byte:

Para la actualización de los flags, se implementarán funciones específicas que gestionarán su estado de manera adecuada. Adicionalmente, se declararán constantes que facilitarán la identificación del estado de cada flag en cualquier momento. Estas constantes corresponden a los bits asociados con un valor de 1 en formato hexadecimal (por ejemplo, 0x80 corresponde a 0b10000000).

```
Código 6.3: Actualización de Flags

// Flags --> Booleans
const val FLAG_Z = 0x80 // Zero Flag
const val FLAG_N = 0x40 // Subtract Flag
const val FLAG_H = 0x20 // Half Carry Flag
const val FLAG_C = 0x10 // Carry Flag

// Eli fun setFlag(flag: Int) {
F = (F.toInt() or flag).toByte()
```

```
fun clearFlag(flag: Int) {
    F = (F.toInt() and flag.inv()).toByte()
}

fun updateFlag(flag: Int, condition: Boolean) {
    if (condition) {
        setFlag(flag)
    } else {
        clearFlag(flag)
    }
}

fun flagIsSet(flag: Int): Boolean{
    return (F.toInt() and flag) != 0
}
```

#### 6.2.2 Opcodes

Lo primero es identificar qué operación ejecutar dependiendo del byte que nos llegue. Podemos hacerlo de muchas maneras, en este caso lo vamos a manejar mediante un switch:

```
fun execute(opcode: Byte): Int {
   return when (opcode.toInt() and 0xFF) {
        0x00 \rightarrow nop()
        0x01 -> ld_bc_nn() // LD BC, nn
        0x02 \rightarrow 1d_bc_a() // LD [BC], A
        0x03 \rightarrow inc_bc() // INC BC
        0x04 \rightarrow inc_b() // INC B
        0x05 \rightarrow dec_b() // DEC B
        0x06 \rightarrow ld_b_n() // LD B, n
        [...]
        0xFA \rightarrow ld_a_nn() // LD A, [NN]
        0xFB \rightarrow ei() // EI
        0xFE \rightarrow cp_n() // CP N
        0xFF -> rst(0x0038) // RST 38H
        else -> throw IllegalArgumentException("Instruction not supported: $←
            → {opcode.toInt() and 0xFF}")
    }
}
```

Para las **instrucciones extendidas**, se implementará otro switch que, de la misma forma, hará también distinción por Byte, pero al que solamente se llegará en caso de que en este primero encontremos el **Byte 0xCB**.

En caso de que el input que nos llegue por parámetro no represente ninguna instrucción

6.2. CPU 37

conocida, el emulador lanzará una excepción y finalizará la ejecución.

Por cada instrucción, como ya hemos visto, deberemos tener en cuenta las características mencionadas previamente. Vamos a mostrar ejemplos de instrucciones ya implementadas por cada categoría:

# **6.2.2.0.1 Funciones comunes:** Algunas funciones comunes que la gran mayoría de instrucciones van a utilizar.

```
fun fetch(): Byte {
   val byte = Memory.getByteOnAddress(PC)
   if(!cpu_halt_bug){
       PC = (PC + 1) and 0xFFFF
   }else{
       cpu_halt_bug = false
   return byte
}
fun fetch16(): Int {
   val low = fetch().toInt() and OxFF
   val high = fetch().toInt() and OxFF
   return return get_16bit_address(high, low)
fun get_16bit_address(high: Byte, low: Byte): Int{
   return ((high.toInt() and 0xFF) shl 8) or (low.toInt() and 0xFF)
fun set_16bit_address_value(high: Byte, low: Byte, value: Byte){
   val address = get_16bit_address(high, low)
   Memory.writeByteOnAddress(address, value)
}
```

La función fetch() tiene como objetivo principal obtener el byte almacenado en la dirección de memoria señalada por el PC, e incrementarlo posteriormente (si no se produce el fallo de la CPU, que será explicado más adelante).

Por su parte, fetch16() realiza dos llamadas consecutivas a fetch() y combina los dos bytes obtenidos mediante la función  $get\_16bit\_address()$ , que utiliza las operaciones SHL y OR.

Finalmente, la función  $set\_16bit\_address\_value()$ , recibe una dirección como parámetro y delega al módulo de memoria la escritura del valor proporcionado, si es posible hacerlo.

**6.2.2.0.2 Carga - LD:** Añadimos de ejemplo cuatro funciones de las cuales podemos derivar el resto. En todos ellos se van a devolver los ciclos de reloj correspondientes.

```
Código 6.6: Operaciones LD
     fun ld_c_l(): Int{
        C = L
        return CYCLES_4
     }
     fun ld c hl(): Int{
        val hl = get_16bit_address(H, L)
        C = Memory.getByteOnAddress(hl)
         return CYCLES_8
     fun ld_hl_b(): Int{
         set_16bit_address_value(H, L, B)
         return CYCLES_8
     }
     fun ld_hl_nn(): Int{
         val low = fetch().toInt() and 0xFF
         val high = fetch().toInt() and OxFF
         H = high.toByte()
         L = low.toByte()
         return CYCLES_12
     }
```

En la primera función (LD C, L) simplemente se carga el contenido del registro L en C.

En la siguiente (LD C, [HL]) lo que se debe hacer es obtener el byte almacenado en la dirección de memoria señalada por HL y cargarlo en C (para ello hacemos uso del módulo de memoria).

La tercera función (LD [HL], B) es justo lo contrario a la segunda. En este caso lo que hacemos es guardar el byte del registro B en la dirección de memoria ya especificada en HL.

Por último, en la cuarta función (LD [HL], NN), no nos viene especificado un registro, si no que debemos obtener los dos siguientes bytes del PC. Hay que recordar que los bytes se guardan en memoria en **Little Endian**, por lo que el primero que se obtiene es el Low. Asignamos al registro H el High y al registro L el Low, y al devolver los ciclos correspondientes quedaría implementada la instrucción.

**6.2.2.0.3 Aritméticas y Lógicas:** En esta categoría entran todas las instrucciones de ADD, ADC, AND, SUB, SBC, DEC, INC, XOR, OR, CP, CPL, CCF, DAA y SCF. Vamos a ver algunos ejemplos de cada una de ellas:

```
Código 6.7: Operaciones ADD y ADC

fun updateAddOperationFlags(val1: Int, val2: Int, result: Int){
```

6.2. CPU 39

```
updateFlag(FLAG_Z, result == 0)
        clearFlag(FLAG N)
        updateFlag(FLAG_H, (val1 and 0xF) + (val2 and 0xF) > 0xF)
        updateFlag(FLAG_C, result > 0xFF)
    }
6
    fun add_a_b(): Int{
       val intA = A.toInt() and 0xFF
       val intB = B.toInt() and 0xFF
       val result = intA + intB
       A = (result and 0xFF).toByte()
        updateAddOperationFlags(intA, intB, result)
        return CYCLES_4
    }
    fun adc_a_b(): Int{
       val carry = if (flagIsSet(FLAG_C)) 1 else 0
       val intA = A.toInt() and OxFF
       val intB = B.toInt() and 0xFF
       val result = intA + (intB + carry)
       A = (result and 0xFF).toByte()
        updateAddOperationFlags(intA, intB + carry, result)
        return CYCLES_4
    }
```

Para la instrucción **ADD** (en este caso **ADD A**, **B**), la operación consiste en convertir ambos registros a enteros sin signo y sumar sus valores.

La diferencia entre ADD y ADC reside en que en este último al resultado también se le suma el valor del carry y, por ende, se debe tener en cuenta en la actualización del flag Half-Carry.

En los casos que impliquen el uso de direcciones de memoria (operaciones de 2 bytes), se puede emplear el código utilizado en las instrucciones de carga (LD) 6.2.2.0.2 como referencia.

```
Código 6.8: Operaciones INC y DEC

fun inc_8bit_register(register: Byte): Byte{
    val toReturn = (register.toInt() + 1).toByte()
    updateFlag(FLAG_Z, toReturn.toInt() == 0x00)
    clearFlag(FLAG_N)
    updateFlag(FLAG_H, ((register.toInt() and 0xF) + 1) and 0x10 != 0x00)
    return toReturn
}
fun dec_8bit_register(register: Byte): Byte{
```

```
val toReturn = (register.toInt() - 1).toByte()
   updateFlag(FLAG_Z, toReturn.toInt() == 0x00)
   setFlag(FLAG_N)
   updateFlag(FLAG_H, (register.toInt() and 0xF == 0x00))
   return toReturn
}
fun inc_bc(): Int{
   val oldValue = get_16bit_address(B, C)
   val newValue = (oldValue + 1) and 0xFFFF
   B = (newValue shr 8).toByte()
   C = newValue.toByte()
   return CYCLES_8
}
fun dec_b(): Int{
   B = dec_8bit_register(B)
   return CYCLES_4
fun inc_b(): Int{
   B = inc_8bit_register(B)
   return CYCLES_4
}
```

Las instrucciones de INC y DEC son muy similares. INC suma 1 al valor y afecta los flags del procesador: el Zero (Z) se activa si el resultado es 0, el Half-carry (H) se activa si hay un acarreo entre los bits 3 y 4, y el Subtract (N) siempre se borra. Por su parte, DEC resta 1 al valor y afecta los mismos flags, pero siempre activa el Subtract (N) ya que es una operación de sustracción. Ambos opcodes no afectan el Carry flag (C) y se utilizan tanto para registros de 8 bits como para posiciones de memoria.

```
codigo 6.9: Operación XOR

fun xor_b(): Int{
    A = (((A.toInt() and 0xFF) xor (register.toInt()) and 0xFF)).toByte()

updateFlag(FLAG_Z, (A.toInt() and 0xFF) == 0)
    clearFlag(FLAG_N)
    clearFlag(FLAG_H)
    clearFlag(FLAG_C)

return CYCLES_4
}
```

La operación XOR se realizan siempre al registro A, utilizando su valor y el del registro indicado por el opcode (en este caso B). Tras la operación, verifica si el resultado es cero para activar el flag Z, y limpia los flags N, H y C, ya que no son relevantes.

Las operaciones OR son idénticas en Kotlin, simplemente deberemos cambiar el operando 'xor' por 'or'.

6.2. CPU 41

**6.2.2.0.4 Control de flujo**: Las instrucciones de control de flujo, como CALL, JP y RETI, permiten modificar la secuencia de ejecución del programa. Estas instrucciones desvían el flujo normal de instrucciones al saltar a direcciones específicas de memoria o retornar desde subrutinas o interrupciones. Tenemos instrucciones como CALL, JP o JR que son utilizadas para saltar a una nueva dirección, con CALL almacenando la dirección de retorno en la pila para permitir volver al punto de origen.

Vamos a analizarlas de una en una:

```
fun call_nz_nn(): Int{
    val address = fetch16()

if (!flagIsSet(FLAG_Z)) {
    SP = (SP - 1) and 0xFFFF
    Memory.writeByteOnAddress(SP, (PC ushr 8).toByte()) // Alto
    SP = (SP - 1) and 0xFFFF
    Memory.writeByteOnAddress(SP, (PC and 0xFF).toByte()) // Bajo

PC = address
    return CYCLES_24
}

return CYCLES_12
}
```

La instrucción **CALL** salta a una subrutina especificada, guardando la dirección de retorno en la pila. El PC se actualiza con la dirección de destino, y tras ejecutar la subrutina, el programa puede volver al punto original usando la instrucción RET, restaurando la dirección desde la pila. Esta último instrucción no se implementa en el propio CALL, si no que debe ser gestionada a posterior por parte del desarrollador, utilizando el valor previo del PC (guardado en el SP antes de su actualización).

Además, en el ejemplo expuesto, se nos indica que el CALL solamente se debe ejecutar si el Flag Z no está activo. En caso contrario, lo único que haría son 2 fetch() seguidos y se hace uso de menos ciclos de reloj.

```
Código 6.11: Operaciones JR y JP

1    fun jr_n(): Int{
2      val offset = fetch()
3      PC += offset.toInt()
4      return CYCLES_12
5    }

6    r   fun jp_nn(): Int{
8      val address = fetch16()
9      PC = address
10      return CYCLES_16
11    }
```

Las instrucciones  $\mathbf{JR}$  y  $\mathbf{JP}$  son similares a CALL, pero no almacenan el valor actual del PC en el stack.

La instrucción JP salta directamente a una dirección de memoria especificada, actualizando el PC, lo que permite saltos largos a cualquier posición en la memoria.

JR, en cambio, realiza un salto relativo, ajustando el PC en función de un desplazamiento positivo o negativo, permitiendo saltos más cortos dentro de un rango cercano. Dado que los saltos relativos pueden cubrir un máximo de 0xFF bytes hacia arriba o abajo, JR consume menos ciclos de reloj.

```
fun executeRetOperation(){
   val low = Memory.getByteOnAddress(SP).toInt() and OxFF
   SP = (SP + 1) and 0xFFFF
   val high = Memory.getByteOnAddress(SP).toInt() and OxFF
   SP = (SP + 1) and 0xFFFF
   PC = (high shl 8) or low
}
fun ret(): Int{
   executeRetOperation()
   return CYCLES_16
}
fun reti(): Int{
   executeRetOperation()
   Interrupt.enableInterrupts(true)
   return CYCLES_16
}
```

Las instrucciones **RET** y **RETI** se utilizan para retornar de una subrutina, recuperando la dirección de retorno almacenada en el stack. RET restaura el valor del registro PC desde el stack, permitiendo así continuar la ejecución desde donde se dejó al llamar a la subrutina. En contraste, RETI realiza la misma operación, pero se utiliza específicamente para el retorno de una interrupción, asegurando que se manejen correctamente las interrupciones pendientes antes de restaurar el flujo de ejecución.

```
Código 6.13: Operación CP

1    fun cp_b(): Int{
2      val intA = A.toInt() and 0xFF
3      val intRegister = B.toInt() and 0xFF

4    val result = (intA - intRegister) and 0xFF

6      updateFlag(FLAG_Z, result == 0)
8      setFlag(FLAG_N)
```

6.2. CPU 43

```
updateFlag(FLAG_H, (intA and 0xF) < (intRegister and 0xF))
updateFlag(FLAG_C, intA < intRegister)

return CYCLES_4

}</pre>
```

La función CP B (Compare B) se encarga de comparar el valor del registro A con el valor del registro B, estableciendo los flags correspondientes según el resultado de la comparación. Primero, convierte los registros A y B a enteros de 8 bits, luego calcula el resultado de la resta entre A y B, enmascarando el resultado para asegurarse de que se mantenga dentro del rango de 8 bits. A continuación, actualiza el flag Z si el resultado es igual a cero, establece el flag N para indicar que se realizó una comparación, y determina el estado del flag H al verificar si el nibble menos significativo de A es menor que el de B. Por último, establece el flag C si el valor de A es menor que el de B.

```
Código 6.14: Operación CPL

fun cpl(): Int{

A = (A.toInt() xor 0xFF).toByte()

setFlag(FLAG_N)
setFlag(FLAG_H)

return CYCLES_4
}
```

La función CPL (Complementary) se encarga de complementar el valor del registro A, invirtiendo todos sus bits mediante una operación XOR con 0xFF. Esto transforma todos los bits de A en sus opuestos, cambiando ceros por unos y viceversa. Después de realizar la operación, la función establece el flag N para indicar que se ha realizado una operación que afecta al signo del número, y también establece el flag H para indicar que puede haber un acarreo en la operación.

```
Código 6.15: Operación CCF

fun ccf(): Int{

val newCarry = ((F.toInt() and 0xFF) and FLAG_C) == 0

updateFlag(FLAG_C, newCarry)

setFlag(FLAG_N)

setFlag(FLAG_H)

return CYCLES_4

}
```

La función CCF (Complement Carry Flag) se encarga de complementar el valor del flag C. Primero, verifica si el flag de acarreo está actualmente activado; si no lo está, lo activa, y si lo está, lo desactiva, utilizando el operador lógico AND para determinar su estado anterior. Además, establece los flags H y N como activos.

```
fun daa(): Int{
        var result = A.toInt() and OxFF
        if (!flagIsSet(FLAG_N)) { // Addition
            if ((result and 0x0F) > 9 || flagIsSet(FLAG_H)) // Lower nibble
               result += 0x06
            if ((result and 0xF0) > 0x90 || flagIsSet(FLAG_C)) // Higher nibble
               result += 0x60
        }else{ // Substraction
            if (flagIsSet(FLAG_H)) // Lower nibble
               result -= 0x06
            if (flagIsSet(FLAG_C)) // Higher nibble
               result -= 0x60
        }
        updateFlag(FLAG_Z, (result and 0xFF) == 0x00)
        clearFlag(FLAG_H)
        updateFlag(FLAG_C, result > 0xFF)
        result = result and OxFF
        A = result.toByte()
28
        return CYCLES_4
     }
```

La función DAA (Decimal Adjust for Addition) es una implementación que ajusta el valor del registro A para operaciones aritméticas en formato decimal después de una suma o resta. El método primero convierte el valor de A a un entero de 8 bits, luego verifica si la operación anterior fue una suma o una resta basándose en el estado del flag N.

La función SCF (Set Carry Flag) establece el flag C a 1 y borra los flags N y H, lo que indica que el próximo cálculo tendrá en cuenta que se ha producido un acarreo.

6.2. CPU 45

**6.2.2.0.5 Rotación y desplazamiento:** En esta categoría tenemos las instrucciones de RL, RR, RLC, RRC, SLA, SRA, SWAP y SRL. Vamos a ver algunos ejemplos de cada una de ellas:

```
fun rl_b(): Int{
   val bByte = B.toInt() and 0xFF
   val oldCarry = if (flagIsSet(FLAG_C)) 1 else 0
   val newCarry = (bByte ushr 7) and 0x1
   B = ((bByte shl 1) or oldCarry).toByte()
   updateFlag(FLAG_Z, B == 0.toByte())
   clearFlag(FLAG_N)
   clearFlag(FLAG_H)
   updateFlag(FLAG_C, newCarry == 1)
   return CYCLES_8
}
fun rr_b(): Int{
   val bByte = B.toInt() and 0xFF
   val oldCarry = if (flagIsSet(FLAG_C)) 1 else 0
   val newCarry = (bByte ushr 7) and 0x1
   B = ((bByte shr 1) or (oldCarry shl 7)).toByte()
   updateFlag(FLAG_Z, B == 0.toByte())
   clearFlag(FLAG_N)
   clearFlag(FLAG_H)
   updateFlag(FLAG_C, newCarry == 1)
   return CYCLES_8
}
```

Las funciones RL B y RR B realizan rotaciones de bits en el registro B, pero difieren en la dirección y el manejo del carry. La función RL rota los bits hacia la izquierda; el MSB se desplaza a la izquierda y se introduce en el LSB, utilizando el valor del carry anterior para completar la rotación. En cambio, RR rota los bits hacia la derecha; el LSB se mueve al carry y el carry anterior se coloca en el MSB. Ambas funciones actualizan los indicadores de estado, como el flag Z si el resultado es cero, y el flag C según el bit que se desplaza.

```
Código 6.19: Operaciones RLC y RRC

fun rlc_b(): Int{
    val bByte = B.toInt() and 0xFF

val carry = (bByte ushr 7) and 0x1

B = ((bByte shl 1) or carry).toByte()

updateFlag(FLAG_Z, B == 0.toByte())

clearFlag(FLAG_N)
```

```
clearFlag(FLAG_H)
updateFlag(FLAG_C, carry == 1)

return CYCLES_8

fun rrc_b(): Int{
    val bByte = B.toInt() and 0xFF
    val carry = bByte and 0x1
    B = ((bByte shr 1) or (carry shl 7)).toByte()

updateFlag(FLAG_Z, B == 0.toByte())
clearFlag(FLAG_H)
clearFlag(FLAG_H)
updateFlag(FLAG_C, carry == 1)

return CYCLES_8
}
```

La función RLC B realiza una rotación a la izquierda del registro B, desplazando el MSB hacia el LSB y estableciendo el nuevo valor del MSB en el carry. Actualiza todos los flags en función del resultado. En contraste, la función RRC B efectúa una rotación a la derecha, desplazando el LSB hacia el MSB y estableciendo su nuevo valor en el carry.

```
fun sla_b(): Int{
   val bByte = B.toInt() and 0xFF
   val newCarry = (bByte ushr 7) and 0x1
   B = ((bByte shl 1) and 0xFE).toByte()
   updateFlag(FLAG_Z, B == 0.toByte())
   clearFlag(FLAG_N)
   clearFlag(FLAG_H)
   updateFlag(FLAG_C, newCarry == 1)
   return CYCLES_8
}
fun sra_b(): Int{
   val bByte = B.toInt() and 0xFF
   val oldBit7 = bByte and 0x80
   val newCarry = bByte and 0x1
   B = ((bByte shr 1) or oldBit7).toByte()
   updateFlag(FLAG_Z, B == 0.toByte())
   clearFlag(FLAG_N)
   clearFlag(FLAG_H)
   updateFlag(FLAG_C, newCarry == 1)
   return CYCLES_8
```

 $6.2. \ CPU$  47

```
fun srl_b(): Int{
    val bByte = B.toInt() and 0xFF
    val newCarry = bByte and 0x1
    B = ((bByte shr 1) and 0x7F).toByte()

updateFlag(FLAG_Z, B == 0.toByte())
clearFlag(FLAG_N)
clearFlag(FLAG_H)
updateFlag(FLAG_C, newCarry == 1)

return CYCLES_8

}
```

La función SLA B realiza un desplazamiento lógico a la izquierda del registro B, moviendo todos los bits una posición a la izquierda y estableciendo el LSB en 0, mientras que el nuevo carry se toma del antiguo MSB. En contraste, SRA B realiza un desplazamiento aritmético a la derecha, manteniendo el bit más significativo y moviendo el resto de los bits hacia la derecha, con el nuevo carry tomado del antiguo LSB. Por otro lado, SRL B también realiza un desplazamiento lógico a la derecha, pero establece el MSB en 0 y mueve los bits a la derecha, con el nuevo carry tomado del antiguo LSB.

```
fun swap_b(): Int{
    val bByte = B.toInt() and 0xFF
    val low = (bByte and 0xOF) shl 4
    val high = (bByte and 0xFO) shr 4
    B = (low or high).toByte()

    updateFlag(FLAG_Z, B == 0.toByte())
    clearFlag(FLAG_N)
    clearFlag(FLAG_H)
    clearFlag(FLAG_C)

return CYCLES_8

}
```

La función SWAP B intercambia los nibbles (4 bits) del registro B, moviendo los 4 bits menos significativos a la posición de los 4 bits más significativos y viceversa. Actualiza el flag Z si el nuevo valor es cero, y limpia los flags N, H y C.

#### **6.2.2.0.6 Manipulación de bits:** Encontramos las instrucciones BIT, RES y SET.

```
Código 6.22: Operación BIT

fun updateBitOperationFlags(result: Boolean){
    updateFlag(FLAG_Z, result)
    clearFlag(FLAG_N)
    setFlag(FLAG_H)
}
```

```
fun bit_operation(register: Int, bitNumber: Int): Int{
        require(bitNumber in 0..7) { "Bit must be between 0 and 7" }
9
        require(register in 1..8) { "Register must be between 1 and 8" }
        var bitZero = false
        var cyclesToReturn = CYCLES_8
        val bit = 0x1 shl bitNumber
        when (register) {
            1 -> bitZero = ((B.toInt() and 0xFF) and bit) == 0
            2 -> bitZero = ((C.toInt() and 0xFF) and bit) == 0
            3 -> bitZero = ((D.toInt() and 0xFF) and bit) == 0
            4 -> bitZero = ((E.toInt() and 0xFF) and bit) == 0
            5 -> bitZero = ((H.toInt() and 0xFF) and bit) == 0
            6 -> bitZero = ((L.toInt() and 0xFF) and bit) == 0
            7 -> {
                val address = get_16bit_address(H, L)
                \texttt{bitZero} = ((\texttt{Memory.getByteOnAddress(address).toInt()} \ \ \texttt{and} \ \ \texttt{OxFF}) \ \leftarrow \\
                    \hookrightarrow and bit) == 0
                cyclesToReturn = CYCLES_16
            }
            8 -> bitZero = ((A.toInt() and 0xFF) and bit) == 0
        }
        updateBitOperationFlags(bitZero)
        return cyclesToReturn
     }
```

La operación BIT verifica el estado de un bit específico (de 0 a 7) en un registro determinado (de 1 a 8). Utiliza condiciones para identificar qué registro se está evaluando y calcula si el bit indicado está apagado (0) o encendido (1). Si el registro es 7, que representa una dirección de memoria, obtiene el byte correspondiente desde esa dirección, y el tiempo de ciclo se ajusta a 16. Posteriormente, actualiza el flag Z, limpia el flag N y establece el flag H. Al final, devuelve el tiempo de ciclo correspondiente, que es 8 para los registros de 1 a 6 y el 8, y 16 para el registro 7.

```
fun res_operation(register: Int, bitNumber: Int): Int{

require(bitNumber in 0..7) { "Bit must be between 0 and 7" }

require(register in 1..8) { "Register must be between 1 and 8" }

var cyclesToReturn = CYCLES_8

val bit = (0x1 shl bitNumber).inv()

when (register) {

1 -> B = ((B.toInt() and 0xFF) and bit).toByte()

2 -> C = ((C.toInt() and 0xFF) and bit).toByte()
```

6.2. CPU 49

```
3 -> D = ((D.toInt() and 0xFF) and bit).toByte()
4 -> E = ((E.toInt() and 0xFF) and bit).toByte()
5 -> H = ((H.toInt() and 0xFF) and bit).toByte()
6 -> L = ((L.toInt() and 0xFF) and bit).toByte()
7 -> {
    val address = get_16bit_address(H, L)
    val result = ((Memory.getByteOnAddress(address).toInt() and 0xFF) \( \to \to \to \text{ and bit} \).toByte()

Memory.writeByteOnAddress(address, result)
    cyclesToReturn = CYCLES_16
}
8 -> A = ((A.toInt() and 0xFF) and bit).toByte()
}
return cyclesToReturn
}
return cyclesToReturn
}
```

La operación RES se encarga de reiniciar (poner a 0) un bit específico (de 0 a 7) en un registro determinado (de 1 a 8). Utiliza condiciones para determinar cuál registro se está manipulando y genera una máscara de bit que apaga el bit correspondiente. Si el registro es 7, la función obtiene la dirección de memoria desde los registros H y L, lee el byte almacenado en esa dirección, reinicia el bit correspondiente y escribe el nuevo valor de vuelta en memoria. El tiempo de ciclo se gestiona de la misma manera que en la operación BIT.

```
fun set_operation(register: Int, bitNumber: Int): Int{
   require(bitNumber in 0..7) { "Bit must be between 0 and 7" }
   require(register in 1..8) { "Register must be between 1 and 8" }
   var cyclesToReturn = CYCLES_8
   val bit = 0x1 shl bitNumber
   when (register) {
      1 -> B = ((B.toInt() and 0xFF) or bit).toByte()
      2 -> C = ((C.toInt() and OxFF) or bit).toByte()
      3 -> D = ((D.toInt() and OxFF) or bit).toByte()
      4 -> E = ((E.toInt() and OxFF) or bit).toByte()
      5 -> H = ((H.toInt() and OxFF) or bit).toByte()
      6 -> L = ((L.toInt() and 0xFF) or bit).toByte()
      7 -> {
          val address = get_16bit_address(H, L)
          val result = ((Memory.getByteOnAddress(address).toInt() and 0xFF) ←
              \hookrightarrow or bit).toByte()
          Memory.writeByteOnAddress(address, result)
          cyclesToReturn = CYCLES_16
      8 -> A = ((A.toInt() and OxFF) or bit).toByte()
   }
```

```
return cyclesToReturn
26 }
```

La operación SET se encarga de establecer (poner a 1) un bit específico (de 0 a 7) en un registro determinado (de 1 a 8). Utiliza condiciones para identificar qué registro se está manipulando y genera una máscara de bit que activa el bit correspondiente. Si el registro es 7, la función obtiene la dirección de memoria a partir de los registros H y L, lee el byte almacenado en esa dirección, activa el bit correspondiente y escribe el nuevo valor de vuelta en la memoria. El tiempo de ciclo se gestiona de la misma manera que en la operación BIT.

#### **6.2.2.0.7 Especiales de sistema:** Encontramos las instrucciones NOP, DI y EI:

```
Código 6.25: Operación NOP

fun nop(): Int{
return CYCLES_4
}
```

La operación NOP (No Operation) realiza una operación que no tiene efecto en el estado del procesador; es decir, no cambia los registros, la memoria o los flags. Su principal función es ocupar espacio en el ciclo de ejecución, permitiendo la sincronización en la ejecución de instrucciones o como un marcador para pausas en el código. A la hora de implementarlo, simplemente devolvemos los ciclos correspondientes.

```
Código 6.26: Operaciones DI, EI

private var pendingEI = false

[...]

fun ei(): Int{
pendingEI = true
return CYCLES_4
}

fun di(): Int{
Interrupt.enableInterrupts(false)
return CYCLES_4
}

return CYCLES_4
}
```

El opcode El habilita las interrupciones en el procesador (se detallará más adelante). Es importante destacar que las interrupciones no se activan de manera inmediata; en su lugar, deben esperar hasta el siguiente ciclo de la CPU para entrar en efecto. Por esta razón, se utiliza una variable para almacenar el estado de las interrupciones.

Por otro lado, DI deshabilita las interrupciones en el procesador, bloqueando la capacidad del sistema para responder a señales externas hasta que se vuelvan a habilitar mediante un EI. En este caso, los cambios si que tienen efecto inmediato.

#### **6.2.2.0.8 Con pila:** Encontramos las instrucciones PUSH y POP:

6.2. CPU 51

```
fun push_bc(): Int{
    SP = (SP - 1) and 0xFFFF
    Memory.writeByteOnAddress(SP, B) // high
    SP = (SP - 1) and 0xFFFF
    Memory.writeByteOnAddress(SP, C) // low

return CYCLES_16
}

fun pop_bc(): Int{

    C = Memory.getByteOnAddress(SP)
    SP = (SP + 1) and 0xFFFF
    B = Memory.getByteOnAddress(SP)
    SP = (SP + 1) and 0xFFFF
    B = Memory.getByteOnAddress(SP)
    SP = (SP + 1) and 0xFFFF
    return CYCLES_12
}
```

La función PUSH BC almacena los valores de los registros B y C en la pila. Primero, decrece el puntero de la pila (SP) en 1 y escribe el contenido de B en la dirección de memoria apuntada, luego vuelve a decrecer la pila y escribe el contenido de C. Esta operación asegura que el registro C se almacene en la parte baja de la pila y B en la parte alta.

Por otro lado, la función POP BC recupera los valores de los registros B y C desde la pila. Comienza leyendo el byte almacenado en la dirección de memoria apuntada por SP y lo asigna al registro C, luego incrementa la pila para apuntar al siguiente byte. A continuación, lee el byte en la nueva dirección y lo asigna al registro B, y nuevamente incrementa SP.

```
fun ldh_n_a(): Int{

val byte = fetch().toInt() and 0xFF

val address = (0xFF00 + byte) and 0xFFFF

Memory.writeByteOnAddress(address, A)

fun ld_cn_a(): Int{
val address = (0xFF00 + (C.toInt() and 0xFF)) and 0xFFFF

Memory.writeByteOnAddress(address, A)

return CYCLES_12
}

fun ld_cn_a(): Int{
val address = (0xFF00 + (C.toInt() and 0xFF)) and 0xFFFF

Memory.writeByteOnAddress(address, A)
return CYCLES_8
}
```

La función LDH N, A carga el valor del registro A en una dirección de memoria específica determinada por un byte que se obtiene mediante la función fetch(). Este byte se suma a la dirección base 0xFF00 (dirección en la que empiezan los registros de I/O) para formar la dirección final donde se almacenará el valor de A.

Por otro lado, la función LD CN, A almacena el valor del registro A en una dirección de memoria también basada en el registro C. Aquí, se suma el valor de C a la dirección base 0xFF00 para calcular la dirección final, donde se escribirá el valor de A.

Ambas funciones son importantes para la manipulación de datos en la memoria del sistema.

# 6.3 Memory

El módulo de memoria actúa como un bus de datos que redirecciona las operaciones de lectura y escritura hacia otros módulos del emulador, como la CPU, la ROM y otros componentes. Además de su función de interconexión, este módulo contiene toda la memoria virtual principal de nuestro emulador, que abarca los 64 KB de espacio de memoria direccionable. Esto incluye tanto la memoria de trabajo, como la RAM, como la memoria de mapeo de la ROM, que se utiliza para cargar los juegos.

Comenzaremos la implementación declarando algunas constantes y la variable correspondiente que reservará esos 64KB de memoria:

```
const val ROM_START = 0x0000
    const val ROM_SW_START = 0x4000
    const val ROM_END = 0x7FFF
    const val BOOT_END = 0x00FF
    const val VRAM_START = 0x8000
    const val VRAM END = 0x9FFF
    const val EXTERNAL RAM START = 0xA000
    const val WRAM START = 0xC000
9
    const val FIXED_WRAM_END = OxCFFF
    const val SWITCHABLE_WRAM_START = 0xD000
    const val ECHO RAM START = 0xE000
    const val OAM_START = OxFE00
    const val RESERVED_MEM_START = 0xFEA0
    const val IO_START = 0xFF00
    const val HRAM_START = 0xFF80
    const val HRAM_END = OxFFFE
    const val MEMORY_SIZE = 0x10000 // 64 KB
    const val BOOT_SIZE = OxFF
    [\ldots]
    private val memory = ByteArray(MEMORY_SIZE)
```

6.3. Memory 53

## 6.3.1 Lectura / Escritura

Al realizar operaciones de lectura y escritura, no podemos simplemente asignar un valor directamente a la dirección proporcionada como parámetro. Existen áreas de memoria donde los desarrolladores tienen restricciones para escribir y otras a las que no se puede acceder en determinados momentos de la ejecución. Por esta razón, delegaremos las funciones de acceso a los módulos apropiados según la región de memoria correspondiente a la dirección que se pase como parámetro.

Por ejemplo, si la dirección solicitada es menor de la dirección en la que empieza la VRAM (0x8000), querrá decir que se está intentando escribir en ROM (0x0000 - 0x7FFF).

```
fun writeByteOnAddress(address: Int, value: Byte){
   if(address < VRAM_START) { // ROM DATA</pre>
       ROM.writeToROM(address, value)
   }else if(address < EXTERNAL_RAM_START) { // VRAM DATA</pre>
       PPU.writeToVRAM(address, value)
   }else if(address < WRAM_START) { // EXTERNAL / CARTRIDGE RAM DATA</pre>
       ROM.writeToROM(address, value)
   }else if(address < ECHO_RAM_START){ // WRAM</pre>
       RAM.writeToWRAM(address, value)
   }else if(address < OAM_START) { // ECHO RAM -- CANT BE USED !</pre>
       return
   }else if(address < RESERVED_MEM_START) { // OAM DATA</pre>
       if(!DMA.transferring())
           PPU.writeToOAM(address, -1, value)
   }else if(address < IO_START) { // RESERVED MEMORY - CANT BE USED !</pre>
       return
   }else if(address < HRAM_START) { // IO DATA</pre>
       IO.writeToIO(address, value)
   }else if(address < IE){ // HRAM DATA</pre>
       RAM.writeToHRAM(address, value)
   }else if(address == IE){ // IE FLAG DATA
       write(address, value)
   }
}
fun getByteOnAddress(address: Int): Byte{
   if(address < VRAM_START) { // ROM DATA</pre>
       return ROM.readFromROM(address)
   }else if(address < EXTERNAL_RAM_START) { // VRAM DATA</pre>
       return PPU.readFromVRAM(address)
   }else if(address < WRAM_START) { // EXTERNAL / CARTRIDGE RAM DATA</pre>
       return ROM.readFromROM(address)
   }else if(address < ECHO_RAM_START){ // WRAM</pre>
       return RAM.readFromWRAM(address)
   }else if(address < OAM_START) { // ECHO RAM -- CANT BE USED !</pre>
       return 0
   }else if(address < RESERVED_MEM_START) { // OAM DATA</pre>
```

```
if(DMA.transferring()) return OxFF.toByte()
       return PPU.readFromOAM(address)
   }else if(address < IO_START) { // RESERVED MEMORY - CANT BE USED !</pre>
       return 0
   }else if(address < HRAM_START) { // IO DATA</pre>
       return IO.readFromIO(address)
   }else if(address < IE){ // HRAM DATA</pre>
       return RAM.readFromHRAM(address)
   }else if(address == IE){ // IE FLAG DATA
       return read(IE)
   }
   throw IllegalArgumentException("Not valid $address")
}
fun read(address: Int): Byte{
   return memory[address]
fun write(address: Int, value: Byte){
   memory[address] = value
}
```

Las últimas dos funciones son las que leen o escriben directamente de nuestra memoria virtual, y serán utilizadas en última instancia por los módulos delegados una vez hayan verificado que se pueden ejecutar.

#### 6.3.2 Secuencia de Arranque

La secuencia de arranque o boot lo vamos a guardar en este módulo, ya que van a ser datos fijos que deberemos copiar al inicio del programa en nuestra ROM. Existen varias versiones del boot ya desensambladas por internet, siguiendo paso a paso las instrucciones originales. Lo que nosotros vamos a hacer es guardarnos todos los bytes para ejecutarlos más en adelante:

6.3. Memory 55

```
private val bootstrapRom = byteArrayOf(
   0x31.toByte(), 0xFE.toByte(), 0xFF.toByte(), // LD SP, 0xFFFE
   OxAF.toByte(), // XOR A
   0x21.toByte(), 0xFF.toByte(), 0x9F.toByte(), // LD HL, 0x9FFF
   0x32.toByte(), // LD (HL-), A
   OxCB.toByte(), Ox7C.toByte(), // BIT 7, H
   0x20.toByte(), 0xFB.toByte(), // JR NZ, PC + 0xFB
   0x21.toByte(), 0x26.toByte(), 0xFF.toByte(), // LD HL, 0xFF26
   0x0E.toByte(), 0x11.toByte(), // LD C, 0x11
   0x3E.toByte(), 0x80.toByte(), // LD A, 0x80
   0x32.toByte(), // LD [HL-], A
   OxE2.toByte(), // LD (OxFF00+C), A
   0x0C.toByte(), // INC C
   Ox3E.toByte(), OxF3.toByte(), // LD A, OxF3
   0xE2.toByte(), // LD (0xFF00+C), A
   0x32.toByte(), // LD (HL-), A
   0x3E.toByte(), 0x77.toByte(), // LD A, 0x77
   0x77.toByte(), // LD [HL], A
   Ox3E.toByte(), OxFC.toByte(), // LD A, OxFC
   OxEO.toByte(), Ox47.toByte(), // LDH [OxFFOO + Ox47], A
   0x11.toByte(), 0x04.toByte(), 0x01.toByte(), // LD DE, 0x0104
   0x21.toByte(), 0x10.toByte(), 0x80.toByte(), // LD HL, 0x8010
   Ox1A.toByte(), // LD A, [DE]
   OxCD.toByte(), Ox95.toByte(), Ox00.toByte(), // CALL Ox0095
   OxCD.toByte(), Ox96.toByte(), Ox00.toByte(), // CALL Ox0096
   0x13.toByte(), // INC DE
   0x7B.toByte(), // LD A, E
   OxFE.toByte(), Ox34.toByte(), // CP Ox34
   0x20.toByte(), 0xF3.toByte(), // JR NZ, PC + 0xF3
   Ox11.toByte(), OxD8.toByte(), Ox00.toByte(), // LD DE, Ox00D8
   0x06.toByte(), 0x08.toByte(), // LD B, 0x08
   Ox1A.toByte(), // LD A, [DE]
   0x13.toByte(), // INC DE
   0x22.toByte(), // LD [HL+], A
   0x23.toByte(), // INC HL
   0x05.toByte(), // DEC B
   0x20.toByte(), 0xF9.toByte(), // JR NZ, PC + 0xF9
   0x3E.toByte(), 0x19.toByte(), // LD A, 0x19
   OxEA.toByte(), Ox10.toByte(), Ox99.toByte(), // LD [0x9910], A
   0x21.toByte(), 0x2F.toByte(), 0x99.toByte(), // LD HL, 0x992F
   0x0E.toByte(), 0x0C.toByte(), // LD C, 0x0C
   0x3D.toByte(), // DEC A
   0x28.toByte(), 0x08.toByte(), // JR Z, PC + 0x08
   0x32.toByte(), // LD (HL-), A
   OxOD.toByte(), // DEC C
   0x20.toByte(), 0xF9.toByte(), // JR NZ, PC + 0xF9
   0x2E.toByte(), 0x0F.toByte(), // LD L, 0x0F
   0x18.toByte(), 0xF3.toByte(), // JR PC + 0xF3
   0x67.toByte(), // LD H, A
   0x3E.toByte(), 0x64.toByte(), // LD A, 0x64
   0x57.toByte(), // LD D, A
```

```
OxEO.toByte(), 0x42.toByte(), // LDH [0xFF00 + 0x42], A
0x3E.toByte(), 0x91.toByte(), // LD A, 0x91
0xE0.toByte(), 0x40.toByte(), // LDH [0xFF00 + 0x40], A
0x04.toByte(), // INC B
0x1E.toByte(), 0x02.toByte(), // LD E, 0x02
0x0E.toByte(), 0x0C.toByte(), // LD C, 0x0C
OxFO.toByte(), Ox44.toByte(), // LDH A, [OxFFOO + Ox44]
OxFE.toByte(), Ox90.toByte(), // CP Ox90
0x20.toByte(), 0xFA.toByte(), // JR NZ, PC + 0xFA
0x0D.toByte(), // DEC C
Ox20.toByte(), OxF7.toByte(), // JR NZ, PC + OxF7
0x1D.toByte(), // DEC E
0x20.toByte(), 0xF2.toByte(), // JR NZ, PC + 0xF2
0x0E.toByte(), 0x13.toByte(), // LD C, 0x13
0x24.toByte(), // INC H
0x7C.toByte(), // LD A, H
Ox1E.toByte(), Ox83.toByte(), // LD E, Ox83
OxFE.toByte(), Ox62.toByte(), // CP Ox62
0x28.toByte(), 0x06.toByte(), // JR Z, PC + 0x06
Ox1E.toByte(), OxC1.toByte(), // LD E, OxC1
OxFE.toByte(), Ox64.toByte(), // CP Ox64
0x20.toByte(), 0x06.toByte(), // JR NZ, PC + 0x06
0x7B.toByte(), // LD A, E
OxE2.toByte(), // LD [OxFF00+C], A
0x0C.toByte(), // INC C
0x3E.toByte(), 0x87.toByte(), // LD A, 0x87
0xE2.toByte(), // LD [0xFF00+C], A
OxFO.toByte(), Ox42.toByte(), // LDH A, [OxFFOO + Ox42]
0x90.toByte(), // SUB B
0xE0.toByte(), 0x42.toByte(), // LDH [0xFF00 + 0x42], A
0x15.toByte(), // DEC D
0x20.toByte(), 0xD2.toByte(), // JR NZ, PC + 0xD2
0x05.toByte(), // DEC B
0x20.toByte(), 0x4F.toByte(), // JR NZ, PC + 0x4F
0x16.toByte(), 0x20.toByte(), // LD D, 0x20
0x18.toByte(), 0xCB.toByte(), // JR PC + 0xCB
0x4F.toByte(), // LD C, A
0x06.toByte(), 0x04.toByte(), // LD B, 0x04
0xC5.toByte(), // PUSH BC
OxCB.toByte(), Ox11.toByte(), // RL C
0x17.toByte(), // RLA
0xC1.toByte(), // POP BC
OxCB.toByte(), Ox11.toByte(), // RL C
0x17.toByte(), // RLA
0x05.toByte(), // DEC B
0x20.toByte(), 0xF5.toByte(), // JR NZ, PC + 0xF5
0x22.toByte(), // LD [HL+], A
0x23.toByte(), // INC HL
0x22.toByte(), // LD [HL+], A
0x23.toByte(), // INC HL
0xC9.toByte(), // RET
```

6.4. ROM 57

```
*nintendoLogo,
Ox3C.toByte(), Ox42.toByte(), OxB9.toByte(), OxA5.toByte(), OxB9.toByte 
    \hookrightarrow (), 0xA5.toByte(), 0x42.toByte(), 0x3C.toByte(),
0x21.toByte(), 0x04.toByte(), 0x01.toByte(),
0x11.toByte(), 0xA8.toByte(), 0x00.toByte(),
Ox1A.toByte(), // LD A, [DE]
0x13.toByte(), // INC DE
OxBE.toByte(), // CP [HL]
0x20.toByte(), 0xFE.toByte(), // JR NZ, PC + 0xFE
0x23.toByte(), // INC HL
0x7D.toByte(), // LD A, L
OxFE.toByte(), 0x34.toByte(), // CP 0x34
0x20.toByte(), 0xF5.toByte(), // JR NZ, PC + 0xF5
0x06.toByte(), 0x19.toByte(), // LD B, 0x19
0x78.toByte(), // LD A, B
0x86.toByte(), // ADD A, [HL]
0x23.toByte(), // INC HL
0x05.toByte(), // DEC B
0x20.toByte(), 0xFB.toByte(), // JR NZ, PC + 0xFB
0x86.toByte(), // ADD A, [HL]
0x20.toByte(), 0xFE.toByte(), // JR NZ, 0xFE
0x3E.toByte(), 0x01.toByte(), // LD A, 0x01
0xE0.toByte(), 0x50.toByte()) // LDH [0xFF00 + 0x50], A
```

Todas esas instrucciones se deberán insertar al inicio del programa a partir de la dirección 0x0000, terminando en 0x00FF (255 Bytes en total). Ello lo podemos hacer de forma muy sencilla con un bucle:

```
Código 6.32: Copiado del Boot en memoria

fun insertBootstrapToMemory(){
   for (i in bootstrapRom.indices) {
       memory[ROM_START + i] = bootstrapRom[i]
   }
}
```

Se deben implementar otros módulos antes de que la secuencia de Boot pueda funcionar, como las interrupciones y los modos de PPU (espera ciclos de VBlank).

#### 6.4 ROM

Las principales funciones de nuestro módulo ROM serán:

- Abrir y leer el contenido de un archivo GB o GBC.
- Obtener datos básicos como el título de juego, el tipo de cartucho, el tipo de consola, etc...
- Dependiendo del tipo de cartucho, gestionar de forma correcta la escritura a ROM o External RAM.

La escritura en la external RAM se implementa en el módulo de ROM porque muchas de las ROMs de los juegos de Game Boy utilizan cartuchos que incluyen su propia memoria RAM externa. Esta memoria se utiliza, entre otras cosas, para guardar el progreso del juego (mediante la funcionalidad de "batería" en los cartuchos).

En este contexto, el módulo de ROM se encarga no solo de la lectura de los datos de la ROM, sino también de la gestión de la RAM externa. Esto se debe a que el cartucho puede incluir tanto la ROM del juego como una porción de RAM adicional para almacenar información temporal. Esta información temporal la deberemos guardar en un fichero temporal con la nomenclatura *Titulo Del Juego.battery*.

#### 6.4.1 Lectura de ROM

Para poder abrir un fichero en Android, lo primero que se debe preparar es un Activity para que el usuario sea capaz de seleccionar un fichero guardado en la memoria interna de su dispositivo.

De momento crearemos en el MainActivity un botón que al pulsarlo y seleccionar un fichero, inmediatamente lo pasará como parámetro en el intent a otro Activity llamado EmuActivity:

```
Código 6.33: Abrir archivos binarios en un Activity
     private lateinit var selectRomButton: Button
     private lateinit var binding: ActivityMainBinding
     private val openFileLauncher = registerForActivityResult(←)
         → ActivityResultContracts.OpenDocument()) { uri ->
        uri?.let {
            val intent = Intent(this, EmuActivity::class.java).apply {
                putExtra(ROM_URI_EXTRA, it.toString())
            startActivity(intent)
        }
     }
     override fun onCreate(savedInstanceState: Bundle?) {
         super.onCreate(savedInstanceState)
         binding = ActivityMainBinding.inflate(layoutInflater)
         setContentView(binding.root)
         selectRomButton = binding.selectRomButton
         selectRomButton.setOnClickListener {
            openFilePicker()
     }
     private fun openFilePicker() {
```

6.4. ROM 59

```
openFileLauncher.launch(arrayOf("application/octet-stream"))
}
```

Con registerForActivityResult(ActivityResultContracts.OpenDocument()) se puede registrar el lanzador para abrir documentos. Si el URI que se devuelve no es nulo, se procederá a crear el Intent, añadiendo el URI como un EXTRA.

El método onFilePicker() se ejecuta al pulsar el botón añadido al layout e inicia el proceso de selección de documentos mediante openFileLauncher.launch(arrayOf("application/octet-stream")). El tipo application/octet-stream indica que se deben aceptar archivos binarios genéricos.

Para obtener el parámetro y sus bytes correspondientes en la actividad de destino, se ejecutará lo siguiente:

Con *intent.getStringExtra()* se puede obtener la URI del archivo que se ha proporcionado anteriormente en el Intent. Es necesario especificar la constante que identifica la clave bajo la cual se guardó el parámetro; en este caso, se utiliza *ROM\_URI\_EXTRA*.



Figura 6.1: Selección de archivo desde la memoria SD del dispositivo.

A continuación, se procede a obtener los bytes del archivo y se envían al módulo de Emulator. En este momento, nos centraremos únicamente en la parte correspondiente a la ROM:

```
Código 6.35: Carga de ROM y manejo de errores durante el proceso.

fun load_rom(romBytes: ByteArray): Boolean{

try {
    if(romBytes.isNotEmpty()){
        val cartSize = min(romBytes.size, ROM_END - ROM_START + 1)

for (i in 0 until cartSize) {
        Memory.write(ROM_START + i, romBytes[i])
        }

return rom_init(romBytes)
    }

catch (ex: Exception){
    println("Error loading ROM: $ex")
}

return false
}
```

En la función, se comprueba que los bytes pasados como parámetro no sean nulos. A continuación, se calcula el tamaño total de la ROM para asegurar que no exceda el tamaño máximo permitido (rango de 0x0000 a 0x7FFF). Se escriben todos los bytes en la memoria del emulador, y se invoca la función  $rom\_init()$  para obtener datos como el título. Si alguna de las operaciones anteriores falla, se devuelve false y la ejecución se detiene.

```
enum class CONSOLE_TYPE(val value : Int){
        DMG(0),
        DMG_CGB(0x80),
        CGB(0xC0),
        UNKNOWN(-1);
        companion object {
            fun fromValue(value: Int): CONSOLE_TYPE {
               return entries.find { it.value == value } ?: UNKNOWN
        }
     }
    private var bootSection = ByteArray(0xFF)
     private var cartTitle : String = "Unknown"
     private var licenseCode : String = "None"
     private var cartType : Int = -1
    private var romSize : Int = -1
private var ramSize : Int = -1
```

6.4. ROM

```
private var romVersion : Int = -1
     private var console: CONSOLE_TYPE = CONSOLE_TYPE.UNKNOWN
     [...]
     val newLicenseCodes: Map<String, String> = mapOf(
26
        "00" to "None",
        "01" to "Nintendo R&D1",
        "08" to "Capcom",
        "13" to "Electronic Arts",
        [...]
        "A4" to "Konami (Yu-Gi-Oh!)",
     )
    val oldLicenseCodes : Map<Int, String> = mapOf(
        0x00 to "None",
        0x01 to "Nintendo",
        0x08 to "Capcom",
38
        0x09 to "HOT-B",
        [\ldots]
        OxFF to "LJN"
     )
     val cartTypes : Map<Int, String> = mapOf(
        0x00 to "ROM ONLY",
        0x01 to "MBC1",
        0x02 to "MBC1+RAM",
        0x03 to "MBC1+RAM+BATTERY",
48
        0x05 to "MBC2",
        [\ldots]
        OxFF to "HuC1+RAM+BATTERY"
     val ramSizes : Map<Int, Int> = mapOf(
        0x00 to 0, // KiB
        0x01 to 2,
       0x02 to 8,
       0x03 to 32,
        0x04 to 128,
        0x05 to 64
     )
     [...]
     fun convertBytesToString(bytes: ByteArray): String {
        val title = bytes.takeWhile { it != 0.toByte() && it.toInt() in 32..126 ←
            \hookrightarrow } // Filter only ASCII characters
        return String(title.toByteArray(), Charsets.US_ASCII)
     }
fun rom_init(romBytes: ByteArray): Boolean{
```

```
// Compare Cartridge Header with the Boot fixed one
   // Get header section from the romBytes
   val bootByteArray = Memory.getNintendoLogo()
   val cartByteArray = extractByteArray(romBytes, N_LOGO_START, N_LOGO_END, ←
       if(memcmp(Memory.getNintendoLogo(), cartByteArray, bootByteArray.size) 
       \hookrightarrow != 0){
      return false
   }
   cartTitle = convertBytesToString(extractByteArray(romBytes, TITLE_START, ←
       → TITLE_END, true))
   licenseCode = if((extractByte(romBytes, OLD_LCNS_CODE).toInt() and OxFF) ←
       → == NEW_LICENSE_CODE) {
      {\tt getNewLicenseNameFromIndex(convertBytesToString(extractByteArray(} \leftarrow {\tt loss})) \\

→ romBytes, LCNS_CODE_START, LCNS_CODE_END, true)))
   }else{
      getOldLicenseNameFromIndex(extractByte(romBytes, OLD_LCNS_CODE). ←
          → toInt() and 0xFF)
   }
   cartType = extractByte(romBytes, CART_TYPE).toInt() and OxFF
   romSize = 32 * (1 shl extractByte(romBytes, ROM_SIZE).toInt() and 0xFF) ←
       \hookrightarrow // Value in KiB
   ramSize = extractByte(romBytes, RAM_SIZE).toInt() and OxFF
   romVersion = extractByte(romBytes, ROM_V_NUM).toInt() and OxFF
   console = CONSOLE_TYPE.fromValue(extractByte(romBytes, TITLE_END).toInt←
       \hookrightarrow () and 0xFF)
   println("ROM Loaded Successfully!")
   bootSection = extractByteArray(romBytes, 0x00, 0xFF, true) // Save ←
       → portion of code where the boot is going to load
   return true
}
```

## Desglosemos el código:

- 1. Se compara el logotipo de Nintendo almacenado en el módulo de memoria con el presente en el cartucho. Si no coinciden, se procede a finalizar la ejecución del programa.
- 2. Se obtienen los bytes correspondientes al título del juego y se convierten a una cadena de texto utilizando el conjunto de caracteres ASCII. Dado que la longitud del título depende de la versión del cartucho, se detendrá la lectura al encontrar el primer valor 0x00.
- 3. Se extrae el código de licencia. Primero, se verifica si el valor antiguo contiene 0x33

6.4. ROM 63

para utilizar los nuevos códigos de licencia. De lo contrario, se empleará el listado antiguo. Ambos listados pueden definirse mediante un par de mapas (Maps) para acceder rápidamente al valor correspondiente según el código obtenido.

- 4. A continuación, se extraen de manera directa los valores correspondientes al tipo de cartucho, tamaño de la ROM/RAM, versión de la ROM y el tipo de mapper.
- 5. Se realiza una copia de la región 0x0000-0x00FF del cartucho. La Game Boy "oculta" esta porción de código hasta que la secuencia de arranque ha finalizado.

Aquí los resultados obtenidos con la carga de las ROMS Super Marioland, Pokémon Azul y Harry Potter y la Piedra Filosofal:

```
--- Super Marioland
 2 Cart Title: SUPER MARIOLAND
 3License: Nintendo
 4 Cart Type: MBC1
 5ROM Size: 64
 6 ROM Version Number: 0
 7RAM Size: 0
 8 Console Type: DMG
10 --- Pokemon Azul
11 Cart Title: POKEMON BLUE
12 License: Nintendo R&D1
13 Cart Type: MBC5+RAM+BATTERY
14 ROM Size: 1024
15 ROM Version Number: 0
16 RAM Size: 3
17 Console Type: DMG
19--- Harry Potter y la Piedra Filosofal
20 Cart Title: HARRYPOTTERBHVE
21 License: EA (Electronic Arts)
22 Cart Type: MBC5+RAM+BATTERY
23 ROM Size: 4096
24 ROM Version Number: 0
25 RAM Size: 2
26 Console Type: CGB
```

Además, se puede observar que la ROM se ha cargado correctamente en nuestra memoria virtual. En el caso de  $Harry\ Potter\ y$  la piedra filosofal, los siguientes bytes son visibles en la región 0x0000-0x015F:

# 6.4.2 Lectura/Escritura en ROM