1. Full-Adder (전가산기)의 진리표를 작성하고 논리게이트(and, or, xor, not)를 사용하여 회로도를 설계하 시오.

| Х | Υ | C <sub>(n-1)</sub> | Sum <sub>n</sub> | Carry <sub>n</sub> |
|---|---|--------------------|------------------|--------------------|
| 0 | 0 | 0                  |                  |                    |
| 0 | 0 | 1                  |                  |                    |
| 0 | 1 | 0                  |                  |                    |
| 0 | 1 | 1                  |                  |                    |
| 1 | 0 | 0                  |                  |                    |
| 1 | 0 | 1                  |                  |                    |
| 1 | 1 | 0                  |                  |                    |
| 1 | 1 | 1                  |                  |                    |

2. Full-Adder (전가산기)의 진리표를 작성하고 4x1 MUX를 사용하여 회로도를 설계하시오.

| Χ | Υ | C <sub>(n-1)</sub> | Sum <sub>n</sub> | Carry <sub>n</sub> |
|---|---|--------------------|------------------|--------------------|
| 0 | 0 | 0                  |                  |                    |
| 0 | 0 | 1                  |                  |                    |
| 0 | 1 | 0                  |                  |                    |
| 0 | 1 | 1                  |                  |                    |
| 1 | 0 | 0                  |                  |                    |
| 1 | 0 | 1                  |                  |                    |
| 1 | 1 | 0                  |                  |                    |
| 1 | 1 | 1                  |                  |                    |

- 3. 쿼터스에서 위 2번의 설계를 구현하고 결과파형을 확인하시오.
  - MUX에서 s1, s0는 select 신호이므로 X, Y를 입력으로 연결.
  - MUX에서 D0~D3는 진리표의 결과를 입력으로 연결 : 진리표 결과 1은 VCC, 0은 GND.
  - 4x1 멀티플렉서 두 개를 이용 : 하나는 Sum 출력(출력명 Sum\_학번)으로, 또하나는 Carry 출력(출 력명 Carry\_학번)으로 사용