# 中国科学技术大学计算机学院《计算机组成原理实验》报告



实验题目: 寄存器堆与存储器及其应用

学生学号: <u>PB19111749</u>

完成日期: <u>2021/4/12</u>

计算机实验教学中心制 2020年09月

#### 【实验题目】

寄存器堆与存贮器及其应用

## 【实验目的】

- ▶掌握寄存器堆 (Register File) 和存储器的功能、时序及其应用
- ▶熟练掌握数据通路和控制器的设计和描述方法

## 【实验环境】

FPGAOL: fpgaol.ustc.edu.cn (或 Nexys4 DDR)

Vivado

## 【实验练习】

1. 行为方式参数化描述寄存器堆,功能仿真

如下为寄存器堆模块对应的代码:

```
    module register_file

2. #(parameter WIDTH = 32)
3. (input clk,
4. input [4:0]ra0,
input [4:0]ra1,
input [4:0]wa,
7. input we,
8. input [WIDTH - 1:0]wd,
9. output [WIDTH - 1:0]rd0,
10. output [WIDTH - 1:0]rd1);
11.
12. reg [WIDTH - 1:0] ram [15:0];
13.
14. assign rd0 = ram[ra0];
15. assign rd1 = ram[ra1];
16. always@(posedge clk)
17. begin
18. if(we)
19.
            ram[wa] <= wd;</pre>
20. end
21. endmodule
```

## 如下为仿真结果:



2. IP 例化分布式和块式 16x8 位单端口 RAM, 功能仿真和对比 分布式 RAM 例化与功能仿真:



module IP\_invoke\_Distributed(
 input clk,
 input [3:0]a,
 input [7:0]d,
 input we,
 output [7:0]spo);
 dist\_mem\_gen\_0 IP\_invoke\_Distributed(
 .a(a),
 .d(d),
 .clk(clk),

```
11. .we(we),
12. .spo(spo));
13. endmodule
```

```
    module IP_invoke_Distributed_TB();

reg clk;
3. reg [3:0]a;
4. reg [7:0]d;
5. reg we;
wire [7:0]spo;
7. IP_invoke_Distributed IP_invoke_Distributed(clk, a, d, we, spo);
8. initial
9. begin
10. clk = 0; a = 0; we = 1; d = 0;
11.
       #600 \text{ we} = 0;
12. end
13. always #10 clk = \simclk;
14. initial
15. begin
       repeat(15)
17.
        begin
18.
           #40 a = a + 1;
19.
            d = d + 4;
20.
       end
21.
       #40
22.
       repeat(15)
23.
            #40 a = a - 1;
24. end
25. endmodule
```



块式 RAM 例化与功能仿真:



```
    module IP_invoke_Block(
    input [3:0]addra,
    input clka,
    input [7:0]dina,
    input ena,
    input wea,
    output [7:0]douta);
    blk_mem_gen_0 IP_invoke_Block(
    .addra(addra),
    .clka(clka),
    .dina(dina),
    .douta(douta),
    .ena(ena),
    .wea(wea));
    endmodule
```

```
    module IP_invoke_Block_TB();
    reg [3:0]addra;
    reg clka;
    reg [7:0]dina;
    reg ena;
    reg wea;
```

```
7. wire [7:0]douta;
8. IP_invoke_Block IP_invoke_Block(addra, clka, dina, ena, wea, douta);
10. initial
11. begin
12. clka = 0; ena = 1; wea = 1; addra = 0; dina = 0;
        #640 ena = 1; wea = 0;
14. end
15.
16. always #10 clka = ~clka;
17. initial
18. begin
19.
        repeat(15)
20.
        begin
21.
            #40 addra = addra + 1;
22.
            dina = dina + 4;
23.
       end
24.
       #40
25.
       repeat(15)
26.
         #40 addra = addra - 1;
27. end
28.
29. endmodule
```



- 3. 设计 FIFO 队列电路的数据通路和控制器,结构化方式描述数据通
- 路,Moore型FSM描述控制器

FIFO 队列电路的数据通路:



#### //封装 FIF0 模块

```
    module FIFO(

2. input enq,
                    //入队使能,一次有效仅允许操作一项数据 sw7
input deq,
                    //出队使能,一次有效仅允许操作一项数据 sw6
4. input [3:0]in,
                    //入队数据 sw3-0
                    //复位信号 button
5. input rst,
6. input clk,
7.
8. output [3:0]out, //出队数据 led3-0
9. output emp,
                    //队空信号 led6
10. output full,
                    //队满信号 led7
11. output [2:0]an,
                    //数码管选择
12. output [3:0]seg); //数码管数据
13.
14. wire [2:0]ra0,ra1,wa;
15. wire [3:0]rd0,rd1,wd;
16. wire we;
17. wire [7:0] valid; //有效标志
18. LCU LCU(.clk(clk),.rst(rst),.in(in),.enq(enq),.deq(deq),.out(out),.full(full
   ),.emp(emp),.ra0(ra0),.rd0(rd0),.wa(wa),.wd(wd),.we(we),.valid(valid));
19. RF RF(.clk(clk),.ra0(ra0),.rd0(rd0),.wa(wa),.wd(wd),.we(we),.ra1(ra1),.rd1(r
   d1));
20. SDU SDU(.clk(clk),.ra1(ra1),.rd1(rd1),.an(an),.seg(seg),.valid(valid));
21.
22. endmodule
```

#### //RF 模块

```
    module RF(
    input we, //写使能
    input clk,
    input [2:0] wa, ra0, ra1, //写端口地址,读端口 0 地址,读端口 1 地址
```

#### //LCU 模块

```
    module LCU(

2. input clk,
input rst,
4. input [3:0]in,
                            //入队数据
5. input enq, deq,
input [3:0]rd0,
                            //读端口 0 数据
7.
8. output reg [3:0]out,
                           //出队列数据
9. output reg full, emp,
                           //队空与队满的标志
10. output [2:0]ra0,
                           //读端口 0 地址
11. output [2:0]wa,
                           //写端口地址
                           //写端口数据
12. output reg [3:0]wd,
                           //写使能信号
13. output reg we,
                           //有效标志,第 i 位对应 Ri 的状态
14. output reg [7:0]valid);
15.
16. reg [2:0]cs, ns;
                           //当前状态,下一状态
17. reg [2:0]tail;
                           //队尾,指向入队列数据
                           //队头,指向出队列数据
18. reg [2:0]head;
19. assign ra0 = head;
20. assign wa = tail-1;
21.
22.
       always@(posedge clk)
23.
          if (rst) cs <= 3'b000;
24.
           else cs <= ns;
25.
26.
27.
       always@(posedge clk)
28.
           case(cs)
                           //初始化
29.
           3'b000:begin
30.
              valid <= 8'b0;</pre>
31.
              tail <= 0;
```

```
32.
               head <= 0;
33.
               full <= 0;
34.
               emp <= 0;
               we <= 0;
35.
36.
           end
37.
           3'b001:begin
                             //入队一个数据
               wd <= in;
38.
39.
               valid[tail] <= 1;</pre>
               tail <= (tail + 1) % 8;
40.
               full <= ((tail + 1) % 8 == head) & !emp;</pre>
41.
42.
               emp <= 0;
43.
               we <= 1;
44.
           end
           3'b010:begin
                              //出队一个数据
45.
46.
               out <= rd0;
47.
               valid[head] <= 0;</pre>
48.
               head <= (head + 1) % 8;
49.
               emp <= (tail == (head + 1)) & !full;</pre>
50.
               full <= 0;
51.
               we <= 0;
52.
           end
           default:
53.
54.
               we <= 0;
55.
           endcase
56.
57.
58.
       always@(*)
       begin
59.
60.
           case (cs)
61.
           3'b000:begin
                                    //当入队信号有效且队列不满时可以入队
62.
               if(enq & !full)
                   ns = 3'b001;
                                    //下一状态转到数据入队状态
63.
               else if(deq &! emp) //当出队信号有效且队列不空时可以出队
64.
65.
                       ns = 3'b010; //下一状态转到数据出队状态
                   else if((enq & full)|(deq & emp)) //当入队信号有效且队列满或当
66.
   出队信号有效且队列空时
67.
                       ns = 3'b011;
                       else ns = 3'b000;
68.
69.
           end
           3'b001:ns = 3'b011;
70.
71.
           3'b010:ns = 3'b011;
72.
           3'b011:begin
73.
               if(!enq &! deq)
74.
                   ns = 3'b100;
```

```
75.
                else
76.
                   ns = 3'b011;
77.
            end
78.
            3'b100:begin
79.
                if((enq & full)|(deq & emp))
80.
                    ns = 3'b011;
                else if(enq & !full)
81.
                    ns = 3'b001;
82.
                    else if(deq & !emp)
83.
84.
                        ns = 3'b010;
85.
                    else ns = 3'b100;
86.
            end
87.
            default:
                ns = 3'b000;
88.
89.
            endcase
90.
        end
91.
92. endmodule
```

#### //SDU 模块

```
    module SDU(

input clk,
3. input [3:0]rd1,
                       //读端口1数据
4. input [7:0]valid, //有效标志
5. output reg [2:0]ra1, //读端口 1 地址
6. output reg[2:0]an,
                      //数码管选择
7. output reg[3:0]seg); //数码管数据
reg [9:0]cnt;
9.
10. initial begin
11.
       ra1 = 0;
12.
       cnt = 0;
13. end
15. always@(posedge clk)
16. begin
17.
       cnt <= cnt + 1;</pre>
       if(cnt == 0)begin
18.
19.
           ra1 <= ra1 + 1;
20.
           if(valid[ra1])begin
21.
              an <= ra1;
22.
              seg <= rd1;
23.
           end
24.
           else begin
```

```
25. an <= an;
26. seg <= seg;
27. end
28. end
29. end
30. endmodule
```

## 4. FIFO 队列电路下载至 FPGA 中测试

# 数据入队:



## 数据出队:



# 队满指示:



### 队空指示:



## 【总结与思考】

通过本次实验,我利用FPGAOL平台进行实验,并例化使用IP核,实现了FIFO队列。本次实验难度不大,根据实验说明的指导就可以完成实验操作,实验题目的难度层层递进,有基础操作的考核,也有所学知识的综合,难易结合,既有复习又有思考,让所学在实践中得

以运用,加深了我对逻辑电路知识的理解。希望今后实验可以保持本次实验中详细实验指导描述的优点,辅助完成每项试验内容。