# 中国科学技术大学计算机学院《计算机组成原理实验》报告



实验题目: 单周期 CPU 设计

学生姓名: \_\_\_\_吴毅龙\_\_\_\_\_

学生学号: \_\_\_PB19111749\_\_

完成日期: <u>2020/5/6</u>

计算机实验教学中心制 2020年09月

## 【实验题目】

单周期 CPU 设计

# 【实验目的】

- 理解 CPU 的结构和工作原理
- 掌握单周期 CPU 的设计和调试方法
- 熟练掌握数据通路和控制器的设计和描述方法

## 【实验环境】

Vivado 2019.2

# 【实验练习】

- 1. 设计实现单周期 RISC-V CPU
  - 1.1 单周期 CPU 数据通路



根据文档提供的单周期 CPU 数据通路,需要实现的模块有 PC、指令存储器、寄存器、控制单元、立即数生成单元、左移运算单元、ALU、

ALU 控制单元、数据存储器、多路选择器、加法器。由于采用的是数据存储与指令存储分离的存储结构,因此此次实现的 CPU 属于哈佛结构。每一条指令执行的具体过程反映在数据通路上的过程是,pc 由程序计数器传输给指令存储器取指令,然后将指令的不同部分分别送至控制单元、寄存器、立即数生成单元。控制单元根据输入指令的类型输出不同的控制信号,控制后续单元的行为。

#### 1.2 数据通路解释

若是 add 指令,则将寄存器取出的两个操作数通过多路选择器传输到 ALU 中,ALU 将计算结果传输至 MUX4 多路选择器,之后写入相应的寄存器中。

若是 addi 指令,则将目标寄存器和源寄存器的地址传入寄存器 堆中,将立即数段传入立即数生成单元,ALU 将生成的立即数和从寄 存器堆中取得的操作数加和,之后的操作同 add 指令。

若是 1w 指令,则将目标寄存器和源寄存器的地址传入寄存器堆中,将立即数段传入立即数生成单元,ALU 将生成的立即数和从寄存器堆中取得的操作数加和作为地址传入数据存储器,取数之后,将取出的数存入寄存器堆的目标寄存器中。

若是 sw 指令,则将两个源寄存器的地址传入寄存器堆中,将立即数段传入立即数生成单元,ALU 将生成的立即数和从寄存器堆中取得的操作数加和作为地址传入数据存储器,从 rs2 中取出的数作为写入数据传输到数据存储器中存入。

若是 beg 指令,则将两个源寄存器的地址传入寄存器堆中,ALU

将两个从寄存器堆中取出的数做减法,将示零信号传输给相应的逻辑 判断模块。立即数段传入立即数生成单元,经过左移一位操作后与 pc 值相加,然后在逻辑判断模块结果的选择下传输给 PC。

若是 jal 指令,则将 PC+4 的值存入目标寄存器中,将立即数段 传入立即数生成单元,经过左移一位操作后与 pc 值相加,然后在逻辑判断模块结果的选择下传输给 PC。

## 1.3 各个模块实现

具体到各个模块, PC 程序计数器负责更改 pc 的值

```
1. module PC(
       input clk,rst,
       input [31:0]PCN,
3.
      output [31:0]PC
5.
      );
6.
       reg [31:0]PC reg;
8.
      initial begin
9.
           PC reg = 0;
10.
       end
11.
       always @(posedge clk, posedge rst) begin
12.
           if(rst) PC_reg <= 0;</pre>
13.
           else PC reg <= PCN;</pre>
14.
       end
15.
16.
      assign PC = PC_reg;
17.
18. endmodule
19.
```

指令存储器负责存储指令并输出指令,利用分布式存储器实现; 寄存器堆主要负责各个寄存器的读写操作;

```
    module Registers(
    input wire clk,we,
    input wire [4:0] wa, ra0, ra1, ra2,
```

```
input wire [31:0] wd,
4.
5.
       output wire [31:0] rd0, rd1, rd2
6.
7.
       reg [31:0] regfile[0:31];
8.
9.
       initial begin
10.
           regfile[0]=0;
11.
       end
12.
13.
       assign rd0 = regfile[ra0],
14.
                rd1 = regfile[ra1],
15.
                rd2 = regfile[ra2];
16.
17.
       always @ (posedge clk)begin
18.
           if(we && wa != 0)regfile[wa] <= wd;</pre>
19.
       end
20.endmodule
21.
```

控制单元根据不同的指令发出不同的控制信号;

```
1. module Control (
2.
       input [6:0] opcode,
3.
       output reg Branch,
4.
                   MemWrite,
5.
                   ALUSrc,
6.
                   Jal,
7.
                   RegWrite,
8.
                   Imm_gen,
9.
       output reg [1:0] ALUop, RegScr
10.);
11.
12.
       always @(*) begin
13.
           case(opcode)
14.
               7'b0110011: begin //add
15.
                   ALUop
                            = 2'b10;
                            = 2'b00;
16.
                   RegScr
17.
                   Imm_gen = 0;
18.
                   Branch
                            = 0;
19.
                   MemWrite = 0;
20.
                   RegWrite = 1;
21.
                   ALUSrc
                            = 0;
22.
                   Jal
                             = 0;
23.
               end
```

```
24.
               7'b0010011: begin //addi
25.
                   ALUop
                            = 2'b10;
26.
                            = 2'b00;
                   RegScr
27.
                   Imm gen = 1;
28.
                   Branch = 0;
29.
                   MemWrite = 0;
30.
                   RegWrite = 1;
31.
                   ALUSrc = 1;
32.
                   Jal
                            = 0;
33.
               end
34.
               7'b0000011: begin
                                 //1w
35.
                   ALUop
                            = 2'b00;
36.
                   RegScr
                           = 2'b01;
37.
                   Branch
                            = 0;
38.
                   Imm_gen = 1;
39.
                   MemWrite = 0;
40.
                   RegWrite = 1;
41.
                   ALUSrc = 1;
42.
                   Jal
                            = 0;
43.
               end
44.
               7'b0100011: begin
                                 //sw
45.
                   ALUop
                            = 2'b00;
46.
                   RegScr
                            = 2'b00;
47.
                   Branch
                            = 0;
48.
                   Imm gen = 1;
49.
                   MemWrite = 1;
50.
                   RegWrite = 0;
51.
                   ALUSrc
                           = 1;
52.
                   Jal
                            = 0;
53.
               end
54.
               7'b1100011: begin //beq
55.
                   ALUop
                            = 2'b01;
56.
                   RegScr
                            = 2'b00;
57.
                   Branch
                            = 1;
58.
                   Imm_gen = 1;
59.
                   MemWrite = 0;
60.
                   RegWrite = 0;
61.
                   ALUSrc
                            = 0;
62.
                   Jal
                            = 0;
63.
               end
64.
               7'b1101111: begin //jal
65.
                            = 2'b00;
                   ALUop
66.
                   RegScr
                            = 2'b10;
67.
                   Branch = 1;
```

```
68.
                    Imm_gen = 1;
69.
                    MemWrite = 0;
70.
                    RegWrite = 1;
71.
                    ALUSrc
                             = 1;
72.
                    Jal
                             = 1;
73.
               end
74.
               default: begin
75.
                    ALUop
                             = 2'b00;
76.
                    RegScr
                             = 2'b00;
77.
                    Branch
                           = 0;
78.
                    Imm gen = 0;
79.
                    MemWrite = 0;
80.
                    RegWrite = 0;
81.
                    ALUSrc
                             = 0;
82.
                    Jal
                             = 0;
83.
               end
84.
           endcase
85.
       end
86.endmodule
```

## 立即数生成单元负责符号位扩展,立即数的生成;

```
1. module ImmGen (
2.
       input [31:0]instruction,
3.
       input Imm_gen,
4.
       output reg [31:0]Imm
5.);
6.
       always @(*) begin
       if(Imm_gen == 1)begin
7.
8.
           case(instruction[6:0])
9.
               7'b0010011: begin //addi
                   Imm[11:0] = instruction[31:20];
10.
                   if(instruction[31]==1)
11.
12.
                         Imm[31:12] = 20'hfffff;
13.
                   else Imm[31:12] = 20'h00000;
14.
               end
               7'b0000011: begin //lw
15.
16.
                   Imm[11:0] = instruction[31:20];
17.
                   if(instruction[31]==1)
18.
                         Imm[31:12] = 20'hfffff;
19.
                   else Imm[31:12] = 20'h00000;
20.
               end
21.
               7'b0100011: begin //sw
                   Imm[11:5] = instruction[31:25];
22.
```

```
23.
                   Imm[4:0] = instruction[11:7];
24.
                   if(instruction[31]==1)
25.
                        Imm[31:12] = 20'hffffff;
                   else Imm[31:12] = 20'h00000;
26.
27.
               end
28.
               7'b1100011: begin //beq
29.
                   Imm[11] = instruction[31];
30.
                   Imm[9:4] = instruction[30:25];
31.
                   Imm[3:0] = instruction[11:8];
32.
                   Imm[10] = instruction[7];
33.
                   if(instruction[31]==1)
34.
                        Imm[31:12] = 19'h7ffff;
35.
                   else Imm[31:12] = 19'h00000;
36.
               end
37.
               7'b1101111: begin //jal
38.
                   Imm[19] = instruction[31];
39.
                   Imm[9:0] = instruction[30:21];
40.
                   Imm[10] = instruction[20];
41.
                   Imm[18:11] = instruction[19:12];
42.
                   if(instruction[31]==1)
43.
                        Imm[31:20] = 11'h7ff;
44.
                   else Imm[31:20] = 11'h000;
45.
               end
46.
               default: begin
47.
                   Imm[31:0] = 32'd0;
48.
               end
49.
           endcase
50.
           end
51.
           else Imm[31:0] = 32'd0;
52.
       end
53.endmodule
```

# ALU 为实现多组算术运算和逻辑运算的组合逻辑电路;

```
1. module ALU #(parameter WIDTH = 32)(
2.
       input [WIDTH -1: 0] a, b,
3.
       input [2:0] s,
4.
       output reg[WIDTH -1: 0] y,
5.
       output zf
6.
       );
7.
       reg[WIDTH:0] temp;
       localparam ADD=3'd0,SUB=3'd1,AND=3'd2,OR=3'd3,XOR=3'd4;
8.
9.
       always @(*)begin
10.
          case(s)
```

```
11.
               ADD: temp={0,a} + {0,b};
12.
               SUB:temp={0,a} - {0,b};
13.
               AND:temp={0,a} & {0,b};
14.
               OR: temp={0,a} | {0,b};
               XOR:temp={0,a} ^ {0,b};
15.
16.
               default:temp=0;
17.
           endcase
18.
           y[WIDTH -1:0]=temp[WIDTH -1:0];
19.
      end
20.
21.
       assign zf = \sim |y|
22.endmodule
23.
```

数据存储器负责数据的存储输出, 利用分布式存储器实现; 加法器用于加法运算;

```
    module Add
    #(parameter Width = 32)(
    input [Width-1:0] a,b,
    output [Width-1:0] sum
    );
    assign sum = a + b;
    endmodule
```

左移运算模块用于左移运算

```
    module Add
    #(parameter Width = 32)(
    input [Width-1:0] a,b,
    output [Width-1:0] sum
    );
    assign sum = a + b;
    endmodule
```

还有多路选择器模块;

```
    module MUX2_1
    #(parameter Width = 32)(
    input [Width-1:0] i0,i1,
    input sel,
```

```
output reg[Width-1:0] out
5.
6.
       );
7.
       always @(*)begin
8.
           case(sel)
9.
               1'b0:out=i0;
10.
               default:out=i1;
11.
           endcase
12.
       end
13.endmodule
```

将这些模块根据数据通路连线,即可得到单周期 CPU

```
    module CPU(

2.
       input clk,rst,
3.
4.
       //IO_BUS
5.
       output [7:0] io_addr,
6.
       output [31:0] io_dout,
7.
       output io_we,
8.
       input [31:0] io_din,
9.
10.
       //Debug_BUS
11.
       input [7:0] m_rf_addr,
12.
       output [31:0] rf_data,
13.
       output [31:0] m_data,
14.
       output [31:0] pc
15.
       );
16.
17.
       wire [31:0]PCN;
18.
       wire [31:0]PC;
19.
       PC PC0(
20.
           .clk(clk),
21.
           .rst(rst),
22.
           .PCN(PCN),
23.
           .PC(PC)
24.
       );
25.
       assign pc = PC;
26.
27.
       wire [31:0]Instruction;
28.
       Instruction_Memory Instruction_Memory(
29.
           .clk(clk),
           .a(PC[9:2]),
30.
31.
           .d(0),
32.
           .dpra(0),
```

```
33.
           .we(0),
34.
            .spo(Instruction),
35.
            .dpo()
36.
       );
37.
      wire Jal, Branch, Imm_gen, MemWrite, ALUScr, RegWrite;
38.
      wire [1:0]ALUop, RegScr;
39.
      wire [31:0]Read_data0, Read_data1;
40.
      wire [31:0]Write_data;
41.
      Registers Registers(
42.
            .clk(clk),
43.
            .we(RegWrite),
44.
            .wd(Write_data),
45.
            .ra0(Instruction[19:15]),
46.
            .ra1(Instruction[24:20]),
47.
            .ra2(m_rf_addr[4:0]),
48.
            .wa(Instruction[11:7]),
49.
            .rd0(Read_data0),
50.
           .rd1(Read_data1),
51.
           .rd2(rf_data)
52.
       );
53.
54.
       Control Control(
55.
            .opcode(Instruction[6:0]),
56.
            .Branch(Branch),
57.
            .MemtoReg(MemtoReg),
58.
            .MemWrite(MemWrite),
59.
            .ALUSrc(ALUSrc),
60.
            .Imm_gen(Imm_gen),
61.
            .RegWrite(RegWrite),
62.
            .RegScr(RegScr),
63.
            .ALUop(ALUop),
64.
            .Jal(Jal)
65.
       );
66.
67.
       wire [31:0]Imm;
68.
       ImmGen ImmGen(
69.
            .instruction(Instruction),
70.
            .Imm_gen(Imm_gen),
71.
            .Imm(Imm)
72.
       );
73.
74.
       wire [31:0]ALUin2;
75.
       MUX2_1 #(32)Mux1(
76.
           .i0(Read_data0),
```

```
77.
           .i1(Imm),
78.
           .sel(ALUSrc),
79.
           .out(ALUin2)
80.
       );
81.
82.
       wire [2:0] ALUcontrol;
83.
       ALUcontrol ALUcontroler(
84.
           .ALUop(ALUop),
85.
           .ALU Final(ALUcontrol)
86.
       );
87.
88.
       wire [31:0] ALUresult;
89.
       wire zero;
90.
       ALU #(32)ALU(
91.
           .a(Read_data0),
92.
           .b(ALUin2),
93.
           .s(ALUcontrol),
94.
           .y(ALUresult),
95.
           .zf(zero)
96.
       );
97.
98.
       wire [31:0]io_addr_temp;
99.
       wire [7:0] DM_a_in;
100.
       wire DM_E;
101.
        wire [31:0]ReadData;
102.
        assign io_addr_temp = ALUresult;
103.
        assign DM_E = ~io_addr_temp[10] & MemWrite;
104.
        assign DM_a_in = ALUresult[9:0] >> 2;
105.
        Data_Memory Data_Memory(
106.
            .a(DM a in),
107.
            .d(Read_data1),
108.
             .dpra(m_rf_addr),
109.
             .clk(clk),
110.
             .we(DM_E),
111.
             .spo(ReadData),
112.
            .dpo(m_data)
113.
        );
114.
115.
        wire [31:0]MUX3out;
116.
        MUX2_1 #(32)MUX3(
117.
             .i0(ReadData),
118.
            .i1(io din),
119.
             .sel(io_addr_temp[10]),
120.
            .out(MUX3out)
```

```
121.
        );
122.
123.
        wire [31:0] PCadd4;
124.
        MUX3 1 #(32)MUX4(
125.
            .i0(ALUresult),
126.
            .i1(MUX3out),
127.
            .i2(PCadd4),
128.
            .sel(RegScr),
            .out(Write data)
129.
130.
        );
131.
132.
        Add #(32)Add1(PC, 32'd4, PCadd4);
133.
134.
        wire [31:0] Br Add2;
135.
        Shiftleft Shfitleft1(Imm, Br_Add2);
136.
137.
       wire [31:0] sum_b;
138.
        Add #(32)Add2(PC, Br_Add2, sum_b);
139.
140.
      wire Branch1, Branch2;
141.
       assign Branch1 = Branch & zero;
       assign Branch2 = Branch1 | Jal;
142.
143.
       MUX2_1 #(32)Mux2(
144.
            .i0(PCadd4),
145.
            .i1(sum b),
146.
            .sel(Branch2),
147.
            .out(PCN)
148.
        );
        assign io_we = io_addr_temp[10] & MemWrite;
149.
        assign io addr = io addr temp[7:0];
150.
151.
        assign io_dout = Read_data1;
152.endmodule
```

# 1.4 仿真结果

导入 coe 文件对指令存储器进行初始化,得到仿真结果



#### 2. 处理器调试单元



控制 CPU 的运行方式: run = 1 连续运行, 0 单步运行

管理外设(开关 sw、指示灯 led、数码管 an & seg),显示运行结果和数据通路状态

# 2.1 CPU 运行方式

run = 1: 连续运行

PDU 向 CPU 输出连续时钟信号 c1k\_cpu CPU 通过 I/O\_BUS 访问外设 输入端口: in, valid 输出端口: out0, out1, ready

run = 0: 单步运行(每次执行一条指令)

每按动 step 一次,PDU产生一个周期的 clk\_cpu 执行外设输入指令前,应先设置好 valid 或 in 后,再按动 step 执行任何指令后,led 和数码管(an, seg)显示当前程序运行结果 随后可以通过改变 valid 和 in 查看寄存器堆、存储器和 PC 的内容

#### 2.2 PDU 逻辑结构图



## 2.3 PDU 模块 (文档提供)

```
    module pdu 1cycle(

2.
     input clk,
3.
     input rst,
4.
5.
     input run,
6.
     input step,
7.
     output clk_cpu,
8.
     input valid,
9.
     input [4:0] in,
10.
11. output [1:0] check,
12. output [4:0] out0,
13. output [2:0] an,
14. output [3:0] seg,
15.
     output ready,
16.
17.
    //IO BUS
18.
    input [7:0] io_addr,
19. input [31:0] io_dout,
```

```
20. input io_we,
21. output [31:0] io_din,
22.
23. //Debug BUS
24. output [7:0] m_rf_addr,
25. input [31:0] rf_data,
26. input [31:0] m_data,
27. input [31:0] pc
28.);
29.
30.reg [4:0] in_r;
31.reg run_r, step_r, step_2r, valid_r, valid_2r;
32.wire step_p, valid_pn;
33.
34.reg clk_cpu_r;
35.reg [4:0] out0_r;
36.reg [31:0] out1_r;
37.reg ready r;
38.reg [19:0] cnt;
39.reg [1:0] check_r;
40.reg [31:0] io_din_a; reg ready_a;
41.reg [4:0] out0_a;
42.reg [31:0] out1 a;
43.reg [3:0] seg_a;
44.
45.assign clk cpu = clk cpu r;
46.assign io_din = io_din_a;
47.assign check = check_r;
48.assign out0 = out0_a;
49.assign ready = ready a;
50.assign seg = seg_a;
51.assign an = cnt[19:17];
52.assign step_p = step_r & ~step_2r;
53.assign valid_pn = valid_r ^ valid_2r;
54. assign m_rf_addr = {{3{1'b0}}}, in_r};
55.
56.always @(posedge clk) begin
57. run_r <= run;
58. step_r <= step;</pre>
59. step_2r <= step_r;</pre>
60. valid r <= valid;
61. valid 2r <= valid r;
62. in_r <= in;
63.end
```

```
64.
65.always @(posedge clk, posedge rst) begin
66. if(rst)
67.
       clk_cpu_r <= 0;</pre>
68. else if (run r)
69.
       clk_cpu_r <= ~clk_cpu_r;</pre>
70. else
71.
       clk_cpu_r <= step_p;</pre>
72.end
73.
74.always @* begin
75. case (io_addr)
76.
     8'h0c: io_din_a = {{27{1'b0}}}, in_r};
      8'h10: io_din_a = {{31{1'b0}}}, valid_r};
77.
78.
      default: io_din_a = 32'h0000_0000;
79. endcase
80.end
81.
82.always @(posedge clk, posedge rst) begin
83.if (rst) begin
84. out0 r <= 5'h1f;
85. out1_r <= 32'h1234_5678;</pre>
86. ready r <= 1'b1;
87. end
88.else if (io we)
89. case (io_addr)
90.
      8'h00: out0_r <= io_dout[4:0];
91.
     8'h04: ready_r <= io_dout[0];</pre>
92.
      8'h08: out1_r <= io_dout;
93.
     default: ;
94. endcase
95.end
96.
97.always @(posedge clk, posedge rst) begin
98.if(rst)
99.
      check_r <= 2'b00;
100. else if(run_r)
101.
        check_r <= 2'b00;
102. else if (step_p)
103.
       check_r <= 2'b00;
104. else if (valid_pn)
105.
        check_r <= check - 2'b01;</pre>
106.end
107.
```

```
108.always @* begin
109. ready_a = 1'b0;
110. case (check_r)
111.
      2'b00: begin
112.
        out0 a = out0 r;
113.
        out1_a = out1_r;
114.
        ready_a = ready_r;
115.
      end
116.
      2'b01: begin
117.
        out0_a = in_r;
118.
         out1_a = rf_data;
119.
      end
120.
      2'b10: begin
121.
        out0 a = in r;
122.
        out1_a = m_data;
123.
      end
      2'b11: begin
124.
125.
        out0 a = 5'b00000;
126.
        out1_a = pc;
127.
      end
128. endcase
129.end
130.
131.always @(posedge clk, posedge rst) begin
132. if (rst) cnt <= 20'h0 0000;
133. else cnt <= cnt + 20'h0_0001;</pre>
134. end
135.
136.always @* begin
137. case (an)
138.
      3'd0: seg_a = out1_a[3:0];
      3'd1: seg_a = out1_a[7:4];
139.
140.
      3'd2: seg_a = out1_a[11:8];
141.
      3'd3: seg_a = out1_a[15:12];
142.
      3'd4: seg_a = out1_a[19:16];
143.
      3'd5: seg_a = out1_a[23:20];
144.
      3'd6: seg a = out1 a[27:24];
145.
      3'd7: seg_a = out1_a[31:28];
146.
      default: ;
147. endcase
148. end
149.
150.endmodule
```

## 3.1 模块链接实现

将两个模块连线连接起来

```
1. module Lab4(
2.
       input clk,rst,
3.
       input run,step,
4.
       input valid,
5.
       input [4:0] in,
6.
       output [1:0] check,
7.
       output [4:0] out0,
8.
       output [2:0] an,
9.
       output [3:0] seg,
10.
       output ready
11.
       );
12.
13.
       //IO_BUS
14.
       wire [7:0] io_addr;
15.
       wire [31:0] io_dout;
16.
       wire io_we;
17.
       wire [31:0] io_din;
18.
19.
       //Debug BUS
20.
       wire [7:0] m_rf_addr;
21.
       wire [31:0] rf_data;
22.
       wire [31:0] m_data;
23.
       wire [31:0] pc;
24.
           .clk(clk),
25.
           .rst(rst),
26.
27.
           .io_addr(io_addr),
28.
            .io_dout(io_dout),
29.
            .io_we(io_we),
30.
            .io_din(io_din),
31.
32.
           .m_rf_addr(m_rf_addr),
33.
           .rf_data(rf_data),
34.
           .m_data(m_data),
35.
           .pc(pc)
36.
       );
37.
```

```
38.
       pdu_1cycle debug(
39.
            .clk(clk),
40.
            .rst(rst),
41.
42.
            .run(run),
43.
            .step(step),
44.
            .clk_cpu(clk_cpu),
45.
46.
            .valid(valid),
47.
            .in(in),
48.
49.
            .check(check),
50.
            .out0(out0),
51.
            .an(an),
52.
            .seg(seg),
53.
            .ready(ready),
54.
55.
            .io_addr(io_addr),
            .io_dout(io_dout),
56.
57.
            .io_we(io_we),
58.
            .io_din(io_din),
59.
60.
            .m_rf_addr(m_rf_addr),
61.
            .rf_data(rf_data),
62.
            .m_data(m_data),
63.
            .pc(pc)
64.
       );
65.
66.endmodule
```

| sw  |     |       |         | button | led   |       |         | an/seg   |        |
|-----|-----|-------|---------|--------|-------|-------|---------|----------|--------|
| 7   | 6   | 5     | 4~0     | button | 7     | 6~5   | 4~0     | an/seg   | 说明     |
| rst | run | valid | in      | step   | ready | check | out0    | out1     |        |
| 1   | -   | -     | -       | -      | 1     | 00    | 0x1f    | 0x12···8 | 复位     |
| х   | 1   | valid | in      | -      | ready | 00    | out0    | out1     | 连续运行   |
|     | 0   | valid | in      | 1      | ready | 00    | out0    | out1     | 单步运行   |
|     |     | 11    | addr_rf | х      | 0     | 01    | addr_rf | data_rf  | 查看寄存器堆 |
|     |     |       | addr_m  |        | 0     | 10    | addr_m  | data_m   | 查看存储器  |
|     |     |       | -       |        | 0     | 11    | 0       | PC       | 查看PC   |

# 3.2 平台测试

# 初始状态



## 连续运行



查看 PC



查看存储器



查看寄存器



## 【总结与思考】

通过本次实验,我进行了单周期 CPU 的设计,对于 RSIC-V 指令集以及计算机组成原理有了更深一层的理解,对于不同类型指令的执行过程有了建立在数据通路层面的认识。实验题目的难度层层递进,有基础操作的考核,也有所学知识的综合,难易结合,既有复习又有思考,让所学在实践中得以运用,加深了我对计算机组成原理知识的理解。希望今后实验可以保持本次实验中详细实验指导描述的优点,辅助完成每项试验内容。