

# 计算机组成-总复习(2020级)

# 计算机组成原理课程组

(刘旭东、肖利民、高小鹏、栾钟治、万寒)

Tel: 82316285

Mail: liuxd@buaa.edu.cn

liuxd@act.buaa.edu.cn





#### **Instruction Set Architecture** (**ISA**)

Hardware layers for design abstraction

Instruction
Processing

Datapath & Control

Digital Design

Circuit Design



# 课程教学内容视图



# 第一部分 计算机组成基础知识

- ❖ 计算机系统的基本组成与层次关系
- ❖ 计算机中数的表示(原码、反码、补码)
- ❖ 计算机的程序执行原理简介

# 第二部分 布尔逻辑及组合逻辑电路

#### 内容大纲

#### ■ 逻辑门电路

由晶体管和MOS管(晶体二极管、晶体三极管、NMOS、 PMOS)构建门电路(与、或、非、与非、或非等)

#### ■ 布尔代数

- 逻辑代数基本概念:逻辑常量/变量,典型逻辑运算
- 逻辑代数的运算法则:公理、定律、定理、基本公式及其推论
- > 逻辑函数的表达式:真值表 -> 最小项表达式、最大项表达式
- > 逻辑函数的简化法:合并乘积项法、吸收项法、配项法

#### **■** 基本组合逻辑部件设计

- ▶ 运算单元电路: 加法、减法、乘法、比较器、ALU
- > 编码器/译码器: 三种编码器/译码器
- 多路选择器:数据选择、多功能运算



# 数字逻辑的数学基础: 布尔逻辑代数

#### ❖ 逻辑电路的符号表示

| 逻辑门 | IEEE标准符号 | 国标符号      | 部标符号  | 逻辑表达式                  |
|-----|----------|-----------|-------|------------------------|
| 或   | A B      | A         | A + F | F = A + B<br>F = A ∨ B |
| 与   | A B      | A & F     | A F   | F = A·B<br>F = A·B     |
| 非   | A F      | A — 1 — F | A — F | F = A<br>F = A         |

# 组合逻辑电路设计



#### 逻辑函数的标准表达式:

• 最小项表达式:最小项构成的与或式  $F(A,B,C) = \overline{ABC} + \overline{ABC} + \overline{ABC} + \overline{ABC}$ 

• 最大项表达式:最大项构成的或与式  $F(A,B,C) = (A+B+C)\cdot(A+\overline{B}+C)\cdot(\overline{A}+\overline{B}+\overline{C})$ 



#### 逻辑函数表达式的化简:

· 代数化简:利用公理、定理和规则进行化简

· 卡诺图化简:利用卡诺图进行化简

### 最小项表达式

❖ 全部由最小项构成的与或式,也称标准与或式,可由 最小项推导法直接从真值表中导出。

# 例:三人表决器设计(表决原则:少数服从多数)

A, B, C表示输入, 1表示赞成, 0表示反对 F表示输出, 1表示通过, 0表示不通过

$$F = \overline{ABC} + A\overline{BC} + AB\overline{C} + ABC$$
  
 $F(A, B, C) = m_3 + m_5 + m_6 + m_7$   
 $F(A, B, C) = \sum m(3,5,6,7)$ 

最小项 表达式

#### 真值表

| ABC   | F |
|-------|---|
| 0 0 0 | 0 |
| 0 0 1 | 0 |
| 0 1 0 | 0 |
| 0 1 1 | 1 |
| 1 0 0 | 0 |
| 1 0 1 | 1 |
| 1 1 0 | 1 |
| 1 1 1 | 1 |

#### 最小项推导法: 从真值表直接推导逻辑函数表达式

- ✓ 将输出为1的输入组合写成乘积项(与)的形式,其中取值为1的输入原变量表示,取值为0的输入用反变量表示;
- ✓ 然后把这些乘积项加(或)起来。

### 最大项表达式

❖ 全部由最大项构成的或与式,也称标准或与式,可由最大项推导法直接 从真值表中导出。
真值表

例:三人表决器设计的输出表达式

$$F = (A + B + C)(A + B + \overline{C})(A + \overline{B} + C)(\overline{A} + B + C)$$

$$F(A, B, C) = M_0 \cdot M_1 \cdot M_2 \cdot M_4$$

$$F(A, B, C) = \Pi M(0, 1, 2, 4)$$

| ABC   | F |
|-------|---|
| 0 0 0 | 0 |
| 0 0 1 | 0 |
| 0 1 0 | 0 |
| 0 1 1 | 1 |
| 1 0 0 | 0 |
| 1 0 1 | 1 |
| 1 1 0 | 1 |
| 1 1 1 | 1 |

#### 最大项推导法: 从真值表直接推导逻辑函数表达式

- ✓ 将输出为0的输入组合写成和项(或)的形式,其中取值为0的输入原变量表示,取值为1的输入用反变量表示;
- ✓ 然后把这些和项乘(与)起来。

### 逻辑函数化简:代数法

- ❖逻辑函数化简常用方法
  - 1. 合并乘积项法
  - 2. 吸收项法
  - 3. 配项法
  - 4. 消除冗余项法

# 1、合并乘积项法:利用互补律消去1个变量

化简 
$$F = A(BC + \overline{B}\overline{C}) + ABC + ABC$$
  
解:  $F = ABC + A\overline{B}\overline{C} + AB\overline{C} + A\overline{B}C$   
 $= (ABC + A\overline{B}C) + (A\overline{B}\overline{C} + AB\overline{C})$   
 $= AC(B + \overline{B}) + A\overline{C}(\overline{B} + B)$   
 $= AC + A\overline{C}$   
 $= A(C + \overline{C})$   
 $= A$ 

逻辑函数化简:代数法

# 2、吸收项法——利用分配律和互补律减少"与"项

化简 
$$F = A\overline{B} + \overline{A}B + ABCD + \overline{A}\overline{B}CD$$

解: 
$$F = (A\overline{B} + \overline{A}B) + (AB + \overline{A}\overline{B})CD$$
  
 $= (A\overline{B} + \overline{A}B) + \overline{A}\overline{B} + \overline{A}B \cdot CD$   
 $= (A\overline{B} + \overline{A}B + \overline{A}B + \overline{A}\overline{B} + \overline{A}B)(A\overline{B} + \overline{A}B + CD)$   
 $= A\overline{B} + \overline{A}B + CD$ 

提示: 
$$AB + \overline{A}\overline{B} = A\overline{B} + \overline{A}B$$
  $A + BC = (A + B)(A + C)$ 

逻辑函数化简:代数法

# 3、配项法——利用互补律配项,配在乘积项上

化简 
$$F = AB + \overline{ABC} + BC$$

解: 
$$F = AB(C + \overline{C}) + \overline{AB}C + BC(A + \overline{A})$$
  
 $= ABC + AB\overline{C} + \overline{AB}C + ABC + \overline{AB}C$   
 $= (ABC + AB\overline{C}) + (\overline{AB}C + \overline{AB}C)$   
 $= AB(C + \overline{C}) + \overline{AC}(B + \overline{B})$   
 $= AB + \overline{AC}$ 

# 逻辑函数化简:卡诺图化简

❖卡诺图: 20实际50年代,美国工程师Karnaugh提出



#### 二变量卡诺图

| CA | B 00                       | 01                     | 11                               | 10                     |
|----|----------------------------|------------------------|----------------------------------|------------------------|
| 0  | $ar{A}ar{B}ar{C} \ m{m_0}$ | $ar{A}Bar{C} \ m{m_2}$ | $\frac{AB\bar{C}}{m_6}$          | $Aar{B}ar{C}$ $m_4$    |
| 1  | $ar{A}ar{B}C \ m{m_1}$     | $ar{ABC} m{m_3}$       | <i>ABC</i> <b>m</b> <sub>7</sub> | $A\overline{B}C$ $m_5$ |

三变量卡诺图

| CDA | B 00                            | 01                          | 11                                                    | 10                                                 |
|-----|---------------------------------|-----------------------------|-------------------------------------------------------|----------------------------------------------------|
| 00  | $ar{A}ar{B}ar{C}ar{D} \ m{m_0}$ | $ar{A}Bar{C}ar{D} \ m{m_4}$ | $egin{array}{c} ABar{C}ar{D} \ m{m_{12}} \end{array}$ | $Aar{B}ar{C}ar{D} \ m{m_8}$                        |
| 01  | $ar{A}ar{B}ar{C}D \ m{m}_1$     | $ar{A}Bar{C}D \ m{m_5}$     | $\frac{AB\bar{C}D}{m_{13}}$                           | $egin{array}{c} Aar{B}ar{C}D \ m{m_9} \end{array}$ |
| 11  | $ar{ABCD} m{m_3}$               | $ar{ABCD} m{m_7}$           | ABCD<br><b>m</b> <sub>15</sub>                        | $Aar{B}CD \ m{m}_{11}$                             |
| 10  | $ar{ABCD} \ m{m_2}$             | $ar{ABCD} \ m{m_6}$         | $ABC\overline{D} \ m{m_{14}}$                         | $A\overline{B}C\overline{D} \ m{m_{10}}$           |

四变量卡诺图

# 逻辑函数化简:卡诺图化简

$$F(ABCD) = \overline{A}BC + BCD + \overline{A}CD + AB\overline{D}$$

$$= \overline{A}BCD + \overline{A}BC\overline{D} + ABCD + \overline{A}\overline{B}CD + ABC\overline{D} + AB\overline{C}\overline{D}$$

$$= \sum (3,6,7,12,14,15)$$



# ALU--32位ALU





| ALUCtrl<br>(4位) | 输出           |
|-----------------|--------------|
| 0000            | Result = A&B |
| 0001            | Result = A B |
| 0010            | Result = A+B |
| 0110            | Result = A-B |

4位ALUCtrl从高到低依 次是: Ainvert, Bnegate和 Operation

# 译码器 (3线-8线译码器)

#### ❖ 3线-8线译码器(74138)

- ➤ 3个输入: A2, A1, A0; 000~111共8种输入组合。
- ▶ 8个输出: Y7~Y0, 低电平输出有效; 任何时刻最多只有一个输出有效。当输入为000时, Y0输出有效; 当输入为001时, Y1输出有效。
- ▶ 3个使能控制: S0, S1, S2 为使能输入,仅当它们分别为1、0、0时, 译码器才正常译码;否则禁止工作。

# 

#### 功能表

| $S_1\overline{S}_2\overline{S}_3$ | $A_2 A_1 A_0$ | $\overline{Y}_7\overline{Y}_6\overline{Y}_5\overline{Y}_4\overline{Y}_3\overline{Y}_2\overline{Y}_1\overline{Y}_0$ |
|-----------------------------------|---------------|--------------------------------------------------------------------------------------------------------------------|
| <b>≠100</b>                       | XXX           | 11111111                                                                                                           |
| =100                              | 000           | 11111110                                                                                                           |
| =100                              | 0 0 1         | 1 1 1 1 1 1 0 1                                                                                                    |
| =100                              | 0 1 0         | 1 1 1 1 1 0 1 1                                                                                                    |
| =100                              | 0 1 1         | 1 1 1 1 0 1 1 1                                                                                                    |
| =100                              | 100           | 11101111                                                                                                           |
| =100                              | 1 0 1         | 1101111                                                                                                            |
| =100                              | 1 1 0         | 1 0 1 1 1 1 1 1                                                                                                    |
| =100                              | 1 1 1         | 01111111                                                                                                           |

# 译码器 (3线-8线译码器)



# 多路选择器 (8选1数据选择器74151)

#### ❖ 功能一: 8选1数据选择器

- $D_7 \sim D_0$ 为数据输入端
- A<sub>2</sub>A<sub>1</sub>A<sub>0</sub>为选择控制端
- 使能控制输入 $\overline{EN}$ 低电平有效



# 功能表**(EN** = **0**)

| A <sub>2</sub> | $A_1 A_0$ | Υ              |
|----------------|-----------|----------------|
| 0              | 0 0       | D <sub>0</sub> |
| 0              | 0 1       | D <sub>1</sub> |
| 0              | 1 0       | $D_2$          |
| 0              | 1 1       | $D_3$          |
| 1              | 0 0       | $D_4$          |
| 1              | 0 1       | D <sub>5</sub> |
| 1              | 1 0       | D <sub>6</sub> |
| 1              | 1 1       | D <sub>7</sub> |

$$Y = \overline{A_2} \overline{A_1} \overline{A_0} D_0 + \overline{A_2} \overline{A_1} A_0 D_1 + \overline{A_2} \overline{A_1} \overline{A_0} D_2 + \overline{A_2} A_1 A_0 D_3 + A_2 \overline{A_1} \overline{A_0} D_4 + A_2 \overline{A_1} A_0 D_5 + A_2 A_1 \overline{A_0} D_6 + A_2 A_1 A_0 D_7$$



# 多路选择器 (8选1数据选择器74151)

#### ❖ 功能二:多功能运算电路

- 换一个视角看待输入信号D7~D0和A2~A0
- 在Y的函数表达式中,输入变量A2~A0可以构成8个最小项
- D<sub>7</sub>~D<sub>0</sub>可作为选择输入端,从8个最小项进行选取,实现不同运算0
- 8个最小项最多有28=256种组合,可实现任意组合逻辑电路。



$$Y = \overline{A_2} \overline{A_1} \overline{A_0} D_0 + \overline{A_2} \overline{A_1} A_0 D_1 + \overline{A_2} \overline{A_1} \overline{A_0} D_2 + \overline{A_2} A_1 A_0 D_3$$
$$+ A_2 \overline{A_1} \overline{A_0} D_4 + A_2 \overline{A_1} A_0 D_5 + A_2 A_1 \overline{A_0} D_6 + A_2 A_1 A_0 D_7$$

$$Y = D_0 m_0 + D_1 m_1 + D_2 m_2 + D_3 m_3$$
  $+ D_4 m_4 + D_5 m_5 + D_6 m_6 + D_7 m_7$  当 $D_7 \sim D_0$ 为0000000时,Y=0 当 $D_7 \sim D_0$ 为11111111时,Y=1 当 $D_7 \sim D_0$ 为00000001时,Y= $m_0$  当 $m_0 \sim D_0$ 为10100101时,Y= $m_0 \sim D_0 \sim D_0$ 为10100101时,Y= $m_7 + m_5 + m_2 + m_0$ 



# 第三部分 时序逻辑电路

# 内容大纲

- **❖基本时序逻辑器件内容** 
  - >锁存器和触发器
    - SR锁存器、D锁存器
    - D触发器
    - JK触发器
- ❖有限状态机 (FSM)
  - **≻Moore型FSM**
  - **▶Mealy型FSM**
- ❖时序逻辑电路设计分析

# 基本RS锁存器

### ❖ 基本RS锁存器



#### (1) 真值表(特性表)

| $\overline{S_D} \ \overline{R_D} \ Q^n$ |   | $Q^{n+1}$ | 功能                                                                                                  |          |
|-----------------------------------------|---|-----------|-----------------------------------------------------------------------------------------------------|----------|
| 0                                       | 1 | 0         | 1                                                                                                   | 置1:次态为1  |
| 0                                       | 1 | 1         | 1                                                                                                   | 且1: (人心力 |
| 1                                       | 0 | 0         | 0                                                                                                   | 置0:次态为0  |
| 1                                       | 0 | 1         | 0                                                                                                   | 且U: 价态为U |
| 1                                       | 1 | 0         | 0                                                                                                   | 保持:次态不变  |
| 1                                       | 1 | 1         | 1 保持: 次念个发                                                                                          |          |
| 0                                       | 0 | 0         | 约束条件, $\overline{S_D}$ 和 $\overline{R_D}$ 不能同时为 $0$ ,即必有: $\overline{S_D}$ + $\overline{R_D}$ = $1$ |          |
| 0                                       | 0 | 1         |                                                                                                     |          |

将<mark>原态Q</mark>º作为输入变量列入真值表,这 种含有状态变量的真值表称为特性表

#### 特性方程: 锁存器次态与原态及输入信号之间的逻辑 函数表达式

#### 由特性表利用最小项推导法:

$$Q^{n+1} = \overline{\overline{S_D}} \overline{R_D} \overline{Q^n} + \overline{\overline{S_D}} \overline{R_D} Q^n + \overline{S_D} \overline{R_D} Q^n$$

$$= \overline{\overline{S_D}} \overline{R_D} + \overline{\overline{S_D}} \overline{R_D} Q^n$$

$$= S_D \overline{R_D} + \overline{S_D} \overline{R_D} Q^n$$

$$= S_D \overline{R_D} + \overline{S_D} \overline{R_D} Q^n$$

#### 利用约束条件化简:

$$Q^{n+1} = S_D \overline{R_D} + \overline{S_D} \overline{R_D} Q^n$$

$$= (S_D \overline{R_D} + \overline{S_D} \overline{R_D}) (S_D \overline{R_D} + Q^n)$$

$$= \overline{R_D} (S_D \overline{R_D} + Q^n)$$

$$= S_D \overline{R_D} + \overline{R_D} Q^n$$

$$= S_D \overline{R_D} + S_D R_D + \overline{R_D} Q^n \quad \text{约束} S_D R_D = 0$$

$$= S_D + \overline{R_D} Q^n$$

# 钟控D锁存器



#### 特性表 (CP=1)

| D Q <sup>n</sup> | Qn+1 | 功能 |
|------------------|------|----|
| 0 0<br>0 1       | 0    | 置0 |
| 1 0<br>1 1       | 1    | 置1 |



#### 借用输入控制电路的一个与 非门对D反相,作为R信号

#### 特性方程

$$CP = 1$$
时:  $Q^{n+1} = D\overline{Q}^n + DQ^n = D$ 

$$CP = 0$$
时:  $Q^{n+1} = Q^n$ 

#### CP=1 时的状态图



#### D触发器

- ❖ D触发器:两个反相的D锁存器构成。
  - ➤ 主从结构: L1为主锁存器, L2为从锁存器



#### 特性方程

CP的有效沿(上升沿或者下降沿)  $Q^{n+1} = D$ 

# 钟控JK触发器

- ❖ D锁存器虽然没有约束条件,但功能较少(只有置0、置1功能)
- ❖ JK触发器:在钟控RS锁存器的基础上,增加两条反馈线,Q反馈到R 钟控门的输入端,并把R改为K; Q反馈到S门上,并把S改名为J。



钟控JK触发器的电路结构

#### 特性方程

$$CP = 1$$
时  
 $\overline{S_D} = \overline{JQ^n}, \quad \overline{R_D} = \overline{KQ^n}$   
 $Q^{n+1} = S_D + \overline{R_D}Q^n = J\overline{Q^n} + \overline{KQ^n}Q^n$   
 $= J\overline{Q^n} + \overline{KQ^n}$ 



电路符号

#### ❖ Moore型有限状态机

- ▶状态集合:存在若干确定的状态(K个状态);
- ▶ 对应于状态的操作集合:对每个状态要执行某种操作(N个参数表示所有操作);
- ▶<mark>引起状态转移的事件集合</mark>:定时检测,当事件发生时,从一个状态转移到 另一个状态(M个参数表示所有事件)
- ▶次态逻辑:状态转移逻辑关系
- ▶輸出逻辑: 状态到输出操作之间的逻辑关系

#### ❖ Moore型FSM的设计

- ▶确定3个参数: M, K, N
- ▶设计2个逻辑:次态逻辑(状态转换图)、输出逻辑(真值表)



# Mealy型FSM设计

# **❖ Mealy型有限状态机**

- ▶輸出信号与当前状态及輸入信号有关
- ▶输入M位,输出N位,状态K位(可以表示2ʰ个不同状态)
- ▶次态逻辑:组合逻辑,输入M+K位,输出K位次态
- ▶状态寄存器: K位寄存器
- ▶输出逻辑:组合逻辑,输入M+K位,输出N位信号

#### **❖ Moore型FSM的设计**

- ▶确定3个参数: M, K, N
- ▶设计2个逻辑:次态逻辑(状态转换图)、输出逻辑(真值表)



### Moore型FSM

- ❖ Moore型FSM的表示方法
  - ▶状态图 (State Diagram): 圆圈表示状态,圈内 "Q2Q1Q0/D" 分别表示状态组合Q2Q1Q0 (或状态编码)及输出信号D;带箭头 的线段表示状态转移,线段上的文字表示转移发生时的信号输入
  - ▶状态表 (State Table): 状态转换表,反映下一状态与当前状态和输入的关系



Moore型FSM状态转换图

# Mealy型FSM

- ❖ Mealy型FSM的表示方法 —— 状态图
  - >圆圈表示状态,带箭头的线段表示状态转移
  - ▶状态圈内 "SO" 、 "S1" 等代表状态名 (对应状态编码)
  - ➤与Moore型FSM不一样的是,输出信号不再标注在圈内,而是以"输入/输出"的形式标注在状态转移线上:"输入"表示引起状态转换的输入信号;"输出"表示状态转换同时产生的输出信号



Mealy型FSM状态转换图

【例】交通信号灯控制器:南北Academic大道信号灯 $L_A$ ;东西Bravado大道信号灯 $L_B$ ,信号灯红、绿、黄三色;东西、南北大道分别安装有传感器 $T_A$ 和 $T_B$ 检测是否有人到达(等待);信号灯控制周期5秒。

#### 解:

- (1) 假定T<sub>A</sub>和T<sub>B</sub>为1是表示此条路上有人到达(等待);为0表示无人到达(等待)。
- (2) 假定信号灯LA、LB编码: **00表示绿**, **01表示黄**, **10表示红**
- (3) 信号灯控制器FSM模型
  - ▶ 输入: T<sub>A</sub>和T<sub>B</sub>, 2位
  - ▶ 输出: L<sub>A</sub> 和L<sub>B</sub>, 4位
  - ▶ 状态: 共4个不同状态
    - S0: L<sub>A</sub>绿且L<sub>B</sub>红
    - S1: L<sub>A</sub>黄 且 L<sub>B</sub>红
    - S2: L<sub>A</sub>红且 L<sub>B</sub>绿
    - S3: L<sub>A</sub>红且 L<sub>R</sub>黄
  - ▶状态寄存器: 2位





#### 解 (续1):

(4) 控制器复位时L<sub>A</sub>绿、 L<sub>B</sub>红。每隔5秒检测路口人员到达情况并决定下一步如何改变信号灯。此时若东西大道T<sub>A</sub>=1,信号灯不变,若T<sub>A</sub>=0,则 L<sub>A</sub>变为黄并保持5秒,然后L<sub>A</sub>变为红且L<sub>B</sub>同时变为绿。南北大道按同样方式处理。得到状态转换图如下。





#### 解 (续2):

(5) 根据状态转换图得到状态表和输出逻辑表。

| 当前状态<br>( <b>S<sub>1</sub>S<sub>0</sub></b> ) | 输入         | 下一状态<br>( <b>S'₁S'₀</b> ) |
|-----------------------------------------------|------------|---------------------------|
| S0 (00)                                       | TA=1, TB=X | S0 (00)                   |
| S0 (00)                                       | TA=0, TB=X | S1 (01)                   |
| S1 (01)                                       | TA=X, TB=X | S2 (10)                   |
| S2 (10)                                       | TA=X,TB=1  | S2 (10)                   |
| S2 (10)                                       | TA=X, TB=0 | S3 (11)                   |
| S3 (11)                                       | TA=X, TB=X | S0 (00)                   |

| 当前状态(S <sub>1</sub> S <sub>0</sub> ) | 输出L <sub>A</sub> | 输出L <sub>B</sub> |
|--------------------------------------|------------------|------------------|
| S0 (00)                              | 绿( <b>00</b> )   | 红 (10)           |
| S1 (01)                              | 黄( <b>01</b> )   | 红 (10)           |
| S2 (10)                              | 红 (10)           | 绿(00)            |
| S3 (11)                              | 红 (10)           | 黄 (01)           |



状态转换图

#### 解 (续3):

(6) 根据状态表和输出逻辑表写出次态逻辑表达式和输出逻辑表达式。

$$S_{1}^{'} = \overline{S_{1}}S_{0} + S_{1}\overline{S_{0}}T_{B} + S_{1}\overline{S_{0}}T_{B}$$

$$= \overline{S_{1}}S_{0} + S_{1}\overline{S_{0}}$$

$$= S_{0} \oplus S_{1}$$

$$S_{0}^{'} = \overline{S_{1}}S_{0}T_{A} + S_{1}\overline{S_{0}}T_{B}$$

| $L_{\!\scriptscriptstyle A1}$ | $= S_1$           | $L_{\!\scriptscriptstyle A0}$ = | $= \overline{S_1} S_0$ |
|-------------------------------|-------------------|---------------------------------|------------------------|
| $L_{\!\scriptscriptstyle B1}$ | $=\overline{S_1}$ | $L_{B0} =$                      | $= S_1 S_0$            |

| 当前状态<br>( <b>S₁S₀</b> ) | 输入         | 下一状态<br>( <b>S'₁S'₀</b> ) |
|-------------------------|------------|---------------------------|
| S0 (00)                 | TA=1, TB=X | S0 (00)                   |
| S0 (00)                 | TA=0, TB=X | S1 (01)                   |
| S1 (01)                 | TA=X, TB=X | S2 (10)                   |
| S2 (10)                 | TA=X,TB=1  | S2 (10)                   |
| S2 (10)                 | TA=X, TB=0 | S3 (11)                   |
| S3 (11)                 | TA=X, TB=X | S0 (00)                   |

| 当前状态(S₁S₀) | 输出L <sub>A</sub> | 输出L <sub>B</sub> |
|------------|------------------|------------------|
| S0 (00)    | 绿( <b>00</b> )   | 红 (10)           |
| S1 (01)    | 黄( <b>01</b> )   | 红 (10)           |
| S2 (10)    | 红 (10)           | 绿(00)            |
| S3 (11)    | 红 (10)           | 黄(01)            |

#### 解 (续4):

(7) 根据逻辑表达式画出逻辑电路图。

$$L_{A1} = S_1$$
  $L_{A0} = S_1 S_0$   
 $L_{B1} = \overline{S_1}$   $L_{B0} = S_1 S_0$ 

$$S_{1}^{'} = \overline{S_{1}}S_{0} + S_{1}\overline{S_{0}}T_{B} + S_{1}\overline{S_{0}}T_{B}$$

$$= \overline{S_{1}}S_{0} + S_{1}\overline{S_{0}}$$

$$= S_{0} \oplus S_{1}$$

$$S_{0}^{'} = \overline{S_{1}}\overline{S_{0}}T_{A} + S_{1}\overline{S_{0}}T_{B}$$



信号灯控制器状态机逻辑电路图

# Mealy型FSM设计

【例】二进制序列检测器: 检测器接收到二进制序列"1101"时,输出检测标志为1,否则输出检测标志为0。不重复检测,即收到1101输出1后,下一次从下一个输入信号开始检测。

#### 解:

- (1) 检测器FSM模型
  - ▶输入: 二进制输入信号 A, 1位
  - ▶输出: 检测标志信号 Y, 1位
  - ▶状态: 共5个不同状态
    - S0: 未收到第一个有效位(输入为0, 输出0)
    - S1: 收到第一个有效位(输入为1, 输出0)
    - S2: 收到第二个有效位(即S1后输入为1,输出0)
    - S3: 收到第三个有效位(即S2后输入为0,输出0)
    - S4: 连续收到四个有效位(即S3后输入为1, 输出1)
  - ▶状态寄存器: 3位

### 解(续1):

(2) 画出状态转换图



### 解(续2):

(3) 根据状态转换图得到状态转换表。

| 当前状态<br>( <b>S<sub>2</sub>S<sub>1</sub>S<sub>0</sub></b> ) | 输入<br>(A) | 下一状态<br>( <b>S'<sub>2</sub>S'<sub>1</sub>S'<sub>0</sub></b> ) | 输出<br>( <b>Y</b> ) |
|------------------------------------------------------------|-----------|---------------------------------------------------------------|--------------------|
| S0 (000)                                                   | 0         | S0 (000)                                                      | 0                  |
| S0 (000)                                                   | 1         | S1 (001)                                                      | 0                  |
| S1 (001)                                                   | 0         | S0 (000)                                                      | 0                  |
| S1 (001)                                                   | 1         | S2 (010)                                                      | 0                  |
| S2 (010)                                                   | 0         | S3 (011)                                                      | 0                  |
| S2 (010)                                                   | 1         | S2 (010)                                                      | 0                  |
| S3 (011)                                                   | 0         | S0 (000)                                                      | 0                  |
| S3 (011)                                                   | 1         | S4 (100)                                                      | 1                  |
| S4 (100)                                                   | 0         | S0 (000)                                                      | 0                  |
| S4 (100)                                                   | 1         | S1 (001)                                                      | 0                  |



### 解(续3):

(4) 根据状态转换表写出次逻辑和输出逻辑表达式。

$$S_{2}' = \overline{S_{2}}S_{1}S_{0}A$$

$$S_{1}' = \overline{S_{2}}\overline{S_{1}}S_{0}A + \overline{S_{2}}S_{1}\overline{S_{0}}\overline{A} + \overline{S_{2}}S_{1}\overline{S_{0}}A$$

$$= \overline{S_{2}}\overline{S_{1}}S_{0}A + \overline{S_{2}}S_{1}\overline{S_{0}}$$

$$S_{0}' = \overline{S_{2}}\overline{S_{1}}\overline{S_{0}}A + \overline{S_{2}}S_{1}\overline{S_{0}}\overline{A} + S_{2}\overline{S_{1}}\overline{S_{0}}A$$

$$= \overline{S_{1}}\overline{S_{0}}A + \overline{S_{2}}S_{1}\overline{S_{0}}\overline{A}$$

$$Y = \overline{S_{2}}S_{1}S_{0}A$$

| 当前状态<br>( <b>S₂S₁S₀</b> ) | 输入<br>(A) | 下一状态<br>( <b>S'<sub>2</sub>S'<sub>1</sub>S'<sub>0</sub></b> ) | 输出<br>( <b>Y</b> ) |
|---------------------------|-----------|---------------------------------------------------------------|--------------------|
| S0 (000)                  | 0         | S0 (000)                                                      | 0                  |
| S0 (000)                  | 1         | S1 (001)                                                      | 0                  |
| S1 (001)                  | 0         | S0 (000)                                                      | 0                  |
| S1 (001)                  | 1         | S2 (010)                                                      | 0                  |
| S2 (010)                  | 0         | S3 (011)                                                      | 0                  |
| S2 (010)                  | 1         | S2 (010)                                                      | 0                  |
| S3 (011)                  | 0         | S0 (000)                                                      | 0                  |
| S3 (011)                  | 1         | S4 (100)                                                      | 1                  |
| S4 (100)                  | 0         | S0 (000)                                                      | 0                  |
| S4 (100)                  | 1         | S1 (001)                                                      | 0                  |

### 解(续4):

(4) 根据逻辑表达式画出逻辑图。



# 同步计数器

### 【例1】分析下图电路,说明电路的特点。



### 解: (1)写出逻辑表达式(4个负边沿触发的JK触发器组成的电路)

$$J_{0} = K_{0} = 1;$$

$$J_{1} = \overline{Q}_{3}^{n} Q_{0}^{n}, K_{1} = Q_{0}^{n};$$

$$J_{2} = K_{2} = Q_{1}^{n} Q_{0}^{n};$$

$$J_{3} = \underline{Q_{2}^{n} Q_{1}^{n} Q_{0}^{n}, K_{3} = Q_{0}^{n}}$$

$$C = \overline{Q_{3}^{n} Q_{0}^{n}} = Q_{3}^{n} Q_{0}^{n}$$

$$Q_0^{n+1} = J_0 \overline{Q}_0^n + \overline{K}_0 Q_0^n = \overline{Q}_0^n$$
 $Q_1^{n+1} = J_1 \overline{Q}_1^n + \overline{K}_1 Q_1^n = \overline{Q}_3^n Q_0^n \overline{Q}_1^n + \overline{Q}_0^n Q_1^n$ 
 $Q_2^{n+1} = J_2 \overline{Q}_2^n + \overline{K}_2 Q_2^n = Q_1^n Q_0^n \overline{Q}_2^n + \overline{Q}_1^n \overline{Q}_0^n Q_2^n$ 
 $Q_3^{n+1} = J_3 \overline{Q}_3^n + \overline{K}_3 Q_3^n = Q_2^n Q_1^n Q_0^n \overline{Q}_3^n + \overline{Q}_0^n Q_3^n$ 
 $CP_0 = CP_1 = CP_2 = CP_3 = CP \downarrow -$ 
同步电路

# 同步计数器

### 解(续):(2)写出状态转换表

状态转换表

| <b>小心村</b> *** |         |           |               |         |            |                  |                      |   |
|----------------|---------|-----------|---------------|---------|------------|------------------|----------------------|---|
| Q              | $Q_3^n$ | $Q_2^n Q$ | $Q_1^n Q_0^n$ | $Q_3^n$ | $Q^{l+1}Q$ | $\binom{n+1}{2}$ | $Q_1^{n+1}Q_0^{n+1}$ | С |
| 0              | 0       | 0         | 0             | 0       | 0          | 0                | 1                    | 0 |
| 0              | 0       | 0         | 1             | 0       | 0          | 1                | 0                    | 0 |
| 0              | 0       | 1         | 0             | 0       | 0          | 1                | 1                    | 0 |
| 0              | 0       | 1         | 1             | 0       | 1          | 0                | 0                    | 0 |
| 0              | 1       | 0         | 0             | 0       | 1          | 0                | 1                    | 0 |
| 0              | 1       | 0         | 1             | 0       | 1          | 1                | 0                    | 0 |
| 0              | 1       | 1         | 0             | 0       | 1          | 1                | 1                    | 0 |
| 0              | 1       | 1         | 1             | 1       | 0          | 0                | 0                    | 0 |
| 1              | 0       | 0         | 0             | 1       | 0          | 0                | 1                    | 0 |
| 1              | 0       | 0         | 1             | 0       | 0          | 0                | 0                    | 1 |
| 1              | 0       | 1         | 0             | 1       | 0          | 1                | 1                    | 0 |
| 1              | 0       | 1         | 1             | 0       | 1          | 0                | 0                    | 1 |
| 1              | 1       | 0         | 0             | 1       | 1          | 0                | 1                    | 0 |
| 1              | 1       | 0         | 1             | 0       | 1          | 0                | 0                    | 1 |
| 1              | 1       | 1         | 0             | 1       | 1          | 1                | 1                    | 0 |
| 1              | 1       | 1         | 1             | 0       | 0          | 0                | 0                    | 1 |

$$Q_{0}^{n+1} = \overline{Q}_{0}^{n}$$

$$Q_{1}^{n+1} = \overline{Q}_{3}^{n} Q_{0}^{n} \overline{Q}_{1}^{n} + \overline{Q}_{0}^{n} Q_{1}^{n}$$

$$Q_{2}^{n+1} = Q_{1}^{n} Q_{0}^{n} \overline{Q}_{2}^{n} + \overline{Q}_{1}^{n} Q_{0}^{n} Q_{2}^{n}$$

$$Q_{3}^{n+1} = Q_{2}^{n} Q_{1}^{n} Q_{0}^{n} \overline{Q}_{3}^{n} + \overline{Q}_{0}^{n} Q_{3}^{n}$$

$$C = Q_{3}^{n} Q_{0}^{n}$$

# 同步计数器

#### 解(续):

- (3)画出状态转移图(时序图)
  - 画状态转换图时一定要画出 全部状态的变化。
  - > 画时序图时只画出有效状态 构成的计数循环的变化;注 意触发器的时钟特性!





### CP下降沿时 触发器翻转!

当Q<sub>3</sub>Q<sub>2</sub>Q<sub>1</sub>Q<sub>0</sub>=1001时, C=1;下一个CP下降 沿到来时,Q<sub>3</sub>Q<sub>2</sub>Q<sub>1</sub>Q<sub>0</sub> 变为0000,完成一个 计数循环。

### 异步计数器

### 【例3】分析下图异步二进制 (M=16) 加法计数器电路 (N=4)



### (1) 状态方程

$$Q_0^{n+1} = \overline{Q_0^n} \cdot CP \downarrow; Q_1^{n+1} = \overline{Q_1^n} \cdot Q_0 \downarrow;$$
 $Q_2^{n+1} = \overline{Q_2^n} \cdot Q_1 \downarrow; Q_3^{n+1} = \overline{Q_3^n} \cdot Q_2 \downarrow;$ 

# 异步计数器

### (2) 状态转换表

和同步计数器相比, 4个触发器状态发生变化 的时间点有什么不同?

| $Q_3^n Q_2^n Q_1^n Q_0^n$ |   |   | $Q_3^{n+1} Q_2^{n+1} Q_1^{n+1} Q_0^{n+1}$ |   |   |   |   |
|---------------------------|---|---|-------------------------------------------|---|---|---|---|
| 0                         | 0 | 0 | 0                                         | 0 | 0 | 0 | 1 |
| 0                         | 0 | 0 | 1                                         | 0 | 0 | 1 | 0 |
| 0                         | 0 | 1 | 0                                         | 0 | 0 | 1 | 1 |
| 0                         | 0 | 1 | 1                                         | 0 | 1 | 0 | 0 |
| 0                         | 1 | 0 | 0                                         | 0 | 1 | 0 | 1 |
| 0                         | 1 | 0 | 1                                         | 0 | 1 | 1 | 0 |
| 0                         | 1 | 1 | 0                                         | 0 | 1 | 1 | 1 |
| 0                         | 1 | 1 | 1                                         | 1 | 0 | 0 | 0 |
| 1                         | 0 | 0 | 0                                         | 1 | 0 | 0 | 1 |
| 1                         | 0 | 0 | 1                                         | 1 | 0 | 1 | 0 |
| 1                         | 0 | 1 | 0                                         | 1 | 0 | 1 | 1 |
| 1                         | 0 | 1 | 1                                         | 1 | 1 | 0 | 0 |
| 1                         | 1 | 0 | 0                                         | 1 | 1 | 0 | 1 |
| 1                         | 1 | 0 | 1                                         | 1 | 1 | 1 | 0 |
| 1                         | 1 | 1 | 0                                         | 1 | 1 | 1 | 1 |
| 1                         | 1 | 1 | 1                                         | 0 | 0 | 0 | 0 |

# 异步计数器

### (3) 状态转换图



### 时序图



# 第四部分 层次化存储系统

# 内容大纲

#### **❖** 主存储器

- ▶存储单元电路: SRAM、DRAM、ROM
- >主存储器的结构
  - SRAM芯片的内部结构
  - DRAM芯片的内部结构 (地址管脚复用)
- ▶存储器的扩展
- **▶DRAM的刷新**

#### **❖** 高速缓冲存储器

- ▶ CACHE的基本原理与结构
- **▶CACHE的映射方式**
- **▶CACHE的性能计算**

### ❖ 虚拟存储系统

- > 页式虚拟存储器
- >TLB

### 存储系统层次结构

❖ 目标: 针对典型应用平均访问时间最短

❖ 途径: 优化存储系统的组织(多级分层结构)



效果: 存储系统速度接近M1级, 容量价格接近M3级

# 存储单元电路





† Cd

- ▶ W线(字选择)有效(一般高电平)时 ,位元电路处于读或写状态,实现数据 读出或写入。
- ▶ W线(字选择)无效(一般低电平)时 ,位元电路与数据线隔离,内部数据保 持,数据线对外呈现高阻状态。

# SRAM存储芯片结构

- ❖ 二维地址结构(SRAM): 4096×4: 4096 个字, 每个字 4 位
  - ▶ 存储矩阵: 2<sup>7</sup>×2<sup>7</sup> (128行×128列)
  - ▶ 一行包括32个字,要进行32选1的译码(Y译码),列地址5位



# DRAM存储芯片结构

- **❖** 4096\* 4 DRAM
  - ▶ 4096个字 = 2<sup>12</sup>,行列地址管脚复用,行列地址各6位。
  - ▶ 存储矩阵: 2<sup>6</sup>× (2<sup>6</sup>×4) (64行×256列)



# 按行刷新,每次刷新1行(256个单元)

# 存储芯片结构示例

### ❖ DRAM 4M×4 DRAM芯片结构(内部包含刷新电路)



### DRAM的刷新方式

# **❖集中刷新方式**

- ▶ 将最大刷新周期分成两部分,在一个时间段内刷新存储器所有 行,另一个时间段CPU访问内存,刷新电路不工作。
- ▶ 集中刷新时段内存储器不能正常读写(访存死区),该方法很少使用。
- ▶ 刷新周期(集中刷新间隔) = 最大刷新周期



# DRAM的刷新方式

# **❖分散刷新方式**

- 每个存储周期分为两段: 前一段用于正常读写,后一段用于刷新操作。一个存储周期刷新1行,下一存储周期刷新另一行,直至最后1行后刷新后,又开始刷新第1行。
- 存储周期加长,效率降低,很少使用。
- ▶ 刷新周期(分散刷新间隔) = 刷新行数×存储周期 ≤ 最大刷新 周期



### DRAM的刷新方式

# ❖异步刷新方式

- ▶ 结合前两种方式,保证在一个最大刷新周期内将存储芯片内的 所有行刷新一遍,且只刷新一遍。
- ▶ 刷新周期(异步刷新间隔) = 最大刷新周期
- 假定最大刷新周期为2ms,以128行为例,在2ms时间内必须 轮流对每一行刷新一次,即每隔2ms/128=15.5μs刷新一行 。这时假定读/写与刷新操作时间都为0.5μs,则可用前15μs 进行正常读/写操作,最后0.5μs完成刷新操作。



# 主存储器扩展方法

# > 混合扩展的基本思路

- 1. 确定每个芯片的地址位数、数据位数。
- 2. 确定整个存储空间所需的地址总线和数据总线的数量。
- 计算所需芯片的数量,确定每个芯片在整个存储空间中的地址 空间范围、位空间范围
- 4. 所有芯片的地址全部连接到地址总线对应的地址线上。
- 5. 同一字空间的存储芯片CS信号连在一起。
- 6. 同一位空间的数据线连在一起,并连接到对应的数据总线上。
- 7. 根据每个芯片的地址空间范围,设计芯片所需要的片选信号逻辑,CS逻辑电路的输入一定是地址总线中没有连接到芯片的地址管脚上的那部分地址线。
- 8. 统一读写控制。

# 存储器芯片的扩展 (混合扩展)

### 例: 4Kx4 SRAM存储芯片构成16Kx8的存储器

- ▶4K×4芯片:
  - 12个地址管脚 A11~A0
  - 4个数据管脚 D3~D0
  - 1个片选输入管脚 CS#
  - 1个读写控制管脚 WE#
  - 芯片地址空间: 000H~FFF H
- ▶CPU向存储器提供:
  - 地址总线14根: AB13~AB0
  - 数据总线8根: DB7~DB0
  - 读写控制信号: MemW
  - 存储器地址空间: 0000H~3FFF H
- ▶需要芯片数: (16K×8)/(4K×4) = 8片
  - 分4组(字扩展),每组2个芯片(位扩展)
- >一个2-4译码器产生4个片选信号
  - 译码器输入: AB13~AB12
  - 译码器输出: 分别接4组芯片片选管脚



# 存储器芯片的扩展(混合扩展)

### 4Kx4 SRAM存储芯片构成16Kx8的存储器地址空间划分





# 存储器芯片的扩展 (混合扩展)

4Kx4 SRAM存储芯 片构成16Kx8的存 储器连接图



# 高速缓冲存储器(Cache)的动机与原理

- ❖ 动机: 解决CPU和主存储器之间的性能差距问题
- ❖ 程序访问内存的局部性特征: 时间局部性, 空间局部性
- ❖ Cache: CPU和主存间的一容量较小的高速缓存,其中总是存放最活跃(被频繁访问)的程序块和数据,大多数情况下,CPU能直接从这个高速缓存中取得指令和数据,而不必访问主存。
- ❖ Cache与主存之间按照数据块 (Block) 为单位进行数据交换。



# 高速缓冲存储器(Cache)的原理

# **❖Cache要解决的问题**

- ① 快速访问:具备快速访问的能力(采用SRAM);
- ② 数据交换:与主存交换数据的能力,将主存最活跃单元所在数据(或指令)块复制到Cache中;
- ③ 地址判断:由于CPU总是以主存地址访问存储器,所以Cache应具备有判断CPU当前要访问的内容是否在Cache中的能力,并具有根据主存地址在Cache中访问相应单元的能力;
- ④ 替换决策:具备在Cache容量不够时替换Cache中某些内容的决策能力。

# 高速缓冲存储器(Cache)的原理

### ❖ Cache的基本结构

▶<mark>存储机构</mark>:保存数据,存取数据,一般采用SRAM构成。以 Block (若干字) 为单位;

▶<mark>地址机构</mark>: 地址比较机制, 地址映射机制, 地址标记 (Tag), 一个Block具有一个Tag;

▶替换机构:记录Block的使用情况,有效位(v)记录对应数据块

中的数据是否有效;替换策略。





# Cache与主存之间的映射:组相联

- **❖ 组相联 (Set Associative)** 
  - ▶Cache包含M块,分 K 组,每组包含 L 块,M=K\*L;
  - ▶主存块 J 按 I = J mod K 的规则映射到 Cache 组 I 中的任意块;
  - ▶主存可以视为逻辑上也分成 K 组,主存组M内的一个主存块只能映射到Cache组M内,但可以是组M内任意Cache块。



# Cache与主存之间的映射:组相联

❖ 组相联映射

▶主存的地址格式: Tag Index Offset

➤ Tag的内容: 主存中与该Cache数据块对应的数据块的组内块地址。

#### ❖ 举例

- 主存容量1M 字节, 4路组相联 (每组包含4个Block) Cache容量16K字节, Block大小256字节
- Cache分多少组?每组包含多少块?
- Cache的Tag需要多少位?

#### 解:

- Cache 组数 = 2<sup>14</sup> ÷(2<sup>8</sup>×2<sup>2</sup>) = 2<sup>4</sup> = 16 组
- 主存每组块数 = 2<sup>20</sup> ÷(2<sup>8</sup>×2<sup>4</sup>) = 2<sup>8</sup> = 256 块/组
- 主存地址: 20 位, 高8 位为组内块地址(tag), 中间4 位为组地址(index), 低 8位为块内地址(offset)
- Cache的Tag应该为 8 位。

# Cache与主存之间的映射 — 组相联



# 3 种映射机制的关系

### 主存地址格式

Tag (a1位)

Index (a2位)

Offset(a3位)

# Cache包含M块,主存块J的映

- ❖ 组相联
  - ▶ Cache分成 K 组,每组包含 L 块,M=K\* L
  - $\rightarrow$  映射关系:  $I = J \mod K$  ,映射到 Cache 组I 中的任意块(1:L映射)
- ❖ 全相联(组相联特例: 1个组的组相联)
  - ▶等价于K=1, L=M的组相联, 1个组的组相联
  - ▶映射关系: I = J mod K , 映射到 Cache 组0 中的任意块(1:L映射)
- ❖ 直接映射(组相联特例: 1路组相联)
  - ▶等价于K=M, L=1的组相联, 1路组相联(每组只有1个Cache块)
  - ▶映射关系: I = J mod K ,映射到 Cache 组I 中的任意块(1:L映射)

$$a3 = \log_2 E$$

$$a2 = \log_2 K$$

$$a1 = \log_2 N / M$$

# 3 种映射机制的关系



# Cache的性能计算

#### ■存储访问时间

若: T<sub>m</sub>为主存储器的访问周期; T<sub>c</sub>为Cache的访问周期; H为Cache命中率 则存储系统的等效访问周期T为:

$$T = T_c \times H + (T_c + T_m) \times (1 - H)$$
$$= T_c + T_m \times (1 - H)$$

# ■加速比SP (Speedup)

存储系统的加速比 $S_p$ 为:

$$S_p = \frac{T_m}{T} = \frac{T_m}{T_C + T_m \times (1 - H)}$$

假设: CPU访问Cache失效时, 直接访问主存直接获得数据, 读取主存块并保存到Cache中的时间忽略不计。



加速比与命中率的关系

# 虚拟存储系统概述

- **■** 虚拟存储器 (Virtual Memory)
  - ▶模式一(很少用): 虚拟存储=主存+辅存
    - Overlay技术:程序分段,段长<内存大小;程序员负责换入换出
  - ▶模式二:主存作为辅存(虚存)的高速缓存 (Cache)
    - 现代虚拟存储系统普遍采用的模式
    - 采用虚拟地址访存,虚存驻留在辅存,基于局部性原理调入
    - 重定位 (Relocation) 技术: 同一虚页可以加载到内存不同位置
  - ▶虚拟存储器能从逻辑上为用户提供一个比物理内存容量大得多、可寻址的"主存储器"。

▶虚拟存储器的容量与物理主存大小无关,而受限于计算机的地址结构。



# 虚拟存储系统概述

# ■虚存空间与物理空间

- 用户程序空间:用户程序给出的指令和数据地址不是实际主存地址,称为虚地址或逻辑地址,其对应的存储空间称为虚存空间或逻辑地址空间。
- 物理内存空间:指令和数据的实际主存地址称为实地址或物理地址,其对应的存储空间称为物理空间或主存空间。

# ■ 虚拟存储器要解决的问题

- 虚存空间与物理空间之间的数据交换:交换哪些数据?每次交换 多少?
- 虚地址与实地址的转换问题:虚地址格式、实地址格式、怎么判断当前访问的虚地址对应的数据是不是在物理空间中,如何把虚地址转换为实地址?如何加速这种判断和转换?
- 缺失处理和替换策略:访问的内容不在物理空间中怎么处理?

# 页式虚拟存储器

### ❖ 页式虚拟存储管理

- ▶基本思想
  - 内存按照固定的大小分页(存储页, 实页),每个进程也按相同大小分页(程序页, 虚页);
  - 内存按页顺序编号(**实页号**, PPN: Physical Page Number),每个独立编址的程序空间有自己的页号顺序(虚页号, VPN: Virtual Page Number);
  - 操作系统将辅助存储器中进程的虚页装入到内存中的实页中;
  - 进程运行无需占用连续的实页,也无需把所有的虚页都装入内存;
  - 操作系统为每一个进程维护一个页表(Page Table),通过页表实现逻辑地址 到物理地址的转换。地址转换由CPU中的MMU实现。
- >逻辑地址:程序中指令所使用的地址, 也称虚拟地址或虚地址
- ▶ 物理地址:内存中存放指令或数据的实际地址,
- > **炭纸璃度**地**烘页交换**址
  - 优点:页内零头小,页表对程序员来说是透明的,地址变换快,调入操作简单;
  - 缺点: 各页不是程序的独立模块,不便于实现程序和数据保护。



逻辑地址→物理地址

#### ❖ 页式虚拟存储器

▶ 页表: 记录虚页与实页的映射关系,实现虚实地址转换,在内存中,操作系统为每道程序建立一个页表。页表用虚页号作为索引,页表项包括虚页对应的实页号和有效位。

> 页表寄存器:保存页表在内存中的首地址。

▶ 虚地址格式: 虚页号(VPN) 页内位移(VPO)

▶ 实地址格式: | 实页号(PPN) | 页内位移(PPO)

| 虚页 | 实页<br>号 | 有效<br>位 | 修改<br>位 |
|----|---------|---------|---------|
| 0  | 14      | 1       | 0       |
| 1  | 17      | 1       | 1       |
| 2  | 16      | 1       | 1       |
| 3  | XX      | 0       | 0       |
| 4  | 19      | 1       | 0       |
|    |         |         |         |

程序A的页表





#### ❖ 页表

- ➤每个进程有一个页表,页表项(Page Table Entry)数取决于虚拟地址的结构。
- ▶页表项包括:实页号、装入位、修改位等
- ➤ 页表由OS为进程创建和维护,在内存OS地址空间中,用户无法访问
- ➤页表首地址记录在页表基址寄存器(Page Table Base Register)。



## ❖页表空间问题

- ▶页表可能很大。如VAX系统中,用户程序(进程)虚拟存储空间最大可达 2GB,按512字节分页,有2<sup>22</sup>页,页表可以包括2<sup>22</sup>个页表项。显然,这么 大的页表需要占用很大的内存空间。
- ▶多进程运行,多个页表同时都在内存。多个同时运行的进程的页表空间超过内存可分配空间的可能性是存在的。
- ▶ 采用多级页表机制:将页表分页,当前使用的页的页表项所在页在内存,其余在外存,页表也采用按页交换机制。

#### 虚拟地址到物理地址的转换



• VA: 虚拟地址 (Virtual Address)

• PA: 物理地址 (Physical Address)

• PTE: 页表项 (Page Table Entry)

• PTEA: 页表项地址 (Page Table Entry Address)

• PTBR: 页表基址寄存器 (Page Table Base Register)

#### ❖ 举例

某计算机虚拟地址32位,物理内存128MB,页大小4KB。

- (1) 程序虚拟空间最多可有多少页?
- (2) 页表项共有多少位? 每个页表最大占多少内存空间?
- (3) 若部分页表项内容如右表,求对应虚拟地址00002240H和 00005380H的物理地址

#### ❖ 解答

(1) 虚地址32位: 虚页号 (20位) + 页内偏移 (12位)

实地址27为: 实页号 (15位) + 页内偏移 (12位)

每个程序虚拟空间最多可有: 220个虚页

(2) 每个页表项: 1位 (有效位) + 15位 (实页号) = 16位

最大页表所占空间: 2<sup>20</sup>×16=16Mb=<mark>2MB</mark>

(3) 查页表,00002虚页对应的实页号是0008,有效位为1,所以虚拟地址00002240H对应的物理地址是0008240H;00005虚页不在内存中(有效位为0)。

多道程序运行时,所有程序的页表都在内存中,页表占用内存空间不可忽视,极端情况下,页表有可能消耗所有内存空间。 (采用多级页表解决)

#### 虚页 有效位 物理页号

|   | DWIT. | が注火っ  |
|---|-------|-------|
| 0 | 1     | 0004H |
| 1 | 0     | 0032H |
| 2 | 1     | 0008H |
| 3 | 1     | 0010H |
| 4 | 0     | 0020H |
| 5 | 0     | 0024H |
| 6 | 0     |       |

- ❖ 加快地址转换,采用快表TLB(Translation Lookaside Buffer, 转换后备缓冲器)
  - 问题:每次虚拟存储器的访问带来两次存储器访问,一次访问页 表,一次访问所需数据(或指令),简单的虚拟存储器速度慢。
  - 解决办法:使用Cache存储部分活跃的页表项,称为TLB(快表 ),它包含了最近使用的那些页表项。
  - ➤ TLB内容(全相联模式):标记(虚页号)、数据块(实页号) 、有效位、修改位。

数据

实页号

➤ TLB一般采用全相联

有效位 修改位

虚页号 实页号 虚页号 实页号 快表 (TLB) 虚页号 实页号

虚页号

标记 (tag)

# 第五部分 MIPS指令系统与汇编语言

## 内容大纲

- ❖指令系统概述
  - ▶指令格式
    - 固定长度指令、变长指令
    - 固定长度操作码,变长操作码
  - ▶寻址方式
- **❖MIPS指令系统** 
  - >MIPS的指令格式
  - > MIPS的寻址方式
  - > MIPS典型指令功能
- ❖MIPS汇编语言编程

## 指令格式

#### ❖ 指令的表示

▶ 机器表示: 二进制代码

▶符号化表示:助记符,如 MOV AX, BX

#### ❖ 操作数地址的数目

➤ 三地址: Des ← (Sur1) OP (Sur2)

➤ 双地址: Des ← (Sur) OP (Des)

单地址: 累加器作为默认操作数的双操作数型,或单操作数型

▶ 无地址: 隐含操作数型, 或无操作数型

#### ❖ 指令编码长度

> 定长指令、变长指令



## 指令格式

## ❖操作码结构

- >固定长度操作码:操作码长度(占二进制位数)固定不变。
  - 硬件设计简单
  - 指令译码时间开销较小
  - 指令空间利用率较低
- >可变长度操作码:操作码长度随指令地址数目的不同而不同。
  - 硬件设计相对复杂
  - 指令译码时间开销较大
  - 指令空间利用率较高

## ❖指令长度

- ▶定长指令系统,如MIPS指令
- >变长指令系统:一般为字节的整数倍,如80X86指令

## 寻址方式

#### ❖ 形式地址与有效地址

▶形式地址:指令中直接给出的地址编码。

> 有效地址:根据形式地址和寻址方式计算出来的操作数在内存单元中的地址。

> 寻址方式:根据形式地址计算到操作数的有效地址的方式(算法)

#### ❖ 常用寻址方式

- > 立即寻址
- ▶寄存器直接寻址
- ▶基址寻址
- ▶ 相对寻址:基址寻址的特例,程序计数器PC作为基址寄存器
- > 堆栈寻址

#### ❖ 操作数的位置

- ▶ 存储器 (存储器地址)
- >寄存器 (寄存器地址)
- ▶ 输入输出端口(输入输出端口地址)

#### MIPS指令系统:指令格式

#### ❖ MIPS 指令格式

- ➤Op: 6 bits, Opcdoe
- >Rs: 5 bits, The first register source operand
- Rt: 5 bits, The second register source operand
- Rd: 5 bits, The register destination operand
- Shamt: 5 bits, Shift amount ( shift instruction)
- Func: 6 bits, function code (another Opcode)
  - R-Type指令OP字段为 "000000" , 具体操作由func字段给定

|        | 6 bits | 5 bits                                 | 5 bits | 5 bits                      | 5 bits | 6 bits |  |
|--------|--------|----------------------------------------|--------|-----------------------------|--------|--------|--|
| R-Type | Op     | Rs                                     | Rt     | Rd                          | Shamt  | Func   |  |
|        |        |                                        |        |                             |        |        |  |
| I-Type | Op     | Rs                                     | Rt     | 16 bit Address or Immediate |        |        |  |
|        |        |                                        |        |                             |        |        |  |
| J-Type | Op     | 26 bit Address ( for Jump Instruction) |        |                             |        |        |  |

#### MIPS指令系统: 寻址方式





操作码直接隐含寻址 方式,指令代码中不 需要寻址方式编码。



4. PC相对寻址 EA=(PC)+Address



5. 伪直接寻址 EA={(PC+4)<sub>31:28</sub>, Address, 00}



#### MIPS指令系统:指令类型

- ❖ 算术、逻辑、移位指令
  - ▶R类型指令: 两个源操作数都是寄存器,目的操作数是寄存器
  - ▶<mark>▼型</mark>指令: 源操作数一个是寄存器、一个是**16**位立即数,目的操作数是寄存器
- ❖ 取数/存储指令
  - ▶ | 类型指令:存储器与通用寄存器之间传送数据,基址寻址
- ❖ 条件分支指令: 控制程序执行顺序
  - ▶跳转指令: J类型指令(26位绝对转向地址)或R类型指令(32位的寄存器地址)
  - ▶转移指令: I类型指令,PC相对寻址。
- ❖ 函数调用指令(特殊指令)
  - ▶R类型指令
  - ▶系统调用SYSCALL
  - ▶断点BREAK

## MIPS指令系统:指令示例

| Instruction      | Example          | Meaning                                 | Comments                        |
|------------------|------------------|-----------------------------------------|---------------------------------|
| add              | add \$1,\$2,\$3  | \$1 <b>←</b> \$2 + \$3                  | 3 operation                     |
| subtract         | sub \$1,\$2,\$3  | \$1← \$2 – \$3                          | 3 operation                     |
| add immediate    | addi \$1,\$2,100 | \$1 <b>←</b> \$2 + 100                  | + constant                      |
| multiply         | mult \$2,\$3     | Hi,Lo← \$2× \$3                         | 64-bit signed product           |
| divide           | div \$2,\$3      | Lo ← \$2 ÷ \$3<br>Hi ← \$2 mod \$3      | Lo = quotient<br>Hi = remainder |
| move from Hi     | mfhi \$1         | \$1 ← Hi                                | Get a copy of Hi                |
| move from Lo     | mflo \$1         | \$1 ← Lo                                | Get a copy of Lo                |
| and              | and \$1,\$2,\$3  | \$1 <b>←</b> \$2 & \$3                  | Logical AND                     |
| or               | or \$1,\$2,\$3   | \$1←\$2 \$3                             | Logical OR                      |
| store            | sw \$3,500(\$4)  | Mem(\$4+500)←\$3                        | Store Word                      |
| load             | lw \$1,-30(\$2)  | \$1←Mem(\$2-30)                         | Load word                       |
| jump and link    | jal 1000         | \$31=PC+4<br>Go to 1000                 | Procedure call                  |
| jump register    | jr \$31          | Go to \$31                              | procedure return                |
| set on less than | slt \$1,\$2,\$3  | if (\$2 < \$3) than \$1=1<br>else \$1=0 |                                 |

#### MIPS汇编语言程序设计

- **❖** 理解指令功能
- ❖ 掌握汇编语言程序编程的基本技巧
- ❖ 分析汇编语言程序的功能
- ❖ 修改、补全汇编语言程序

# 第六部分 MIPS处理器通路设计

## 内容大纲

## ❖MIPS处理器设计概述

>结构、指令集、数据通路的基本组件

## **❖**单周期处理器设计

- ▶ 单周期数据通路和控制器设计
- ▶ 单周期处理器性能分析

## **❖流水线处理器设计**

- ➢流水线数据通路和控制器设计
- >流水线冒险及其处理

## 单周期模型机数据通路(带控制单元)



## 多周期控制器设计: 完整数据通路与控制信号



## 单周期性能与多周期性能

#### 数据通路各部分以及各类指令的执行时间

| Instruction<br>class | Instruction<br>memory | Register<br>read | ALU<br>operation | Data<br>memory | Register<br>write | Total  |
|----------------------|-----------------------|------------------|------------------|----------------|-------------------|--------|
| R-type               | 200                   | 50               | 100              | 0              | 50                | 400 ps |
| Load word            | 200                   | 50               | 100              | 200            | 50                | 600 ps |
| Store word           | 200                   | 50               | 100              | 200            |                   | 550 ps |
| Branch               | 200                   | 50               | 100              | 0              |                   | 350 ps |
| Jump                 | 200                   |                  |                  |                |                   | 200 ps |

#### ❖ 单周期方案

- ➤ 所有指令执行周期=时钟周期=600ps
- > 某些类型指令本可以在更短时间内完成,造成时间浪费。

#### ❖ 多周期方案

- ➤ 指令执行分解为多个步骤,每一步一个时钟周期,则指令执行周期为多个时钟周期,不同指令执行的时钟周期数不一样。时钟周期=200ps
- ➤ R类型指令4个时钟周期=800ps
- ▶ 取数指令5个时钟周期=1000ps
- ▶J指令1个时钟周期=200ps

## MIPS流水线数据通路:控制信号



MIPS流水线数据通路(含控制信号,无转发)

## 流水线的冒险

- ❖ 流水线冒险 (Hazard, 也称流水线相关问题): 流水线相近指令出现某些关联, 下一个时钟周期不能执行下一条指令, 指令流水线必须停顿。
  - ▶结构冒险 (structural hazard) : 硬件不支持多条指令在同一个时钟周期执行。若系统只有一个存储器部件,就会带来结构冒险问题。
    - lw/sw指令执行需要访问存储器,指令取指阶段需要访问存储器,将出现存储器使用冲突
  - ➤数据冒险(data hazard): 指令执行所需的数据暂时不可用而造成的指令执行的停顿。数据冒险一般发生在相近指令共用一个存储单元或寄存器时(也称数据相关)。
  - ▶ 控制冒险 (control hazard) : 也称为分支冒险 (branch hazard) , 必 须根据前一条指令的执行结果才能确定下一条真正要执行的指令, 此时 流水线中取得的可能不是真正要执行的指令。

## 流水线的冒险: 结构冒险

#### **❖ 存储器同时访问问题**



A:假定数据通路只有一个存储器,此时存储器访问将发生冲突!

## 流水线的冒险: 结构冒险

#### ❖ 寄存器堆同时访问问题



A: 寄存器堆在结构上支持读操作与写操作同时进行。

#### 流水线的冒险:数据冒险

#### ❖ 数据冒险 (Data hazard)

- ➤后面指令的执行需要使用前面指令的结果(寄存器值),若此时结果尚未形成,带来数据冒险(Read after Write, RAW,写后读),指RAW同一个寄存器的情况,基于产生结果的指令类型分两种类型:
  - 1. 运算类指令
    - add \$s0, \$t0, \$t1
    - sub \$t2, \$s0, \$t3
  - 2. 取内存数据指令
    - lw \$s0, 100(\$t0)
    - sub \$t2, \$s0, \$t3



## 数据冒险的处理: 旁路转发

#### ❖ 旁路转发策略



#### ❖ 场景一: R类型Rd (写) , 后续指令Rs或Rt (读)



#### ❖ 场景二: load指令Rt (写) ,隔条指令Rs或Rt (读)



· 增加从MEM/WB.MDM到E级ALU输入A口转发通路

## 数据冒险的处理: 旁路转发

❖ 转发综合:增加AOE@EX/MEM、AOM@MEM/WB、MDM@MEM/WB到 E级ALU两个输入端的转发通路,以及相应多路选择电路和转发控制电路



## 数据冒险的处理:同时写和读同一个寄存器



在前半个时钟周期写入可以实现同一个时钟周期先写后读

102

## 数据冒险的处理: load导致的数据冒险

❖ 场景四: Load指令Rt (写) , 下一条指令Rs或Rt (读)





A: 须在lw指令后停顿一个周期(等价于插入一条NOP),然后再转发

## 流水线的冒险: 控制冒险

❖ 控制冒险主要由条件转移指令引起,前面指令执行的结果可能会使程序执行发生转移,流水线中提前取来的指令可能不应该被执行。



beq \$1, \$2, 40 执行时,如果发生条件转移,将不会执行lw \$3, 300(\$0)

## 控制冒险的处理: ①停顿

|    |                              |            |                | IF: | 级   | ID       | 级   | ΕX | 级    | ME  | M级  | WB   | 级  |   |
|----|------------------------------|------------|----------------|-----|-----|----------|-----|----|------|-----|-----|------|----|---|
| 地址 | 指令                           | CLK        | PC             | IM  | IF/ | ĪD       | ID/ | EX | EX/N | ИEМ | MEN | I/WB | R  | F |
| 0  | beq \$1, \$3, lab            | <b>1</b> 1 | 0 <b>→</b> 4   | and | be  | q        |     |    |      |     |     |      |    |   |
| 4  | and \$12, \$2, \$5           | <b>1</b> 2 | 4              | and | nc  | p        | be  | eq |      |     |     |      |    |   |
| 8  | or \$13, \$6, \$2            | <b>1</b> 3 | 4              | and | nc  | p        | no  | p  | beq  | 结果  |     |      |    |   |
| 12 | add \$14, \$2, \$2           | <b>1</b> 4 | 4 <b>→</b> 28  | lw  | nc  | p        | no  | p  | no   | p   |     |      |    |   |
|    |                              | <b>1</b> 5 | 28 <b>→</b> 32 | XXX | lv  | <b>^</b> | no  | p  | no   | pp  | no  | op q | nc | p |
| 28 | lab:lw \$4, 50(\$7) <b>√</b> |            |                |     |     |          |     |    |      |     |     | ·    |    |   |

如不对beq指令做任何处理, 则必须从IF/ID插入3个nop CLK3上升沿: beq指令结果 (Zero)及新PC值(28) 写入EX/MEM

CLK4上升沿: PC新值 (28) 写入PC, IM输出Iw指令 代码, IF/ID继续插入nop CLK5上升沿: Iw指令代码写

入IF/ID



## 控制冒险的处理: ②假定分支不会发生

| PC相对偏移 | 指令                   |
|--------|----------------------|
| 0      | beq \$1, \$3, lab    |
| 4      | and \$12, \$2, \$5   |
| 8      | or \$13, \$6, \$2    |
| 12     | add \$14, \$2, \$2   |
|        |                      |
| 28     | lab: lw \$4, 50(\$7) |

假定分支不会发生(50%概率): ID级发现是beq指令时,不停顿(不插入nop),流水线顺序执行

Q: 结果产生时, 若分支发生, 怎么办?

**若分支发生的处理**:后继3条指令已经进入流水线,必须清除这3条后继指令

- ➤ EX/MEM.clr=1 (清除and \$12, \$2, \$5)
- ➤ ID/EX.clr=1 (清除or \$13, \$6, \$2)
- ➤ IF/ID.clr=1 (清除add \$14, \$2, \$2)

## 控制冒险的处理: ③缩短分支延迟

- ❖ 在ID级增加比较器,尽快得到beq指令结果
  - > RF两个数据输出端连接到比较器输入端,实现beq指令的比较功能,
  - ➤ beq指令结果在ID级可以得到,提前2个clock
  - ▶ beq指令后继可能被废弃的指令减少为1条, 当需要转移时, 清除IF/ID即可



Q: 比较器前置后,可能产生什么问题?

## 控制冒险的处理: ④分支延迟槽技术

#### **❖ Beq指令的处理 (branch delay slot)**

#### 原始程序

sub \$4, \$5, \$6 add \$1, \$3, \$2 or \$7, \$6, \$3 beq \$5, \$8, Exit xor \$10, \$9, \$11

Exit: lw \$2, 100(\$2)

#### 支持延迟槽的程序

sub \$4, \$5, \$6 add \$1, \$3, \$2 beq \$5, \$8, Exit

or \$7, \$6, \$3

xor \$10, \$9, \$11

Exit: lw \$2, 100(\$2)

## 延迟槽

编译优化

#### 指令流

分支跳转指令 ↓ 目标地址的指令

#### 指令流

分支跳转指令 ↓ 延迟槽指令 ↓ 目标地址的指令 时的指令 执行顺序

# 第七部分 输入输出系统

## 内容大纲

- **❖I/O方式** 
  - **▶程序查询方式**
  - >中断方式
  - **▶DMA方式**
- **❖**外部存储

# I/O接口

- ❖ 外部设备并不直接挂接在系统总线上,而是通过I/O接口为桥梁实现与系统总线 的连接
  - ▶ 各种外设使用不同的操作方法,由CPU来直接控制不同的外设不切实际。
  - ▶外设的数据传送速度比存储器和处理器的速度慢得多,使用高速的系统总线与慢速的外设直接连接,不切实际。
  - > 外设经常使用与处理器不同的数据格式和字长度。



# I/O接口

# ❖I/O接口的功能

- ▶ 设备寻址:识别I/O地址,即地址译码;
- 数据交互:实现主机与I/O设备的数据交换;
- ▶ 设备控制: 传送CPU的控制命令,实现对外部设备的控制(启动、停止、复位、度、写等);
- 状态检测:检测外部设备的工作状态(就绪、忙、故障等状态);
- 数据缓冲:提供数据缓冲以匹配CPU与外部设备之间的速度差距;
- 格式转换:进行数据格式、类型的转换(串并行转换, 电平转换等)。

## I/O方式演变

- ❖ I/O方式的演变(CPU从I/O事务中的解放)
  - ① 直接控制方式: CPU直接控制外设,主要用于简单的微处理器 控制设备;
  - ② 程序I/O方式:增加控制器和I/O模块,处理器使用编程I/O,使 处理器从外设的I/O细节中解脱出来;
  - ③ 中断I/O方式:增加控制器和I/O模块,采用中断I/O方式,处理器不需要浪费时间等待I/O操作完成,提高了处理器的效率;
  - ④ DMA方式: I/O模块通过DMA直接存储存储器,除在传输开始和结束时,传输数据不需要处理器参与;
  - ⑤ I/O通道方式: I/O模块成为有自主控制权的处理器,有处理I/O的专用指令集。CPU指示I/O处理器执行存储器中的I/O程序, I/O处理器不需要CPU干预就能获取并执行I/O指令。这允许 CPU指派一系列的I/O活动,并只在整个活动执行完成后才中断CPU;
  - ⑥ I/O处理器方式: I/O模块带局部存储器,成为自治的计算机。 这种结构可以控制大量的I/O设备而最小化CPU的干预。

## 程序查询方式

- ❖ I/O接口设置状态寄存器以表示外部设备的工作状态
- ❖ CPU通过不断读取状态寄存器以查询外部设备的状态
- ❖ 在外部设备准备就绪的时候,CPU通过I/O接口中的数据寄存器与 外设完成数据交换。

RdSta: MOV DX,3FDH

IN AL,DX

CMP AL,61H

JNE RdSta

MOV DX,3F8H

**IN AI, DX** 



## 中断I/O方式

## ❖中断的概念

- ➤中断是指在计算机执行程序的过程中,出现某些急需处理的异常情况或特殊请求,CPU暂时停止执行现行程序,而转去处理这些异常情况或特殊请求,处理完毕后,CPU自动返回断点继续执行被暂停的程序。
- ▶主程序:被中断的程序;
- >中断服务子程序:处理中断事务的程序。

## ❖中断系统

➤中断系统是计算机实现中断功能的软、硬件总称。在CPU一侧配置了中断机构,在设备一侧配置了中断控制接口,在软件上设计了相应的中断服务程序



## 中断的分类

#### ❖ 硬件中断与软件中断

- 硬件中断:由硬件引起的中断,外部中断和内部异常中的终止异常属于硬件中断;
- **软件中断**:由程序执行指令引起的中断,内部异常中的自陷和故障属于软件中断;

#### ❖ 自愿中断和强迫中断

- ▶ 自愿中断:不是随机事件,是程序中事先安排的,如内部异常中的自陷,X86中的INT调用,MIPS中的SYSCALL调用等;
- ▶ 强迫中断:随机产生的,如外部中断。



## 中断需要解决的问题

- ❖中断系统需要解决的问题
  - ➤中断源如何向CPU提出中断申请;
  - >多个中断同时申请时,中断系统如何响应;
  - ➤CPU响应中断的时间、条件和方式;
  - ➤CPU响应中断后如何保护现场;
  - ➤CPU响应中断后,如何转向中断服务子程序;
  - ▶中断处理结束后,CPU如何恢复现场返回主程序 断点位置;
  - > 中断处理过程中出现新的中断申请怎么处理。

## 中断响应与处理



#### DMA方式

#### ❖ 程序I/O与中断I/O的不足

- >I/O传送速度受处理器测试和服务设备速度的限制
- ▶处理器直接负责I/O,对于每一次I/O传送,处理器必须执行一些指令。
- >考虑批量(数据块)传送:
  - 程序I/O方式:处理器做不了其他工作;
  - 中断I/O方式: I/O传输效率较低。

#### DMA (Direct Memory Access)

- ➤ CPU对总线的控制被临时禁止。
- ➤ DMA控制器接管总线控制权,控制数据直接在存储器与外设之间 高速交换,CPU不再介入具体的I/O操作,由DMA控制器来负责 提供存储器地址信号、读写控制信号等。
- ▶CPU与I/O设备在更大的程度上并行工作,效率更高。
- ➤ DMA方式适合高速批量的数据传输,如视频显示刷新、磁盘存储 系统的读写,存储器到存储器的传输等。

#### DMA过程

# **❖DMA方式**

- >周期窃取方式(单字传送方式)
  - 每次DMA请求得到响应后,DMA控制器窃取一个总线周期完成一次数据传送,然后释放总线。
  - 一般适应存储器速度远高于I/O设备速度的情况。
- ▶停止CPU访问内存 (成组传送方式)
  - 一次DMA请求得到响应后,DMA控制器完全占用总线,进行多次 DMA传送,直到所有数据传送完毕才释放总线,这段时间完全停止 CPU访问内存。
  - 适应高速外设与存储器交换数据的情况。

#### DMA过程

# ❖CPU的工作:初始化DMA控制器

- ▶设置数据传送方向:是请求读还是请求写(对存储器而言)
- ▶设置I/O接口地址: DMA操作所涉及的I/O接口的地址
- >设置存储器起始地址: 读或写存储器的起始单元地址
- >设置传送的数据数量: 传送数据的字数
- ▶ 有关中断方式的设置: DMA结束后通过中断方式请求CPU处理

## **❖DMA请求**

▶当接口做好数据传输的准备,通过有关逻辑向CPU发出DMA请求信号。

# ❖DMA响应

➤CPU接到DMA请求,在当前总线周期操作结束后,暂停CPU对系统总线的控制和使用,发出DMA响应信号,并交出系统总线的控制权。

## 硬磁盘基本结构

- ❖ 磁盘存储结构(恒定角速度,CAV)
  - ▶ 盘面: 一个磁盘包含若干盘片,每盘片分上 下两个盘面,每个盘面由一磁头负责读写
  - > 磁道: 磁盘表面的同心圆环
  - 》扇区:每个磁道包含若干扇区,扇区是磁盘数据读写的最小单位,扇区容量一般为512~4096字节(默认为512字节,每个磁道包含相同数量扇区)
  - ➤ 柱面 (cylinder) : 不同盘面同一半径上的 磁道构成一个柱面
  - ➤ CAV缺点:内外磁道存储数据量一致,外围 磁道存储数据容量受内圈磁道存储密度限制



磁盘上的磁道、扇区和簇

#### ❖ 扇区的地址表示:

| 扇区地址: Cylinder# | Head# | Sector# |
|-----------------|-------|---------|
|-----------------|-------|---------|

#### 磁盘的性能参数

#### ❖ 性能指标

- > 记录密度
  - □ 道密度:磁盘沿半径方向单位长度的磁道数;
  - □ 位密度:单位长度磁道记录二进制的位数。
- ➤ 存储容量:磁头数×磁道 (柱面) 数×每道扇区数×每扇区字节数
- 旋转速率: r, 单位是转/秒
- 寻道时间 T<sub>s</sub>: 磁头从当前位置定位到目标磁道所需时间(用平均值表示);
- 寻区时间 T<sub>w</sub>: 也称为旋转延迟,磁头定位到目标磁道后,等 待目标扇区旋转到磁头下所需的时间(用平均值表示: 1/2r);
- ▶ 访问时间(也称寻址时间) T<sub>A</sub>: T<sub>A</sub>=T<sub>S</sub> +T<sub>W</sub> =T<sub>S</sub> +1/2r
- ▶ 数据传输率 D<sub>r</sub>: 单位时间内传输的数据位数 (b/s)
- ➤ 传输b个字节所需的平均访问时间: 平均寻道时间+平均旋转延迟+传输时

#### 课程成绩

# ❖成绩评定

- > 理论部分成绩: A, 期末考试卷面成绩 (满分100分)
- > 实验部分成绩: B, 成绩评定办法详见实验课程(满分100分)
- 平时作业成绩: , 平时作业完成情况 (满分10分)
- ➤ 总成绩 = A\*50%+B\*40%+C

#### 理论部分期终考试

#### ❖ 总体原则:

> 难度相比往年: 难度相对去年降低

#### ❖ 试题类型

- > 选择填空题
- > 简单计算题、简单回答题、简单设计
- > 汇编程序分析题
- > 基础逻辑电路设计题
- > MIPS处理器分析题

#### ❖ 分数分布

- **▶基本概念选择填空:20**(10小题各2分),单选
- >数字逻辑部分: 25 (设计分析15 分+简答题5分+简答题5分)
- ▶指令系统与MIPS汇编语言: 15 (指令简答题5分+汇编题10分)
- ▶存储系统:25 (主存题10分+ Cache题10分+虚存简答题5分)
- ➤ MIPS处理器分析: 15分

## 复习思路

#### ❖ 考试题目类型

- ▶选择题: 主要考察各部分内容最重要的知识点
- ▶简单题:主要考察对基本原理方法的理解与掌握
- ▶分析与计算题:主要考察对核心内容的理解、掌握与使用

#### **❖** 不同程度的要求

- ▶有些内容需要简要了解即可
- ▶有些内容需要理解原理和过程,并掌握分析技巧
- ▶有些内容则需要融会贯通

