

#### Universidade Federal da Fronteira Sul Curso de Ciência da Computação **UFFS** Campus Chapecó



# **Prof. Geomar A Schreiner** gschreiner@uffs.edu.br

# Representação de um sistema em VHDI

# Descrições:

- a) algorítmica
- b) fluxo de dados
- c) estrutural



# Representação de um sistema em VHDI

# a) algorítmica

```
entity comportamento is
  port (
        A: in STD LOGIC;
        B: in
  STD LOGIC;
        S: out
  STD LOGIC
end
```

```
architecture comport algor of
              comportamento is
begin
 process(A,B)
 begin
         if(B < A) then
              s <= '1';
         else
              s <= '0';
         end if;
       end process;
end comport algor;
```

# Representação de um sistema em VHD

Primitiva de base (concorrência): process Observar diferença entre variável e sinal:

Variável: interna ao processo, do tipo natural, atribuição IMEDIATA

Sinal: global, com atribuição ao término do processo

✓ Notar que na declaração do processo há uma lista de ativação

Significado: o processo está em espera até um sinal da lista de ativação mudar.

# Representação de um sistema em VHDI

# b) fluxo de dados

```
entity comportamento is
  port (
       A: in STD LOGIC;
        B: in STD LOGIC;
        S: out STD LOGIC
end comportamento;
```

```
B L1 S
```

```
architecture comport_fluxo of comportamento is begin s <= '1' when B < A else '0'; end comport_fluxo ;
```

# Representação de um sistema em VHDI

# c) estrutural



```
architecture comp_estrutural of
              comportamento is
 signal L1: STD_LOGIC;
 component XOR2 is
  port (A1,B1: in std_logic; X1: out
std_logic);
  end component;
 component And2 is
  port (A2,B2: in std_logic; X2: out
std_logic);
  end component
begin
 U1: xor2 port map (A,B,L1);
 U2: and2 port map (A,L1,S);
end comp_estrutural;
```

(existem outros 2 arquivos com os pares entidade arquitetura para AND2 e XOR2)



- Faça a descrição de uma porta lógica OU de 4 entradas
- 2. Refaça o exercício acima, considerando agora que as entradas são um array

Dados os esquemáticos, obtenha descrições VHDL compatíveis





# **✓ Operadores e Expressões**

são fórmulas que realizam operações sobre objetos de mesmo tipo.

Operações lógicas: and, or, nand, nor, xor, not

Operações relacionais: =, /=, <, <=, >, >=

Operações aritméticas: - (unária), abs

Operações aritméticas: +, -

Operações aritméticas: \*, /

Operações aritméticas: mod, rem, \*\*

Concatenação: &

**Menor** 

**PRIORIDADE** 

**Maior** 



# **✓ Operadores**

**Operadores Lógicos –** trabalham com tipos BIT, BOOLEAN, STD\_LOGIC, vetores de tamanho igual e NÃO EM INTEIROS.

Operadores Relacionais – trabalham com qualquer tipo de escalar ou tipo array UNI-DIMENSIONAL cujo tipo de elemento é um tipo discreto (enumeração ou inteiro).

**Operadores Aritméticos –** trabalham com inteiro, real e STD LOGIC VECTOR.



#### Observações:

- Operações lógicas são realizadas sobre tipos bit e boolean.
- ✓ Operadores aritméticos trabalham sobre inteiros e reais. Incluindo-se o package da Synopsys, por exemplo, pode-se somar vetores de bits.
- ✓ Todo tipo físico pode ser multiplicado/dividido por inteiro ou ponto flutuante.
- ✓ Concatenação é aplicável sobre caracteres, strings, bits, vetores de bits e arrays. Exemplos: "ABC" & "xyz" resulta em: "ABCxyz"

"1001" & "0011" resulta em:

"10010011"

# Qual/quais das linhas abaixo é/são incorreta/s? Justifique a resposta.

```
variable A, B, C, D : bit_vector (3 downto 0);
variable E,F,G : bit_vector (1 downto 0);
variable H,I,J,K : bit;

[ ] A := B xor C and D;
[ ] H := I and J or K;
[ ] A := B and E;
[ ] H := I or F;
```



#### VHDL é uma linguagem fortemente tipada

```
(integer 1 \neq real 1.0 \neq bit '1')
```

✓ auxilia a detectar erros no início do projeto exemplo: conectar um barramento de 4 bits a um barramento de 8 bits

Tópicos

Escalares

Objetos

Expressões



```
Escalar é o oposto ao array
  character / bit / boolean / real /
    integer / physical unit
  std logic (IEEE)
√ Bit
  Assume valores '0' e '1' (usar aspas simples)
  Declaração explícita: bit'('1'), pois neste caso '1'
    também pode ser 'character'.
  bit não tem relação com o tipo boolean.
  bit vector: tipo que designa um conjunto de bits.
    Exemplo: "001100" ou x"00FF". Não é escalar.
```



#### ✓ Boolean

Assume valores true e false.

Útil apenas para descrições abstratas, onde um sinal só pode assumir dois valores

#### ✓ Real

Utilizado durante desenvolvimento da especificação Sempre com o ponto decimal

Exemplos: -1.0 / +2.35 / 37.0 / -1.5E+23

#### ✓ Inteiros

Exemplos: +1 / 1232 / -1234

NÃO é possível realizar operações lógicas sobre inteiros (deve-se realizar a conversão explícita)

Vendedores provêem versões próprias: signed, **bit\_vector** (este tipo permite operações lógicas e aritméticas)



#### √ Character

VHDL não é "case sensitive", exceto para caracteres. valor entre aspas simples: 'a', 'x', '0', '1', ...

declaração explícita: character'('1'), pois neste caso '1' também pode ser 'bit'.

string: tipo que designa um conjunto de caracteres. Exemplo: "xuxu".

# ✓ Physical

Representam uma medida: voltagem, capacitância, tempo

Tipos pré-definidos: fs, ps, ns, um, ms, sec, min, hr



# ✓ Intervalos (range)

sintaxe: range valor\_baixo **to** valor\_alto

range valor\_alto **downto** valor\_baixo

integer range 1 to 10 NÃO integer range 10 to 1

real range 1.0 to 10.0 NÃO integer range 10.0 to 1.0

declaração sem **range** declara todo o intervalo

declaração **range<>** : declaração postergada do

intervalo



# √ Enumerações

Conjunto ordenando de nomes ou caracteres.

#### **Exemplos:**

```
type logic_level is ('0', '1', 'X', 'Z');
type octal is ('0', '1', '2', '3', '4', '5', '6', '7');
```

- Array coleção de elementos de mesmo tipoures type word is array (31 downto 0) of bit; type memory is array (address) of word; type transform is array (1 to 4, 1 to 4) of real; type register\_bank is array (byte range 0 to 132) of integer;
- ✓ array sem definição de tamanho type vector is array (integer range <>) of real;



```
\begin{array}{l} \text{signal z\_bus: bit\_vector (3 downto 0);} \\ \text{signal c\_bus: bit\_vector (0 to 3);} \\ \\ \text{z\_bus <= c\_bus;} \\ \\ \text{z\_bus (3)} \longleftarrow \text{c\_bus (0)} \\ \text{z\_bus (2)} \longleftarrow \text{c\_bus (1)} \\ \text{z\_bus (1)} \longleftarrow \text{c\_bus (2)}; \\ \text{z\_bus (0)} \longleftarrow \text{c\_bus (3)} \\ \end{array}
```

#### Obs.:

- tamanho dos arrays deve ser o mesmo
- elementos são atribuídos por posição, pelo número do elemento



Objetos podem ser escalares ou vetores (arrays)

Devem obrigatoriamente iniciar por uma letra, depois podem ser seguidos de letras e dígitos (o caracter "\_" pode ser utilizado). Não são case sensitive, ou seja XuXu é o mesmo objeto que XUXU ou xuxu.

Constantes / Variáveis / Sinais



#### ✓ Constante: nome dado a um valor fixo

```
sintaxe: constant identificador : tipo [:=expressão];
correto: constant gnd: real := 0.0;
incorreto gnd := 4.5; -- atribuição a constante fora da
  declaração
```

constantes podem ser declaradas em qualquer parte, porém é aconselhável declarar as frequentemente utilizadas em um package



#### ✓ Variáveis

utilizadas em processos, sem temporização, atribuição a elas é imediata.

#### sintaxe:

```
variable identificador (es) : tipo [restrição] [:=expressão];
```

#### exemplo:

```
variable indice : integer range 1 to 50 := 50;
variable ciclo_maquina : time range 10 ns to 50
ns := 10ns;
variable memoria : STD_LOGIC_VECTOR (0 to 7)
variable x, y : integer;
```



#### √ Sinais

Comunicação entre módulos.

Temporizados.

Podem ser declarados em entity, architecture ou em package.

<u>Não</u> podem ser declarados em processos, podendo serem utilizados no interior destes.

#### sintaxe:

signal identificador (es) : tipo [restrição] [:=expressão]; exemplo

- signal cont : integer range 50 downto 1;
- signal ground : STD\_LOGIC := '0';
- signal bus: STD\_LOGIC\_VECTOR;



#### √ Sinais x variáveis

Uma diferença fundamental entre variáveis e sinais é o atraso da atribuição

```
ARCHITECTURE signals OF test IS
SIGNAL a, b, c, out_1, out_2 : BIT;
BEGIN
PROCESS (a, b, c)
BEGIN
out_1 <= a NAND b;
out_2 <= out_1 XOR c;
END PROCESS;
END signals;
```

| Time | a | b | С | out_1 | out_2 |
|------|---|---|---|-------|-------|
| 0    | 0 | 1 | 1 | 1     | 0     |
| 1    | 1 | 1 | 1 | 1     | 0     |
| 1+d  | 1 | 1 | 1 | 0     | 0     |



#### √ Sinais x variáveis

Uma diferença fundamental entre variáveis e sinais é o atraso da atribuição

```
ARCHITECTURE variables OF test IS
SIGNAL a, b, c: BIT;
VARIABLE out_3, out_4: BIT;
BEGIN
PROCESS (a, b, c)
BEGIN
out_3:= a NAND b;
out_4:= out_3 XOR c;
END PROCESS;
END variables;
```

| Time | abc   | out_3 | out_4 |
|------|-------|-------|-------|
| 0    | 0 1 1 | 1     | 0     |
| 1    | 1 1 1 | 0     | 1     |



- VHDL provê facilidades de paralelismo entre diferentes processos e atribuição de sinais.
- Dentro dos processos pode-se especificar um conjunto de ações seqüenciais, executadas passo a passo. É um estilo de descrição semelhante a outras linguagens de programação.
- Comandos <u>exclusivos</u> de processos: atribuição de variáveis, if, case, for, while, wait (não se pode usá-los fora de processos!)
- Variáveis não passam valores fora do processo na qual foram declaradas, são locais. Elas sequer existem fora de um processo.
- As atribuições são seqüenciais, ou seja, a ordem delas importa.



#### Sentenças concorrentes:





### Sentenças concorrentes: equações booleanas

```
architecture control_arch of control is
begin

    memw <= mem_op and write;
    memr <= mem_op and read;
    io_wr <= io_op and write;
    io_rd <= io_op and read;
end control_arch;</pre>
```



#### Sentenças concorrentes: with - select - when

```
architecture mux_arch of mux is
begin
with s select
    x <= a when "00",
        b when "01",
        c when "10",
        d when others;
end mux_arch;
```



#### Sentenças concorrentes: when - else

```
architecture mux_arch of mux is
begin

x <= a when (s = "00") else
b when (s = "01") else
c when (s = "10") else
d;
Pode ser
qualquer
condição
simples
```



# Sentenças sequenciais:

- ✓ Sentenças sequenciais são contidas em processos, funções ou procedimentos;
- ✓ Dentro de um processo a atribuição de um sinal é sequencial do ponto de vista da simulação;
- ✓ A ordem na qual as atribuições de sinais são feitas AFETAM o resultado.

# UFFS

# Sentenças sequenciais: Processo

- ✓ Um processo é uma contrução em VHDL que guarda algoritmos;
- ✓ Um processo tem uma lista de sensibilidade que identifica os sinais cuja variação irão causar a execução do processo;



UFFS – Universidade Federal da Fronteira Sul – Sistemas Digitais – 2024/02



# Sentenças sequenciais:





#### Comando if - then - else

#### exemplo 1:

```
if ( A = '0') then
    b <= "00";
else
    b <= "11";
end if;</pre>
```

#### **IMPORTANTE:**

teste de borda de subida: if clock'event and clock='1' then ... teste de borda de descida: if clock'event and clock='0' then ... a seqüência na qual estão definidos os 'ifs' implica na prioridade das ações.



# Comando for - loop

- √ para descrever comportamento / estruturas regulares
- ✓ o "for" declara um objeto, o qual é alterado somente durante o laço
- ✓ internamente o objeto é tratado como uma constante e não deve ser alterado.

```
for item in 1 to last_item loop
  table(item) := 0;
end loop;
```



# Comando for (só em processos)

exit: termina o laço

```
for i in 1 to 10 loop
  b(i) <= buf(i);
  exit when buf(i) = NULL;
end loop;</pre>
```



# Comando for - loop Qual a função do laço abaixo ?

```
FUNCTION conv (byte : word8) RETURN INTEGER IS
        VARIABLE result : INTEGER := 0;
        VARIABLE k : INTEGER := 1;
     BEGIN
        FOR index IN 0 TO 7 LOOP
           IF (STD LOGIC'(byte(index)) = '1')
              THEN
              result := result + k:
           END IF;
           k := k * 2;
10
11
        END LOOP;
        RETURN result;
12
13
     END conv;
```



# Comando for - loop Qual a função do laço abaixo ?

1 FUNCTION conv (byte : word8) RETURN INTEGER IS [PURE | IMPURE] FUNCTION < function\_name > ( < parameter1 name > : < parameter1 type > := < default value > ; < parameter2\_name > : < parameter2\_type > := < default\_value > ; 3 ...) RETURN < return type > IS < constant\_or\_variable\_declaration > BEGIN 6 < code\_performed\_by\_the\_function > RETURN < value > END FUNCTION; END LOOP; RETURN result; END conv;



# Comando while - loop

```
WHILE index < length AND str(index) /= ' ' LOOP
  index := index + 1;
END LOOP;</pre>
```



#### Comando case - when

```
porta programável : PROCESS (Mode, A, B)
    BEGIN
3
        CASE Mode IS
           WHEN "000" => saida <= A AND B:
 4
           WHEN "001" => saida <= A OR B;
           WHEN "010" => saida <= A NAND B:
 6
           WHEN "011" => saida <= A NOR B:
           WHEN "100" => saida <= NOT A;
           WHEN "101" => saida <= NOT B;
           WHEN OTHERS => saida <= '0'
10
        END CASE;
11
     END PROCESS porta programavel;
12
```



#### Comando null

serve, por exemplo, para indicar "faça nada" em uma condição de case.

```
CASE controller_command IS
   WHEN forward => marcha <= '1';
   WHEN reverse => marcha <= '0';
   WHEN idle => NULL;
END CASE;
```



- Faça a descrição de uma porta lógica OU de 4 entradas
- 2. Refaça o exercício acima, considerando agora que as entradas são um array

Dados os esquemáticos, obtenha descrições VHDL compatíveis









5. Projete de descreva em VHDL um multiplexador 4 para 1. Utilize a seguinte entidade para descrever a sua solução em VHDL:

```
entity mux is
  port (
    I : in bit_vector (3 downto 0); -- Input
    SEL : in bit_vector (1 downto 0); -- Select
    Y : out bit -- Output
  );
end entity mux;
```