Regon 23 Fonctions et circuits booleens en architecture des ordinateurs Niveau : MPII/MPI : Nève I - Cadres theorique (prépa) 1.1- Expression booleenne Def 1: On définit l'ensemble EB des expressions booléennes par induction avec la signature: -con de base: I, T, V un ensemble de variable - constructeurs: . 7 un constructeur unaire · A, V: constructeurs binocites 2 Informellement: L,T, xxV sont du EB, et si e, et ez le sont, alors Ten, ennez, envez le nont. Exercia 2: Definit inductivement les variables apparaissant dans une formule et en déduire une définition répareuse du nombre de variorbles d'une formule. Def 3: Une valuation est une fonction O: V -> (0,1). On definit [ ]o EB -> (0,1) par induction lur EB par:  $[L]_{\sigma} = 0, [T]_{\sigma} = 1, [n]_{\sigma} = \sigma(n)$  $- \left[ e_1 \wedge e_2 \right]_{\Gamma} = \max \left( \left[ e_4 \right]_{\Gamma}, \left[ e_2 \right]_{\Gamma} \right)$ - [eavez] = min ([ei], [ez]) - [7en] = 1- [en] o Deft: Soit a, b e EB, on dit que a et le sont équivalenter, noté a=b, si Vo:V -> {0,1}, [a] = [b] Det 5: On peut éventuellement définir le XOR, avec a 0 b = I.2-Fonction booleenner

Def 6: Une fonction beoleenne est une fonction f: <0,15h -> {0,15m Exemple 7: 1: (0,1)64 oui prend en entrée le codage binaire (double) d'un flottant x, et renvoir le codage binaire des flottant ex approxime. Remarque 8: On peut se limiter à f: {0,1} - {0,1} (en décomposant f: 1011>"→10,1>" en m fonction un chaque dimension). De 9 (table de vérité) la table de vérité d'une fonction booléenne est la donnée de sa valeur sur touter res entrées possibles. Pour f: (0.15h) (0,1) m, on la représente par un tableau à n+m colonner, où chaque ligne suprésente la valeur d'un n-uplet d'entrée et du m-uplet de sortie anocie (rq: la table de vente aura 2º ligner). Remarque 10: On part definir une fonction booleenne: - par intention len donnant ses propriétés ex lessi le nombre de variable à 1 est premier) - par extension, en donnant la table de vérité Theoreme M: Toute function f: (0,1) - (0,1) est equivalente à une formule propositionnelle. Plui rigenreusement, il existe une formule e dont lei variable sont xx., xn et to VO: V -> {0,14,  $[e]_{\sigma} = \{(\sigma(x_1), \dots, \sigma(x_n)).$ Developpement 1: Preuve du théorème 11 et dicursion sur la complexité. I.3-Représentation des expressions booléennes par des graphes orientel acycliques De 12: (Circuit booleen) Un circuit est un DAG étiqueté par VUXV, 1, T, T, I sù un sommet d'étiquette x à: - un degré entrant 0 ei RE VUXT, 1} - un degré entrant 1 si x=7

- un degré entrant 2 si x=vou x=1

Remarque 13: On autorise souvent du étiquettes supplémentaires Def 21: Un circuit combinatoire est alors une succession de portes (XOR, NAND, NOR) logiques dont la sortie de certaines est branchée sur l'entrée Def 14: On définit l'évaluation d'un graphe par 0: V - 20,1} L'autres, le tout sam cycle. comme un etiquettage des nœuds où un nœud a voudra? Remarque 22: C'est l'implémentation physique des circuits boolesm. \* [a] of a e V u (T, 1) Condunion 23 : On est capable electroniquement de calculer tout ce \* 1-y is a = 7 et le sommet entrant de a est value en y au est representable de manière finie pour du lite. \* min (y,z) (resp max (y,z)) si a = 1 (resp v) et les sommets entrant de à sont valuer en y et z. II. 2 - Mesure d'un circuit Propriété 15: Cette définition est correcte (et ne bouch pou à Motivation 24: Quand on construit un circuit électronique, on a plusieurs impératifs à respecter: l'infini) \* On veut, pour des raisons économiques, minimiser le nombre de Remarque 16. \* Ker degree wortants ne wont pour limites. transistors (et donc de portei) \* Si la degrer wort anti valent tour 1 day pour un \* On went timer des cables courts, pour avoir en circuit compact sommet où c'est 0, on obtient exactement les expressions book Il y a un délai de propagation entre le moment où l'entrée d'une enner (c'est leur représentation som homme d'arbre) porte change et le moment où sa sortie change. \* les circuits booléens correspondraient à un ensemble d'EB où d'on aurait le droit de définir des alies. De 25: (chemin critique) Conclusion 17: Ver circuits booleurs peuvent representer tout ce le chemin critique 'd'un circuit booleen (et donc d'un circuit. combinatoire) est le plui long chemin entre une entrée (degré qu'on veut calculer de finir et qu'on jeut coder en binaire. entrant 0) et une sortie (degré sortant 0). Puisque le graphe est II - Dam un or dinateur acyclique, c'est un plus long chemin II. 1 - Gravits booken Object 26: Minimiser la lonqueur d'un chemin critique, qui est Del 18: Un tit est la plus petite unité d'information d'un proportionnelle au délai que met un circuit combilhatoite à ordinateur. U peut prendre dux valeurs (0 ou 1, 0 v ou -5 v. ...) effectuer un calcul. Del 19: (porte logique) Une porte logique est un circuit electr Exemple: a8 b & c onique réalisant des opérations logiques sur une séquence de lite. Exemple 20: On est capable de faire les portes ET, OU, NON NON OU

20

Page

23

Sujet

## II.3- Der circuits particuliers

## II.3.1 - Additionneur n bits

Algorithme 27: Addition (x,y): #x et y sont deux nombrer de | r-1 = 0 #n chiffrer en binocire | for i = 0 ton:

ovec TA (table d'addition) définie par la table de vérité suivante

| Fi-1 | $x_i$ | yi | r | ril Si |  |
|------|-------|----|---|--------|--|
| 0    | 0     | 0  | 0 | 0      |  |
| 0    | 0     | 1  | 0 | 1      |  |
| 0    | 1     | 0  | 0 | 1      |  |
| 0    | 1     | 1  | 1 | 0      |  |
| 1    | 0     | 0  | 0 | 1      |  |
| 1    | 0     | 1  | 1 | 0      |  |
| 1    | A     | 0  | 1 | 0      |  |
| 1    | Λ     | 1  | 1 | 1      |  |

Exercice 28: Proposer un circuit booléen pour cette table.

En combinant les tables d'addition, on peut créer en addition neur n bits:



Inconvénient 28: Chemin critique de taille n. (propagation de la retenue)

Developpement 2: Construction d'un additionneur n bits à retenues anticipées

## II.3.2 - Multiplexeur

Def 29: Un multiplereur à deux entrées sert à rélectionner une entrée parmi deux, grâce à une entrée de contrôle.

Table de vérité d'un multiplexeur:

Z = (CAD) V (TCAD)

| Di | Do | C | 己 |
|----|----|---|---|
| 0  | 0  | 0 | 0 |
| 0  | 0  | 1 | 0 |
| 0  | 1  | 0 | 0 |
| 0  | 1  | 1 | 1 |
| 1  | 0  | 0 | 1 |
| 1  | 0  | 1 | 0 |
| 1  | 1  | 0 | 1 |
| 1  | 1  | 1 | 1 |
|    |    |   |   |

D<sub>1</sub> D<sub>0</sub> Z

le multiplexeur à deux entrées.

Remarque 31: En combinant les multiplexeurs à deux entrées, on peut générer des multiplexeurs à 2k entrées.

Exemple 32: Multiplexeur à 4 entrées:



Remarque 33: Si on interprête C100 comme un nombre binaire, sa valeur correspond à l'entrée sélectionnée.