

# Conjunto Instruções MIPS

#### Luciano L. Caimi

lcaimi@uffs.edu.br

# Introdução



- Linguagem de Máquina
- Mais primitiva que linguagens de alto nível i.e., controle de fluxo não sofisticado
- Muito restritiva
   operandos fixos
   modos de endereçamento
   ex. MIPS Instruções Aritméticas
- Nós trabalharemos com a arquitetura do conjunto de instruções do MIPS
  - similar a outras arquiteturas desenvolvidas após 1980's

# Banco de Registradores



- O MIPS utiliza uma arquitetura LOAD/STORE, ou seja, apenas estas instruções fazem acesso dados na memória
- Dados das instruções são obtidos a partir de registradores
- Possui 32 registradores de 32 bits cada
- Nomeados através da notação: \$??

# Registradores do MIPS



| Nome      | Número | Utilização                   | Preservado |
|-----------|--------|------------------------------|------------|
| \$zero    | 0      | Valor de constante 0         |            |
| \$at      | 1      | Reservado para o montador    |            |
| \$v0-\$v1 | 2-3    | Uso geral em expressões      | Não        |
| \$a0-\$a3 | 4-7    | Argumentos                   | Sim        |
| \$t0-\$t7 | 8-15   | Temporários                  | Não        |
| \$s0-\$s7 | 16-23  | Salvos                       | Sim        |
| \$t8-\$t9 | 24-25  | Temporários                  | Não        |
| \$k0-\$k1 | 26-27  | Reservado para o Sist. Oper. |            |
| \$gp      | 28     | Global Pointer               | Sim        |
| \$sp      | 29     | Stack Pointer                | Sim        |
| \$fp      | 30     | Frame Pointer                | Sim        |
| \$ra      | 31     | Retorno a procedimento       | Sim        |

#### Visão Geral



#### Abstração / Vista Simplificada:



- Dois tipos de unidades funcionais:
  - elementos que operam com valores (combinatório)
  - elementos que contém estados (seqüenciais)

#### MIPS - Aritmética



- Todas instruções tem 3 operandos
- A ordem dos operandos é fixa(destino primeiro)

Exemplo:

Código C: A = B + C

Código ASM: ADD A, B, C

Código MIPS: ADD \$s0, \$s1, \$s2

rd ← rs operação rt



#### MIPS - Aritmética



Princípio de projeto: simplicidade favorece a regularidade

Ex: instruções aritméticas com formato único de 3 operandos

Código C: A = B + C + D; E = F - A;

> Código ASM: add A, C, D add A, A, B sub E, F, A

# Registradores

#### Princípio de Projeto: Menor é mais rápido

Ex: - banco de registradres com tamanho 32

- arquitetura RISC

Código C: 
$$A = B + C + D$$
;  
 $E = F - A$ :

Código MIPS: add \$t0, \$s1, \$s2

add \$s0, \$t0, \$s3

sub \$s4, \$s5, \$s0

| descrição            |
|----------------------|
| bits por campo       |
| tamanho da instrução |

| op      | rs | rt | rd | shamt | funct |
|---------|----|----|----|-------|-------|
| 6       | 5  | 5  | 5  | 5     | 6     |
| 32 bits |    |    |    |       |       |

# Exemplo



Código C:

$$f = (g + h) - (i + j)$$

Código MIPS:

```
add $t0, $s0,$s1
```

Mapeamento de registradores

$$f = \$s4$$
  $g = \$s0$   $h = \$s1$   $i = \$s2$   $j = \$s3$ 

$$h = \$s1$$

$$i = \$s2$$

$$j = \$s3$$

# Registradores X Memória



- Operandos de instruções Aritméticas devem ser registradores:
  - só existem 32 registradores
- Compilador associa variáveis com registradores
- Como fazer quando um programa tem muitas variáveis?
- Como fazer com matrizes e vetores?



# Organização da Memória



- Memória é vista como um vetor (matriz unidimensional), com um endereço associado a cada célula
- Um endereço de memória é um índice em uma matriz
- Cada célula armazena um byte, assim cada endereço aponta para 1 byte na memória
- Chamamos isto de memória endereçada a byte



# Organização da Memória

- Para o MIPS, uma palavra tem 32 bits ou 4 bytes Tamanho da palavra = 32 bits
- Espaço de endereçamento de 2<sup>32</sup> células = 4Gcélulas com endereços desde 0 até 2<sup>32</sup>-1
- 2<sup>30</sup> palavras com endereços: 0, 4, 8, ... 2<sup>32</sup>-4
- As instruções que referenciam a memória endereçam palavras, assim para obtermos o endereço da célula devemos multiplicar por 4
- As palavras são alinhadas na memória Quais são os dois bits menos significativos do endereço?

# Instruções de Transf. de Dados



# MIPS – Transferência de Dados



Instruções load e store

LOAD: leitura de dados na memória

| descrição            | op      | rs | rt | offset |
|----------------------|---------|----|----|--------|
| bits por campo       | 6       | 5  | 5  | 16     |
| tamanho da instrução | 32 bits |    |    |        |

#### MIPS – Transferência de Dados



STORE: armazenamento de dados na memória.

sw 
$$$t0, 0($t1); ($t1 + 0) < - $t0$$

| descrição            | op | rs | rt | offset |
|----------------------|----|----|----|--------|
| bits por campo       | 6  | 5  | 5  | 16     |
| tamanho da instrução |    |    | 32 | bits   |

#### MIPS – Transferência de Dados



#### Código C:

$$A[8] = h + A[5];$$

#### Código MIPS:

lw \$t0, 20(\$s3); \*
add \$t0, \$s2, \$t0
sw \$t0, 32(\$s3); \*

h 8 A[0] 12 A[1] **16** A[2] **20** A[3] 24 A[4] **28** A[5] **32** A[6] **36** A[7] **40** 44 A[9]

\* real: palavra não byte

#### Continuamos a Conhecer o MIPS:



# Princípio de Projeto: Um bom projeto demanda compromisso

#### Ex: MIPS

- carrega palavras mas endereça bytes
- aritmética somente em registradores

#### Instrução

#### Resultado

```
add $$1, $$2, $$3 ; $$1 <- $$2 + $$3 $$sub $$1, $$2, $$3 ; $$1 <- $$2 - $$3 $$lw $$1, 100($$2) ; $$$1 <- Memory[$$2+100] $$sw $$3, 100($$4) ; Memory[$$4+100] <- $$3
```

# Conceito de Programa Armazenado



- Instruções são bits
- Programas são armazenados na memória

Ciclo de busca & execução

**Processor** 

Memory

- add \$t0,\$s1,\$s2
- add \$t1,\$s3,\$<mark>s4</mark>
- sub \$s1,\$t0,\$t1
- **16** lw \$t0,0(\$s2)
- **20**
- 24
- 28
- 1024 Busca de instruções controlada por um registrador 1028
  - 1032
- Instruções são armazenadas e colocadas em um registrador especial (Registrador de instruções – IR)
- Bits da instrução "controlam" as ações subsequentes
- Busca a próxima instrução e continua

(contador de programa – PC)

















#### MIPS – Desvios Condicionais



- Decisões dependentes da instrução
  - altera o fluxo de execução de instruções, ou seja, muda a próxima instrução a ser executada alterando o valor de PC
- Desvio condicional "branch".

#### Desvia se diferente:

```
bne rs, rt, Label
se(rs != rt)

PC <- PC + [Label - PC]
offset = (Label - PC) / 4</pre>
```

| descrição            | op | rs | rt | offset |
|----------------------|----|----|----|--------|
| bits por campo       | 6  | 5  | 5  | 16     |
| tamanho da instrução |    |    | 32 | bits   |

#### MIPS - Desvios



#### Desvia se igual:

```
beq rs, rt, Label
se(rs == rt)
PC 			 PC + [Label - PC]
offset = (Label - PC) / 4
```

| descrição            | op | rs | rt | offset |
|----------------------|----|----|----|--------|
| bits por campo       | 6  | 5  | 5  | 16     |
| tamanho da instrução |    |    | 32 | bits   |

#### MIPS - Desvios



Código C: if (i==j)
 h = i + j;

Código MIPS:

bne \$s0, \$s1, segue add \$s2, \$s0, \$s1

segue: .





















#### MIPS - Desvios

Instrução de desvio incondicional:

```
j label; PC <- PC[31-28]:label</pre>
```

O label é contado em palavras.

Exemplo:

```
if (i != j)
    h=i+j;
else
    h=i-j;
beq $$4, $$5, Lab1
add $$3, $$4, $$5
else
j Lab2
```

Lab1: sub \$s3, \$s4, \$s5

Lab2: ....

| descrição            | op | offset  |
|----------------------|----|---------|
| bits por campo       | 6  | 26      |
| tamanho da instrução |    | 32 bits |

#### MIPS - Desvios



- Desvios condicionais (branches):
  - Baseados em relações de comparação
     Ex.: bne (branch on not equal), beq (branch on equal)
- Desvios incondicionais (jumps) : saltos no programa
- Modificam valor do PC (Program Counter)



































## **Desvios**



- Temos: beq, bne;
- Como produzir Branch-if-less-than?
- Nova Instrução:

```
if $s1 < $s2 then
  $t0 = 1
else
  $t0 = 0

slt $t0, $s1, $s2</pre>
```



## Chamada de Procedimentos



- Caso especial de desvio (com retorno)
  - Uso da instrução jal (jump and link)
- Endereço do "chamador"
  - Armazenado em área especial (pilha) até o retorno
- Endereço do "chamado"
  - Alvo do desvio
- Empregado em funções, procedimentos, interrupções de hardware



# Chamada de Procedimentos



Instrução de chamada de procedimento:

O label é contado em palavras.

Instrução de retorno da chamada de procedimento jr \$ra ; pc ← \$ra

Para procedimentos aninhados devemos salvar \$ra na pilha.

| descrição            | op | offset  |
|----------------------|----|---------|
| bits por campo       | 6  | 26      |
| tamanho da instrução |    | 32 bits |

## Constantes



Pequenas constantes são usadas frequentemente

$$A=0;$$
  $X=5;$   $B++;$   $Y=Z+3;$  Soluções?

criar registradores hard-wired para constantes (como \$zero)

## Princípio de Projeto: torne o caso comum mais rápido

| descrição            | op      | rs | rt | offset |  |  |  |
|----------------------|---------|----|----|--------|--|--|--|
| bits por campo       | 6       | 5  | 5  | 16     |  |  |  |
| tamanho da instrução | 32 bits |    |    |        |  |  |  |

## Constantes Grandes



- Gostaríamos de ser capazes de carregar uma constante de 32 bit em um registrador.
  - Por exemplo: carregar 700.000 no registrador \$t0 700.000 = 000AAE60h
- Deve ser usada uma nova instrução:
  - "load upper immediate" lui
  - Esta instrução carrega a parte alta do registrador (16 bits mais significativos) com a constante especificada na instrução. A parte baixa é carregada com zero:

## Constantes Grandes

 Então concatenamos os bits de baixa ordem na direita usando:

```
ori $t0, $t0, OFOFh
ou então addi $t0, $t0, OFOFh
```

Mostrando detalhadamente:

Assim, para carregarmos uma constante de 32 bits devemos utilizar uma seqüência de 2 instruções

# Formato Básico de Instruções



Toda instrução é formada por campos

Como vimos os 32 bits de uma instrução MIPS são separados em campos específicos.

| Descrição            | Tipo | 6  | 5               | 5  | 5      | 5     | 6     |  |  |
|----------------------|------|----|-----------------|----|--------|-------|-------|--|--|
| Aritmética           | R    | op | rs              | rt | rd     | shamt | funct |  |  |
| <b>Transferência</b> | I    | op | rs              | rt | offset |       |       |  |  |
| Jump                 | J    | op | Endereço - alvo |    |        |       |       |  |  |

# Modos de Endereçamento



- Número de modos Complexidade
  - Vantagem: Flexibilidade
  - Desvantagem: baixo desempenho, custo de decodificação
- Modos de endereçamento do MIPS:
  - Por Registrador: operando em registrador
  - Base-Deslocamento: operando na memória
  - Imediato: operando é constante no corpo da instrução
  - Relativo ao PC: constante na instrução + PC
  - Pseudodireto: concatenação de constante com PC



# Conjunto de Instruções MIPS



**00h** rd |00h| 20h ;  $rd \leftarrow rs + rt$ ADD \$rd, \$rs, \$rt **00h** rd | 00h | 22h ; \$rd **\( \)** \$rs - \$rt SUB \$rd, \$rs, \$rt SLT \$rd, \$rs, \$rt ;  $se(srs < srt) srd \leftarrow 1$ rd |00h|2Ah 00h rt ; senão \$rd **<** 0 BNE \$rs, \$rt, offset ; se(\$rs != \$rt)05h offset rs rt ;  $PC \leftarrow PC + [offset - PC]$ BEQ \$rs, \$rt, offset se(srs == srt)04h offset rt rs ; PC  $\leftarrow$  PC+[offset – PC] ; se(\$rs  $\le$  \$offset) \$rd  $\leftarrow$  1 SLTI \$rd, \$rs, offset 0Ch rs rd offset ; senão \$rd **←** 0 ;  $rt \leftarrow (rs + offset)$ LW \$rt, offset(\$rs) 23h offset rt rs SW \$rt, offset(\$rs) ; (\$rs + offset)  $\leftarrow $rt$ 2Bh offset rt rs

## Conjunto de Instruções MIPS



ADDI \$rt, \$rs, offset ; \$rt ← \$rs + offset

LUI \$rt, offset ; \$rt ← offset

ORI \$rt, \$rs, offset ; \$rt ← \$rs OR offset

ANDI \$rt, \$rs, offset ; \$rt ← \$rs AND offset

08h rs rt offset

0Fh 0 rt offset

0Dh rs rt offset

0Ch rs rt offset

J offset ; PC  $\leftarrow$  PC[31-28]:offset

JAL offset ; \$ra ← PC

; PC  $\leftarrow$  PC[31-28]:offset

02h offset

03h offset

Legenda:

Aritméticas Desvios Condicionais Carga/Armazenamento

Constantes Desvio Incondicionais

#### Questões!!!



Classe de Instrução vs Formato de Instrução vs Modo de Endereçamento

# Ling. Assembly X Ling. de Máquina



- Assembly provê representação simbólica conveniente
  - mais fácil que escrever números
- Linguagem de Máquina é a mais real
- Assembly pode prover 'pseudoinstruções'
  - "move \$t0, \$t1" existe somente em Assembly Pode ser implementado usando "add \$t0,\$t1,\$zero"

# Alternativas de Arquiteturas



- Alternativas de projeto:
  - prover operações mais potentes
  - reduzir o número de instruções executadas
  - Pode ter um tempo de ciclo lento e/ou um maior CPI
- As vezes referido como "RISC X CISC"
  - Em geral novos conjuntos de instrução depois de 1982 são RISC: ARM, RISC-V

#### Resumo



- A complexidade das instruções é somente uma das questões envolvidas no projeto
  - Pequena quantidade de instruções vs. alta CPI / freqüência de clock baixa
- Arquitetura do conjunto de instruções
  - Abstração verdadeiramente importante na implementação de um processador

#### Resumo



# Projeto de uma arquitetura deve seguir ao menos 4 princípios básicos:

- Simplicidade favorece a regularidade
  - Busca de componentes mais simples no projeto
  - Desenvolvimento bottom-up
- Menor é mais rápido
  - Número de registradores impacta o ciclo de relógio
- Um bom projeto implica em compromisso
  - Decisões são baseadas em prejuízos x ganhos
- Fazer o caso comum mais rápido
  - Otimizando o caso genérico, como o uso de certas constantes, melhora desempenho geral

# Apêndice A



57

```
#o valor default para o segmento de
\#dados \notin 0x10010000 = 268500992
\# (High=0x1001=4097 and Low=0x0000=0)
.data
         .word 36, 20, 27, 15, 1, 62, 41
a:
n:
        .word 7
        .word 0
max:
.text
#O programa começa sua execução no rótulo "main"
main:
ori $8, $0, 0 # i está em $8
ori $16, $0, 0 # max está em $16
         lui $18, 4097
lw $17, 28($18) # n está em $s1
m1:
         slt $18, $8, $17
         beg $18, $0, m3  # se i >=n estão quit
         ori $18, $0, 4
mul $9, $8, $18 # multiplica i
lui $18, 4097
         add $18, $18, $9  # add 4.i ao endereço base de
         lw $10, 0($18) #
                                       a[i] em $10
         slt $18, $16, $10 # verifica se a[i] é maior que o atual
beg $18, $0, m2  # pula a parte"then" se a[i] <= max
add $16, $0, $10  # parte "then": max = a[i]
         addi $8, $8, 1 # i++
m2:
j m1
m3:
         nop
```

• Estrutura básica de um programa para rodar no SPIM

UFFS - Universidade Federal da Fronteira Sul - Organização de Computadores - 2019/01

# Apêndice A

```
#o valor default para o segmento de
   \#dados \in 0x10010000 = 268500992
   \#(High=0x1001=4097 \text{ and } Low=0x0000=0)
              .data
              .word 36, 20, 27, 15, 1, 62, 41
   a:
             .word 7
   n:
             .word 0
   max:
                      #400000000h
              . text
   #O programa começa sua execução no rótulo "main"
   main:
             ori $8, $0, 0
                                  # i está em $8
             ori $16, $0, 0
                                  # max está em $16
             lui $18, 4097
             lw $17, 28($18)
                                  # n está em $s1
             slt $18, $8, $17
   m1:
             beq $18, $0, m3
                                 # se i >=n estão quit
             ori $18, $0, 4
             mul $9, $8, $18
                                 # multiplica i
   m2:
             lui $18, 4097
             add $18, $18, $9
                                 # add 4.i ao endereço base de
             lw $10, 0($18)
                                              a[i] em $10
             slt $18, $16, $10 # verifica se a[i] é maior que o atual
             beg $18, $0, m2
                                 # pula a parte"then" se a[i] <= max</pre>
             add $16, $0, $10
                                 # parte "then": max = a[i]
             addi $8, $8, 1
                                 # 1++
             j m1
58 m3:
              nop
```

# Apêndice A



```
N PCSpim
                                                                                                                   _ B ×
File Simulator Window Help
      General Registers
    (r0) = 00000000
                           (t0) = 00000000
                                            R16 (s0) = 00000000
                                                                            = 00000000
R1
                                                      = 00000000
                                                                            = 00000000
         = 00000000
                      R9
                           (t1)
                               = 000000000
                                            R17 (s1)
                                                                   R25
                                                                       (t9)
                                            R18 (s2) = 000000000 R26
                                                                       (k0) = 000000000
    (v0) = 00000000
                      R10
                           (t2) = 00000000
    (v1) = 00000000
                      R11
                           (t3) = 00000000
                                            R19
                                                 (s3) = 00000000
                                                                   R27
                                                                        (k1) = 000000000
    (a0) = 00000000
                      R12
                           (t4) = 00000000
                                            R20
                                                 (s4) = 000000000
                                                                 R28
                                                                       (gp) = 00000000
                                                                   R29
    (a1) = 000000000
                      R13
                           (t5)
                               = 00000000
                                            R21
                                                 (s5) = 00000000
                                                                        (sp) = 7fffeffc
    (a2)
         = 00000000
                      R14 (t6) = 00000000
                                            R22 (s6)
                                                      = 000000000
                                                                   R30
                                                                       (s8) = 00000000
                      R15 (t7) = 000000000
                                           R23 (s7) = 000000000
                                                                   R31
R7
    (a3) = 00000000
                                                                       (ra) = 000000000
[0x00400000]
                 0x8fa40000
                            lw $4, 0($29)
                                                                ; 174: lw Sa0 0(Ssp)
                                                                                                      # argc
[0x004000041
                 0x27a50004
                             addiu $5, $29, 4
                                                                ; 175: addiu $a1 $sp 4
                                                                                                      # argv
                             addiu $6, $5, 4
 0x004000081
                 0x24a60004
                                                                ; 176: addiu $a2 $a1 4
                                                                                                      # envp
                             s11 $2, $4, 2
                                                                ; 177: sll $v0 $a0 2
 [0x0040000c]
                 0x00041080
 Ox00400010]
                 0x00c23021
                             addu $6, $6, $2
                                                                ; 178: addu $a2 $a2 $v0
                 0x0c100009
                             jal 0x00400024 [main]
                                                                ; 179: jal main
 Ox00400014
 0x00400018]
                 0x00000000
                             nop
                                                                ; 180: nop
 0x0040001c1
                 0x3402000a
                             ori $2, $0, 10
                                                                ; 182: li $v0 10
[0x004000201
                 0x0000000c
                                                                ; 183: syscall
                                                                                                      # syscall 10 (ex-
                             syscall
        DATA
                                               0x00000014
 0x1000000001
                                  0x00000024
                                                           0x0000001b
                                                                        0x0000000f
 0x100000101
                                  0x00000001
                                               0x0000003e
                                                           0x00000029
                                                                        0x00000007
[0x10000020]...[0x10040000]
                                  0x00000000
        STACK
[0x7fffeffc]
                                  0x00000000
        KERNEL DATA
All Rights Reserved.
DOS and Windows ports by David A. Carley (dac@cs.wisc.edu).
Copyright 1997 by Morgan Kaufmann Publishers, Inc.
See the file README for a full copyright notice.
Loaded: C:\Arquivos de programas\PCSpim\exceptions.s
Memory and registers cleared and the simulator reinitialized.
G:\HenPat\1-max.asm successfully loaded
                                                                                                        BARE DELAY BR DELAY LD
For Help, press F1
                                                  PC=0x00400000 EPC=0x00000000 Cause=0x00000000
```