# Low-Level HW Digital Systems II

Κωτούλας Εμμανουήλ 9697

# Module 1°: Up and Down Counter

```
C:/Users/emkot/Desktop/univ/8thSem/Hw2/ergasia/counter.sv (/test_bindP_counter/c1) - Default =
Ln#
     module counter
 3
               (output logic [15:0] data_out,
               input logic [15:0] data_in,
 4
 5
              input logic rst_, ld_cnt, updn_cnt, count_enb, clk);
 7
    always_ff @(posedge clk, negedge rst_ ) begin
     if(!rst_) begin
 8
              data_out <= 0;
         end
10
11
         else begin
12
              if(!ld_cnt) begin
13
                   data_out <= data_in;
14
15
              else if (count_enb) begin
16
                   if (updn_cnt == 1) data_out <= data_out + 1;</pre>
                   else if (updn cnt == 0) data out <= data out - 1;
17
18
                   //data_out <= (updn_cnt == 1) ? data_out + 1 : data_out - 1 ;
19
               end
     end
20
           end
21
22
23
       endmodule
```

Παραπάνω βρίσκεται ο κώδικας για το up and down counter module.

## Λειτουργία

Αρχικά ελέγχεται η κατάσταση του reset(rst\_) και αν είναι ενεργό μηδενίζεται η είσοδος. Έπειτα αν δεν είναι ενεργό ελέγχεται η κατάσταση του load (ld\_cnt) και αν είναι ενεργό περνάει η τιμή της εισόδου στην έξοδο. Τέλος αν δεν είναι ενεργό το load, ελέγχουμε την κατάσταση του count enable και αν είναι ενεργό κάνουμε count up ή count down ανάλογα με την τιμή του updn\_cnt.

### Testbench

```
`timescale lns/lns
3
    module tb_counter;
4
5
              logic [15:0] tdata_in, tdata_out;
6
              logic trst_, tld_cnt, tupdn_cnt, tcount_enb, tclk;
7
8
              counter cl (
9
              .data_in(tdata_in),
10
               .rst (trst ),
11
              .ld cnt(tld cnt),
12
              .updn_cnt(tupdn_cnt)
13
              .count enb(tcount enb),
14
              .clk(tclk),
15
              .data_out(tdata_out)
16
17
18
              bind cl counter_property cpl (
19
              .pdata_in(data_in),
20
              .prst_(rst_),
21
              .pld_cnt(ld_cnt),
22
              .pupdn cnt (updn cnt) ,
23
              .pcount_enb(count_enb),
24
              .pclk(clk)
25
              .pdata_out(data_out)
26
              );
27
 28
            localparam CLK_PERIOD = 4;
 29
 30
            always # (CLK_PERIOD/2) tclk=~tclk;
 31
 32
            initial begin
 33
                // first all xs
 34
                #2 trst =1'bx; tclk=1'bx; tdata in=16'bx; tld cnt=1'bx; tupdn cnt=1'bx; tcount enb=1'bx;
 35
                // activate reset
 36
                #10 trst_=1'b0; tclk=1'b1; tdata in=16'b0; tld cnt=1'b1; tupdn cnt=1'b1; tcount enb=1'b0;
 37
                // hold reset for 16, not enable counting
 38
               #16 trst_=1'bl; tdata_in=16'b0; tld_cnt=1'bl; tupdn_cnt=1'bl; tcount_enb=1'b0;
 39
                // enable counting upcounting
 40
                #8 trst_=l'bl; tdata_in=16'b0; tld_cnt=l'bl; tupdn_cnt=l'bl; tcount_enb=l'bl;
 41
                // do nothing for one
 42
                #20 trst_=1'b1; tdata_in=16'b0; tld_cnt=1'b1; tupdn_cnt=1'b0; tcount_enb=1'b0;
 43
                // downcount
 44
                #8 trst_=1'b1; tdata_in=16'b0; tld_cnt=1'b1; tupdn_cnt=1'b0; tcount_enb=1'b1;
 45
                // do nothing
 46
                #16 trst_=1'b1; tdata_in=16'b0; tld_cnt=1'b1; tupdn_cnt=1'b0; tcount_enb=1'b0;
 47
                // load value
 48
                #8 trst_=1'b1; tdata_in=16'd6942; tld_cnt=1'b0; tupdn_cnt=1'b1; tcount_enb=1'b0;
 49
                // do nothing
 50
                #4 trst_=1'b1; tdata_in=16'b0; tld_cnt=1'b1; tupdn_cnt=1'b1; tcount_enb=1'b0;
 51
                // count up till it resets
 52
                #4 trst_=l'bl; tdata_in=16'b0; tld_cnt=l'bl; tupdn_cnt=l'bl; tcount_enb=l'bl;
 53
                // do nothing
 54
                #32 trst_=1'b1; tdata_in=16'b0; tld_cnt=1'b1; tupdn_cnt=1'b1; tcount_enb=1'b0;
 55
 56
                $stop(2);
 57
            end
 58
 59
      L endmodule
 60
 61
```

Το Testbench κάνει instantiate το module counter και το κάνει bind με τα assertions και έπειτα με ένα initial block δίνει διάφορες τιμές στις μεταβλητές εισόδου ώστε να ελεγχθεί η λειτουργικότητα του κυκλώματος. Το ρολόι υλοποιείται μέσω μίας always εναλλάσσοντας την τιμή του.

### **SVAs**

```
Ln#
         `timescale lns/lns
      module counter_property(pdata_in, prst_, pld_cnt, pupdn_cnt, pcount_enb, pclk, pdata_out);
        input [15:0] pdata_in,pdata_out;
  5
        input prst_, pld_cnt, pupdn_cnt, pcount_enb, pclk;
        property prl;
  8
           @(posedge pclk) !prst_ |-> pdata_out == 0;
        endproperty
 10
 11
12
       property pr2;
           @(posedge pclk) disable iff(!prst_) (pld_cnt && !pcount_enb) |=> (pdata_out == $past(pdata_out) );
 13
        endproperty
 15
16
17
18
       property pr3;
           @(posedge pclk) disable iff(!prst_)
                 (pld cnt && pcount enb) |=>
                if ($past(pupdn_cnt))
 19
                ( ($past(pdata_out) + 1) == pdata_out)
 20
               else if( !($past(pupdn_cnt)) )
 21
                ( ($past(pdata_out) - 1) == pdata_out);
 22
       endproperty
 23
 24
25
26
        apl : assert property (prl) else $display("prl FAIL time : %0t ", $time);
        cpl : cover property (prl) $display("prl PASS time : %Ot ", $time);
 27
28
29
30
        ap2 : assert property (pr2) else $display("pr2 FAIL time : %0t", $time);
        cp2 : cover property (pr2) $display("pr2 PASS time : %0t", $time);
        ap3 : assert property (pr3) else $display("pr3 FAIL time : %0t", $time);
 31
        cp3 : cover property (pr3) $display("pr3 PASS time : %0t", $time);
 32
 33
 34
       L endmodule
```

Τα properties ορίζονται με την σειρά που υπάρχουν στην εκφώνηση της εργασίας. Εξαιτίας του τρόπου που λειτουργούν τα assertions τα properties 2 και 3 λειτουργούν ελέγχοντας την τιμή εξόδου του επόμενου κύκλου σε σύγκριση με την τιμή εξόδου στον κύκλο που βρισκόμαστε. Χρησιμοποιείται assert και cover ώστε να μην έχουμε vacuous passes.

# Results

# pr3 PASS time : 118
# pr3 PASS time : 122
# pr3 PASS time : 126



Τα waveforms παρουσιάζουν την σωστή λειτουργία του module καθώς και τα assertions τα οποία κάνουν PASS τις κατάλληλες στιγμές. Αρχικά κάνει reset και έπειτα κάνει κανονικά count up, σταματάει για λίγους κύκλους, κάνει count down, κάνει load μια τιμή και κάνει count up.

# Module 2°: FIFO

```
module fifo
 2
     中
               #(parameter WIDTH = 16,
     占
 3
               parameter DEPTH = 16)
 4
               (output logic [WIDTH-1:0] fifo_data_out,
 5
               output logic fifo full, fifo empty,
 6
               input logic [WIDTH-1:0] fifo data in,
 7
               input logic rst_, clk, fifo_write, fifo_read);
 8
 9
               logic [$clog2(DEPTH)-1:0] wr_ptr, rd_ptr;
10
               logic [DEPTH-1:0] [WIDTH-1:0] fifo memory;
11
               logic [$clog2(DEPTH):0] cnt;
12
13
               always_ff @(posedge clk, negedge rst_) begin
14
15
               if(!rst ) begin
16
                   for (bit[4:0] i = 0 ; i \le DEPTH - 1 ; i++) begin fifo memory [i] \le 0 ; end
17
                   wr ptr <= 0;
18
                   rd ptr <= 0;
19
                   cnt <= 0;
20
               end
21
     白
22
               else begin
23
24
     白
                   if(fifo_write && !fifo_full) begin
25
                        fifo_memory[wr_ptr] <= fifo_data_in;
26
                        wr_ptr <= wr_ptr + 1 ;
27
                        cnt <= cnt + 1 ;
28
29
30
                   else if (fifo_read && !fifo_empty) begin
31
                        fifo_data_out <= fifo_memory[rd_ptr];
32
                       rd_ptr <= rd_ptr + 1;
33
                        cnt <= cnt - 1;
34
                   end
35
36
               end
37
           end
38
     自
 39
            always_comb begin
 40
                if(cnt == 0) begin
 41
                    fifo empty = 1;
 42
                    fifo_full = 0;
      占
 43
                end
 44
                else if (cnt == DEPTH) begin
 45
                    fifo_empty = 0;
 46
                    fifo_full = 1;
     占
 47
                end
 48
                else begin
 49
                    fifo empty = 0;
 50
                    fifo_full = 0;
 51
                end
 52
            end
 53
54 endmodule
```

## Λειτουργία

Αρχικά ελέγχεται η τιμή του reset(rst\_) και αν είναι 0 μηδενίζονται όλες οι τιμές. Εάν δεν είναι ενεργό το reset τότε ελέγχεται αν το read ή write είναι ενεργό ( δεν αναφέρεται κάπου προτεραιότητα οπότε θεωρώ ότι είναι illegal να είναι και τα δύο ενεργά ταυτόχρονα και έτσι η σειρά στην if δεν έχει πραγματικά σημασία) και αντίστοιχα διαβάζω από έξω την τιμή στην είσοδο και την αποθηκεύω στην μνήμη ή βγάζω μια θέση μνήμης στην έξοδο, κάνοντας increment τον αντίστοιχο pointer και αυξάνοντας ή μειώνοντας την τιμή του cnt. Τέλος υπάρχει ένα συνδυαστικό always για την τιμή των fifo\_empty και fifo\_full. Το μέγεθος του cnt επιλέχθηκε ώστε να μπορεί να μετρήσει τουλάχιστον από 0 μέχρι και 16 στην συγκεκριμένη περίπτωση.

## Testbench

```
`timescale lns/lns
    module tb fifo;
           logic [15:0] tfifo_data_in, tfifo_data_out;
 4
5
 6
           logic trst_, tclk, tfifo_write, tfifo_read, tfifo_full, tfifo_empty;
 7
 8
9
              .fifo_data_in(tfifo_data_in),
10
               .rst_(trst_),
11
               .clk(tclk),
12
               .fifo_write(tfifo_write),
               .fifo_read(tfifo_read),
13
14
               .fifo_data_out(tfifo_data_out),
               .fifo_full(tfifo_full),
15
16
               .fifo_empty(tfifo_empty)
17
18
19
           bind fl fifo property fpl (
20
              .pfifo_data_in(fifo_data_in),
21
               .prst_(rst_),
22
               .pclk(clk),
23
               .pfifo_write(fifo_write),
               .pfifo_read(fifo_read),
24
25
               .pfifo_data_out(fifo_data_out),
26
               .pfifo full(fifo full),
27
               .pfifo_empty(fifo_empty),
28
               .prd_ptr(fl.rd_ptr),
29
               .pwr ptr(fl.wr ptr),
30
               .pcnt(fl.cnt)
31
           );
32
33
           localparam CLK_PERIOD = 4;
34
           always #(CLK_PERIOD/2) tclk=~tclk;
35
36
37
38
               #1 trst_ = 1'bx; tclk = 1'bx; tfifo_write = 1'bx; tfifo_read = 1'bx; tfifo_data_in = 16'bx;
39
40
               #10 trst_ = 1'b0; tclk = 1'b1; tfifo_write = 1'b0; tfifo_read = 1'b0; tfifo_data_in = 16'b0;
41
42
               #16 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'dl;
43
44
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'd2;
45
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'd3;
46
47
48
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'd4;
49
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'd5;
50
```

```
#4 trst_ = 1'b1; tfifo_write = 1'b1; tfifo_read = 1'b0; tfifo_data_in = 16'd5;
51
52
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'd6;
53
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'd7;
54
55
56
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'd8;
57
58
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'd9;
59
60
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'dl0;
61
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'dll;
62
63
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'dl2;
64
65
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'dl3;
66
67
68
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'd14;
69
70
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'dl5;
71
               #4 trst_ = 1'bl; tfifo write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'd16;
72
73
74
               #4 trst_ = 1'bl; tfifo_write = 1'bl; tfifo_read = 1'b0; tfifo_data_in = 16'd234;
75
               #4 trst_ = 1'bl; tfifo_write = 1'b0; tfifo_read = 1'bl; tfifo_data_in = 16'd234;
76
77
78
               #(16*5) trst_ = 1'bl; tfifo_write = 1'b0; tfifo_read = 1'bl; tfifo_data_in = 16'd234;
79
80
               $stop(2);
81
           end
82
83
       endmodule
84
```

Αρχικά το Testbench κάνει instantiate το fifo module και κάνει το bind με τα assertions. Έπειτα ενεργοποιεί το reset και φορτώνεται κάθε κύκλο μια διαφορετική τιμή. Φορτώνονται περισσότερες τιμές απ΄ ότι χωράει η μνήμη για να δειχθεί ότι δεν εισάγονται περισσότερες τιμές από 16 και τις αγνοεί. Μετά διαβάζονται τιμές μέχρι να αδειάσει η μνήμη.

### **SVAs**

```
`timescale lns/lns
     🛱 module fifo_property(pfifo_data_in, prst_, pfifo_write, pfifo_read, pclk, pfifo_data_out, pfifo_full, pfifo_empty, prd_ptr, pwr_ptr, pcnt );
        input [15:0] pfifo_data_in, pfifo_data_out;
       input [3:0] prd_ptr, pwr_ptr;
input [4:0] pcnt;
        input prst_, pfifo_write, pfifo_read, pclk, pfifo_full, pfifo_empty;
            @(posedge pclk) !prst_ |-> (pfifo_empty && !pfifo_full && !prd_ptr && !pwr_ptr && !pcnt) ;
13
14
       property pr2;
15
16
            @(posedge pclk) disable iff(!prst ) !pcnt |-> pfifo empty ;
       endproperty
       property pr3;
            @(posedge pclk) disable iff(!prst_) pcnt >= 16 |-> pfifo_full ;
       endproperty
21
22
23
24
25
       property pr4;
            @(posedge pclk) (pfifo_full && pfifo_write && !pfifo_read) |=> (pwr_ptr == $past(pwr_ptr));
       endproperty
            @(posedge pclk) (pfifo_empty && !pfifo_write && pfifo_read) |=> (prd_ptr == $past(prd_ptr));
       endproperty
30
31
       apl : assert property (prl) else $display("prl FAIL time : %0t", $time);
        cpl : cover property (prl) $display("prl PASS time : %0t", $time);
34
35
36
       ap2 : assert property (pr2) else $display("pr2 FAIL time : %0t", $time);
        cp2 : cover property (pr2) $display("pr2 PASS time : %0t", $time);
       ap3 : assert property (pr3) else $display("pr3 FAIL time : %0t", $time);
cp3 : cover property (pr3) $display("pr3 PASS time : %0t", $time);
39
        ap4 : assert property (pr4) else $display("pr4 FAIL time : %0t", $time);
       cp4 : cover property (pr4) $display("pr4 PASS time : %0t", $time);
       ap5 : assert property (pr5) else $display("pr5 FAIL time : %0t", $time);
cp5 : cover property (pr5) $display("pr5 PASS time : %0t", $time);
46
47 endmodule
```

Τα properties ορίζονται με την σειρά που υπάρχουν στην εκφώνηση της εργασίας. Χρησιμοποιείται assert και cover ώστε να μην έχουμε vacuous passes. Τα assertions 4 και 5 ελέγχουν τον επόμενο κύκλο  $\alpha v$  η τιμή παρέμεινε σταθερή.

## Results



```
VSIM 43> run -all
# prl PASS time : 14
# prl PASS time : 18
# prl PASS time : 22
# prl PASS time : 26
 pr2 PASS time : 30
  pr3 PASS time : 94
  pr3 PASS time : 98
  pr4 PASS time : 98
 pr2 PASS time : 162
# pr2 PASS time : 166
# pr5 PASS time : 166
# pr2 PASS time : 170
# pr5 PASS time : 170
 pr2 PASS time : 174
  pr5 PASS time : 174
                atmustume takes 11210640 butes of memory
```

Όπως φαίνεται από τα waveforms αποθηκεύονται σωστά οι τιμές στη μνήμη και διαβάζονται σωστά με τους pointer να κάνουν tip over και να γίνονται ξανά μηδέν. Επίσης φαίνεται ότι δεν αποθηκεύτηκε η τιμή που βρίσκονταν στην είσοδο όταν η μνήμη ήταν γεμάτη. Τέλος τα assertions φαίνεται να λειτουργούν σωστά χωρίς να κάνει κάποιο fail.

Δεν χρησιμοποίησα macros και το compile και simulation έγινε με χρήση του UI του Questa.

- Το αρχείο counter.sv περιέχει την υλοποίηση του up down counter module.
- Το αρχείο tb\_counter.sv περιέχει το testbench για τον counter module
- Το αρχείο counter\_property.sv περιέχει το module με τα assertions

Με παρόμοιο τρόπο έχουν ονομαστεί τα αρχεία για την fifo.