一、选择题 【单选】 以下人物中,没有参与电子计算机ENIAC研发工作的是 4分 ○ A: 约翰•冯•诺依曼 ● B: 约翰•阿塔纳索夫 ○ C: 约翰•埃克特 D: 约翰•莫克利 指令执行的四个基本步骤为 4分 【单选】 ○ A: 取指、发射、执行、访存 ○ B: 取指、分派、计算、提交 ○ C: 取指、读数、运算、完成 ● D: 取指、译码、执行、写回 【多选】 以下属于冯•诺依曼计算机结构五大组成部分的是 4分 A: 寄存器 B: 乘法器 ✓ C: 控制器 D: 加法器 E: 编译器 F: 链接器 ▼ G: 存储器 下面对RISC和CISC的描述中, 错误的是: 【多选】 A: CISC机器中的寄存器数目较少,函数参数必须通过栈来进行传递; RISC机器中的寄存器数目较多,只需要通过 寄存器来传递参数。 B: CISC指令系统中的指令数目较多,有些指令的执行周期很长;而RISC指令系统中通常指令数目较少,指令的执 行周期都较短。 C: CISC指令系统支持多种寻址方式,RISC指令系统支持的寻址方式较少。 D: CISC指令系统中的指令编码长度不固定; RISC指令系统中的指令编码长度固定, 这样使得RISC机器可以获得 了更短的代码长度。 按两个32位源操作数所在位置划分,MIPS和x86的加法指令都能够支持的是 4分 【单选】 ○ A: 寄存器+存储器 B: 寄存器+寄存器 ○ C: 存储器+立即数 ○ D: 寄存器+立即数 关于x86指令构成,以下说法错误的是 4分 【单选】 A:操作数在操作码之后 ○ B: 指令长度是可变的 C: 指令中可以只包含操作数 ○ D: 指令中可以只包含操作码 【单选】 分析如下MIPS机器代码,通过手工反汇编后分析程序功能。 **Address Instruction** 0x00804000 0x00001025 ... 0x00441020 0x20A5FFFF 0x0005402A 0x11000001 0x08201001 如果将上述汇编语言代码还原成最有可能的C语言代码,应该是  $\bigcirc$  A: a = 0; do { a += b; c--; } while(c > 0);  $\bigcirc$  B: a = 0; while(c < 0) { a += b; c++; }  $\odot$  C: a = 0; while(c > 0) { a += b; c--; } D: a = 0; do { a += b; c++; } while(c < 0);</p> 【单选】 一个n位的行波进位加法器的门延迟数是 4分 ○ A: 2n+2 ○ B: 2n C: 2n+1 Op: 2n+3 【单选】 在下图的超前进位加法器中,最晚产生的信号是 4分 A1 B1 A3 B3 A2 B2 Ao Bo 1-bit 1-bit 1-bit 1-bit C0 Full Full Full Full Adder Adder Adder Adder **S**3  $S_2$  $S_1$  $S_0$ p2 g2 C2 p1 g1 C1 po go C<sub>3</sub> 4-bit Carry Look Ahead PG GG C<sub>4</sub> ○ A: S3 ○ B: S2 C: C4 Op: C3 【多选】 关于课程介绍的乘法器和除法器的共同点,以下哪些是正确的? 10 4分 A: 都需要使用加法器进行中间结果的运算 ☑ B: 都需要一个或多个带移位功能的寄存器 ▼ C: 32位运算都需要64位寄存器保存操作数或运算结果 D: 都可以通过并行产生中间结果提高效率 在课程介绍的单周期处理器中, 哪条指令的延迟最长? 11 【单选】 A: addu rd, rs, rt B: beq rs, rt, imm16 C: sw rt, imm16(rs) D: lw rt, imm16(rs) ○ E: ori rt, rs, imm16 【多选】 在课程介绍的单周期处理器中,哪些指令会用到ALU? A: ori rt, rs, imm16 B: addu rd, rs, rt C: sw rt, imm16(rs) D: beq rs, rt, imm16 E: lw rt, imm16(rs) 下面对流水线技术的描述,正确的是: 4分 【多选】 13 A: 不断加深流水线级数, 总能获得性能上的提升。 ☑ B: 流水级划分应尽量均衡, 吞吐率会受到最慢的流水级影响。 ▼ C: 指令间的数据相关可能会引发数据冒险,可以通过数据转发或暂停流水线来解决。 D: 流水线技术不仅能够提高执行指令的吞吐率,还能减少单条指令的执行时间。 若处理器实现了三级流水线,每一级流水线实际需要的运行时间分别为2ns、2ns和1ns,则此处理器不 4分 停顿地执行完毕10条指令需要的时间为: 选】 A: 23ns B: 24ns O C: 22ns Op: 21ns 若向一个SRAM单元写入1,则需置BL=1,~BL=0,WL=1。请问,此时SRAM结构图中的晶体管M1~ 15 选】 M6哪些处于连通状态? WL $V_{
m DD}$  $M_5$  $M_6$  $M_1$  $M_3$ BLBLA: M1 B: M6 C: M3 D: M2 ▼ E: M5 F: M4 16 【多选】 对比SRAM和DRAM的实现结构,在哪些方面DRAM具有优势? ✓ A: 成本 B: 抗干扰 C: 访问速度 ☑ D: 功耗 ✓ E: 集成度 F: 重量 17 【单 一个正常运行的PC133内存(SDR SDRAM),其主要时序参数tRCD=23ns,tRP=23ns,CL=3。如果 4分 当前没有已经激活的行,那一次读数据访问需要多少个时钟周期才能得到第一个数据? 选】 O A: 12 ○ B: 3 ● C: 6 O D: 9 如果直接映射高速缓存(Cache)的大小是4KB,并且块大小(block)大小为32字节。请问它每路 4分 18 选】 (way) 有多少行(line)? A: 128 ○ B: 1 ○ C: 32 O D: 64 4分 下图指示了可屏蔽中断的响应和处理过程,其中哪个步骤是在读取中断向量? 19 选】 微处理器 1 2 外设 IΡ CS **FLAGS** 3 中断服务程序 (5) 被中断的程序 0  $\bigcirc$ 9 (7)STI (8) instr1 instr2 **IRET** (10) 存储器 A: 6 ○ B: 2 O C: 9 O D: 4 ○ E: 3 O F: 1 比较程序控制、中断控制和DMA三种方式,以下哪些属于中断控制方式的特点? 20 【多选】 A:需要CPU反复查询外设的状态 B: 外设与存储器间直接进行数据传送 ✓ C: CPU可以和外设并行工作 ☑ D: 外设和存储器之间的数据交换由CPU承担 ▼ E: 外设具有申请服务的主动权 F: 控制程序的编写最为简单 ▼ G: 数据要经过CPU中的通用寄存器中转 比较程序控制、中断控制和DMA三种方式,以下哪些属于DMA方式的特点? 21 【多选】 4分 A: 外设和存储器之间的数据交换由CPU承担 B:需要CPU反复查询外设的状态 C: 控制程序的编写最为简单 ✓ D: 外设与存储器间直接进行数据传送 ▼ E: 外设具有申请服务的主动权 F: 数据要经过CPU中的通用寄存器中转 ☑ G: CPU可以和外设并行工作 以使用独立DMAC进行外设到内存的传送为例(结构简图如下),主要过程可分为如下8步: 【单选】 22 (1) CPU设置DMAC内部配置寄存器 (2) (3) I/O接口向DMAC发出DMA传送申请 (4) (5) (6) (7) 重复第(5)(6)步,直到本次DMA传送完成 (8) 返回第(2)步,等待下一次DMA传送申请 CPU Μ M **DMAC** S 存储器 S S I/O接口 现需将下列操作填入步骤中空缺的内容,应该按照什么顺序填入? a. DMAC向存储器发起总线写传输 b. DMAC响应I/O接口的申请 c. DMAC处于空闲等待状态 d. DMAC向I/O接口发起总线读传输 A: bdac B: adcb C: cbda Op: dbac 二、填空题 23 8086系统的中断向量表中,若从0000H:005CH单元开始由低地址到高地址依次存放30H、40H、00H和B0H四 6分 个字节,则相应的中断类型码和中断服务程序的入口地址分别为 \_\_\_\_\_和\_\_\_\_。(字母用大写,高位的0不可 忽略不写;请在两个答案之间加空格,第一个答案应为 xxH,第二个答案答案应为xxxxH:xxxxH) 17H B000H:4030H 答案1 三、判断题 24 "因为乘法的中间结果是相互独立的,所以可以同时产生所有的中间结果,从而提高乘法器的工作频率"。这句话 6分 是否正确? 正确 错误