## Projet Logiciel Réalisation d'un simulateur ARM

## 1. Mode d'emploi :

Ouvrir deux terminaux pour lancer :

- Le simulateur (./arm\_simulator), les numéros de deux portes sont ensuite affichés. Le simulateur peut être lancé avec plusieurs options. Pour les connaître, ./arm\_simulator —help. Pour afficher les d'accèces aux registres, par exemple, taper ./arm simulator —trace-registres.
- Le client gdb (arm-none-eabi-gdb) est lancé dans l'autre terminal. Ensuite le fichier souhaité est indiqué avec la commande file Examples/examplei. Puis taper target remote localhost: <port>, le client gdb se connecte au serveur simulateur en prenant le numéro de port précédemment donné.

## 2. <u>Descriptif de la structure du code développé</u>:

Lors la première étape, Nous avons réalisé les fonctions d'accès aux registres (fichier registre.c) et à la mémoire (fichier memoire.c) de la machine simulée. Ce qui a permis le chargement d'un programme dans le simulateur. La communication entre le simulateur et le client gdb étant faite à l'aide d'un protocole TCP/IP implémenté dans la squelette fournie.

Pour la deuxième étape le fichier, nous avons implémenté les fonctions de décodage et d'exécution d'instruction machine. Le fichier arm\_instructions.c a été modifié afin de exécuter les instructions ARM qui se regroupent principalement en:

a) Instructions de traitement de données (data processing)

Nous avons implémenté plusieurs fonctions dans le fichier arm\_data\_processing.c. Pour chaque instruction sur 32bits les informations nécessaires sont récupérées par la fonction  $set\_parameters$ . Cette fonction est ensuite appelée dans la fonction  $select\_operation$ , qui, elle, sélectionne la bonne opération à exécuter l'aide de l'opcode. Chaque opération (AND, EOR, ADD, ...) est implémentée dans une procédure unique. Si nécessaire, les flags sont récupérés et sont mis à jour à la fin de chaque opération avec  $update\_flags$ .

Les modes d'adressages sont pris en compte dans la procédure la fonction write\_shifter\_operand\_sco (cfr ARM ARMv5 A5-2 section A5.1 Addressing Mode 1 - Data-processing operands)

## b) Instructions de rupture de séquence

Les instructions de branchement B et BL ont été implémentés, si le bit L de l'instruction est a 1 on écrit la valeur de PC dans le registre LR et ensuite on actualise PC avec l'adresse a laquelle on veut brancher.

c) accès à la mémoire (load\_store)

pour traiter ces instructions, nous avons modifié le fichier arm\_load\_store.c et arm\_load\_store.h. Pour chaque instruction sur 32bit nous allons recuperer les informations necessaires(Le bit P,B,W,L,... ainsi que offset,rn,rm,...) pour traiter l'instruction. Les

instructions LDR,LDRB,STR,STRB sont gérés par la fonction arm load store alors que LDRH,STRH par arm\_load\_store\_miscellaneous, nous realisons l'adressage au cas par cas en traitant chaque bit d'information recuperé par les fonctions get bit pour effectuer l'adressage adéquat. Nous verifions les flags avec la fonction condition OK définis dans arm instruction.

### d) Instructions diverses

L'instruction MRS est implémentée, elle permet de déplacer la valeur de CPSR ou SPSR dans un registre général de destination.

# Liste des fonctionnalités implémentées :

```
fichier util.c:
       uint32_t lsr(uint32_t value, uint8_t shift)
       uint32 t lsl(uint32 t value, uint8 t shift)
fichier arm_instruction.c:
       int condition OK(uint8 t condition, uint8 t flag N, uint8 t flag Z, uint8 t flag C,
uint8_t flag_V)
       int arm decode(arm core p)
       int arm_execute_instruction(arm_core p)
       int arm_step(arm_core p)
fichier arm_data_processing.c
       void update_flags(arm_core p, uint8_t S, uint8_t Rd, uint8_t flag_C, uint8_t flag_V);
       void write_flags(arm_core p, uint8_t Rd, uint8_t flag_C, uint8_t flag_V);
       uint8 t carryFrom(uint32 t x, uint32 t y);
       uint8_t borrowFrom(uint32_t x, uint32_t y);
       uint8_t overflowFrom(uint32_t x, uint32_t y, uint32_t z, uint8_t opcode);
       uint8_t get_flag_N(arm_core p);
       uint8_t get_flag_Z(arm_core p);
       uint8_t get_flag_C(arm_core p);
       uint8_t get_flag_V(arm_core p);
       uint32_t and(arm_core p, uint8_t S, uint8_t Rd, uint8_t Rn, uint32_t shifter_operand,
uint8_t shifter_carry_out);
       uint32_t eor(arm_core p, uint8_t S, uint8_t Rd, uint8_t Rn, uint32_t shifter_operand,
uint8 t shifter carry out);
       uint32_t sub(arm_core p, uint8_t S, uint8_t Rd, uint8_t Rn, uint32_t shifter_operand);
       uint32_t rsb(arm_core p, uint8_t S, uint8_t Rd, uint8_t Rn, uint32_t shifter_operand);
       uint32_t add(arm_core p, uint8_t S, uint8_t Rd, uint8_t Rn, uint32_t shifter_operand);
       uint32_t sub(arm_core p, uint8_t S, uint8_t Rd, uint8_t Rn, uint32_t shifter_operand);
       uint32_t adc(arm_core p, uint8_t S, uint8_t Rd, uint8_t Rn, uint32_t shifter_operand);
       uint32_t sbc(arm_core p, uint8_t S, uint8_t Rd, uint8_t Rn, uint32_t shifter_operand);
       uint32_t rsc(arm_core p, uint8_t S, uint8_t Rd, uint8_t Rn, uint32_t shifter_operand);
```

```
uint32_t tst(arm_core p, uint8_t Rn, uint32_t shifter_operand, uint8_t shifter_carry_out);
```

uint32\_t teq(arm\_core p, uint8\_t Rn, uint32\_t shifter\_operand, uint8\_t shifter carry out);

uint32\_t cmp(arm\_core p, uint8\_t Rn, uint32\_t shifter\_operand);

uint32\_t cmn(arm\_core p, uint8\_t Rn, uint32\_t shifter\_operand);

uint32\_t orr(arm\_core p, uint8\_t S, uint8\_t Rd, uint8\_t Rn, uint32\_t shifter\_operand, uint8\_t shifter\_carry\_out);

uint32\_t mov(arm\_core p, uint8\_t S, uint8\_t Rd, uint32\_t shifter\_operand, uint8\_t shifter\_carry\_out);

uint32\_t bic(arm\_core p, uint8\_t S, uint8\_t Rd, uint8\_t Rn, uint32\_t , uint8\_t shifter carry out);

uint32\_t mvn(arm\_core p, uint8\_t S, uint8\_t Rd, uint32\_t shifter\_operand, uint8\_t shifter\_carry\_out);

void set\_parameters(arm\_core p, uint32\_t ins,uint8\_t \*opcode, uint8\_t \*S, uint8\_t \*Rn,
uint8\_t \*Rd, uint32\_t \*shifter\_operand, uint8\_t \*shifter\_carry\_out);

uint32\_t select\_operation(arm\_core p, uint32\_t ins);

uint32\_t shift\_operation(uint32\_t value, uint8\_t shift, uint8\_t shift\_amount);

void write\_shift\_operand\_sco(arm\_core p, uint32\_t ins, uint32\_t \*shifter\_operand,
uint8\_t \*shifter\_carry\_out);

int arm\_data\_processing\_shift(arm\_core p, uint32\_t ins);
int arm\_data\_processing\_immediate\_msr(arm\_core p, uint32\_t ins);

fichier arm load store.h/c:

int arm\_load\_store\_miscellaneous(arm\_core p, uint32\_t ins);

fichier arm\_branch\_other.h/c:

int arm\_branch(arm\_core p, uint32\_t ins);

int arm\_miscellaneous(arm\_core p, uint32\_t ins);

## Liste des bogues connus :

Liste des fonctionnalités manquantes :

int arm\_coprocessor\_others\_swi(arm\_core p, uint32\_t ins)

### Les tests effectués :

memory test : test de la partie mémoire

test\_branch.s: test les instructions de branchement B et BL

# Journal du travail:

### 18 Décembre :

-Lecture et compréhension du sujet / Parcours de la doc ARM

### 19 Décembre :

-Envoi du code sur github

### 3 Janvier:

-Répartitions des taches

## <u>4-7 Janvier :</u>

- -Implémentation des registres par Dan et Benoit
- -Implémentation de la mémoire par Mathias et Yann

## 8 Janvier:

- -Implémentation de la phase de décodage et d'exécution par Dan
- -Implémentation des instructions de traitement de données par Mehrnaz et Moaz

## 9 Janvier:

- -Implémentation des branchements par Benoit
- -Implémentation des fonctions de arm\_load\_store.c par Mathias et Yann

## 13 Janvier:

- -Test des instructions
- -Création des documents de rendu par Mermaz et Moaz