# T.D. 7 – Corrigé Décodage d'adresses

On dispose d'une mémoire vive (RAM) de 8 Mbit, d'une mémoire morte (ROM) de 8 Mbit et de deux périphériques (P<sub>1</sub> et P<sub>2</sub>) adressables respectivement sur 8 ko et 4 ko. On désire les rendre accessibles à un microprocesseur via les bus d'adresse (24 bits), de donnée (8 bits) et de commande. Les mémoires et les périphériques sont compatibles en largeur avec le microprocesseur. La RAM sera située dans les adresses les plus faibles, viendront ensuite la ROM et les deux périphériques. Dans tout l'exercice, le *chip select* de P<sub>1</sub> sera le seul à être actif à l'état bas.

1. Donnez la taille du bus d'adresse de chaque mémoire et de chaque périphérique.

Afin de déterminer la taille des bus d'adresse, il faut commencer par déterminer la profondeur des différents composants. Leur largeur étant l'octet, c'est donc le nombre d'octets de chaque composant qu'il faut déterminer.

```
RAM: 8 Mbit = 8/8 Mo = 1 Mo = 2^{20} octets \rightarrow 20 fils d'adresse ROM: 8 Mbit = 8/8 Mo = 1 Mo = 2^{20} octets \rightarrow 20 fils d'adresse
```

La capacité de P<sub>1</sub>, comme celle de P<sub>2</sub>, est exprimée en octet. C'est donc la profondeur qui nous est directement donnée.

```
P_1: 8 \text{ ko} = 2^{13} \text{ octets} \rightarrow 13 \text{ fils d'adresse}

P_2: 4 \text{ ko} = 2^{12} \text{ octets} \rightarrow 12 \text{ fils d'adresse}
```

#### Dans un premier temps, c'est le mode linéaire qui sera utilisé.

2. Quels bits d'adresse vont servir au décodage et à quel composant seront-ils associés ?

Le décodage de type linéaire associe un composant à un bit de sélection du microprocesseur. Les bits de sélection sont les bits de poids fort. Nous avons ici quatre composants à relier au microprocesseur, ce seront donc les quatre bits de poids fort du bus d'adresse du microprocesseur ( $A_{23}$  à  $A_{20}$ ) qui serviront au décodage.

La RAM étant située dans les adresses les plus faibles, il faut lui associer le bit  $A_{20}$ . Viennent ensuite la ROM et les deux périphériques que l'on associe respectivement aux bits  $A_{21}$ ,  $A_{22}$  et  $A_{23}$ .

T.D. 7 – Corrigé

| Bit de sélection | Composant associé |
|------------------|-------------------|
| $A_{23}$         | $P_2$             |
| $A_{22}$         | $\mathbf{P}_1$    |
| $A_{21}$         | ROM               |
| $A_{20}$         | RAM               |

3. En tenant compte du signal **AS** (*Address Strobe*) que fournit le microprocesseur et qui indique si la valeur sur son bus d'adresse est valide, donnez la fonction de décodage : c'est-à-dire les équations du **CS** de chaque composant relié au microprocesseur.

Tant que la valeur présente sur le bus d'adresse est invalide (AS = 0), aucun composant ne doit être activé.

Il ne faut pas oublier que l'entrée CS de  $P_1$  est active à l'état bas. Une barre de complémentation doit être ajoutée de chaque côté de l'équation.

$$\begin{array}{lll} CS_{RAM} &=& AS.A_{20} \\ CS_{ROM} &=& AS.A_{21} \\ \overline{CS}_{P1} &=& \overline{AS.A}_{22} \end{array} \mbox{ (actif à l'état bas)} \\ CS_{P2} &=& AS.A_{23} \end{array}$$

4. Quel est le principal défaut de ce type de décodage ?

Le principal défaut de ce type de décodage tient au fait que plusieurs composants peuvent être activés en même temps. Cela peut entraîner un conflit sur le bus de donnée et entraîner des dommages.

5. Proposez une solution simple afin de supprimer ce problème.

Il faut modifier la fonction de décodage. L'entrée **CS** d'un composant doit être activée si son bit de sélection est à 1 et si les bits de sélection des autres composants sont à 0. Ainsi, aucun composant ne pourra être activé en même temps qu'un autre.

$$\begin{array}{lll} CS_{RAM} &=& AS\,.\,\overline{A_{23}}\,.\,\overline{A_{22}}\,.\,\overline{A_{21}}\,.\,A_{20} \\ CS_{ROM} &=& AS\,.\,\overline{A_{23}}\,.\,\overline{A_{22}}\,.\,A_{21}\,.\,\overline{A_{20}} \\ \overline{CS}_{P1} &=& \overline{AS\,.\,\overline{A_{23}}\,.\,A_{22}\,.\,\overline{A_{21}}\,.\,\overline{A_{20}}} \end{array} \ \ (actif\,\grave{a}\,l\,'\acute{e}tat\,bas) \\ CS_{P2} &=& AS\,.\,A_{23}\,.\,\overline{A_{22}}\,.\,\overline{A_{21}}\,.\,\overline{A_{20}} \end{array}$$

T.D. 7 – Corrigé 2/5

### Pour la suite, on désire ajouter un périphérique $P_3$ adressable sur 2 ko (11 fils d'adresse).

6. Est-ce toujours possible en mode linéaire et pourquoi ?

Le décodage de type linéaire associe un composant à un fil d'adresse du microprocesseur. Or ici, nous avons 5 composants, donc 5 fils du bus d'adresse sont nécessaires pour la sélection. Le plus grand composant connecté au microprocesseur est la RAM avec 20 fils d'adresse. Sur les 24 fils du bus d'adresse du microprocesseur, il reste donc 4 fils disponibles pour le décodage, ce qui rend impossible l'utilisation du mode linéaire.

On utilise maintenant le mode zone (toujours avec P3). On travaillera de préférence avec le moins de zones possible.

7. Quels bits d'adresse vont servir au décodage et à quelles combinaisons seront associés les différents composants ?

Nous avons 4 bits disponibles (*cf.* <u>question 6</u>), ce qui permet de diviser l'espace mémoire en 16 zones avec un composant par zone. Si l'on souhaite relier 5 composants en utilisant le moins de zones possible, alors 3 bits de sélection suffisent (8 zones). Ce sont les 3 bits de poids fort :  $A_{23}$ ,  $A_{22}$  et  $A_{21}$ .

| A <sub>23</sub> | A <sub>22</sub> | A <sub>21</sub> | Composant associé |
|-----------------|-----------------|-----------------|-------------------|
| 1               | 0               | 0               | $P_3$             |
| 0               | 1               | 1               | $P_2$             |
| 0               | 1               | 0               | $\mathbf{P}_1$    |
| 0               | 0               | 1               | ROM               |
| 0               | 0               | 0               | RAM               |

8. Donnez la nouvelle fonction de décodage.

$$\begin{array}{lll} CS_{RAM} & = & AS \,.\, \overline{A_{23}} \,.\, \overline{A_{22}} \,.\, \overline{A_{21}} \\ CS_{ROM} & = & AS \,.\, \overline{A_{23}} \,.\, \overline{A_{22}} \,.\, A_{21} \\ \overline{CS}_{P1} & = & \overline{AS} \,.\, \overline{A_{23}} \,.\, A_{22} \,.\, \overline{A_{21}} \\ CS_{P2} & = & AS \,.\, \overline{A_{23}} \,.\, A_{22} \,.\, A_{21} \\ CS_{P3} & = & AS \,.\, A_{23} \,.\, \overline{A_{22}} \,.\, \overline{A_{21}} \end{array} \label{eq:continuous}$$

T.D. 7 – Corrigé 3/5

9. Donnez la représentation de l'espace mémoire avec toutes les adresses remarquables.

Il faut déterminer l'adresse la plus basse et l'adresse la plus haute qu'occupent chaque mémoire et chaque périphérique. Il faut pour cela déterminer les bits de poids fort (sélection) et de poids faible (adressage du composant) du bus d'adresse du microprocesseur pour chaque composant. S'il existe des bits inutilisés, qui ne servent ni à l'adressage, ni à la sélection, ils seront positionnés à 0. Par exemple pour la RAM :

- $A_{23}$ ,  $A_{22}$  et  $A_{21}$  sont à 0 pour la sélectionner (cf. tableau de la question 7).
- $A_{20} = 0$  car il est inutilisé.
- Pour son adresse basse : on positionne ses 20 bits d'adresse à 0.
- Pour son adresse haute : on positionne ses 20 bits d'adresse à 1.

Ce qui nous donne pour tous les composants :

```
RAM basse: 0000 0000 0000 0000 0000 _2 = 000000_{16}
RAM haute: 0000 1111 1111 1111 1111 1111<sub>2</sub> = 0FFFFF_{16}
ROM basse: 0010 0000 0000 0000 0000 0000_2 = 200000_{16}
ROM haute: 0010 1111 1111 1111 1111 1111<sub>2</sub> = 2FFFFFF_{16}
             0100 0000 0000 0000 0000 0000<sub>2</sub> = 400000_{16}
P<sub>1</sub> basse :
P<sub>1</sub> haute :
             0100 0000 0001 1111 1111 1111<sub>2</sub> = 401FFF<sub>16</sub>
             0110 0000 0000 0000 0000 0000<sub>2</sub> = 600000_{16}
P<sub>2</sub> basse :
P<sub>2</sub> haute:
             0110 0000 0000 1111 1111 1111<sub>2</sub> = 600 \text{FFF}_{16}
P<sub>3</sub> basse :
             1000 0000 0000 0000 0000 0000<sub>2</sub> = 800000_{16}
P<sub>3</sub> haute:
             1000 0000 0000 0111 1111 1111<sub>2</sub> = 8007FF_{16}
```



10. Quelle est la redondance des différents composants?

Il s'agit du nombre de combinaisons réalisables à l'aide des fils inutilisés.

(fils inutilisés = 24 fils en tout - 3 fils de sélection - fils d'adresse du composant)

**RAM**: 
$$24 - 3 - 20 = 1$$
  $\rightarrow 2^{1} = 2$   
**ROM**:  $24 - 3 - 20 = 1$   $\rightarrow 2^{1} = 2$   
**P**<sub>1</sub>:  $24 - 3 - 13 = 8$   $\rightarrow 2^{8} = 256$   
**P**<sub>2</sub>:  $24 - 3 - 12 = 9$   $\rightarrow 2^{9} = 512$   
**P**<sub>3</sub>:  $24 - 3 - 11 = 10$   $\rightarrow 2^{10} = 1024$ 

T.D. 7 – Corrigé 4/5

## 11. Donnez deux adresses différentes par composant pour sélectionner leur adresse 1F2<sub>16</sub>.

Pour sélectionner l'adresse 1F2<sub>16</sub> d'un composant, il doit être sélectionné et son bus d'adresse doit contenir l'adresse 1F2<sub>16</sub>. Plusieurs combinaisons d'adresses, présentes sur le bus d'adresse du microprocesseur, permettent d'obtenir ce résultat. Il suffit de modifier les bits inutilisés.

Si l'on positionne le bit inutilisé  $A_{20}$  à 0, puis à 1 pour la même sélection et la même adresse d'un composant, on obtient le tableau suivant :

|                | $\mathbf{A}_{20}=0$  | $A_{20} = 1$         |
|----------------|----------------------|----------------------|
| RAM            | 0001F2 <sub>16</sub> | 1001F2 <sub>16</sub> |
| ROM            | 2001F2 <sub>16</sub> | 3001F2 <sub>16</sub> |
| $\mathbf{P}_1$ | 4001F2 <sub>16</sub> | 5001F2 <sub>16</sub> |
| P <sub>2</sub> | 6001F2 <sub>16</sub> | 7001F2 <sub>16</sub> |
| P <sub>3</sub> | 8001F2 <sub>16</sub> | 9001F2 <sub>16</sub> |

### 12. Donnez le schéma de câblage.



T.D. 7 – Corrigé 5/5