GROUPE :.....

## Contrôle 2 Electronique

Les calculatrices et les documents ne sont pas autorisés. Le barème est donné à titre indicatif. Réponses exclusivement sur le sujet

## Exercice 1. Transistors MOS et Portes Logiques (5 points)

a) Donnez le schéma d'une porte NON réalisée en technologie CMOS.



b) Soit le montage suivant : De quelle fonction logique s'agit-il? Justifiez votre réponse.

Rg: Vous donnerez le résultat sous la forme d'une équation logique et n'oublierez pas de rappeler les conditions de passage et de blocage des MOSFET.



| Exercice 2. Cours: Principe de fonctionnement d'un JFET Canal N (4 points)                           |
|------------------------------------------------------------------------------------------------------|
| Compléter le texte à trous suivant (8 trous à remplir).                                              |
| <u>Principe de fonctionnement</u> : Le canal N, entre le drain et la source, constitue un dipôle qui |
| sera conducteur selon la valeur de la tension                                                        |
| • Si cette tension est négative et supérieure à $V_c$ , le canal Drain-Source est conducteur.        |
| • Si elle est inférieure à $V_c$ , le canal Drain-Source est bloque.                                 |
| La tension $V_{\mathcal{C}}$ est une caractéristique du transistor. On l'appelle la tension de       |
| bbage Pour un JFET Canal N, elle est de l'ordre de -5V.                                              |
| Lorsque le transistor est conducteur, il peut présenter deux types de fonctionnement selon           |
| la tension                                                                                           |
| $ullet$ Si cette tension est positive et inférieure à $V_P$ , on dit que le transistor               |
| fonctionne dans sa zone réalishe (as abuilpu).                                                       |
| $ullet$ Si cette tension est supérieure à $V_P$ , on dit que le transistor fonctionne dans           |
| sa zone diviaia                                                                                      |
| La tension $V_P$ est appelée tension de                                                              |
| l'ordre de 2 à 3V pour un JFET Canal N.                                                              |
|                                                                                                      |
|                                                                                                      |

1

## Exercice 3. Polarisation des JFET (5 points)

On considère un transistor à effet de champ à jonction canal N, et son réseau de caractéristiques présenté sur le graphique suivant et on l'inclut dans le montage ci-contre.





a) On veut que le transistor fonctionne dans sa zone linéaire avec  $v_{GS}=-2V$  et  $v_{DS}=6V$ . Déterminer les valeurs des résistances  $R_D$  et  $R_S$  pour obtenir ce point de polarisation.

Gu veut que le JFET fonctionne dans sa zone linéaire avec vas = 2V = D ID = 4 mA.

De plus, le courant de grille Igno = Pas de tension aux bornes de RG.

Gu a danc vRs = Rs. ID = -vGs = D Rs = \frac{2}{4.103} = \frac{500.0}{4.103}.

Puis, ou a Vcc = VRD + VDS + VRs = D VRD = Vcc - VDS - VRS = 12 - 6 - 2 = 4V.

b) On veut maintenant que le transistor fonctionne dans sa zone ohmique avec  $v_{GS}=-2V$ Déterminer la condition sur la valeur de la résistance  $R_D$  ainsi que la valeur de  $R_S$ pour obtenir ce point de polarisation.

De la minu façon, an a 
$$1/6 = Vcc - V_{DS} - V_{RS} \ge 12-2,5-2 = 7,5$$
 et  $1/6 = \frac{V_{RD}}{I_D} \ge \frac{7.5}{4} \cdot 10^3 \cdot 52$ .

## Exercice 4. Transistors à effet de champ - Petits signaux (6 points)

Soit le schéma ci-dessous :



- Les condensateurs sont considérés comme des condensateurs de liaison ou de découplage.
- ullet  $v_e$  est un signal variable pouvant être considéré comme petit.
- ullet  $v_{\it IN}$  est la tension sinusoïdale à l'entrée de l'amplificateur
- $v_{OUT}$ est la tension sinusoïdale de sortie de l'amplificateur.

a) Par quoi remplacez-vous les condensateurs en régime continu? En régime variable (pour les petits signaux)?

b) Dessiner le schéma équivalent petits signaux du montage. On négligera la résistance de sortie du transistor.



c) Déterminer l'amplification en tension de ce montage. Rq: On pourra exprimer les tensions d'entrée et de sortie en fonction de  $v_{gs}$ .

d) Quelle est l'expression de l'impédance d'entrée  $Z_e=\frac{v_{IN}}{i_{IN}}$  de ce circuit. Simplifier cette expression si  $R_S\gg \frac{1}{s}$ .

6. a 
$$i_{in} + s_{s} \cdot i_{gs} = \frac{v_{in}}{Rs}$$
 (doi des noveds) et  $v_{in} = v_{gs}$ 

=  $i_{in} = v_{in} \left(\frac{A}{Rs} + s\right) = \left(\frac{A+sRs}{Rs}\right)v_{in}$ 

=  $\frac{1}{2}e = \frac{v_{in}}{v_{in}} = \frac{Rs}{v_{in}}$ 

Si  $R_s \gg \frac{A}{s}$  (i.e.  $s.R_s \gg A$ ) alon  $e_s \approx \frac{A}{s}$