# Lösung 8 Simulation

#### Jan Grapengeter

May 2, 2019

#### 1 Behavioral Simulation

#### Simulationsfenster:



Figure 1: Behavioral\_Sim

### 2 Post-Synthesis Functional Simulation

1.:

Funktionale Simulation der Schaltung nach der Synthese, also der Schaltung, die Vivado aus dem VHDL gemacht hat.

2.:

Die Signale sind noch nicht initialisiert worden. Der Simulator weiß daher nicht, welche Werte diese haben. Standardmäßig initialisiert Vivado Signale mit "0", dass ignoriert der Simulator aber.

3...

Diese sind vom Synthese-Tool in Vivado wegoptimiert worden. Man kann sehen, dass diese in "main(Hauptprogramm) funct synth.vhd" nicht mehr vorkommen.

4:



Figure 2: Post Synth Funct Sim

# 3 Post-Synthesis Timing Simulation

1:

Simulation der Schaltung nach Synthese unter Annahme von typischen Verzögerungszeiten. Werte der Verzögerungen sind dem SDF (Standard Delay File) entnommen.[?] 2.:



Figure 3: Post\_Synth\_Timing\_Sim

2.:
Die Schalter werden nun zu Beginn mit "Z" angenommen ("Z"-

Die Schalter werden nun zu Beginn mit "Z" angenommen ("Z"= hochohmig), außerdem sind die Eingaben und Ausgaben um einige ns verschoben.

## 4 Post-Implementation Functional Simulation

1.:

Funktionale Simulation der Schaltung nach der Implementation, also der Schaltung auf der Hardware des ausgewählten Chips.

2.:



Figure 4: Post\_Impl\_Synth\_Sim

3.: Keine Unterschiede zur Post-Synthesis Functional Simulation, Unterschiede treten hier erst auf, wenn Sie Code schreiben, der auf dem im Projekt angegebenen Chip nicht funktioniert.

## 5 Post-Imlementation Timing Simulation

1.:

Simulation der Schaltung nach Implemenation unter Annahme von realen Verzögerungszeiten. Werte der Verzögerungen sind dem SDF (Standard Delay File) des im Projekt spezifizierten Chips entnommen.[?]

2.:



Figure 5: Post\_Impl\_Timing\_Sim

3.: Die Schalter werden nun zu Beginn mit "Z" angenommen ("Z"= hochohmig), außerdem sind die Eingaben und Ausgaben um einige ns verschoben.

4.:



Figure 6: Post\_Impl\_Timing\_Sim\_Zoom



 $Figure~7:~Post\_Impl\_Timing\_Sim\_Zoom\_2$ 

Die Verzögerungszeiten zu den einzelnen Schaltern und Leds sind nicht exakt gleich. Dadurch werden diese nicht zur exakt gleichen Zeit umgeschaltet, sondern weichen um einige ps ab.