#### 计算机组织结构

# 15 指令周期和指令流水线

吴海军, 任桐炜, 刘博涵

2021年12月9日





#### 教材对应章节



第5章 中央处理器 第6章 指令流水线



第12章 CPU结构和功能





#### 指令周期

• 指令周期: 处理单个指令的过程

• 取指周期: 从内存中提取一条指令

• 执行周期: 执行所提取的指令

只有当机器关闭、发生某种不可恢复的错误或遇到停止计算机 的程序指令时,程序执行才会停止











#### 指令周期: 状态图







#### 带中断的指令周期







#### 带中断的指令周期: 状态图







#### 间址周期

- 指令的执行可能涉及一个或多个存储器中的操作数,它们每个都要求一次存储器访问
- 使用间接寻址,还需要额外的存储器访问
- 间址周期: 把间接地址的读取看成是一个额外的指令子周期







#### 间址周期: 状态图







#### CPU的任务

- 取指令: CPU必须从存储器 (寄存器、cache、主存) 读取指令
- 解释指令: 必须对指令进行译码, 以确定所要求的动作
- 取数据:指令的执行可能要求从存储器或输入/输出(I/O)模块中读取数据
- 处理数据:指令的执行可能要求对数据完成某些算术或逻辑运算
- 写数据: 执行的结果可能要求写数据到存储器或I/O模块





#### CPU需求: 寄存器

- CPU需要在指令周期中临时保存指令和数据
- CPU需要记录当前所执行指令的位置,以便知道从何处得到下一条指令

#### CPU需要一些小容量的内部存储器

- · 假定CPU有:
  - 1个存储地址寄存器 (MAR)
  - 1个存储缓冲寄存器 (MBR) / 存储数据寄存器 (MDR)
  - 1个程序计数器 (PC)
  - 1个指令寄存器 (IR)





#### 数据流: 取指周期







#### 数据流: 取指周期 (续)







#### 数据流: 取指周期 (续)







#### 数据流: 取指周期 (续)









#### 数据流: 间址周期







#### 数据流: 间址周期 (续)









#### 数据流:中断周期













### 数据流:中断周期(续)







#### 数据流:中断周期(续)









#### 指令流水线

- 流水处理 (pipelining)
  - 如果一个产品要经过几个制作步骤,通过把制作过程安排在一条装 配线上, 多个产品能在各个阶段同时被加工

• 指令流水线:一条指令的处理过程分成若干个阶段,每个阶段由 相应的功能部件完成











#### 两阶段方法

- 将指令处理分成两个阶段: 取指令和执行指令
- 在当前指令的执行期间取下一条指令
- 问题: 执行时间一般要长于取指时间







## 两阶段方法 (续)

- 更多问题
  - 主存访问冲突
  - 条件分支指令使得待取的下一条指令的地址是未知的







#### 六阶段方法

- 为了进一步的加速,流水线必须有更多的阶段
  - 取指令 (Fetch instruction, FI) : 读下一条预期的指令到缓冲器
  - 译码指令 (Decode instruction, DI) : 确定操作码和操作数指定符
  - 计算操作数 (Calculate operands, CO) : 计算每个源操作数的有效地址
  - 取操作数 (Fetch operands, FO): 从存储器取出每个操作数,寄存器中的操作数不需要取
  - 执行指令(Execute instruction, EI):完成指定的操作。若有指定的目的操作数位置,则将结果写入此位置
  - 写操作数 (Write operand, WO): 将结果存入存储器
- 各个阶段所需要的时间几乎是相等的





• 例: 将9条指令的执行时间由54个时间单位减少到14个时间单位

|     |    |    | 时间 | ]  | -  |    |    |    |    |    |    |    |    |    |
|-----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
|     | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 |
| 指令1 | FI | DI | со | FO | EI | wo |    |    |    |    |    |    |    |    |
| 指令2 |    | FI | DI | со | FO | EI | wo |    |    |    |    |    |    |    |
| 指令3 |    |    | FI | DI | СО | FO | EI | wo |    |    |    |    |    |    |
| 指令4 |    |    |    | FI | DI | co | FO | EI | wo |    |    |    |    |    |
| 指令5 |    |    |    |    | FI | DI | co | FO | EI | wo |    |    |    |    |
| 指令6 |    |    |    |    |    | FI | DI | со | FO | EI | wo |    |    |    |
| 指令7 |    |    |    |    |    |    | FI | DI | со | FO | EI | wo |    |    |
| 指令8 |    |    |    |    |    |    |    | FI | DI | co | FO | EI | wo |    |
| 指令9 |    |    |    |    |    |    |    |    | FI | DI | со | FO | EI | wo |





- 不是所有指令都包含6个阶段
  - 例: 一条LOAD指令不需要WO阶段
  - 为了简化流水线硬件设计,在假定每条指令都要求这6个阶段的基 础上来建立时序
- 不是所有的阶段都能并行完成
  - 例: FI、FO和 WO都涉及存储器访问
- 若6个阶段不全是相等的时间,则会在各个流水阶段涉及某种等待









• 限制:条件转移指令能使若干指令的读取变为无效









• 限制: 中断







#### • 另一种描述方式







#### 流水线性能

- 假设
  - t<sub>i</sub>: 流水线第I段的电路延迟时间
  - $t_m$ : 最大段延迟 (通过耗时最长段的延迟)
  - k: 指令流水线段数
  - d: 锁存延时(数据和信号从上一段送到下一段所需的段间锁存接收时间)
- 周期时间

$$t = \max[t_i] + d = t_m + d$$





#### 流水线性能(续)

•  $\Diamond T_{k,n}$ 为 k 阶段流水线执行所有 n 条指令所需的总时间  $T_{k,n} = [k + (n-1)]t$ 

• 加速比

$$S_k = \frac{T_{1,n}}{T_{k,n}} = \frac{nkt}{[k + (n-1)]t} = \frac{nk}{k + (n-1)} = \frac{n}{1 + \frac{n-1}{k}}$$









### 流水线性能 (续)







#### 流水线性能 (续)

- 误解
  - 流水线中的阶段数越多, 执行速度越快
- 原因
  - 在流水线的每个阶段,将数据从一个缓冲区移动到另一个缓冲区 以及执行各种准备和传递功能都涉及一些开销
  - 处理内存和寄存器依赖以及优化管道使用所需的控制逻辑数量随 着阶段的增加而急剧增加





#### 冒险 (Hazard)

- 在某些情况下,指令流水线会阻塞或停顿(stall),导致后续指令无法正确执行
- 类型
  - 结构冒险 (Structure hazard) / 硬件资源冲突
  - 数据冒险 (Data hazard) / 数据依赖性
  - 控制冒险 (Control hazard)





#### 结构冒险

• 原因:已进入流水线的不同指令在同一时刻访问相同的硬件资源

• 解决: 使用多个不同的硬件资源, 或者分时使用同一个硬件资源











### 数据冒险

• 原因: 未生成指令所需要的数据







• 解决方案1: 插入nop指令







• 解决方案2: 插入 bubble







• 解决方案3: 转发 (forwarding) / 旁路 (bypassing)







• 解决方案4: 交换指令顺序



#### Slow code:

| lw       | \$2, b        |
|----------|---------------|
| lw       | \$3, c        |
| add      | \$1, \$2, \$3 |
| SW       | a, \$1        |
|          |               |
| lw       | \$5, e        |
| lw<br>lw | \$6, f        |
|          | . ,           |

#### Fast code:

| lw  | \$2, b                     |
|-----|----------------------------|
| lw  | \$3, c                     |
| lw  | \$5, e                     |
| add | \$1, \$2, <b>\$</b> 3      |
| lw  | \$6, f                     |
| SW  | a, \$1                     |
| sub | \$4, \$5, <mark>\$6</mark> |
| SW  | d, \$4                     |





#### 控制冒险

- 原因: 指令的执行顺序被更改
  - 转移 (Transfer):分支 (branch),循环 (loop),...
  - 中断 (Interrupt)
  - 异常 (Exception)
  - 调用 / 返回 (Call / return)





- 解决: 取多条指令
  - 多个指令流:复制流水线的开始部分,并允许流水线同时取这两条指令,使用两个指令流
  - 预取分支目标:识别出一个条件分支指令时,除了取此分支指令之后的指令外,分支目标处的指令也被取来
  - 循环缓冲器:由流水线指令取指阶段维护的一个小的但极高速的存储器,含有n条最近顺序取来的指令





- •解决:分支预测
  - 静态预测
    - 预测绝不发生
    - 预测总是发生
    - 依操作码预测
  - 动态预测
    - 发生 / 不发生切换
    - 转移历史表







• 分支预测:发生 / 不发生切换









• 分支预测: 转移历史表







#### 总结

- 指令周期
  - 取指周期, 执行周期, 中断周期, 间址周期
  - 数据流
- 流水线
  - 两阶段, 六阶段
  - 流水线性能
  - 冒险: 结构冒险, 数据冒险, 控制冒险





# 谢谢

rentw@nju.edu.cn



